CN106155950B - 参数处理方法及装置 - Google Patents

参数处理方法及装置 Download PDF

Info

Publication number
CN106155950B
CN106155950B CN201510127797.6A CN201510127797A CN106155950B CN 106155950 B CN106155950 B CN 106155950B CN 201510127797 A CN201510127797 A CN 201510127797A CN 106155950 B CN106155950 B CN 106155950B
Authority
CN
China
Prior art keywords
eye
parameters
information
standard
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510127797.6A
Other languages
English (en)
Other versions
CN106155950A (zh
Inventor
梁冬冬
吴枫
王剑波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN201510127797.6A priority Critical patent/CN106155950B/zh
Priority to PCT/CN2015/086901 priority patent/WO2016150077A1/zh
Publication of CN106155950A publication Critical patent/CN106155950A/zh
Application granted granted Critical
Publication of CN106155950B publication Critical patent/CN106155950B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

本发明提供了一种参数处理方法及装置,其中,该方法包括:中央处理器CPU为用于发送信号的发送芯片配置预加重参数和/或为用于接收信号的接收芯片配置均衡参数,其中,该预加重参数用于调整发送芯片的发送信号,均衡参数用于调整接收芯片的接收信号;将接收芯片接收的接收信号的眼图信息与标准眼图信息进行比对;根据比对结果对预加重参数和/或均衡参数进行处理。通过本发明,解决了相关技术中存在的在调整预加重和均衡参数时,需要耗费大量的人力和时间,以及可靠性差的问题,进而达到了降低调整预加重和均衡参数所耗费的人力和时间,提高可靠性的效果。

Description

参数处理方法及装置
技术领域
本发明涉及通信领域,具体而言,涉及一种参数处理方法及装置。
背景技术
数据传输设备中背板插有主控板和多种不同类型芯片的单板,主控板管理背板上的所有单板,这些单板间的高速信号都是通过传输线进行传输的,传输线的距离由信号经过的各单板传输线相加得到。并且,现在高速串行链路的数据速率已经高达10Gbps以上。由于传输线的趋附效应、介质损耗和码间干扰引起的信号衰减和畸变,高速信号在传输过程中会产生一定的失真,信号速率越高问题越严重。
为了解决这个问题,在相关技术中引入了预加重和均衡技术,预加重技术是指根据衰减曲线事先在信号发送端进行补偿,这样接收端就可以得到较理想的高速信号。均衡是指对信道特性的均衡,即接收端的均衡器产生与信道特性相反的特性,用来减少或消除因信道的时变多径传播特性引起的码间干扰。因此,可以在发送端调节预加重的幅度和比值,接收端根据均衡参数对收到的高速信号调节均衡。不管是调节预加重或者均衡参数,最终都是通过读取接收端的眼图信息等来判断最终的信号质量的,而且现在高速链路的接收芯片都已具备从芯片内部读取眼图的功能。
在大型数据传输设备中,这样的链路通道多达几千条,每条链路的电气特性都不完全一样,因此需要给每条链路确定一个合适的发送端预加重参数和接收端均衡参数,而如何合适的发送端预加重参数和接收端均衡参数是一个复杂且耗时的问题。
针对每条链路,目前有两种调整方法,一种是通过人工反复测试的方法获取预加重和均衡参数。该方法中,可以先假定一种可能的预加重和均衡参数,然后在此参数下测试接收信号的质量。如果信号满足要求则使用该参数。如信号质量不满足要求则重新设置预加重和均衡参数,然后再进行测试。采用该方法会存在如下两个弊端,一是如果开始设置的参数偏离最优值严重,则会需要非常多的次数才能找对正确的预加重和均衡参数。二是通过人工来设置预加重和均衡参数以及来判断最终的信号质量需要耗费大量的人力成本和时间成本。
另一种调整方法是使用仿真技术进行信号完整性预测,获取需要的预加重和均衡参数,使用这种方法需要器件厂家提供精确的仿真模型,仿真工程师对高速传输通道特性建立电路模型,然后再用仿真软件对整个传输通道进行仿真,并根据不同参数的仿真结果选出认为最优的配置参数。这种方法的优点是在前期的图纸设计阶段就能大体知道电路的设计质量。缺点是仿真建模复杂,需要专门的仿真专业人员,而且仿真需要的时间也比较长。最重要的一点是,这个毕竟是仿真,实际的高速信号受环境温度、串扰的影响等,是无法完全通过仿真模拟的,这样得到的预加重和均衡参数就不一定能满足芯片的接收质量要求,可靠性比较差,因此这种方法局限性也很大。
针对相关技术中存在的在调整预加重和均衡参数时,需要耗费大量的人力和时间,以及可靠性差的问题,目前尚未提出有效的解决方案。
发明内容
本发明提供了一种参数处理方法及装置,以至少解决相关技术中存在的在调整预加重和均衡参数时,需要耗费大量的人力和时间,以及可靠性差的问题。
根据本发明的一个方面,提供了一种参数处理方法,包括:中央处理器CPU为用于发送信号的发送芯片配置预加重参数和/或为用于接收信号的接收芯片配置均衡参数,其中,所述预加重参数用于调整所述发送芯片的发送信号,所述均衡参数用于调整所述接收芯片的接收信号;所述CPU将所述接收芯片接收的所述接收信号的眼图信息与标准眼图信息进行比对;所述CPU根据比对结果对所述预加重参数和/或所述均衡参数进行处理。
进一步地,所述CPU将所述接收芯片接收的所述接收信号的眼图信息与所述标准眼图信息进行比对包括:所述CPU获取预先固定的所述接收芯片的标准眼图信息;所述CPU获取所述接收芯片在对接收的所述接收信号进行处理后得到的眼图信息;所述CPU将所述标准眼图信息和所述接收信号的眼图信息进行比对。
进一步地,所述CPU根据所述比对结果对所述预加重参数和/或所述均衡参数进行处理包括:当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差小于预定阈值时,所述CPU确定所述预加重参数为标准预加重参数和/或确定所述均衡参数为标准均衡参数;所述CPU保存所述标准预加重参数和/或所述标准均衡参数。
进一步地,所述CPU根据所述比对结果对所述预加重参数和/或所述均衡参数进行处理包括:当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差大于预定阈值时,所述CPU确定所述预加重参数为非标准预加重参数和/或确定所述均衡参数为非标准均衡参数;所述CPU为所述发送芯片配置新的预加重参数和/或为所述接收芯片配置新的均衡参数。
进一步地,所述CPU为所述发送芯片配置新的预加重参数和/或为所述接收芯片配置新的均衡参数包括:所述CPU根据所述接收信号的眼图的大小和偏移规律配置所述新的预加重参数和/或所述新的均衡参数。
根据本发明的另一方面,提供了一种参数处理装置,所述装置应用于中央处理器CPU中,包括:配置模块,用于为用于发送信号的发送芯片配置预加重参数和/或为用于接收信号的接收芯片配置均衡参数,其中,所述预加重参数用于调整所述发送芯片的发送信号,所述均衡参数用于调整所述接收芯片的接收信号;比对模块,用于将所述接收芯片接收的所述接收信号的眼图信息与标准眼图信息进行比对;处理模块,用于根据比对结果对所述预加重参数和/或所述均衡参数进行处理。
进一步地,所述比对模块包括:第一获取单元,用于获取预先固定的所述接收芯片的标准眼图信息;第二获取单元,用于获取所述接收芯片在对接收的所述接收信号进行处理后得到的眼图信息;比对单元,用于将所述标准眼图信息和所述接收信号的眼图信息进行比对。
进一步地,所述处理模块包括:第一确定单元,用于当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差小于预定阈值时,确定所述预加重参数为标准预加重参数和/或确定所述均衡参数为标准均衡参数;保存单元,用于保存所述标准预加重参数和/或所述标准均衡参数。
进一步地,所述处理模块包括:第二确定单元,用于当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差大于预定阈值时,确定所述预加重参数为非标准预加重参数和/或确定所述均衡参数为非标准均衡参数;配置单元,用于为所述发送芯片配置新的预加重参数和/或为所述接收芯片配置新的均衡参数。
进一步地,所述配置单元包括:根据所述接收信号的眼图的大小和偏移规律配置所述新的预加重参数和/或所述新的均衡参数。
通过本发明,采用由中央处理器CPU为用于发送信号的发送芯片配置预加重参数和/或为用于接收信号的接收芯片配置均衡参数,其中,所述预加重参数用于调整所述发送芯片的发送信号,所述均衡参数用于调整所述接收芯片的接收信号;所述CPU将所述接收芯片接收的所述接收信号的眼图信息与标准眼图信息进行比对;所述CPU根据比对结果对所述预加重参数和/或所述均衡参数进行处理,解决了相关技术中存在的在调整预加重和均衡参数时,需要耗费大量的人力和时间,以及可靠性差的问题,进而达到了降低调整预加重和均衡参数所耗费的人力和时间,提高可靠性的效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的参数处理方法的流程图;
图2是根据本发明实施例的参数处理装置的结构框图;
图3是根据本发明实施例的参数处理装置中比对模块24的结构框图;
图4是根据本发明实施例的参数处理装置中处理模块26的第一种结构框图;
图5是根据本发明实施例的参数处理装置中处理模块26的第二种结构框图;
图6是根据本发明实施例的第一种调整芯片预加重和/或均衡参数装置的模块图;
图7是根据本发明实施例的第二种调整芯片预加重和/或均衡参数装置的模块图;
图8是根据本发明实施例的调整芯片预加重和/或均衡参数的方法流程图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
在本实施例中提供了一种参数处理方法,图1是根据本发明实施例的参数处理方法的流程图,如图1所示,该流程包括如下步骤:
步骤S102,中央处理器CPU为用于发送信号的发送芯片配置预加重参数和/或为用于接收信号的接收芯片配置均衡参数,其中,该预加重参数用于调整发送芯片的发送信号,均衡参数用于调整接收芯片的接收信号;
步骤S104,CPU将接收芯片接收的接收信号的眼图信息与标准眼图信息进行比对;
步骤S106,CPU根据比对结果对预加重参数和/或均衡参数进行处理。
通过上述步骤,通过由CPU比对接收芯片接收的接收信号的眼图信息与标准眼图信息来对预加重参数和/或均衡参数进行处理,可以在无需人工的情况下实现自动调整预加重参数和/或均衡参数,进而解决了相关技术中存在的在调整预加重和均衡参数时,需要耗费大量的人力和时间,以及可靠性差的问题,进而达到了降低调整预加重和均衡参数所耗费的人力和时间,提高可靠性的效果。
在一个可选的实施例中,CPU将上述接收芯片接收的接收信号的眼图信息与标准眼图信息进行比对包括:CPU获取预先固定的接收芯片的标准眼图信息;CPU获取该接收芯片在对接收的接收信号进行处理后得到的眼图信息;CPU将标准眼图信息和接收信号的眼图信息进行比对。其中,该标准眼图信息可以是由芯片厂家给出的,或通过其他方式获取的。
在一个可选的实施例中,CPU根据比对结果对预加重参数和/或均衡参数进行处理包括:当比对结果为接收信号的眼图信息和标准眼图信息相差小于预定阈值时,CPU确定该预加重参数为标准预加重参数和/或确定均衡参数为标准均衡参数;保存该标准预加重参数和/或标准均衡参数。
当比对结果为接收信号的眼图信息和标准眼图信息相差大于预定阈值时,CPU确定该预加重参数为非标准预加重参数和/或确定均衡参数为非标准均衡参数;CPU为发送芯片配置新的预加重参数和/或为接收芯片配置新的均衡参数。
CPU在为发送芯片配置新的预加重参数和/或为接收芯片配置新的均衡参数时,可以有多种确定方式,在一个可选的实施例中,可以通过如下方式确定:CPU根据接收信号的眼图的大小和偏移规律配置新的预加重参数和/或新的均衡参数。CPU在进行预加重参数和/或均衡参数的重配置时,可以根据实际接收信号的眼图变化规律来确定,例如,当增大预加重的一个数值时,眼图偏向一个方向,那么下轮配置时,就减小这个预加重参数,以便让眼图信息尽快接近标准眼图信息。从而快速配置到标准的参数。
在本实施例中还提供了一种参数处理装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
图2是根据本发明实施例的参数处理装置的结构框图,该装置应用于中央处理器CPU中,如图2所示,该装置包括配置模块22、比对模块24和处理模块26,下面对该装置进行说明。
配置模块22,用于为用于发送信号的发送芯片配置预加重参数和/或为用于接收信号的接收芯片配置均衡参数,其中,该预加重参数用于调整发送芯片的发送信号,该均衡参数用于调整接收芯片的接收信号;比对模块24,连接至上述配置模块22,用于将接收芯片接收的接收信号的眼图信息与标准眼图信息进行比对;处理模块26,连接至上述比对模块24,用于根据比对结果对预加重参数和/或均衡参数进行处理。
图3是根据本发明实施例的参数处理装置中比对模块24的结构框图,如图3所示,该比对模块24包括第一获取单元32、第二获取单元34和比对单元36,其中,在获取标准眼图信息和获取实际得到的接收信号的眼图信息可以无先后顺序,可以先获取标准眼图信息再获取实际得到的接收信号的眼图信息,也可以先获取实际得到的接收信号的眼图信息再获取标准眼图信息,或者同时获取标准眼图信息和实际得到的接收信号的眼图信息。下面以先获取标准眼图信息,再获取接收信号的眼图信息为例对该比对模块24进行说明。
第一获取单元32,用于获取预先固定的接收芯片的标准眼图信息;第二获取单元34,连接至上述第一获取单元32,用于获取接收芯片在对接收的接收信号进行处理后得到的眼图信息;比对单元36,连接至上述第二获取单元34,用于将标准眼图信息和接收信号的眼图信息进行比对。
图4是根据本发明实施例的参数处理装置中处理模块26的第一种结构框图,如图4所示,处理模块26包括第一确定单元42和保存单元44,下面对该处理模块26进行说明。
第一确定单元42,用于当比对结果为接收信号的眼图信息和标准眼图信息相差小于预定阈值时,确定该预加重参数为标准预加重参数和/或确定该均衡参数为标准均衡参数;保存单元44,连接至上述第一确定单元42,用于保存标准预加重参数和/或标准均衡参数。
图5是根据本发明实施例的参数处理装置中处理模块26的第二种结构框图,如图5所示,处理模块26包括第二确定单元52和配置单元54,下面对该处理模块26进行说明。
第二确定单元52,用于当比对结果为接收信号的眼图信息和标准眼图信息相差大于预定阈值时,确定该预加重参数为非标准预加重参数和/或确定该均衡参数为非标准均衡参数;配置单元54,连接至上述第二确定单元52,用于为发送芯片配置新的预加重参数和/或为接收芯片配置新的均衡参数。
其中,上述配置单元54可以包括:根据接收信号的眼图的大小和偏移规律配置新的预加重参数和/或新的均衡参数。
通过上述的方法和装置可以解决相关技术中存在的费时费力、实现复杂、可靠性差等问题。
下面结合具体实施例对本发明进行说明。
图6是根据本发明实施例的第一种调整芯片预加重和/或均衡参数装置的模块图,该装置包括CPU控制模块62,高速接口芯片A64,高速接口芯片B66。图中高速接口芯片A64为发送芯片,高速接口芯片B66为接收芯片,其中,图6是高速接口芯片A和B共用CPU的情况,单板控制较为简单。
图7是根据本发明实施例的第二种调整芯片预加重和/或均衡参数装置的模块图。如图7所示,该装置包括中央控制板CPU72,高速接口芯片A64、控制64的CPU(A)68、高速接口芯片B66以及控制该66的CPU(B)610。在图7中,高速接口芯片分别位于两块单板上,高速链路通过背板连接,高速接口芯片A64和高速接口芯片B66都要通过自己单板的CPU配置管理通道进行,然后再通过单板间的中央处理板CPU的通道交换信息。图7与图6相比,只是配置和读取收发芯片的信息更复杂些,对芯片的控制原理和图6是一样的,后面的说明都会以简化的图6来说明。
图7中的中央控制板CPU72负责整个软件自动调试流程具体实施,通过CPU接口和其他各模块相连,高速接口芯片A64发送高速串行信号给高速接口芯片B66,高速接口芯片A64和高速接口芯片B66都是通过中央控制板CPU72对其配置预加重参数和均衡参数,并读取相关的接收眼图信息。
以图6为例说明整个装置的工作流程:首先,CPU(同上述的CPU控制模块62)2根据预置的预加重和均衡参数对发送芯片(同上述的高速接口芯片A64)和接收芯片(同上述的高速接口芯片B66)进行配置,然后CPU访问接收芯片并读取相关的眼图信息,如满足芯片的信号质量要求,则将参数保存并自动进行下条链路的调试,如不满足,怎会继续调整预加重和均衡参数,直到最终符合芯片的接收要求,并进行下一条链路的调试。
CPU是系统的核心配置单元,通过CPU总线和其他模块连接,可对板上其他模块进行读写配置操作,是本装置的核心单元。
每条高速链路开始调试前,首先CPU都要先固定一个接收芯片的眼图标准,就是知道后面的调试,什么样的接收眼图是符合标准的,这个标准可以是由芯片厂家给出的,然后CPU就通过这个标准来进行预加重和均衡参数的调试;然后,CPU还需要给发送芯片和接收芯片配置一个预置的预加重参数和均衡参数做为调试开始的一个初值,这个初值不需要非常精确,只要是一个大概的值就可以,因为后面就是在这个值的基础上进行预加重和均衡参数的调试;这个大概的初值,可以根据厂家的给的建议来进行配置,也可以根据以前调试高速链路的经验进行配置,甚至可以是通过简单的电路仿真来确定这个初值。
在确定了配置预加重和均衡的初值后,CPU还需要知道调试发送芯片的预加重的收敛方向,即,怎样调试才能让接收芯片的眼图尽快的满足要求,而不是将所有预加重参数组合都试验一遍,以提高调试效率和可靠性。这个调试的方向,是对发送芯片的预加重来说的,例如,如果增大预加重的一个数值时,眼图偏向一个方向,下轮调试就需要减小这个参数值,以便让眼图尽快处于中间位置,这样便可以尽快的使预加重参数收敛,得到符合要求的眼图。
图8是根据本发明实施例的调整芯片预加重和/或均衡参数的方法流程图,如图8所示,该方法包括如下步骤:
步骤S802,CPU配置预加重和均衡参数的初值;
步骤S804,CPU访问接收芯片,读取表示接收信号质量的眼图信息;
步骤S806,CPU将读取的眼图信息与眼图标准相比较,判断读取的眼图信息是否符合标准,判断结果为是,则转至步骤S808;如果得到的眼图标准不符合要求,CPU则按照接收芯片B眼图的大小和偏移规律,重新选择一组参数继续调试,转至步骤S802;
步骤S808,CPU将预加重和均衡参数写入正式配置文件,正式商用单板的这条链路就会使用调试后的这个参数来运行;
步骤S810,CPU将此参数写入配置文件后,自动进行下条链路的调试。
由上述装置及方法可知,本发明实施例中提供的方案是,预先给软件CPU设置一个符合要求的接收信号眼图标准,然后设定一个配置预加重和均衡参数的初值,软件CPU读取接收到信号眼图,如果符合,就停止调试,将这组参数做为这条链路的最终配置参数保存起来,如果接收信号不满足要求,则按照接收眼图的情况,重新配置一组参数,再由软件读取接收到信号眼图来判读是否符合预先设置的标准。如此循环调试下去,直到能获得满足该条链路接收信号质量标准的参数配置。这条高速链路结束调试后,CPU自动开始下一条链路的自动调试。
综上可知,本发明提供的是一种自动调整芯片预加重或均衡参数的方法和装置,该方法的所有调试步骤都由CPU控制完成,不需人工参与,并且调试过程中按照高速通道衰减特性对信号的影响规律进行,保证了高速接口间的信号完整性,具有实现效率高,可靠性高的优点。相对于相关技术来说,每条链路调试不需要人工参与,完全由CPU控制调试过程,可以节省人力成本,另外CPU每条命令的执行时间可达毫秒量级,极大提高的调试效率,特别对于有数千条串行链路大型系统的调试效果更为明显。通过自动调试得到的配置参数,也比通过仿真得到的参数更具有可靠性。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (6)

1.一种参数处理方法,其特征在于,包括:
中央处理器CPU为用于发送信号的发送芯片配置预加重参数和为用于接收信号的接收芯片配置均衡参数,其中,所述预加重参数用于调整所述发送芯片的发送信号,所述均衡参数用于调整所述接收芯片的接收信号;
所述CPU将所述接收芯片接收的所述接收信号的眼图信息与标准眼图信息进行比对;
所述CPU根据比对结果对所述预加重参数和所述均衡参数进行处理;
其中,所述CPU根据所述比对结果对所述预加重参数和所述均衡参数进行处理包括:当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差大于预定阈值时,所述CPU确定所述预加重参数为非标准预加重参数和确定所述均衡参数为非标准均衡参数;所述CPU为所述发送芯片配置新的预加重参数和为所述接收芯片配置新的均衡参数;
其中,所述CPU为所述发送芯片配置新的预加重参数和为所述接收芯片配置新的均衡参数包括:所述CPU根据所述接收信号的眼图的大小和偏移规律配置所述新的预加重参数和所述新的均衡参数。
2.根据权利要求1所述的方法,其特征在于,所述CPU将所述接收芯片接收的所述接收信号的眼图信息与所述标准眼图信息进行比对包括:
所述CPU获取预先固定的所述接收芯片的标准眼图信息;
所述CPU获取所述接收芯片在对接收的所述接收信号进行处理后得到的眼图信息;
所述CPU将所述标准眼图信息和所述接收信号的眼图信息进行比对。
3.根据权利要求1所述的方法,其特征在于,所述CPU根据所述比对结果对所述预加重参数和所述均衡参数进行处理包括:
当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差小于预定阈值时,所述CPU确定所述预加重参数为标准预加重参数和确定所述均衡参数为标准均衡参数;
所述CPU保存所述标准预加重参数和所述标准均衡参数。
4.一种参数处理装置,其特征在于,应用于中央处理器CPU中,包括:
配置模块,用于为用于发送信号的发送芯片配置预加重参数和为用于接收信号的接收芯片配置均衡参数,其中,所述预加重参数用于调整所述发送芯片的发送信号,所述均衡参数用于调整所述接收芯片的接收信号;
比对模块,用于将所述接收芯片接收的所述接收信号的眼图信息与标准眼图信息进行比对;
处理模块,用于根据比对结果对所述预加重参数和所述均衡参数进行处理;
其中,所述处理模块包括:第二确定单元,用于当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差大于预定阈值时,确定所述预加重参数为非标准预加重参数和确定所述均衡参数为非标准均衡参数;配置单元,用于为所述发送芯片配置新的预加重参数和为所述接收芯片配置新的均衡参数;
其中,所述配置单元包括:根据所述接收信号的眼图的大小和偏移规律配置所述新的预加重参数和所述新的均衡参数。
5.根据权利要求4所述的装置,其特征在于,所述比对模块包括:
第一获取单元,用于获取预先固定的所述接收芯片的标准眼图信息;
第二获取单元,用于获取所述接收芯片在对接收的所述接收信号进行处理后得到的眼图信息;
比对单元,用于将所述标准眼图信息和所述接收信号的眼图信息进行比对。
6.根据权利要求4所述的装置,其特征在于,所述处理模块包括:
第一确定单元,用于当所述比对结果为所述接收信号的眼图信息和所述标准眼图信息相差小于预定阈值时,确定所述预加重参数为标准预加重参数和确定所述均衡参数为标准均衡参数;
保存单元,用于保存所述标准预加重参数和所述标准均衡参数。
CN201510127797.6A 2015-03-23 2015-03-23 参数处理方法及装置 Active CN106155950B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510127797.6A CN106155950B (zh) 2015-03-23 2015-03-23 参数处理方法及装置
PCT/CN2015/086901 WO2016150077A1 (zh) 2015-03-23 2015-08-13 参数处理方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510127797.6A CN106155950B (zh) 2015-03-23 2015-03-23 参数处理方法及装置

Publications (2)

Publication Number Publication Date
CN106155950A CN106155950A (zh) 2016-11-23
CN106155950B true CN106155950B (zh) 2019-07-05

Family

ID=56977956

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510127797.6A Active CN106155950B (zh) 2015-03-23 2015-03-23 参数处理方法及装置

Country Status (2)

Country Link
CN (1) CN106155950B (zh)
WO (1) WO2016150077A1 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107329774A (zh) * 2017-05-24 2017-11-07 华为技术有限公司 确定Redriver芯片参数的方法和装置
CN109308360A (zh) * 2017-07-27 2019-02-05 中兴通讯股份有限公司 信道参数寻找方法、装置、存储介质和计算机设备
CN107515806A (zh) * 2017-08-29 2017-12-26 郑州云海信息技术有限公司 一种sas信号参数在线调试的方法与装置
CN108540244B (zh) * 2018-02-24 2021-08-06 新华三技术有限公司 预加重系数测试方法、装置及通信设备
CN109165046A (zh) * 2018-08-24 2019-01-08 郑州云海信息技术有限公司 一种板载sata参数优化方法及装置
CN111277429B (zh) * 2018-12-05 2022-08-02 中兴通讯股份有限公司 SerDes参数筛选方法、装置、系统及可读存储介质
CN109818886B (zh) * 2018-12-07 2020-12-08 华为技术有限公司 一种配置均衡参数的方法及装置
CN109862206B (zh) * 2019-02-28 2020-08-04 深圳市华星光电半导体显示技术有限公司 信号传输方法
CN112835752A (zh) * 2019-11-25 2021-05-25 北京比特大陆科技有限公司 芯片的控制方法、控制装置和电子设备
CN111711459B (zh) * 2020-07-06 2021-08-31 中国科学院微电子研究所 一种发射机驱动均衡装置、发射机驱动均衡方法和电子设备
CN113722255A (zh) * 2021-09-01 2021-11-30 浙江大华技术股份有限公司 一种信号质量处理方法、装置及系统
CN114500262A (zh) * 2022-02-16 2022-05-13 上海联虹技术有限公司 高速接口参数配置方法、装置、设备及存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1469607A (zh) * 2002-06-10 2004-01-21 日本电气株式会社 均衡器、均衡方法和发射机
US6801622B1 (en) * 2000-10-31 2004-10-05 Cisco Technology, Inc. Devices, software and methods for passing DTMF signals under voice compression
CN1965497A (zh) * 2004-06-16 2007-05-16 国际商业机器公司 高速串行传输链路的自动自适应均衡方法和系统
CN101299223A (zh) * 2008-06-19 2008-11-05 中兴通讯股份有限公司 一种高速串行通道接收器均衡的仿真方法及装置
CN103929340A (zh) * 2014-04-18 2014-07-16 浪潮电子信息产业股份有限公司 一种fpga链路参数的分析方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6801622B1 (en) * 2000-10-31 2004-10-05 Cisco Technology, Inc. Devices, software and methods for passing DTMF signals under voice compression
CN1469607A (zh) * 2002-06-10 2004-01-21 日本电气株式会社 均衡器、均衡方法和发射机
CN1965497A (zh) * 2004-06-16 2007-05-16 国际商业机器公司 高速串行传输链路的自动自适应均衡方法和系统
CN101299223A (zh) * 2008-06-19 2008-11-05 中兴通讯股份有限公司 一种高速串行通道接收器均衡的仿真方法及装置
CN103929340A (zh) * 2014-04-18 2014-07-16 浪潮电子信息产业股份有限公司 一种fpga链路参数的分析方法

Also Published As

Publication number Publication date
WO2016150077A1 (zh) 2016-09-29
CN106155950A (zh) 2016-11-23

Similar Documents

Publication Publication Date Title
CN106155950B (zh) 参数处理方法及装置
US9470759B2 (en) Test instrument having a configurable interface
CN205356347U (zh) 用于光模块的多通道并行测试系统
CN202770933U (zh) 一种高精度多通道模拟量自动测试系统
JP4885316B2 (ja) 試験装置および試験方法
CN107907814B (zh) 一种提高芯片量产测试效率的方法
US9759772B2 (en) Programmable test instrument
CN108897647B (zh) 测试系统、测试方法及装置
CN106886214A (zh) Can控制器芯片功能测试系统及测试方法
CN106888060A (zh) 无线通信模块的抗干扰测试方法及系统
CN110235393A (zh) 自动化测试方法及系统
CN111008102B (zh) Fpga加速卡高速接口si测试控制装置、系统及方法
CN103530166B (zh) 一种基于虚拟ram的面向多通道芯片的验证平台和验证方法
CN109039445B (zh) 一种多通道光猫调测试系统及其调测试方法
CN109407655A (zh) 一种调试芯片的方法及装置
CN112213967B (zh) 一种微控制器串口接收发送引脚自动检测系统
WO2016184170A1 (zh) Smi接口器件的调试装置及方法、存储介质
CN109347548B (zh) 一种光路集成测试平台
CN116306398A (zh) 一种多通道io接口ip的验证平台及其停止算法
CN113722265B (zh) 一种用于多cpu系统中互联通道的调试优化方法及装置
CN114636919A (zh) Pcie差分信号链路的多梯度衰减测试系统、方法和电子设备
CN209560007U (zh) 一种基于无线技术的线缆测试系统
CN211318672U (zh) 一种用于多端口网络非线性模拟电路的故障诊断系统
US6879927B1 (en) Communication interface for virtual IC tester
CN104182317A (zh) 一种dmi总线信号完整性测试方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant