CN103929173B - 分频器和无线通信设备 - Google Patents

分频器和无线通信设备 Download PDF

Info

Publication number
CN103929173B
CN103929173B CN201410143518.0A CN201410143518A CN103929173B CN 103929173 B CN103929173 B CN 103929173B CN 201410143518 A CN201410143518 A CN 201410143518A CN 103929173 B CN103929173 B CN 103929173B
Authority
CN
China
Prior art keywords
signal
type flip
flip flop
elementary cell
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410143518.0A
Other languages
English (en)
Other versions
CN103929173A (zh
Inventor
马昭鑫
朱年勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201410143518.0A priority Critical patent/CN103929173B/zh
Publication of CN103929173A publication Critical patent/CN103929173A/zh
Priority to US14/677,459 priority patent/US9641316B2/en
Application granted granted Critical
Publication of CN103929173B publication Critical patent/CN103929173B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/02Digital function generators
    • G06F1/022Waveform generators, i.e. devices for generating periodical functions of time, e.g. direct digital synthesizers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits
    • H03K21/10Output circuits comprising logic circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • H03K23/667Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by switching the base during a counting cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Electromagnetism (AREA)

Abstract

本发明实施例公开了一种分频器和无线通信设备,分频器包括移位寄存器单元和输出频率合成单元;移位寄存器单元包括循环级联的多个基本单元;每级基本单元包括2N个串联的D触发器和一个多路选通器,2N个串联的D触发器的输出分别接入多路选通器,多路选通器输出与下级基本单元输入相连接;除每级基本单元信号输入端的第一个D触发器之外的其余2N-1个D触发器接入的时钟信号比第一个D触发器接入的时钟信号相位滞后M/2时钟周期;下级基本单元的第一个D触发器接入的时钟信号比前一级基本单元中2N-1个D触发器接入的时钟信号相位滞后3/4个时钟周期;输出频率合成单元将每级基本单元第一个D触发器的输出信号叠加生成分频输出信号。

Description

分频器和无线通信设备
技术领域
本发明涉及通信技术领域,尤其涉及一种分频器和无线通信设备。
背景技术
在射频通信系统的收发机(Transceiver,TRX)电路中,如图1所示,接收到的RF信号经过带通滤波器滤除带外干扰,通过低噪声放大器(Low NoiseAmplifier,LNA)放大,以减少后级电路噪声的影响,然后送入混频器输入端,与本地振荡器(Local Oscillator,LO)信号进行混频。因此会需要稳定的LO信号作为收发链路的参考信号。该信号由压控振荡器(Voltage-ControlledOscillator,VCO)的输出分频得到,为了在VCO输出端产生精确且稳定的频率,通常还采用锁相环驱动反馈环路中的VCO,使振荡器频率(或相位)精确跟踪所施加的参考频率。随着集成电路工艺的发展,人们越来越倾向于使用数字逻辑实现分频功能。由于数字逻辑的特性,目前大多数分频器的分频比都是整数,这种方式限制了LO的频率范围或给VCO的调谐范围提出了较高的要求,不利于多制式同芯片的实现。非整数分频比的分频器不仅可以提供更多样的频率计划(frequency plan),使VCO可以用较窄的调谐范围覆盖较多的通信制式,而且可以将VCO的振荡频率与功率放大器(PowerAmplifier,PA)的大功率谐波错开,避免出现频率牵引(frequency pulling)现象。
然而,在现有的采用非整数分频比的技术方案中,分频器的分频比可配置性都较差。例如专利方案WO2011028157A1中,只给出了几种情况下的时钟相位排列方式,没有提供动态调整的方法,因此可配置性较差,并且逻辑电路的复杂程度较高,不适合高频工作。又例如在专利方案WO2013048525A1中,输入多路正交信号,分别驱动相应的除5分频器,产生脉宽为一个输入信号周期的脉冲信号,经窄脉冲产生器后合并在一起作为最终信号输出。在该方案中,多个分频器完全独立,消耗的资源较大,不利于低功耗、低噪声的实现。且多路分频器按照所需时序严格启动,因此需要相应的启动电路,而启动电路的时序与分频比密切相关,不便于实现可配置。
发明内容
本发明实施例提供了一种分频器和无线通信设备,其结构简单,适于高频工作,易于扩展,可配置性强。
第一方面,本发明实施例提供了一种分频器,包括:移位寄存器单元和输出频率合成单元;
移位寄存器单元包括循环级联的多个基本单元;每一级基本单元包括2N个串联的D触发器和一个多路选通器,所述2N个串联的D触发器的输出分别接入所述多路选通器;所述多路选通器的输出通过选通信号选择,且与下一级基本单元的输入相连接;所述移位寄存器单元中的多个D触发器的时钟信号输入端分别接入多路时钟周期相同但相位不同的时钟信号;其中,除每一级基本单元的信号输入端的第一个D触发器之外的其余2N-1个D触发器接入的时钟信号的相位,比所述第一个D触发器接入的时钟信号的相位滞后M/2个时钟周期;所述下一级基本单元的第一个D触发器接入的时钟信号的相位,比前一级基本单元中除所述第一个D触发器之外的其余2N-1个D触发器接入的时钟信号的相位滞后3/4个时钟周期;M为正整数;所述前一级基本单元中D触发器与所述下一级基本单元中D触发器接入的时钟信号之间的相位关系由开关信号控制;
输出频率合成单元,用于对每一级基本单元的信号输入端的第一个D触发器的输出信号进行叠加,生成分频输出信号;第一级基本单元的第一个D触发器的输入信号为分频输入信号;所述分频输出信号的分频比为n+x;其中,x为所述分频比的小数部分,根据开关信号控制输出为0.25或0.75;n为所述分频比的整数部分,等于所述选通信号的值,为大于等于零且小于N的整数,N为正整数。
在第一种可能的实现方式中,所述分频器还包括:时钟调整单元,响应于开关信号,用于对输入的正交相位的时钟信号进行相位调整,输出多路相位调整后的所述时钟周期相同但相位不同的时钟信号;所述开关信号为数字信号,具体为第一取值或第二取值。
结合第一方面或第一方面的第一种可能的实现方式,在第二种可能的实现方式中,当所述开关信号为第一取值时,所述x为0.25。
结合第一方面或第一方面的第二种可能的实现方式,在第三种可能的实现方式中,所述M为1。
结合第一方面或第一方面的第一种可能的实现方式,在第四种可能的实现方式中,当所述开关信号为第二取值时,所述x为0.75。
结合第一方面或第一方面的第四种可能的实现方式,在第五种可能的实现方式中,所述M为2。
结合第一方面的第一种、第二种、第三种、第四种、第五种可能的实现方式,在第六种可能的实现方式中,所述移位寄存器单元包括循环级联的四个基本单元;
所述时钟调整单元具体用于:对接收到的IP信号、QP信号、IN信号和QN信号进行处理;所述IP信号、QP信号、IN信号和QN信号为四路依次为时钟周期相同但相位相差1/4时钟周期的时钟信号;所述时钟调整单元具体包括I路信号选通器、Q路信号选通器和延时子单元;
所述延时子单元具体用于:补偿所述I路信号选通器、Q路信号选通器引入的延时;
其中,所述IP信号经过延时子单元后,接入第一级基本单元的第一个D触发器的时钟信号输入端;
所述IP信号和IN信号经过I路信号选通器,所述I路信号选通器根据开关信号的第一取值,选择将IP信号接入第一级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端,将IN信号接入第三级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端;或者根据开关信号的第二取值,选择将IN信号接入第一级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端,将IP信号接入第三级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端;
所述IN信号经过延时子单元后,接入第三级基本单元的第一个D触发器的时钟信号输入端;
所述QN信号经过延时子单元后,接入第二级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端;
所述QP信号和QN信号经过Q路信号选通器,所述Q路信号选通器根据开关信号的第一取值,选择将QN信号接入第二级基本单元的第一个D触发器的时钟信号输入端,将QP信号接入第四级基本单元的第一个D触发器的时钟信号输入端;或者根据开关信号的第二取值,选择将QP信号第二级基本单元的第一个D触发器的时钟信号输入端,将QN信号接入第四级基本单元的第一个D触发器的时钟信号输入端;
所述QP信号经过延时子单元后,接入第四级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端。
结合第一方面或第一方面的第一种、第二种、第三种、第四种、第五种、第六种可能的实现方式,在第七种可能的实现方式中,所述输出频率合成单元具体为或逻辑电路。
结合第一方面或第一方面的第一种、第二种、第三种、第四种、第五种、第六种、第七种可能的实现方式,在第八种可能的实现方式中,所述输出频率合成单元包括多级输出调整电路和或门;
每一级输出调整电路用于对每一级基本单元的第一个D触发器的时钟信号的反向信号与所述第一个D触发器的输出信号进行与运算,生成输出调整信号;
通过或门将每一级输出调整电路生成的输出调整信号进行叠加,生成分频输出信号。
结合第一方面或第一方面的第一种、第二种、第三种、第四种、第五种、第六种、第七种、第八种可能的实现方式,在第九种可能的实现方式中,所述第一级基本单元的第一个D触发器在复位信号有效时输出数字高电平,所述分频器中除所述第一级基本单元的第一个D触发器之外的其他D触发器在复位信号有效时输出数字低电平。
结合第一方面或第一方面的第一种、第二种、第三种、第四种、第五种、第六种、第七种、第八种、第九种可能的实现方式,在第十种可能的实现方式中,N=1。
第二方面,本发明实施例提供了一种无线通信设备,其特征在于,包括:
天线,用于接收或发送射频信号;
混频器,用于使用本振信号对基带信号做混频生成所述发送的射频信号,或使用本振信号对所述接收的射频信号做混频生成基带信号;
根据权利要求1-12任一权项所述的分频器,所述分频器用于向混频器提供所述分频输出信号作为所述本振信号;以及
锁相环,用于向所述分频器提供所述分频输入信号。
本发明实施例提供的分频器和无线通信设备,采用为多个基本单元串联组成的循环级联结构的移位寄存器单元,对每一级基本单元的信号输入端的第一个D触发器的输出信号进行叠加,生成分频输出信号,通过精确控制每一级基本单元中D触发器的时钟信号的相位差,从而实现分频比为0.75~n.75,步长为0.5的非整数分频,本发明实施例提供的分频器,可以应用在TRX电路中,其结构简单,适于高频工作,易于扩展,可配置性强。
附图说明
图1为射频通信系统的收发机电路的示意图;
图2为本发明实施例提供的一种分频器的电路图;
图3为本发明实施例提供的分频器中的一种可扩展的基本单元的电路图;
图4为本发明实施例提供的分频器中的一种基本单元的电路图;
图5为本发明实施例提供的分频器中的时钟调整单元的电路图;
图6为本发明实施例提供的分频器的一种时序图;
图7为本发明实施例提供的分频器的另一种时序图;
图8为本发明实施例提供的分频器中的输出频率合成单元的电路图;
图9为本发明实施例提供的分频器的又一种时序图。
下面通过附图和实施例,对本发明实施例的技术方案做进一步的详细描述。
具体实施方式
下面结合附图对本发明实施例进行详细描述。应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图2为本发明实施例提供的一种分频器,包括:移位寄存器单元1和输出频率合成单元2。
移位寄存器单元1为多个基本单元串联组成的循环级联结构;其中基本单元的电路结构可以具体参考图3所示,每一级基本单元包括2N个串联的D触发器(DFF)和一个多路选通器(mux),所述2N个串联的D触发器分别用DFF1,……,DFF(2N-1),它们的输出分别接入所述多路选通器mux的输入0,……,2N-1,通过多路选通器mux的选通信号sel<N-1:0>选择多路选通器mux的输出next,与下一级基本单元的输入相连接。其中in表示该基本单元的输入信号,clk1和clk2分别表示时钟信号,reset表示D触发器的复位信号。对每个D触发器,其输入端为D端,输出端为Q端。第一级基本单元的第一个D触发器的输入信号为分频输入信号。
移位寄存器单元1中的多个D触发器的时钟信号输入端分别接入多路相位不同的时钟信号;具体的,除每一级基本单元的信号输入端的第一个D触发器之外的其余2N-1个D触发器接入的时钟信号clk2的相位,比所述第一个D触发器接入的时钟信号clk1的相位滞后M/2个时钟周期;其中,所述2N-1个D触发器中的第一个D触发器的时钟相位相对的同级基本单元的信号输入端的第一个D触发器滞后一个时钟周期或1/2时钟周期,所述2N-1个D触发器中除第一个D触发器之外的其余每一个D触发器,其时钟相位相对其前面的一个D触发器的时钟相位滞后一个时钟周期。所述下一级基本单元的第一个D触发器接入的时钟信号的相位,比前一级基本单元中除所述第一个D触发器之外的其余2N-1个D触发器接入的时钟信号的相位滞后3/4个时钟周期;上述M、N均为正整数;
输出频率合成单元2,用于对每一级基本单元的信号输入端的第一个D触发器的输出信号进行叠加,生成分频输出信号frac_out。
在本实施例中,仅以每一级基本单元包括两个串联的D触发器和一个2选1选通器的情况为例示出,这种情况可以轻易被推广到其他多个串联的D触发器的情况,其仅仅作为一个实例。下面以图2所示的每个基本单元包括两个D触发器和一个2选1选通器的具体电路为例,进行详细说明。因为本发明中输入的时钟信号为相位正交的时钟信号,因此本发明实施例中,分频器的移位寄存器单元1采用四级基本单元级联的方式来实现。
为便于描述,定义第一级基本单元中的第一个D触发器为DFF10,第二个D触发器为DFF11,选通器为mux1;第二级基本单元中的第一个D触发器为DFF20,第二个D触发器为DFF21,选通器为mux2;第三级基本单元中的第一个D触发器为DFF30,第二个D触发器为DFF31,多路选通器为mux3;第四级基本单元中的第一个D触发器为DFF40,第二个D触发器为DFF41,多路选通器为mux4。
本发明实施例中,如图2所示的分频器的结构具体为:
DFF10接收数据输入信号in1,通过ck11采样后输出第一级基本单元的输出信号out1,同时作为DFF11的输入信号,通过DFF11的时钟信号ck12采样后输出,与out1一起分别接入mux1,通过mux1的选通信号sel选择输出为next1信号,作为第二级基本单元的输入信号in2;DFF20接收数据输入信号in2,通过ck21采样后输出第二级基本单元的输出信号out2,同时作为DFF21的输入信号,通过DFF21的时钟信号ck22采样后输出,与out2一起分别接入mux2,通过mux2的选通信号sel选择输出为next2信号,作为第三级基本单元的输入信号in3;DFF30接收数据输入信号in3,通过ck31采样后输出第三级基本单元的输出信号out3,同时作为DFF31的输入信号,通过DFF31的时钟信号ck32采样后输出,与out3一起分别接入mux3,通过mux3的选通信号sel选择输出为next3信号,作为第四级基本单元的输入信号in4;DFF40接收数据输入信号in4,通过ck41采样后输出第四级基本单元的输出信号out4,同时作为DFF41的输入信号,通过DFF41的时钟信号ck42采样后输出,与out4一起分别接入mux4,通过mux4的选通信号sel选择输出为next4信号,作为第一级基本单元的输入信号in1;由此形成多个基本单元串联而成的循环级联结构。其中,mux1、mux2、mux3和mux4的选通信号为相同的选通信号sel。输出频率合成单元2对上述四级基本单元的输出信号out1、out2、out3、out4进行叠加,生成分频输出信号frac_out。
其中,移位寄存器单元1为多相时钟驱动的移位寄存器,每个基本单元对输入的信号具有输出延时的作用。具体以图4中给出的基本单元的结构为例进行说明。
假设产生这一级基本单元的输入信号in信号的时钟相位为这一级基本单元中用以驱动第一个D触发器DFF0的第一个时钟信号ck1与这一级基本单元用以驱动后续2N-1个D触发器的第二个时钟信号ck2的相位分别为则该基本单元对输入信号的延时为:
在本实施例中,当上述寄存器DFF10~DFF41接收到的复位信号reset为有效复位信号时,除第一级基本单元中的DFF10之外,其他所有寄存器均被复位,输出数字低电平,DFF10则产生一个脉宽为T(T为输入时钟ck11的时钟周期)的正脉冲。当reset信号失效后,在移位寄存器单元1的各级基本单元构成的环路中传递一个脉宽为T的正脉冲,其周期为4Tdelay。若各级基本单元的输入时钟是对称的,那么out1、out2、out3、out4信号的间隔则是相等的,将其相加在一起作为最终输出frac_out的周期则为Tdelay
在本发明实施例中,所述分频输出信号的分频比为n+x;其中,x为所述分频比的小数部分,根据开关信号控制输出为0.25或0.75;n为所述分频比的整数部分,等于所述选通信号的值,为大于等于零且小于N的整数,N为正整数
本发明实施例提供的分频器,在移位寄存器单元1之前,还可以包括时钟调整单元3,用以产生满足前述移位寄存器单元1中多个D触发器的时钟信号输入端所要求接入的时钟信号。本实施例中给出了一种具体的时钟调整单元的电路实现方式,具体如图5所示。当然,这些时钟信号的产生还可以通过其他形式的时钟调整单元的具体电路来实现。
如图5所示,时钟调整单元3包括I路信号选通器mux5、Q路信号选通信mux6和延时子单元31;时钟调整单元3以正交信号作为输入,对接收到的IP信号、QP信号、IN信号和QN信号进行处理;所述IP信号、QP信号、IN信号和QN信号为四路依次相位滞后1/4时钟周期的时钟信号;
具体的,
IP信号经过延时子单元31延时后,生成ck11;
IP信号和IN信号经过I路信号选通器mux5,根据开关信号sw,选择输出IP信号为ck12且IN信号为ck32,或者选择输出IN信号为ck12且IP信号为ck32;
IN信号经过延时子单元31延时后,生成ck31;
QN信号经过延时子单元31延时后,生成ck22;
QP信号和QN信号经过Q路信号选通器mux6,根据开关信号sw,选择输出QN信号为ck21且QP信号为ck41,或者选择输出QN信号为ck41且QP信号为ck21;
QP信号经过延时子单元31延时后,生成ck42;。
具体的,时钟调整单元3输出的时钟信号与sw信号的关系如下表所示。
ck11 ck12 ck21 ck22 ck31 ck32 ck41 ck42
sw=0 IP IN QP QN IN IP QN QP
sw=1 IP IP QN QN IN IN QP QP
表1
因为IP信号、QP信号、IN信号和QN信号为四路依次相位滞后1/4时钟周期的时钟信号,因此,由表1中可以看出,无论开关信号为0或1,时钟调整单元3输出给移位寄存器单元1中后一级基本单元的第一个D触发器的时钟信号的相位,相对于前一级基本单元中除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号的相位滞后3/4T。可以这样可以给多路选通器mux以及相关路径延时提供足够大的余量,便于提高电路的工作频率。此外,同一级基本单元中,2N-1个D触发器的时钟信号的相位相对于第一个D触发器的时钟信号的相位滞后1/2T或者1T。
输出频率合成单元2具体可以为或门,则本发明实施例图2所示的分频器电路的信号延时与sw、sel信号的关系如下表所示。
表2
也就是说,当sel=1,sw=0时,本发明实施例提供的分频器的分频比为1.25,其电路的时序图具体如图6所示;当sel=1,sw=1时,本发明实施例提供的分频器的分频比为1.75,其电路的时序图具体如图7所示。
如果分频器电路中采用如图3所示的基本单元的形式,利用输出给每一级基本单元的第一个时钟信号ck1驱动这一级基本单元中的第一个D触发器DFF0,利用输出给每一级基本单元的第二个时钟信号ck2驱动后续的2N-1个D触发器,各级D触发器的输出均接到2N选1的mux的输入,根据sel信号选择其中一路作为next信号输出给下一级基本单元。在这种分频器电路中,如果仍然采用简单或门作为输出频率合成单元2,则分频器电路的延时与sw、sel信号的关系如下表所示。
表3
其中,在sel=0且sw=1时Tdelay是不可用的,这是因为各级输出的out信号脉宽为T,而相邻两个脉冲之间的间隔是3/4T,导致简单的或门无法把相邻的两个脉冲合并在一起。
在一个具体的例子中,可以采用如图8所示的分频器的输出频率合成单元的电路结构。
具体的,输出频率合成单元2包括多级的输出调整电路21和或门22;
每一级输出调整电路21具体包括一个反相器211和一个与门212,每一级基本单元的第一个D触发器的时钟信号经过反相器211后,和这一级第一个D触发器的输出信号进行与运算,生成这一级的输出调整信号frac_adj;然后通过或门22将每一级输出调整电路21生成的输出调整信号frac_adj进行叠加,生成分频输出信号frac_out。
由此,可在sel=0且sw=1时实现0.75分频,sel=n且sw=1时实现n.75分频,时序关系如图9所示。
本发明实施例提供了一种分频比为0.75~n.75,步长为0.5的可配置的非整数分频器,可以应用在TRX电路中,结构简单,适于高频工作,并且易于扩展,可配置性强。
相应的,本发明实施例还提供了一种无线通信设备,包括:天线、混频器、分频器和锁相环;
具体的,天线用于接收或发送射频信号;
锁相环用于向所述分频器提供所述分频输入信号;
分频器具体为上述实施例中提供的分频器,用于根据分频输入信号向混频器提供所述分频输出信号作为所述本振信号;
混频器用于使用本振信号对基带信号做混频生成所述发送的射频信号,或使用本振信号对所述接收的射频信号做混频生成基带信号。
本发明实施例提供的无线通信设备,应用了上述实施例中提供的分频器向混频器提供本振信号,能够满足当前射频系统低噪声、低功耗、高频率的要求,并且可以满足用户灵活应用的要求。
专业人员应该还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件来实现,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明实施例的范围。具体地,所述运算和控制部分都可以通络逻辑硬件实现,其可以是使用集成电路工艺制造出来的逻辑集成电路,本实施例对此不作限定。
结合本文中所公开的实施例描述的方法或算法的步骤可以用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上所述的具体实施方式,对本发明实施例的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明实施例的具体实施方式而已,并不用于限定本发明实施例的保护范围,凡在本发明实施例的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (12)

1.一种分频器,其特征在于,包括:移位寄存器单元和输出频率合成单元;
移位寄存器单元包括循环级联的多个基本单元;每一级基本单元包括2N个串联的D触发器和一个多路选通器,所述2N个串联的D触发器的输出分别接入所述多路选通器;所述多路选通器的输出通过选通信号选择,且与下一级基本单元的输入相连接;所述移位寄存器单元中的多个D触发器的时钟信号输入端分别接入多路时钟周期相同但相位不同的时钟信号;其中,除每一级基本单元的信号输入端的第一个D触发器之外的其余2N-1个D触发器接入的时钟信号的相位,比所述第一个D触发器接入的时钟信号的相位滞后M/2个时钟周期;所述下一级基本单元的第一个D触发器接入的时钟信号的相位,比前一级基本单元中除所述第一个D触发器之外的其余2N-1个D触发器接入的时钟信号的相位滞后3/4个时钟周期;M为正整数;所述前一级基本单元中D触发器与所述下一级基本单元中D触发器接入的时钟信号之间的相位关系由开关信号控制;
输出频率合成单元,用于对每一级基本单元的信号输入端的第一个D触发器的输出信号进行叠加,生成分频输出信号;第一级基本单元的第一个D触发器的输入信号为分频输入信号;所述分频输出信号的分频比为n+x;其中,x为所述分频比的小数部分,根据开关信号控制输出为0.25或0.75;n为所述分频比的整数部分,等于所述选通信号的值,为大于等于零且小于N的整数,N为正整数。
2.根据权利要求1所述的分频器,其特征在于,所述分频器还包括:时钟调整单元,响应于开关信号,用于对输入的正交相位的时钟信号进行相位调整,输出多路相位调整后的所述时钟周期相同但相位不同的时钟信号;所述开关信号为数字信号,具体为第一取值或第二取值。
3.根据权利要求2所述的分频器,其特征在于,当所述开关信号为第一取值时,所述x为0.25。
4.根据权利要求3所述的分频器,其特征在于,所述M为1。
5.根据权利要求2所述的分频器,其特征在于,当所述开关信号为第二取值时,所述x为0.75。
6.根据权利要求5所述的分频器,其特征在于,所述M为2。
7.根据权利要求2权项所述的分频器,其特征在于,所述移位寄存器单元包括循环级联的四个基本单元;
所述时钟调整单元具体用于:对接收到的IP信号、QP信号、IN信号和QN信号进行处理;所述IP信号、QP信号、IN信号和QN信号为四路依次为时钟周期相同但相位相差1/4时钟周期的时钟信号;所述时钟调整单元具体包括I路信号选通器、Q路信号选通器和延时子单元;
所述延时子单元具体用于:补偿所述I路信号选通器、Q路信号选通器引入的延时;
其中,所述IP信号经过延时子单元后,接入第一级基本单元的第一个D触发器的时钟信号输入端;
所述IP信号和IN信号经过I路信号选通器,所述I路信号选通器根据开关信号的第一取值,选择将IP信号接入第一级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端,将IN信号接入第三级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端;或者根据开关信号的第二取值,选择将IN信号接入第一级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端,将IP信号接入第三级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端;
所述IN信号经过延时子单元后,接入第三级基本单元的第一个D触发器的时钟信号输入端;
所述QN信号经过延时子单元后,接入第二级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端;
所述QP信号和QN信号经过Q路信号选通器,所述Q路信号选通器根据开关信号的第一取值,选择将QN信号接入第二级基本单元的第一个D触发器的时钟信号输入端,将QP信号接入第四级基本单元的第一个D触发器的时钟信号输入端;或者根据开关信号的第二取值,选择将QP信号第二级基本单元的第一个D触发器的时钟信号输入端,将QN信号接入第四级基本单元的第一个D触发器的时钟信号输入端;
所述QP信号经过延时子单元后,接入第四级基本单元的除所述第一个D触发器之外的其余2N-1个D触发器的时钟信号输入端。
8.根据权利要求1-7任一权项所述的分频器,其特征在于,所述输出频率合成单元具体为或逻辑电路。
9.根据权利要求1-7任一权利要求所述的分频器,其特征在于,所述输出频率合成单元包括多级输出调整电路和或门;
每一级输出调整电路用于对每一级基本单元的第一个D触发器的时钟信号的反向信号与所述第一个D触发器的输出信号进行与运算,生成输出调整信号;
通过或门将每一级输出调整电路生成的输出调整信号进行叠加,生成分频输出信号。
10.根据权利要求1-7任一权利要求所述的分频器,其特征在于,所述第一级基本单元的第一个D触发器在复位信号有效时输出数字高电平,所述分频器中除所述第一级基本单元的第一个D触发器之外的其他D触发器在复位信号有效时输出数字低电平。
11.根据权利要求1-7任一权利要求所述的分频器,其特征在于,N=1。
12.一种无线通信设备,其特征在于,包括:
天线,用于接收或发送射频信号;
混频器,用于使用本振信号对基带信号做混频生成所述发送的射频信号,或使用本振信号对所述接收的射频信号做混频生成基带信号;
根据权利要求1-11任一权利要求所述的分频器,所述分频器用于向混频器提供所述分频输出信号作为所述本振信号;以及
锁相环,用于向所述分频器提供所述分频输入信号。
CN201410143518.0A 2014-04-11 2014-04-11 分频器和无线通信设备 Active CN103929173B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410143518.0A CN103929173B (zh) 2014-04-11 2014-04-11 分频器和无线通信设备
US14/677,459 US9641316B2 (en) 2014-04-11 2015-04-02 Frequency divider and radio communications device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410143518.0A CN103929173B (zh) 2014-04-11 2014-04-11 分频器和无线通信设备

Publications (2)

Publication Number Publication Date
CN103929173A CN103929173A (zh) 2014-07-16
CN103929173B true CN103929173B (zh) 2016-08-24

Family

ID=51147271

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410143518.0A Active CN103929173B (zh) 2014-04-11 2014-04-11 分频器和无线通信设备

Country Status (2)

Country Link
US (1) US9641316B2 (zh)
CN (1) CN103929173B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109120257A (zh) * 2018-08-03 2019-01-01 中国电子科技集团公司第二十四研究所 一种低抖动分频时钟电路

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2489002A (en) * 2011-03-14 2012-09-19 Nujira Ltd Delay adjustment to reduce distortion in an envelope tracking transmitter
US9698764B2 (en) * 2013-09-18 2017-07-04 Intel Corporation Quadrature divider
US9531358B2 (en) * 2014-10-27 2016-12-27 Mediatek Inc. Signal generating system and signal generating method
EP3063872B1 (en) * 2014-11-12 2020-06-17 MediaTek Singapore Pte Ltd. Regenerative frequency divider
CN105024701B (zh) * 2015-07-08 2018-01-30 中国电子科技集团公司第四十一研究所 一种用于杂散抑制的分频比调制器
US9712176B1 (en) * 2016-06-10 2017-07-18 Silicon Laboratories Inc. Apparatus for low power signal generator and associated methods
CN108736882B (zh) * 2017-04-21 2021-12-14 展讯通信(上海)有限公司 分数分频电路和射频终端
CN108540149B (zh) * 2018-07-16 2020-07-24 南京中感微电子有限公司 无线射频发射机
CN109062321B (zh) * 2018-08-01 2020-10-09 歌尔股份有限公司 一种信号生成方法、设备及存储介质
US10678296B2 (en) * 2018-08-03 2020-06-09 Futurewei Technologies, Inc. Multi-phase signal generation
CN109616066B (zh) * 2018-12-29 2020-12-11 惠科股份有限公司 信号产生电路及其应用的显示装置
CN112367089A (zh) * 2020-10-27 2021-02-12 上海磐启微电子有限公司 一种射频发射装置
CN112202424A (zh) * 2020-11-06 2021-01-08 珠海市一微半导体有限公司 一种n倍脉宽扩展电路及脉宽扩展的锁相环系统
CN113285695B (zh) * 2021-07-26 2021-10-29 浙江芯昇电子技术有限公司 一种高频时钟调相电路及其实现方法
CN115225082B (zh) * 2022-09-20 2022-12-06 上海芯炽科技集团有限公司 一种带边沿检测的低延迟异步时钟分频电路
CN117894351A (zh) * 2022-10-08 2024-04-16 长鑫存储技术有限公司 一种延时控制电路、方法和半导体存储器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1655457A (zh) * 2004-02-09 2005-08-17 恩益禧电子股份有限公司 分数分频电路和使用它的数据传输装置
CN102468849A (zh) * 2010-11-09 2012-05-23 索尼公司 频率合成器和频率合成方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW389328U (en) * 1998-10-28 2000-05-01 Winbond Electronics Corp A device stringing along the frequency of stylization
TW425766B (en) 1999-10-13 2001-03-11 Via Tech Inc Non-integer frequency division device
US6879654B2 (en) * 2003-04-25 2005-04-12 International Business Machines Corporation Non-integer frequency divider circuit
US7940132B2 (en) * 2007-09-27 2011-05-10 Freescale Semiconductor, Inc. Clock system and applications thereof
TWI355142B (en) * 2008-05-21 2011-12-21 Advanced Analog Technology Inc Frequency divider circuit
US8704557B2 (en) 2009-09-02 2014-04-22 Telefonaktiebolaget L M Ericsson (Publ) High-speed non-integer frequency divider circuit
US9013213B2 (en) * 2011-10-01 2015-04-21 Intel Corporation Digital fractional frequency divider
US8542040B1 (en) * 2011-10-31 2013-09-24 Integrated Device Technology, Inc. Reconfigurable divider circuits with hybrid structure

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1655457A (zh) * 2004-02-09 2005-08-17 恩益禧电子股份有限公司 分数分频电路和使用它的数据传输装置
CN102468849A (zh) * 2010-11-09 2012-05-23 索尼公司 频率合成器和频率合成方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109120257A (zh) * 2018-08-03 2019-01-01 中国电子科技集团公司第二十四研究所 一种低抖动分频时钟电路
CN109120257B (zh) * 2018-08-03 2020-06-12 中国电子科技集团公司第二十四研究所 一种低抖动分频时钟电路

Also Published As

Publication number Publication date
CN103929173A (zh) 2014-07-16
US9641316B2 (en) 2017-05-02
US20150295665A1 (en) 2015-10-15

Similar Documents

Publication Publication Date Title
CN103929173B (zh) 分频器和无线通信设备
Meninger et al. A 1-MHZ bandwidth 3.6-GHz 0.18-/spl mu/m CMOS fractional-N synthesizer utilizing a hybrid PFD/DAC structure for reduced broadband phase noise
US7221724B2 (en) Precision timing generation
EP2611031B1 (en) Signal filtering
CN102129216B (zh) 用于对输入信号重新计时的电路装置和方法
CN103762979B (zh) 一种应用于lte信道模拟器的宽带频率源
Andrews et al. Effects of LO harmonics and overlap shunting on N-phase passive mixer based receivers
CN108023578A (zh) 正交时钟发生装置和通信系统发送器
US10447250B2 (en) Multi-stage frequency dividers and poly-phase signal generators
JP2017508319A (ja) 遅延ロック・ループを使用した局部発振器信号生成
KR20160022350A (ko) 피드백 루프 내에 듀티 사이클 조정부를 갖는 주파수 분주기
US9026069B2 (en) Method and device for sending signals between a radio frequency circuit and a baseband circuit
van de Beek et al. A fast-hopping single-PLL 3-band MB-OFDM UWB synthesizer
US20140211895A1 (en) Frequency Division
US20190268004A1 (en) Clock generator, phase locked loop, apparatus, method and computer program for generating a clock signal, transceiver, and mobile terminal
US9755872B1 (en) Pulse generation using digital-to-time converter
EP3350928B1 (en) High-speed programmable clock divider
US7960866B2 (en) Pulse generation circuit and UWB communication device
JP2017521002A (ja) ミキサおよび入力信号から出力信号を生成する方法
JP2007521703A (ja) 周波数逓倍器
CN107659307B (zh) 一种用于频率综合器的电流源交替互换的电荷泵电路
CN107852135A (zh) 具有谐波电流抑制的本地振荡器信号发生电路
US9263990B2 (en) Impedance transformer for use with a quadrature passive CMOS mixer
WO2017147684A1 (en) Generating local oscillator signals in a wireless sensor device
CN106416078A (zh) 可重配置的分频器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant