CN103928500B - 一种横向高压功率半导体器件的结终端结构 - Google Patents
一种横向高压功率半导体器件的结终端结构 Download PDFInfo
- Publication number
- CN103928500B CN103928500B CN201410175859.6A CN201410175859A CN103928500B CN 103928500 B CN103928500 B CN 103928500B CN 201410175859 A CN201410175859 A CN 201410175859A CN 103928500 B CN103928500 B CN 103928500B
- Authority
- CN
- China
- Prior art keywords
- junction termination
- termination structures
- contact area
- curvature
- drift region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 26
- 239000000758 substrate Substances 0.000 claims abstract description 49
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 40
- 230000003647 oxidation Effects 0.000 claims description 2
- 238000007254 oxidation reaction Methods 0.000 claims description 2
- 229920005591 polysilicon Polymers 0.000 claims description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims 2
- 229910052760 oxygen Inorganic materials 0.000 claims 2
- 239000001301 oxygen Substances 0.000 claims 2
- 238000001465 metallisation Methods 0.000 claims 1
- 230000005684 electric field Effects 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 11
- 239000012141 concentrate Substances 0.000 description 2
- 241001212149 Cathetus Species 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000011982 device technology Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/063—Reduced surface field [RESURF] pn-junction structures
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
本发明涉及半导体功率器件技术领域,具体的说是涉及一种横向高压功率半导体器件的结终端结构。本发明通过缩小器件在曲率结终端处P型衬底和N型漂移区的总面积,从而防止器件在P型衬底区发生提前耗尽,保证器件在曲率结终端处的耐压。本发明的有益效果为,能够明显的降低曲率结终端对整个器件耐压的影响,使器件在过渡区的电场不会过大,并且通过改变漂移区或者P型衬底的面积使得器件的耐压达到最优化,保证器件的耐压。本发明尤其适用于横向高压功率半导体器件的结终端结构。
Description
技术领域
本发明涉及半导体功率器件技术领域,具体的说是涉及一种横向高压功率半导体器件的结终端结构。
背景技术
随着工业的电动化程度日益提高,对高电压大电流器件的要求越来越高。为了提高器件的耐压,出现了各种结终端结构以满足器件的耐压要求。
高压功率集成电路的发展离不开可集成的横向高压功率半导体器件。横向高压功率半导体器件通常为闭合结构,包括圆形、跑道型和叉指状等结构。对于闭合的跑道型结构和叉指状结构,在弯道部分和指尖部分会出现小曲率终端,电场线容易在小曲率半径处发生集中,从而导致器件在小曲率半径处电场较高,提前发生雪崩击穿。而采用直线结终端结构和曲率结终端结构所结合的跑道型终端结构以及包含有弯道结构的终端结构的设计,可避免器件在曲率结终端处提前击穿,提高器件的耐压,但是由于在曲率终端结构处,器件的等势线相对于直线终端结构会比较容易集中,因此导致电场较高于其它地方,发生提前击穿,降低器件的耐压;并且高压功率器件在曲率结终端结构处,主要用来承受耐压的漂移区会相对于直线终端处的漂移区较少,这会导致在在曲率终端处的漂移区提前耗尽,影响器件的耐压。
发明内容
本发明所要解决的,就是针对上述传统横向高压功率半导体器件在曲率终端处的漂移区提前耗尽的问题,提出一种横向高压功率半导体器件的结终端结构。
本发明解决上述技术问题所采用的技术方案是:一种横向高压功率半导体器件的结终端结构,如图5所示,包括直线结终端结构和曲率结终端结构;所述直线结终端结构与横向高压功率半导体器件有源区结构相同,包括漏极N+接触区1、N型漂移区2、P型衬底3、栅极多晶硅4、栅氧化层5、P-well区6、源极N+接触区7、源极P+接触区8;P-well区6与N型漂移区2位于P型衬底3的上层,其中P-well区6位于中间,两边是N型漂移区2,且P-well区6与N型漂移区2相连;N型漂移区2中远离P-well区6的两侧是漏极N+接触区1;漏极N+接触区1远离曲率结终端结构一端的横向宽度大于靠近曲率结终端结构一端的横向宽度;P-well区6的上层具有与金属化源极相连的源极N+接触区7和源极P+接触区8,其中源极P+接触区8位于中间,源极N+接触区7位于源极P+接触区8两侧;源极N+接触区7与N型漂移区2之间的P-well区6表面是栅氧化层5,栅氧化层5的表面是栅极多晶硅4;源极N+接触区7与曲率结终端结构之间的源极P+接触区8两边的栅氧化层5和栅极多晶硅4的间距小于源极N+接触区7之间的间距;
所述曲率结终端结构包括漏极N+接触区1、N型漂移区2、P型衬底3、栅极多晶硅4、栅氧化层5、P-well区6、源极P+接触区8;P-well区6表面是栅氧化层5,栅氧化层5的表面是栅极多晶硅4;曲率结终端结构中的N+接触区1、N型漂移区2、栅氧化层5和栅极多晶硅4分别与直线结终端结构中的N+接触区1、N型漂移区2、栅氧化层5和栅极多晶硅4相连并形成环形结构;其中,曲率结终端结构中的环形N+接触区1包围环形N型漂移区2,曲率结终端结构中的环形N型漂移区2包围栅极多晶硅4和栅氧化层5;与“直线结终端结构中的P-well区6与N型漂移区2相连”不同的是,曲率结终端结构中的P-well区6与N型漂移区2不相连;
其特征在于,漏极N+接触区1远离曲率结终端结构一端的横向宽度大于靠近曲率结终端结构一端的横向宽度;源极N+接触区7与曲率结终端结构之间的P-well区6的横向尺寸从远离曲率结终端结构的一端到靠近曲率结终端结构的一端逐渐减小,源极N+接触区7与曲率结终端结构之间的P-well区6表面的栅氧化层5和栅极多晶硅4之间的间距从远离曲率结终端结构的一端到靠近曲率结终端结构的一端逐渐减小,曲率结终端结构中的栅氧化层5和栅极多晶硅4分别与直线结终端结构中的栅氧化层5和栅极多晶硅4相连并形成弧形。
本发明的有益效果为,能够明显的降低曲率结终端对整个器件耐压的影响,使器件在过渡区的电场不会过大,并且通过改变漂移区或者P型衬底的面积使得器件的耐压达到最优化,保证器件的耐压,同时与现有的各种结终端技术相比,本发明没有额外引入一些新的终端结构,因此能够在不增加工艺步骤和成本的情况下,改善器件在曲率结终端处的耐压问题。
附图说明
图1为传统横向高压功率半导体器件的结终端结构示意图;
图2为传统横向高压功率半导体器件的结终端结构俯视图;
图3为图2中沿AA`线的器件截面示意图;
图4为图2中沿BB`线的器件截面示意图;
图5为本发明的横向高压功率半导体器件的结终端结构示意图;
图6为本发明的横向高压功率半导体器件的结终端结构俯视图;
图7为图6中沿AA`线的器件截面示意图;
图8为图6中沿BB`线的器件截面示意图;
图9为图6中沿CC`线的器件截面示意图;
图10为实施例1的器件结构示意图;
图11为实施例2的器件结构示意图;
图12为实施例3的器件结构示意图;
图13为实施例4的器件结构示意图;
图14为实施例5的器件结构示意图;
图15为实施例6的器件结构示意图;
图16为实施例7的器件结构示意图;
图17为实施例8的器件结构示意图;
图18为实施例9的器件结构示意图。
具体实施方式
下面结合附图和实施例,详细描述本发明的技术方案:
本发明针对传统直线结终端结构和曲率结终端结构所构成的一种横向高压功率半导体器件,提出新的曲率终端结构,进一步改善器件在曲率结终端处的耐压问题;且工艺简单,易于实现。本发明解决问题采用的主要技术方案是增加器件在曲率结终端处P型衬底和N型漂移区的总面积,对应不同的器件以及掺杂浓度可以通过改变P型衬底和N型漂移区的面积来防止器件在P型衬底区或者N型漂移区发生提前耗尽,使器件在曲率结终端处的耐压达到最优,保证器件在曲率结终端处的耐压。
如图1和图2所示,为传统的横向高压功率半导体器件的结终端结构,包括直线结终端结构和曲率结终端结构;如图3所示,直线结终端结构与横向高压功率半导体器件有源区结构相同,包括漏极N+接触区1、N型漂移区2、P型衬底3、栅极多晶硅4、栅氧化层5、P-well区6、源极N+接触区7、源极P+接触区8;P-well区6与N型漂移区2位于P型衬底3的上层,其中P-well区6位于中间,两边是N型漂移区2,且P-well区6与N型漂移区2相连;N型漂移区2中远离P-well区6的两侧是漏极N+接触区1,P-well区6的上层具有与金属化源极相连的源极N+接触区7和源极P+接触区8,其中源极P+接触区8位于中间,源极N+接触区7位于源极P+接触区8两侧;源极N+接触区7与N型漂移区2之间的P-well区6表面是栅氧化层5,栅氧化层5的表面是栅极多晶硅4;
如图4所示,曲率结终端结构包括漏极N+接触区1、N型漂移区2、P型衬底3、栅极多晶硅4、栅氧化层5、P-well区6、源极P+接触区8;P-well区6表面是栅氧化层5,栅氧化层5的表面是栅极多晶硅4;曲率结终端结构中的N+接触区1、N型漂移区2、栅氧化层5和栅极多晶硅4分别与直线结终端结构中的N+接触区1、N型漂移区2、栅氧化层5和栅极多晶硅4相连并形成环形结构;其中,曲率结终端结构中的环形N+接触区1包围环形N型漂移区2,曲率结终端结构中的环形N型漂移区2包围栅极多晶硅4和栅氧化层5;与“直线结终端结构中的P-well区6与N型漂移区2相连”不同的是,曲率结终端结构中的P-well区6与N型漂移区2不相连且相互间距为LPsub;N型漂移区2的长度为LNdrift。
如图5和图6所示,为本发明的横向高压功率半导体器件的结终端结构,如图7-9所示,本发明的结构与传统结构不同的地方在于,本发明的漏极N+接触区1远离曲率结终端结构一端的横向宽度大于靠近曲率结终端结构一端的横向宽度,从而相对传统结构减小了漏端N+接触区的面积,并且源区减小了P-well区6的面积,最终增加了曲率结终端结构处的漂移区和衬底的总面积,使器件承受更高的耐压。
实施例1:
如图10所示,本例包括直线结终端结构和曲率结终端结构;所述直线结终端结构与横向高压功率半导体器件有源区结构相同,包括漏极N+接触区1、N型漂移区2、P型衬底3、栅极多晶硅4、栅氧化层5、P-well区6、源极N+接触区7、源极P+接触区8;P-well区6与N型漂移区2位于P型衬底3的上层,其中P-well区6位于中间,两边是N型漂移区2,且P-well区6与N型漂移区2相连;N型漂移区2中远离P-well区6的两侧是漏极N+接触区1;漏极N+接触区1远离曲率结终端结构一端的横向宽度大于靠近曲率结终端结构一端的横向宽度;P-well区6的上层具有与金属化源极相连的源极N+接触区7和源极P+接触区8,其中源极P+接触区8位于中间,源极N+接触区7位于源极P+接触区8两侧;源极N+接触区7与N型漂移区2之间的P-well区6表面是栅氧化层5,栅氧化层5的表面是栅极多晶硅4;源极N+接触区7与曲率结终端结构之间的源极P+接触区8两边的栅氧化层5和栅极多晶硅4的间距小于源极N+接触区7之间的间距;源极N+接触区7与曲率结终端结构不连接,源极N+接触区7与曲率结终端结构之间的源极P+接触区8两边的栅氧化层5和栅极多晶硅4的间距从源极N+接触区7末端到曲率结终端结构逐渐减小;
所述曲率结终端结构包括漏极N+接触区1、N型漂移区2、P型衬底3、栅极多晶硅4、栅氧化层5、P-well区6、源极P+接触区8;P-well区6表面是栅氧化层5,栅氧化层5的表面是栅极多晶硅4;曲率结终端结构中的N+接触区1、N型漂移区2、栅氧化层5和栅极多晶硅4分别与直线结终端结构中的N+接触区1、N型漂移区2、栅氧化层5和栅极多晶硅4相连并形成环形结构;其中,曲率结终端结构中的环形N+接触区1包围环形N型漂移区2,曲率结终端结构中的环形N型漂移区2包围栅极多晶硅4和栅氧化层5;与“直线结终端结构中的P-well区6与N型漂移区2相连”不同的是,曲率结终端结构中的P-well区6与N型漂移区2不相连且相互间距为LPsub;P型衬底的长度为LPsub+ΔL。曲率结终端结构中的P-well区6与N型漂移区2的间距LPsub和N型漂移区2的长度LNdrift的总长度在数微米至数十微米之间。
与传统结构不同的地方在于,漏极N+接触区1远离曲率结终端结构一端的横向宽度大于靠近曲率结终端结构一端的横向宽度;源极N+接触区7与曲率结终端结构之间的P-well区6的横向尺寸从远离曲率结终端结构的一端到靠近曲率结终端结构的一端逐渐减小,源极N+接触区7与曲率结终端结构之间的P-well区6表面的栅氧化层5和栅极多晶硅4之间的间距从远离曲率结终端结构的一端到靠近曲率结终端结构的一端逐渐减小,曲率结终端结构中的栅氧化层5和栅极多晶硅4分别与直线结终端结构中的栅氧化层5和栅极多晶硅4相连并形成弧形。
本例中直线结终端结构中的N+接触区1向曲率结终端结构靠近时横向宽度持续缩小,从而减少了N+接触区1面积,同时使曲率结终端结构中N+接触区1的面积相对传统结构也极大缩小,使曲率结终端处P型衬底3和N型漂移区2的总面积增加,并且源极P+接触区8两边的栅氧化层5和栅极多晶硅4的间距从源极N+接触区7末端到曲率结终端结构逐渐减小,减少P-well区6的面积,增加了曲率结终端结构处的漂移区和衬底区的总面积,通过对漂移区和衬底区面积的改变,可以防止器件在P型衬底区或者N型漂移区发生提前耗尽,保证器件在曲率结终端处的耐压。本例在保持器件在曲率结终端处原有LNdrift长度不变的情况下,增加了LPsub的长度,变为LPsub+ΔL,从而增加P型衬底区的面积,当衬底掺杂浓度较低时,耗尽区将很快向P型衬底区延伸,此时增加P型衬底区的面积可以防止P型衬底区提前耗尽,保证器件在曲率结终端处的耐压。
实施例2:
如图11所示,本例与实施例1不同的地方在于,保持器件在曲率结终端处原有LPsub的长度不变的情况下,增加了LNdrift的长度,变为LNdrift+ΔL,从而增加N型漂移区的面积,当衬底掺杂浓度较高时,通过适当的增加N型漂移区的面积,这样可以保证P型衬底和N型漂移区的耐压达到最大。
实施例3:
如图12所示,本例与实施例1不同的地方在于,同时增加LPsub的长度和LNdrift的长度,使其变为LPsub+ΔL1和LNdrift+ΔL2,其中ΔL1与ΔL2之和等于ΔL,从而同时增加P型衬底区和N型漂移区的面积,使器件的耐压能达到最优化。
实施例4:
如图13所示,本例与实施例1不同的地方在于,曲率结终端结构中的N+接触区1并不形成环形,而是形成转角处为弧形的长方形,更进一步的增加了曲率结终端结构中P型衬底3和N型漂移区2的总面积,进一步的提高了器件的耐压性。本例在保持器件在曲率结终端处原有LNdrift长度不变的情况下,增加了LPsub的长度,变为LPsub+ΔL,从而增加P型衬底区的面积,当衬底掺杂浓度较低时,耗尽区将很快向P型衬底区延伸,此时增加P型衬底区的面积可以防止P型衬底区提前耗尽,保证器件在曲率结终端处的耐压。
实施例5:
如图14所示,本例与实施例4不同的地方在于,保持器件在曲率结终端处原有LPsub的长度不变的情况下,增加了LNdrift的长度,变为LNdrift+ΔL,从而增加N型漂移区的面积,当衬底掺杂浓度较高时,通过适当的增加N型漂移区的面积,这样可以保证P型衬底和N型漂移区的耐压达到最大。
实施例6:
如图15所示,本例与实施例4不同的地方在于,同时增加LPsub的长度和LNdrift的长度,使其变为LPsub+ΔL1和LNdrift+ΔL2,其中ΔL1与ΔL2之和等于ΔL,从而同时增加P型衬底区和N型漂移区的面积,使器件的耐压能达到最优化。
实施例7:
如图16所示,本例与实施例1不同的地方在于,曲率结终端结构中的N+接触区1并不形成环形,而是形成长方形,更进一步的增加了曲率结终端结构中P型衬底3和N型漂移区2的总面积,进一步的提高了器件的耐压性。本例在保持器件在曲率结终端处原有LNdrift长度不变的情况下,增加了LPsub的长度,变为LPsub+ΔL,从而增加P型衬底区的面积,当衬底掺杂浓度较低时,耗尽区将很快向P型衬底区延伸,此时增加P型衬底区的面积可以防止P型衬底区提前耗尽,保证器件在曲率结终端处的耐压。
实施例8:
如图17所示,本例与实施例7不同的地方在于,保持器件在曲率结终端处原有LPsub的长度不变的情况下,增加了LNdrift的长度,变为LNdrift+ΔL,从而增加N型漂移区的面积,当衬底掺杂浓度较高时,通过适当的增加N型漂移区的面积,这样可以保证P型衬底和N型漂移区的耐压达到最大。
实施例9:
如图18所示,本例与实施例7不同的地方在于,同时增加LPsub的长度和LNdrift的长度,使其变为LPsub+ΔL1和LNdrift+ΔL2,其中ΔL1与ΔL2之和等于ΔL,从而同时增加P型衬底区和N型漂移区的面积,使器件的耐压能达到最优化。
Claims (1)
1.一种横向高压功率半导体器件的结终端结构,包括直线结终端结构和曲率结终端结构;所述直线结终端结构与横向高压功率半导体器件有源区结构相同,包括漏极N+接触区(1)、N型漂移区(2)、P型衬底(3)、栅极多晶硅(4)、栅氧化层(5)、P-well区(6)、源极N+接触区(7)、源极P+接触区(8);P-well区(6)与N型漂移区(2)位于P型衬底(3)的上层,其中P-well区(6)位于中间,两边是N型漂移区(2),且P-well区(6)与N型漂移区(2)相连;N型漂移区(2)中远离P-well区(6)的两侧是漏极N+接触区(1);P-well区(6)的上层具有与金属化源极相连的源极N+接触区(7)和源极P+接触区(8),其中源极P+接触区(8)位于中间,源极N+接触区(7)位于源极P+接触区(8)两侧;源极N+接触区(7)与N型漂移区(2)之间的P-well区(6)表面是栅氧化层(5),栅氧化层(5)的表面是栅极多晶硅(4);
所述曲率结终端结构包括漏极N+接触区(1)、N型漂移区(2)、P型衬底(3)、栅极多晶硅(4)、栅氧化层(5)、P-well区(6)、源极P+接触区(8);P-well区(6)表面是栅氧化层(5),栅氧化层(5)的表面是栅极多晶硅(4);曲率结终端结构中的N+接触区(1)、N型漂移区(2)、栅氧化层(5)和栅极多晶硅(4)分别与直线结终端结构中的N+接触区(1)、N型漂移区(2)、栅氧化层(5)和栅极多晶硅(4)相连并形成环形结构;其中,曲率结终端结构中的环形N+接触区(1)包围环形N型漂移区(2),曲率结终端结构中的环形N型漂移区(2)包围栅极多晶硅(4)和栅氧化层(5);与“直线结终端结构中的P-well区(6)与N型漂移区(2)相连”不同的是,曲率结终端结构中的P-well区(6)与N型漂移区(2)不相连;
其特征在于,直线结终端结构中的漏极N+接触区(1)远离曲率结终端结构一端的横向宽度大于靠近曲率结终端结构一端的横向宽度;源极N+接触区(7)与曲率结终端结构之间的P-well区(6)的横向尺寸从远离曲率结终端结构的一端到靠近曲率结终端结构的一端逐渐减小,P-well区(6)表面的栅氧化层(5)和栅极多晶硅(4)之间的间距从远离曲率结终端结构的一端到靠近曲率结终端结构的一端逐渐减小,曲率结终端结构中的栅氧化层(5)和栅极多晶硅(4)分别与直线结终端结构中的栅氧化层(5)和栅极多晶硅(4)相连并形成弧形。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410175859.6A CN103928500B (zh) | 2014-04-28 | 2014-04-28 | 一种横向高压功率半导体器件的结终端结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410175859.6A CN103928500B (zh) | 2014-04-28 | 2014-04-28 | 一种横向高压功率半导体器件的结终端结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103928500A CN103928500A (zh) | 2014-07-16 |
CN103928500B true CN103928500B (zh) | 2017-05-03 |
Family
ID=51146661
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410175859.6A Active CN103928500B (zh) | 2014-04-28 | 2014-04-28 | 一种横向高压功率半导体器件的结终端结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103928500B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104659101A (zh) * | 2015-02-10 | 2015-05-27 | 上海华虹宏力半导体制造有限公司 | Nldmos器件及其制造方法 |
CN105206659B (zh) * | 2015-08-28 | 2017-11-14 | 电子科技大学 | 一种横向高压功率器件的结终端结构 |
CN105206657B (zh) * | 2015-08-28 | 2017-10-10 | 电子科技大学 | 一种横向高压功率器件的结终端结构 |
CN106298874B (zh) * | 2016-08-25 | 2019-08-02 | 电子科技大学 | 横向高压功率器件的结终端结构 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101221986A (zh) * | 2008-01-29 | 2008-07-16 | 电子科技大学 | 具有栅极场板的薄膜soi厚栅氧功率器件 |
CN102244092A (zh) * | 2011-06-20 | 2011-11-16 | 电子科技大学 | 一种横向高压功率半导体器件的结终端结构 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100887030B1 (ko) * | 2007-05-29 | 2009-03-04 | 주식회사 동부하이텍 | 반도체 소자의 고전압 드리프트 형성 방법 |
-
2014
- 2014-04-28 CN CN201410175859.6A patent/CN103928500B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101221986A (zh) * | 2008-01-29 | 2008-07-16 | 电子科技大学 | 具有栅极场板的薄膜soi厚栅氧功率器件 |
CN102244092A (zh) * | 2011-06-20 | 2011-11-16 | 电子科技大学 | 一种横向高压功率半导体器件的结终端结构 |
Also Published As
Publication number | Publication date |
---|---|
CN103928500A (zh) | 2014-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103928528B (zh) | 一种横向高压功率半导体器件的结终端结构 | |
CN103928527B (zh) | 一种横向高压功率半导体器件的结终端结构 | |
CN103928500B (zh) | 一种横向高压功率半导体器件的结终端结构 | |
CN103872137B (zh) | 增强型、耗尽型和电流感应集成vdmos功率器件 | |
CN107658214B (zh) | 一种双沟槽的带浮空区的低导通电阻碳化硅mosfet器件与制备方法 | |
CN106098751B (zh) | 一种功率半导体器件终端结构 | |
CN107658340A (zh) | 一种双沟槽的低导通电阻、小栅电荷的碳化硅mosfet器件与制备方法 | |
CN103700697B (zh) | 纵向超结金属氧化物场效应晶体管 | |
CN105789314A (zh) | 一种横向soi功率ldmos | |
CN108091685A (zh) | 一种提高耐压的半超结mosfet结构及其制备方法 | |
CN105428408A (zh) | 一种场截止型沟槽栅igbt器件 | |
CN107170801B (zh) | 一种提高雪崩耐量的屏蔽栅vdmos器件 | |
CN105140269B (zh) | 一种横向高压功率器件的结终端结构 | |
CN104201203B (zh) | 高耐压ldmos器件及其制造方法 | |
CN103928508A (zh) | 一种低噪声低损耗绝缘栅双极型晶体管 | |
CN104617139B (zh) | Ldmos器件及制造方法 | |
CN208045509U (zh) | 低漏电流深沟槽功率mos器件 | |
CN105206659B (zh) | 一种横向高压功率器件的结终端结构 | |
CN102790092A (zh) | 一种横向高压dmos器件 | |
CN106129118B (zh) | 横向高压功率器件的结终端结构 | |
CN106098755B (zh) | 横向高压功率器件的结终端结构 | |
CN109065629A (zh) | 一种槽栅超结器件 | |
CN104332501B (zh) | Nldmos器件及其制造方法 | |
CN102867844A (zh) | 一种p型纵向高耐压的横向双扩散金属氧化物半导体晶体管 | |
CN203690304U (zh) | 纵向超结金属氧化物场效应晶体管 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |