CN103646833A - 提高额定电压的小型贴片保险丝及其制造方法 - Google Patents

提高额定电压的小型贴片保险丝及其制造方法 Download PDF

Info

Publication number
CN103646833A
CN103646833A CN201310705931.7A CN201310705931A CN103646833A CN 103646833 A CN103646833 A CN 103646833A CN 201310705931 A CN201310705931 A CN 201310705931A CN 103646833 A CN103646833 A CN 103646833A
Authority
CN
China
Prior art keywords
electrode
fuse
rated voltage
layer
glass
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310705931.7A
Other languages
English (en)
Inventor
杨彬
钱朝勇
张子川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Changyuan Wayon Circuit Protection Co Ltd
Original Assignee
Shanghai Changyuan Wayon Circuit Protection Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Changyuan Wayon Circuit Protection Co Ltd filed Critical Shanghai Changyuan Wayon Circuit Protection Co Ltd
Priority to CN201310705931.7A priority Critical patent/CN103646833A/zh
Publication of CN103646833A publication Critical patent/CN103646833A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Fuses (AREA)

Abstract

本发明涉及一种提高额定电压的小型贴片保险丝及其制造方法,一种提高额定电压的小型贴片保险丝,以玻璃陶瓷层为基体,以熔断体金属或合金为内电极构成独石结构,独石结构的两个端部设有端电极,在至少三层玻璃陶瓷层之间设有上下两层二层或二层以上的内电极,所述内电极层垂直间距为0.2~0.4mm,所述内电极的两端与端电极接触,所述内电极的中部为熔断部,所述熔断部的宽度小于内电极的宽度,且各层熔断部交错排列层叠而成,形成并联。本发明通过内电极的错位印刷,有效的增加熔融点的间距,使得多层内电极的熔融状况接近单层内电极,提高产品耐电压性能。

Description

提高额定电压的小型贴片保险丝及其制造方法
技术领域
本发明涉及贴片保险丝,特别涉及一种可以提高额定电压的小型贴片保险丝及其制造方法。
背景技术
独石结构多层内电极的小型贴片保险丝由于产品尺寸限制,在印刷多层电极时,内电极之间距离非常小,在产品发生熔断后,多层内电极由于相互非常接近,内电极之间的吸收层会熔融,并形成一个较大的融腔,内部混合有内电极和吸收材料,内电极含量越高,产品的额定电压越低,因此多层内电极的保险丝额定电压通常都小于单层内电极的保险丝。
本申请人于2008年申请的中国专利公开号为CN101465251A中公开了一种小型贴片保险丝及其制造方法,尤其是一种提高电性能的小型贴片保险丝及其制造方法。一种小型贴片保险丝,以玻璃陶瓷层为基体,以熔断体金属或合金为内电极构成独石结构,独石结构的两个端部设有端电极,其中,在两层玻璃陶瓷层之间设有一层或一层以上内电极,内电极的两端与端电极接触,内电极的中部为熔断部,在内电极的上下表面均设有附着釉层,该附着釉层覆盖内电极的整个熔断部,且附着釉层的长度和宽度均小于独石结构的长度和宽度。所述发明中,附着釉层会防止内电极和瓷体在共烧过程中相互渗透,提高产品阻值和电性能的一致性,并起到一个保温的作用,使得熔断部分能更快速有效的动作。
本申请人在使用过程中发现上述发明的制造方法略显复杂,工作控制复杂,希望通过对贴片保险丝结构作进一步的改造,以提高额定电压。
发明内容
本发明目的在于:提供了一种提高额定电压的小型贴片保险丝,结构简单,能有效的提高多层保险丝的耐电压性能,并且不影响产品的正常保护性能。
本发明的另一目的在于提供一种提高额定电压的小型贴片保险丝的制造方法。
 为达到上述发明目的,本发明目的通过下述技术方案实现:一种提高额定电压的小型贴片保险丝,以玻璃陶瓷层为基体,以熔断体金属或合金为内电极构成独石结构,独石结构的两个端部设有端电极,其中:在至少三层玻璃陶瓷层之间设有上下两层二层或二层以上的内电极,所述内电极层垂直间距为0.2~0.4mm,所述内电极的两端与端电极接触,所述内电极的中部为熔断部,所述熔断部的宽度小于内电极的宽度,且各层熔断部交错排列层叠而成,形成并联。
具体来说,所述的内电极中的熔断部位于内电极的中部位置,所述熔断部设计为偏向一侧,各层熔断部以交错的形式层叠,以达到增大熔断部之间距离的目的,从而可以提高额定电压。
在上述方案基础上,三层玻璃陶瓷层之间设有上下二层内电极,所述上层内电极的熔断部和下层内电极的熔断部不在同一侧。
在上述方案基础上,所述的内电极材料为金、银、铜、铝、钯、铂中的一种金属或多种金属的合金。
在上述方案基础上,所述的玻璃陶瓷层材料为氧化铝、二氧化钛、硅铝酸钙盐、氧化铝、硼硅酸玻璃、硼硅酸钙中的一种或多种的混合物。
在上述方案基础上,所述上层内电极的熔断部和下层内电极的熔断部之间的中心距离为1.0~1.5mm。
本发明提供一种提高额定电压的小型贴片保险丝的制造方法,包括下述步骤:
第一步:采用流延成膜工艺,生产并形成平整的玻璃陶瓷层,先在玻璃陶瓷层表面按设计图形涂敷一层熔断体金属或合金薄膜,以保证涂敷位置不变;
第二步:涂敷一层玻璃陶瓷层;
第三步:重新定位涂覆另一层与第一步相反图形的熔断体金属或合金薄膜;
第四步:再涂敷一层玻璃陶瓷层;
重复以上步骤到目标层数,得到独石结构的生膜片,将生膜片切割成单个保险丝,烧结成瓷,最后封端电极,制成贴片保险丝。
本发明所述熔断体金属或合金薄膜的两端与端电极接触,内部电极由于交错印刷而熔断部距离增大,形成独立融腔。
本发明的有益效果是:通过内电极的错位印刷,有效的增加熔融点的间距,使得多层内电极的熔融状况接近单层内电极,提高产品耐电压性能。
附图说明
图1为本发明提高额定电压的小型贴片保险丝印刷一层电极的内部结构俯视示意图;
图2为本发明提高额定电压的小型贴片保险丝印刷两层电极的内部结构俯视示意图;
图3为图2中A-A剖视图;
图4为图2中B-B剖视图。
附图中标号说明:
100、100’100’’、——第一、二、三层玻璃陶瓷层; 
101——下层内电极;    102——下层内电极熔断部; 
103——上层内电极;    104——上层内电极熔断部;
d——上下内电极层之间垂直间距;
D——上、下层内电极的熔断部之间的中心距离。
具体实施方式
以下结合具体实施方式和附图,对本发明的技术解决方案做进一步说明。
请参阅图1为本发明提高额定电压的小型贴片保险丝印刷一层电极的内部结构俯视示意图、图2为本发明提高额定电压的小型贴片保险丝印刷两层电极的内部结构俯视示意图和图3为图2中A-A剖视图所示:
一种提高额定电压的小型贴片保险丝,以玻璃陶瓷层为基体,长度为3.2mm,宽度为1.6mm,以熔断体金属或合金为内电极构成独石结构,所述内电极的左、右两个端部都可设有端电极,其中,在本实施例中,在第一、二、三层玻璃陶瓷层100、100’100’’之间分别设有下层内电极101和上层内电极103,所述上下内电极层之间垂直间距d可以做到0.2~0.4mm任一间距(如图3中d距离),所述内电极的两端与端电极接触,如图1所示,下层内电极101的中部为下层内电极熔断部102,如图2所示,上层内电极103的中部为上层内电极熔断部104,所述熔断部的宽度小于内电极的宽度,本实施例中,内电极宽度为0.01~1.2mm,厚度为0.005~0.02mm。
具体来说,如图1所示,即若下层内电极101宽度为T1,下层内电极熔断部102宽度为t1,则T1> t1;
如图2所示,即若上层内电极宽度为T2,上层内电极熔断部宽度为t2,则T2> t2;并且如图2所示,所述上层内电极熔断部104和下层内电极熔断部102不在同一侧,而是交错排列层叠而成,形成并联,这样的设计目的是以达到增大熔断部之间距离的为目的,从而可以提高额定电压。
如图4所示,上、下层内电极的熔断部之间的中心距离D为1.0~1.5mm。
在上述方案基础上,所述的内电极材料为金、银、铜、铝、钯、铂中的一种金属或多种金属的合金。
在上述方案基础上,所述的玻璃陶瓷层材料为氧化铝、二氧化钛、硅铝酸钙盐、氧化铝、硼硅酸玻璃、硼硅酸钙中的一种或多种的混合物。
本发明的制造方法包括下述步骤:
采用流延成膜工艺,生产并形成平整的第一层玻璃陶瓷层100,准备两个事先校准印刷位置的印刷机,用两张印刷丝网分别对应下层内电极101和上层内电极103;先在第一层玻璃陶瓷层100表面按预先设计好的图形涂敷一层熔断体金属或合金薄膜构成下层内电极101如图1所示,再涂覆第二层玻璃陶瓷层100’,更换印刷机,在对位精准的前提下在第二层玻璃陶瓷层100’上再涂敷一层熔断体金属或合金薄膜构成上层内电极103,最后涂覆第三层玻璃陶瓷层100’’到指定厚度,得到独石结构的生膜片。
对生膜片依照传统工艺进行切割,烧结成瓷,最后封端电极,制成贴片保险丝。
本实施例中,经过加工制成的一种可以提高额定电压的小型贴片保险丝的总厚度为1.0mm。
本发明中,如图1和图2所示,所示下层内电极熔断部102和上层内电极熔断部104制成凹入的梯形状,目的即在于拉开两层熔断部之间的距离,因此,此类熔断部还可以制成凹入的矩形、凹入的弧形、凹入的半圆形等形状。

Claims (7)

1.一种提高额定电压的小型贴片保险丝,以玻璃陶瓷层为基体,以熔断体金属或合金为内电极构成独石结构,独石结构的两个端部设有端电极,其特征在于:在至少三层玻璃陶瓷层之间设有上下两层二层或二层以上的内电极,所述内电极层垂直间距为0.2~0.4mm,所述内电极的两端与端电极接触,所述内电极的中部为熔断部,所述熔断部的宽度小于内电极的宽度,且各层熔断部交错排列层叠而成,形成并联。
2.根据权利要求1所述的提高额定电压的小型贴片保险丝,其特征在于:在三层玻璃陶瓷层之间设有上下二层内电极,所述上层内电极的熔断部和下层内电极的熔断部不在同一侧。
3.根据权利要求1或2所述的提高额定电压的小型贴片保险丝,其特征在于:所述的内电极材料为金、银、铜、铝、钯、铂中的一种金属或多种金属的合金。
4.根据权利要求1所述的提高额定电压的小型贴片保险丝,其特征在于:所述的玻璃陶瓷层材料为氧化铝、二氧化钛、硅铝酸钙盐、氧化铝、硼硅酸玻璃、硼硅酸钙中的一种或多种的混合物。
5.根据权利要求1或2所述的一种可以提高额定电压的小型贴片保险丝,其特征在于:所述上层内电极的熔断部和下层内电极的熔断部之间的中心距离为1.0~1.5mm。
6.根据权利要求1至5任一项所述的提高额定电压的小型贴片保险丝的制造方法,其特征在于,包括下述步骤:
第一步:采用流延成膜工艺,生产并形成平整的玻璃陶瓷层,先在玻璃陶瓷层表面按设计图形涂敷一层熔断体金属或合金薄膜,以保证涂敷位置不变;
第二步:涂敷一层玻璃陶瓷层;
第三步:重新定位涂覆另一层与第一步图形相同,方向相反的熔断体金属或合金薄膜;
第四步:再涂敷一层玻璃陶瓷层;
重复以上步骤到目标层数,得到独石结构的生膜片,将生膜片切割成单个保险丝,烧结成瓷,最后封端电极,制成贴片保险丝。
7.根据权利要求6所述的提高额定电压的小型贴片保险丝的制造方法,其特征在于,所述的设计图形图为凹入的梯形状、凹入的矩形、凹入的弧形、凹入的半圆形中的一种。
CN201310705931.7A 2013-12-20 2013-12-20 提高额定电压的小型贴片保险丝及其制造方法 Pending CN103646833A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310705931.7A CN103646833A (zh) 2013-12-20 2013-12-20 提高额定电压的小型贴片保险丝及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310705931.7A CN103646833A (zh) 2013-12-20 2013-12-20 提高额定电压的小型贴片保险丝及其制造方法

Publications (1)

Publication Number Publication Date
CN103646833A true CN103646833A (zh) 2014-03-19

Family

ID=50252032

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310705931.7A Pending CN103646833A (zh) 2013-12-20 2013-12-20 提高额定电压的小型贴片保险丝及其制造方法

Country Status (1)

Country Link
CN (1) CN103646833A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4498068A (en) * 1982-12-13 1985-02-05 Mcgraw-Edison Company Magnetic arc extinguished fusible elements
CN101202186A (zh) * 2007-12-13 2008-06-18 上海长园维安电子线路保护股份有限公司 贴片保险丝及其制造方法
CN101465251A (zh) * 2008-12-31 2009-06-24 上海长园维安电子线路保护股份有限公司 小型贴片保险丝及其制造方法
CN101620954A (zh) * 2008-07-02 2010-01-06 Aem科技(苏州)有限公司 表面贴装熔断器的制造方法和表面贴装熔断器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4498068A (en) * 1982-12-13 1985-02-05 Mcgraw-Edison Company Magnetic arc extinguished fusible elements
CN101202186A (zh) * 2007-12-13 2008-06-18 上海长园维安电子线路保护股份有限公司 贴片保险丝及其制造方法
CN101620954A (zh) * 2008-07-02 2010-01-06 Aem科技(苏州)有限公司 表面贴装熔断器的制造方法和表面贴装熔断器
CN101465251A (zh) * 2008-12-31 2009-06-24 上海长园维安电子线路保护股份有限公司 小型贴片保险丝及其制造方法

Similar Documents

Publication Publication Date Title
CN105304241B (zh) 厚膜高功率低阻值贴片电阻器及其制造方法
JP2010080418A (ja) 回路保護素子およびその製造方法
CN105765671B (zh) 电阻元件及其制造方法
US7882621B2 (en) Method for making chip resistor components
CN103956306B (zh) 微型表面贴装式熔断器
CN101465251A (zh) 小型贴片保险丝及其制造方法
CN203941772U (zh) 厚膜高功率低阻值贴片电阻器
JP2007109566A (ja) チップ型ヒューズ素子及びその製造方法
US9552908B2 (en) Chip resistor device having terminal electrodes
WO2014109224A1 (ja) チップ抵抗器
JP2006339106A (ja) チップ型ヒューズ素子
CN103646833A (zh) 提高额定电压的小型贴片保险丝及其制造方法
TWI592953B (zh) Automotive anti-sulfur chip resistor manufacturing method
JP5255899B2 (ja) チップ抵抗器の製造方法及びチップ抵抗器
CN101412323A (zh) 热敏打印头及其制造方法
JP6205390B2 (ja) 車用硫化防止チップ抵抗器の製造方法
JP2007027501A (ja) チップ抵抗器
WO2017033793A1 (ja) チップ抵抗器およびチップ抵抗器の製造方法
TW201637032A (zh) 晶片電阻端電極結構
KR101941752B1 (ko) 알루미늄 말단 전극을 사용한 칩 저항기의 제조 방법
JP2017069441A (ja) チップ抵抗器
JP4729398B2 (ja) チップ抵抗器
CN202695359U (zh) 一种低温共烧多孔陶瓷堆叠保护元件
JP6688035B2 (ja) チップ抵抗器
JPH02229403A (ja) 抵抗アレーの製造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140319

WD01 Invention patent application deemed withdrawn after publication