CN103576740A - 一种usb设备的时钟检测系统及其时钟检测方法 - Google Patents
一种usb设备的时钟检测系统及其时钟检测方法 Download PDFInfo
- Publication number
- CN103576740A CN103576740A CN201210278639.7A CN201210278639A CN103576740A CN 103576740 A CN103576740 A CN 103576740A CN 201210278639 A CN201210278639 A CN 201210278639A CN 103576740 A CN103576740 A CN 103576740A
- Authority
- CN
- China
- Prior art keywords
- unit
- data
- delay
- clock
- time delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明属于USB设备的时钟检测技术领域,提供了一种USB设备的时钟检测系统及其时钟检测方法。其中的恢复系统包括基准时钟发生单元、信号检测单元、接收延时单元和延时检测单元,接收延时单元包括第一延时电路,第一延时电路包括多级首尾顺次连接的第一延时单元;该时钟检测系统利用延时检测单元计算接收数据相对本地基准时钟的周期和延时,实现了对接收数据的时钟检测,相对于现有采用外部晶振与内部模拟锁相环电路结合的时钟检测电路,成本降低,相对于现有采用内部振荡电路的时钟检测电路,时钟的恢复精度更高,且恢复精度与基准时钟频率的高低无关,减小了系统的功耗。
Description
技术领域
本发明属于USB设备的时钟检测技术领域,尤其涉及一种USB设备的时钟检测系统及其时钟检测方法。
背景技术
在USB设备构成的通信系统中,只存在串行数据传输通道而不存在时钟信号传输通道,发送端的USB设备仅向接收端的USB设备发送串行数据而不发送时钟信号。因而为了保证接收数据的正确性,接收端需从传输的数据中提取出发送端的时钟信息,实现发送端时钟的本地恢复。
为此,现有技术提出了一种时钟检测电路,包括一产生基准时钟的外部晶振、以及对该基准时钟进行调节的内部模拟锁相环电路,该电路可为接收端的USB设备提供精准的时钟。但该电路具体如下缺点:一是外部晶振的引入降低了产品的可靠性,且占用了USB设备的较大空间;二是内部模拟锁相环电路增加了USB设备的成本。
此外,现有技术还提供了另一种时钟检测电路,其采用内部振荡电路作为基准时钟源,接收端的USB设备直接采用该内部振荡电路产生的基准时钟对数据进行接收和发送。但由于制造工艺的限制以及内部电压、温度等的影响,该内部振荡电路产生的基准时钟通常具有20%到±30%的偏差,甚至有些工艺则可能产生±50%的偏差,如果将具有巨大偏差的基准时钟直接应用于USB设备的内部电路,极易使系统处于不稳定或不可预知的状态,更加不能满足USB协议对输入输出信号频率的要求,从而使得产品的兼容性差。虽然通过提高基准时钟的频率可以适当提高输出信号的频率精度,但由于集成电路工艺限制,基准时钟的频率不可能很高,而且会使得芯片功耗过大。
在本背景技术本部分所公开的上述信息仅仅用于增加对本发明背景技术的理解,因此其可能包括不构成对该国的本领域普通技术人员已知的现有技术。
发明内容
本发明实施例的目的在于提供一种USB设备的时钟检测系统,旨在解决现有技术提供的采用外部晶振与内部模拟锁相环电路结合的时钟检测电路成本高的问题,以及采用内部振荡电路的时钟检测电路中基准时钟精度差的问题。
本发明实施例是这样实现的,一种USB设备的时钟检测系统,所述系统包括:
信号检测单元,用于在接收到USB设备的USB收发器输出的数据后,判断所述USB收发器输出的数据的数据类型;
接收延时单元,用于接收一基准时钟,并记录所述基准时钟的单位延时、所述USB收发器输出的数据相对所述基准时钟的延时数据、以及所述USB收发器输出的数据从传输起始至传输终止过程中所述基准时钟的计数值;
延时检测单元,用于根据所述信号检测单元判断出的所述数据类型计算所述USB收发器输出的数据的位数,并根据所述位数以及所述接收延时单元记录的所述延时数据、计数值、单位时延,计算得到所述USB收发器输出的数据相对所述基准时钟的周期和延时。
本发明实施例的另一目的在于提供一种如上所述的USB设备的时钟检测系统的时钟检测方法,所述方法包括以下步骤:
所述接收延时单元在所述USB收发器处于空闲状态时记录所述基准时钟的单位延时;
所述USB收发器在输出数据后,所述信号检测单元判断所述USB收发器输出的数据的数据类型,所述接收延时单元记录所述USB收发器输出的数据相对所述基准时钟的延时数据、以及所述USB收发器输出的数据从传输起始至传输终止过程中所述基准时钟的计数值;
所述延时检测单元根据所述信号检测单元判断出的所述数据类型计算所述USB收发器输出的数据的位数,并根据所述位数和记录的所述延时数据、计数值和单位时延,计算得到所述USB收发器输出的数据相对所述基准时钟的周期和延时。
本发明实施例的另一目的在于提供一种USB设备,包括USB收发器和USB控制器,所述USB设备还包括一如上所述的USB设备的时钟检测系统,用于对所述USB收发器与所述USB控制器之间的传输数据进行缓存。
本发明实施例提供的USB设备的时钟检测系统及其时钟检测方法是通过计算接收数据相对本地基准时钟的周期和延时,实现了对接收数据的时钟检测,相对于现有采用外部晶振与内部模拟锁相环电路结合的时钟检测电路,成本降低,相对于现有采用内部振荡电路的时钟检测电路,时钟的恢复精度更高,且恢复精度与基准时钟频率的高低无关,减小了系统的功耗。
附图说明
图1是本发明实施例提供的USB设备的时钟检测系统的原理结构图;
图2是图1中接收延时单元的电路原理图;
图3是图1中发送延时单元的电路原理图;
图4示出了本发明实施例提供的USB设备的时钟检测系统的时钟检测方法的流程图;
图5是本发明实施例中,接收延时单元记录基准时钟的单位延时的流程图;
图6是本发明实施例中,接收延时单元记录第一延时数据、第二延时数据和计数值的流程图;
图7是本发明实施例中,发送延时单元发送数据的流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
针对现有USB设备中时钟检测电路所存在的问题,本发明实施例提供的USB设备的时钟检测系统是通过计算接收数据相对本地基准时钟的周期和延时,来实现对接收数据的时钟检测。
图1示出了本发明实施例提供的USB设备的时钟检测系统的原理结构,为了便于说明,仅示出了与本发明实施例相关的部分。
本发明实施例提供的USB设备的时钟检测系统包括:信号检测单元12,用于在接收到USB设备的USB收发器输出的数据后,判断USB收发器输出的数据的数据类型;接收延时单元13,用于接收一基准时钟,并记录该基准时钟的单位延时u、USB收发器输出的数据相对该基准时钟的延时数据、以及USB收发器输出的数据从传输起始至传输终止过程中该基准时钟的计数值t;延时检测单元14,用于根据信号检测单元12判断出的数据类型,基于USB协议计算得到USB收发器输出的数据的位数n,并根据接收延时单元13记录的延时数据、计数值t、单位时延u,计算得到USB收发器输出的数据相对基准时钟的周期T和延时D。
进一步地,接收延时单元13可以包括第一延时电路,第一延时电路包括多级首尾顺次连接的第一延时单元,接收延时单元13具体是在USB收发器处于空闲状态时记录基准时钟的单位延时u,并在USB收发器输出的数据输入第一延时电路后,通过读取各第一延时单元的输出电平记录接收到的数据在传输起始时相对基准时钟的第一延时数据a、在传输终止时相对基准时钟的第二延时数据b,并对传输起始至传输终止的基准时钟进行计数,得到计数值t,该第一延时数据a和第二延时数据b即为接收延时单元13记录的延时数据。
其中,延时检测单元14根据接收延时单元13记录的第一延时数据a、第二延时数据b、计数值t、位数n、以及基准时钟的单位时延u,计算得到USB收发器输出的数据相对基准时钟的周期T和延时D的过程可以表示为:
本发明实施例提供的USB设备的时钟检测系统是通过计算USB收发器输出的数据相对本地基准时钟的周期和延时,实现了对接收数据的时钟检测,相对于现有采用外部晶振与内部模拟锁相环电路结合的时钟检测电路,成本降低,相对于现有采用内部振荡电路的时钟检测电路,时钟的恢复精度更高,且恢复精度与基准时钟频率的高低无关,减小了系统的功耗。
为了利用延时检测单元14得到的周期T实现对数据的接收,本发明实施例提供的USB设备的时钟检测系统还包括:接收控制单元15,用于对USB收发器输出的数据进行采样缓存并发出第一同步控制信号;时钟控制单元16,用于根据接收控制单元15发出的第一同步控制信号,对基准时钟进行分频,并将分频后的时钟信号发送给USB设备的USB控制器;USB控制器根据该分频后的时钟信号,读取接收控制单元15缓存的数据。
其中,同步控制信号的发送次数根据USB控制器的收发频率与基准时钟频率的比例确定,例如,若USB控制器的收发频率是12MHz,基准时钟频率是48MHz,则在USB接收器的一个收发周期内,接收控制单元15需要向时钟控制单元16发送四次用以触发基准时钟的第一同步控制信号,时钟控制单元16根据第一同步控制信号对基准时钟进行四分频后输出。
为了利用延时检测单元14得到的周期T实现对数据的发送,本发明实施例提供的USB设备的时钟检测系统还包括:发送控制单元17,用于对USB控制器待发送的数据进行采样缓存并发出第二同步控制信号,时钟控制单元16根据发送控制单元17发出的第二同步控制信号,对基准时钟进行分频,并将分频后的时钟信号发送给USB控制器,USB控制器根据该分频后的时钟信号,将待发送的数据发送给发送控制单元17;发送延时单元18,包括第二延时电路,该第二延时电路包括多级首尾顺次连接的第二延时单元,发送延时单元18用于在发送控制单元17将该待发送的数据填充到发送延时单元18后,根据延时检测单元14得到的周期T、延时D和接收延时单元13记录的单位延时u发送该待发送的数据。
此时,为了提高待发送数据的发送精度,本发明实施例提供的USB设备的时钟检测系统还包括:滤波单元19,用于对延时检测单元14得到的周期T和延时D进行滤波处理后,发送给发送延时单元18。滤波单元19可以采用均值滤波法对周期T和延时D进行滤波,而在实际中,滤波单元19也可以采用现有的其它各种方法(如:中值滤波法等)实现对周期T和延时D进行滤波。
另外,本发明实施例提供的USB设备的时钟检测系统还可以包括用于产生基准时钟的基准时钟发生单元11,此时,优选地,信号检测单元12、接收延时单元13、延时检测单元14、接收控制单元15、时钟控制单元16、发送控制单元17、发送给发送延时单元18、滤波单元19集成于USB设备内部的一芯片中,此时,为了提高系统的可靠性,基准时钟发生单元11为集成于该芯片的片内振荡电路。
图2示出了图1中接收延时单元13的电路原理,为了便于说明,仅示出了与本发明实施例相关的部分。
接收延时单元13可以包括:由多个首尾顺次相连的第一延时单元构成的第一延时电路、延时计算模块131和时钟计数模块132。第一延时电路的输入端连接信号检测单元12和基准时钟发生单元11,第一延时电路的输出端连接延时计算模块131,第一延时单元用于将输入的基准时钟延时输出。第一延时单元可以并不限于是缓冲器、与门、非门等。
在USB收发器处于空闲状态时,基准时钟输入第一延时电路,延时计算模块131记录第一延时单元的输出,并在USB收发器处于空闲状态时记录基准时钟的单位延时u,之后将单位延时u发送给延时检测单元14;在USB收发器输出的数据输入第一延时电路后,延时计算模块131记录第一延时单元的输出电平,并根据输出电平计算第一延时数据a和第二延时数据b后发送给延时检测单元14,时钟计数模块132对传输起始至传输终止的基准时钟进行计数,得到计数值t后发送给延时检测单元14。
图3示出了图1中发送延时单元18的电路原理,为了便于说明,仅示出了与本发明实施例相关的部分。
发送延时单元18可以包括:由多个首尾顺次相连的第二延时单元构成的第二延时电路、输出选择模块181和选择器182。第二延时电路的输入端连接发送控制单元17,第二延时单元的输出端连接选择器182。第二延时单元可以并不限于是缓冲器、与门、非门等。
发送控制单元17将USB控制器待发送的数据填充到第二延时电路的输入端,输出选择模块181开始时钟计数,并在计数结束后,根据计数结果、延时检测单元14得到的周期T和延时D、以及接收延时单元13记录的单位延时u,发出控制信号;选择器182根据发送控制单元17发出的控制信号,选择相应第二延时单元输出待发送的数据。
本发明实施例还提供了一种如上所述的USB设备的时钟检测系统的时钟检测方法,如图4所示,包括以下步骤:
步骤S401,接收延时单元13在USB收发器处于空闲状态时记录基准时钟的单位延时u。
进一步地,如图3所示,步骤S401又可包括以下步骤:
步骤S501,信号检测单元12判断USB收发器是否处于空闲状态,是则执行步骤S502,否则返回继续等待。
步骤S502,接收延时单元13中的第一延时电路在USB收发器处于空闲状态时,接收基准时钟的高电平或低电平输入。
步骤S503,接收延时单元13判断基准时钟的高电平或低电平是否输入完毕,是则执行步骤S504,否则返回步骤S503。
步骤S504,接收延时单元13记录第一延时单元的输出。
步骤S505,接收延时单元13根据记录的第一延时单元的输出,计算单位延时u。若接收延时单元13接收基准时钟的高电平,则单位延时u为第一延时单元输出的1的个数;若接收延时单元13接收基准时钟的低电平,则单位延时u为第一延时单元输出的0的个数。
步骤S506,接收延时单元13对单位延时u进行滤波处理后保存。
步骤S402,USB收发器在输出数据后,信号检测单元12判断USB收发器输出的数据的数据类型,接收延时单元13记录USB收发器输出的数据相对基准时钟延时数据、以及所述USB收发器输出的数据从传输起始至传输终止过程中所述基准时钟的计数值t;
进一步地,如图4所示,接收延时单元13通过读取各第一延时单元的输出电平记录接收到的数据在传输起始时相对基准时钟的第一延时数据a、在传输终止时相对基准时钟的第二延时数据b,并对传输起始至传输终止的基准时钟进行计数,得到计数值t,该步骤又可包括以下步骤:
在步骤S601中,接收延时单元13在USB收发器输出数据后,判断USB收发器输出的数据是否发生跳变,是则执行步骤S602,否则返回开始继续等待。
在步骤S602中,接收延时单元13对基准时钟开始计数,并记录第一延时单元的输出,计算第一延时数据a,之后执行步骤S603。若USB收发器输出的数据由低电平跳变到高电平,则第一延时单元输出的0的个数即为第一延时数据a;若USB收发器输出的数据由高电平跳变到低电平,则第一延时单元输出的1的个数即为第一延时数据a。
在步骤S603中,接收延时单元13在计算第一延时数据a后,判断USB收发器输出的数据是否发生跳变,是则执行步骤S604,否则返回步骤S602。
在步骤S604中,接收延时单元13停止对基准时钟的计数,得到计数值t,并记录第一延时单元的输出,计算第二延时数据b。其中,计算第二延时数据b的方法与步骤S602中计算第一延时数据a的方法相同,不赘述。
步骤S403,延时检测单元14根据信号检测单元12判断出的数据类型,基于USB协议计算得到USB收发器输出的数据的位数n,并根据延时数据、计数值t、位数n、以及基准时钟的单位时延u,计算得到USB收发器输出的数据相对基准时钟的周期T和延时D。
其中,延时检测单元14根据记录的第一延时数据a、第二延时数据b、计数值t、位数n、以及基准时钟的单位时延u,计算得到USB收发器输出的数据相对基准时钟的周期T和延时D的步骤可以表示为:
另外,为了实现对数据的接收,本发明实施例提供的USB设备的时钟检测系统的时钟检测方法在USB收发器输出数据之后,还可以包括以下步骤:接收控制单元15对USB收发器输出的数据进行采样缓存并发出第一同步控制信号。此时,在步骤S203之后,还包括以下步骤:时钟控制单元16根据接收控制单元15发出的第一同步控制信号,对基准时钟进行分频,并将分频后的时钟信号发送给USB设备的USB控制器,USB控制器根据该分频后的时钟信号,读取接收控制单元15缓存的数据。
进一步地,为了实现对数据的发送,本发明实施例提供的USB设备的时钟检测系统的时钟检测方法在步骤S203之后,还包括以下步骤:发送控制单元17对USB控制器待发送的数据进行采样缓存并发出第二同步控制信号;时钟控制单元16根据发送控制单元17发出的第二同步控制信号,对基准时钟进行分频,并将分频后的时钟信号发送给USB控制器,由USB控制器根据该分频后的时钟信号,将待发送的数据发送给发送控制单元17,发送控制单元17将该待发送的数据填充到发送延时单元18;发送延时单元18根据延时检测单元14得到的周期T、延时D和接收延时单元13记录的单位延时u发送该待发送的数据。
其中,如图5所示,发送延时单元18根据延时检测单元14得到的周期T、延时D和接收延时单元13记录的单位延时u发送该待发送的数据的步骤又进一步包括以下步骤:
在步骤S701中,填充数据后,发送延时单元18开始时钟计数。
在步骤S702中,发送延时单元18判断计数是否结束,是则执行步骤S703,否则返回继续等待。
在步骤S703中,发送延时单元18根据计数结果、延时检测单元14得到的周期T和延时D、以及接收延时单元13记录的单位延时u,选择相应第二延时单元输出待发送的数据。
假设当前时钟计数为Tp,则相应第二延时单元为Dp,且时钟计数Tp和第二延时单元Dp由下式确定:
Tp=T+(D+Dp-1)/u
Dp=p(D+Dp-1)%u
在步骤S704中,发送延时单元18判断待发送的数据是否发送完毕,若未发送完毕,则由发送控制单元17继续将下一待发送的数据填充到发送延时单元18,返回步骤S701。
本发明实施例还提供了一种USB设备,包括USB收发器、USB控制器以及如上所述的USB设备的时钟检测系统,该USB设备的时钟检测系统用于对所述USB收发器与所述USB控制器之间的传输数据进行缓存。优选地,该USB设备是USB全速设备。
本发明实施例提供的USB设备、USB设备的时钟检测系统及其时钟检测方法是通过计算接收数据相对本地基准时钟的频率和延时,实现了对接收数据的时钟检测,相对于现有采用外部晶振与内部模拟锁相环电路结合的时钟检测电路,成本降低,相对于现有采用内部振荡电路的时钟检测电路,时钟的恢复精度更高,且恢复精度与基准时钟频率的高低无关,减小了系统的功耗。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分步骤是可以通过程序来控制相关的硬件完成,所述的程序可以在存储于一计算机可读取存储介质中,所述的存储介质,如ROM/RAM、磁盘、光盘等。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种USB设备的时钟检测系统,其特征在于,所述系统包括:
信号检测单元,用于在接收到USB设备的USB收发器输出的数据后,判断所述USB收发器输出的数据的数据类型;
接收延时单元,用于接收一基准时钟,并记录所述基准时钟的单位延时、所述USB收发器输出的数据相对所述基准时钟的延时数据、以及所述USB收发器输出的数据从传输起始至传输终止过程中所述基准时钟的计数值;
延时检测单元,用于根据所述信号检测单元判断出的所述数据类型计算所述USB收发器输出的数据的位数,并根据所述位数以及所述接收延时单元记录的所述延时数据、计数值、单位时延,计算得到所述USB收发器输出的数据相对所述基准时钟的周期和延时。
2.如权利要求1所述的USB设备的时钟检测系统,其特征在于,所述系统还包括:
接收控制单元,用于对所述USB收发器输出的数据进行采样缓存并发出第一同步控制信号;
时钟控制单元,用于根据所述接收控制单元发出的所述第一同步控制信号,对所述基准时钟进行分频,并将分频后的时钟信号发送给所述USB设备的USB控制器,所述USB控制器根据所述分频后的时钟信号,读取所述接收控制单元缓存的数据。
3.如权利要求2所述的USB设备的时钟检测系统,其特征在于,所述系统还包括:
发送控制单元,用于对所述USB设备的USB控制器待发送的数据进行采样缓存并发出第二同步控制信号,所述时钟控制单元根据所述第二同步控制信号对所述基准时钟进行分频,并将分频后的时钟信号发送给所述USB控制器,所述USB控制器根据所述分频后的时钟信号,将所述待发送的数据发送给所述发送控制单元;
发送延时单元,包括第二延时电路,所述第二延时电路包括多级首尾顺次连接的第二延时单元,所述发送延时单元用于在所述发送控制单元将所述待发送的数据填充到所述发送延时单元后,根据所述延时检测单元得到的所述周期、延时和所述接收延时单元记录的所述单位延时发送所述待发送的数据。
4.如权利要求3所述的USB设备的时钟检测系统,其特征在于,所述系统还包括:
滤波单元,用于对所述延时检测单元得到的所述周期和延时进行滤波处理后,发送给所述发送延时单元。
5.如权利要求3所述的USB设备的时钟检测系统,其特征在于,所述发送延时单元还包括:
输出选择模块,用于在所述发送控制单元将所述待发送的数据填充到所述发送延时单元后开始时钟计数,并在所述时钟计数结束后,根据计数结果、所述延时检测单元得到的所述周期和延时、以及所述接收延时单元记录的所述单位延时发出控制信号;
选择器,用于根据所述输出选择模块发出的控制信号,选择相应的所述第二延时单元输出所述待发送的数据。
6.如权利要求1所述的USB设备的时钟检测系统,其特征在于,所述系统还包括用于产生基准时钟的基准时钟发生单元;所述接收延时单元包括:
第一延时电路,所述第一延时电路包括多级首尾顺次连接的第一延时单元,所述第一延时单元用于将输入的基准时钟延时输出;
延时计算模块,用于在所述基准时钟输入所述第一延时电路后,记录所述第一延时单元的输出,并在所述USB收发器处于空闲状态时记录所述基准时钟的单位延时,之后将所述单位延时发送给所述延时检测单元,并在所述USB收发器输出的数据输入所述第一延时电路后,记录所述第一延时单元的输出电平,根据所述输出电平计算所述USB收发器输出的数据在传输起始时相对所述基准时钟的第一延时数据、以及所述USB收发器输出的数据在传输终止时相对所述基准时钟的第二延时数据,之后将所述第一延时数据和所述第二延时数据发送给所述延时检测单元;
时钟计数模块,用于在所述USB收发器输出的数据输入所述第一延时电路后,对所述USB收发器输出的数据从传输起始至传输终止过程中所述基准时钟进行计数,得到所述计数值后发送给所述延时检测单元。
7.如权利要求6所述的USB设备的时钟检测系统,其特征在于,所述信号检测单元、所述接收延时单元和所述延时检测单元集成于所述USB设备内部的一芯片中,所述基准时钟发生单元是集成于所述芯片上的片内振荡电路。
8.一种基于如权利要求1至7任一项所述的USB设备的时钟检测系统的时钟检测方法,其特征在于,所述方法包括以下步骤:
所述接收延时单元在所述USB收发器处于空闲状态时记录所述基准时钟的单位延时;
所述USB收发器在输出数据后,所述信号检测单元判断所述USB收发器输出的数据的数据类型,所述接收延时单元记录所述USB收发器输出的数据相对所述基准时钟的延时数据、以及所述USB收发器输出的数据从传输起始至传输终止过程中所述基准时钟的计数值;
所述延时检测单元根据所述信号检测单元判断出的所述数据类型计算所述USB收发器输出的数据的位数,并根据所述位数和记录的所述延时数据、计数值和单位时延,计算得到所述USB收发器输出的数据相对所述基准时钟的周期和延时。
9.如权利要求8所述的USB设备的时钟检测系统的时钟检测方法,其特征在于,所述根据所述位数和记录的所述延时数据、计数值和单位时延,计算得到所述USB收发器输出的数据相对所述基准时钟的周期和延时的步骤表示为:
其中,a为所述USB收发器输出的数据在传输起始时相对所述基准时钟的第一延时数据、b为所述USB收发器输出的数据在传输终止时相对所述基准时钟的第二延时数据、t为计数值、n为位数、u为单位时延、T为所述USB收发器输出的数据相对所述基准时钟的周期、D为所述USB收发器输出的数据相对所述基准时钟的延时。
10.一种USB设备,包括USB收发器和USB控制器,其特征在于,所述USB设备还包括一如权利要求1至7任一项所述的USB设备的时钟检测系统,用于对所述USB收发器与所述USB控制器之间的传输数据进行缓存。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210278639.7A CN103576740B (zh) | 2012-08-07 | 2012-08-07 | 一种usb设备的时钟检测系统及其时钟检测方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210278639.7A CN103576740B (zh) | 2012-08-07 | 2012-08-07 | 一种usb设备的时钟检测系统及其时钟检测方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103576740A true CN103576740A (zh) | 2014-02-12 |
CN103576740B CN103576740B (zh) | 2016-12-21 |
Family
ID=50048735
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210278639.7A Active CN103576740B (zh) | 2012-08-07 | 2012-08-07 | 一种usb设备的时钟检测系统及其时钟检测方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103576740B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018076679A1 (zh) * | 2016-10-31 | 2018-05-03 | 深圳市中兴微电子技术有限公司 | 一种基于串行Flash控制器接收数据的方法及装置 |
CN110768778A (zh) * | 2019-10-31 | 2020-02-07 | 浙江地芯引力科技有限公司 | 一种单线通信电路、通信方法及通信系统 |
CN112688709A (zh) * | 2020-12-18 | 2021-04-20 | 上海安路信息科技股份有限公司 | Fpga接口单元、fpga接口模块及fpga接口系统 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100278655B1 (ko) * | 1998-04-20 | 2001-01-15 | 윤종용 | 위상차회복회로및위상차회복방법 |
KR100311046B1 (ko) * | 1999-05-15 | 2001-11-02 | 윤종용 | 시간/디지털 변환기, 이를 이용하는 동기 회로 및 동기 방법 |
CN101872209B (zh) * | 2006-02-15 | 2013-08-14 | 克罗诺洛吉克有限公司 | 分布式同步和定时系统 |
CN102073268B (zh) * | 2009-11-24 | 2012-07-04 | 华东光电集成器件研究所 | 一种高精度脉冲时间间隔测量电路 |
-
2012
- 2012-08-07 CN CN201210278639.7A patent/CN103576740B/zh active Active
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018076679A1 (zh) * | 2016-10-31 | 2018-05-03 | 深圳市中兴微电子技术有限公司 | 一种基于串行Flash控制器接收数据的方法及装置 |
CN110768778A (zh) * | 2019-10-31 | 2020-02-07 | 浙江地芯引力科技有限公司 | 一种单线通信电路、通信方法及通信系统 |
CN110768778B (zh) * | 2019-10-31 | 2024-05-07 | 浙江地芯引力科技有限公司 | 一种单线通信电路、通信方法及通信系统 |
CN112688709A (zh) * | 2020-12-18 | 2021-04-20 | 上海安路信息科技股份有限公司 | Fpga接口单元、fpga接口模块及fpga接口系统 |
Also Published As
Publication number | Publication date |
---|---|
CN103576740B (zh) | 2016-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101267292B (zh) | 时钟和数据恢复电路以及包括其的通信设备 | |
CN1747376B (zh) | 同步装置和半导体装置 | |
CN105676198B (zh) | 一种用于脉冲式雷达测试的回波脉冲延迟产生装置 | |
CN203457123U (zh) | 用于时钟布置的装置和系统 | |
CN102004219B (zh) | 一种红外焦平面阵列探测器模拟装置及模拟方法 | |
CN102123060B (zh) | 一种基于fpga的误码测试方法 | |
CN108880723B (zh) | 一种时钟同步的方法和装置 | |
CN102143023B (zh) | 一种基于fpga的误码测试系统 | |
CN100474436C (zh) | 用于延迟电路的方法和装置 | |
CN104135332A (zh) | 一种用于大功率电磁发射机的gps时间同步装置 | |
CN109445753A (zh) | 一种基于交互缓存技术的数据采集和主动同步组帧系统 | |
CN108809617A (zh) | 一种时延补偿方法及终端 | |
CN101458675B (zh) | 通用序列总线的频率同步装置及方法 | |
CN108494433B (zh) | 一种单线通信方法及其电路实现 | |
CN103576740A (zh) | 一种usb设备的时钟检测系统及其时钟检测方法 | |
CN117852488B (zh) | 一种高速串行数据收发系统及时序自适应方法 | |
EP3353562A1 (en) | Asynchronous on-die eye scope | |
CN100527116C (zh) | 主通信电路、从通信电路、以及数据通信方法 | |
CN104111481B (zh) | 同步时钟相位差测量系统和方法 | |
CN101599276A (zh) | 光盘抖晃特性测试装置及其测试方法 | |
CN112732619B (zh) | 一种高速lvds接口通信训练方法及装置 | |
CN103257309A (zh) | ddr系列pcb板时序补偿方法、系统及终端 | |
CN101261875A (zh) | 存储器控制器 | |
CN101232350B (zh) | 奇偶校验误差检测电路和方法 | |
CN102332975A (zh) | 一种接口自适应采样方法和装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |