CN103560078B - 一种精确控制碳化硅高温离子注入掩模陡直性的方法 - Google Patents

一种精确控制碳化硅高温离子注入掩模陡直性的方法 Download PDF

Info

Publication number
CN103560078B
CN103560078B CN201310570937.8A CN201310570937A CN103560078B CN 103560078 B CN103560078 B CN 103560078B CN 201310570937 A CN201310570937 A CN 201310570937A CN 103560078 B CN103560078 B CN 103560078B
Authority
CN
China
Prior art keywords
high temperature
temperature tension
barrier layer
etching
etching barrier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310570937.8A
Other languages
English (en)
Other versions
CN103560078A (zh
Inventor
刘新宇
汤益丹
许恒宇
蒋浩杰
赵玉印
申华军
白云
杨谦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangsu Zhongkehanyun Semiconductor Co ltd
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201310570937.8A priority Critical patent/CN103560078B/zh
Publication of CN103560078A publication Critical patent/CN103560078A/zh
Application granted granted Critical
Publication of CN103560078B publication Critical patent/CN103560078B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • H01L21/046Making n or p doped regions or layers, e.g. using diffusion using ion implantation
    • H01L21/0465Making n or p doped regions or layers, e.g. using diffusion using ion implantation using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

本发明公开了一种精确控制碳化硅高温离子注入掩模陡直性的方法,包括:清洗碳化硅外延衬底;在碳化硅外延衬底表面生长足以抵挡高温高能量离子注入的高温离子注入掩蔽层;在高温离子注入掩蔽层上生长用于控制刻蚀工艺的刻蚀阻挡层;在刻蚀阻挡层上涂敷光刻胶,采用光刻显影技术在刻蚀阻挡层表面形成选择性高温离子区域窗口;从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀直至碳化硅外延衬底的表面;去除光刻胶及剩余的刻蚀阻挡层,得到侧壁光滑、陡直、可控的厚介质离子注入掩蔽层。本发明精确的对刻蚀面进行角度控制,得到侧壁光滑、陡直的厚介质离子注入掩蔽层,保证了选择性离子注入区域内的均一性良好、可控性强。

Description

一种精确控制碳化硅高温离子注入掩模陡直性的方法
技术领域
本发明涉及离子注入掩模制备技术和刻蚀/腐蚀技术领域,具体涉及一种精确控制碳化硅(SiC)高温离子注入掩模陡直性的方法。
背景技术
碳化硅材料具有优良的物理和电学特性,以其宽的禁带宽度、高的热导率、大的饱和漂移速度和高的临界击穿电场等独特优点,成为制作高功率、高频、耐高温、抗辐射器件的理想半导体材料,在军事和民事方面具有广阔的应用前景。以SiC材料制备的电力电子器件已成为目前半导体领域的热点器件和前沿研究领域之一。
掩模技术是半导体制造中的重要工艺之一,它是进行选择性掺杂,保护退火的一种重要方法。最常用的离子注入掩模是绝缘掩蔽膜和金属掩蔽膜,虽然金属掩蔽膜具有较大的阻止本领,见专利ZL200610108343.5野中贤一等“离子注入掩模、碳化硅半导体器件及他们的制造方法”,但是金属掩蔽层的去除非常困难,在样品表面不能完全去除,易导致器件的表面漏电,造成器件性能变差甚至失效。因此,在高温高能离子注入领域中,主要用的是绝缘掩蔽薄膜。
对于碳化硅电力电子器件来说,为获得均一性良好的箱型注入,基本上都需要进行高温、高能多次注入,根据LSS理论,需要的注入掩模厚度较厚,如用多晶硅、SiO2、Si3N4介质作注入掩模层时,都需要达到微米量级;
同时,为实现SiC电力电子器件终端保护环设计结构的选择性掺杂,以及JBS器件有源区P+栅格的选择性掺杂,都需要对厚介质掩模进行图形光刻并刻蚀出选择性注入区域,特别是针对高压器件终端保护环结构,如1200VSiCJBS器件,场限环终端保护结构就需要15个,间距为1μm(甚至间距更小)的保护环。如果厚介质掩模制作不光滑、陡直,就会造成选择性离子注入区域掺杂不均匀,特别是环的边缘处不均匀,很容易造成电场分布的不均匀,从而引起器件击穿性能的下降。所以,这种选择性区域的厚介质离子注入掩模的制作,非常关键,对刻蚀的要求非常高,需要精确控制刻蚀面的角度,形成光滑、陡直的侧壁。为避免金属造成的污染,一般采用光刻胶作为介质掩模的刻蚀阻挡层,但光刻胶很容易在干法刻蚀过程中变形,刻蚀阻挡层的变化,会引起刻蚀面的形变,得不到碳化硅器件制造过程中所需的侧壁陡直的离子注入掩模。
本发明选择合适的刻蚀阻挡层材料和刻蚀技术,可以精确的对刻蚀面进行角度控制,得到侧壁光滑、陡直的厚介质离子注入掩蔽层,保证了选择性离子注入区域内的均一性良好、可控性强,提高了器件击穿性能。
发明内容
(一)要解决的技术问题
为实现选择性离子注入区域掺杂均匀,提高器件击穿特性,本发明提出了一种精确控制碳化硅高温离子注入掩模陡直性的方法。
(二)技术方案
为达到上述目的,本发明提供了一种精确控制碳化硅高温离子注入掩模陡直性的方法,包括以下步骤:清洗碳化硅外延衬底;在碳化硅外延衬底表面生长足以抵挡高温高能量离子注入的高温离子注入掩蔽层;在高温离子注入掩蔽层上生长用于控制刻蚀工艺的刻蚀阻挡层;在刻蚀阻挡层上涂敷光刻胶,采用光刻显影技术在刻蚀阻挡层表面形成选择性高温离子区域窗口;从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀直至碳化硅外延衬底的表面;去除光刻胶及剩余的刻蚀阻挡层,得到侧壁光滑、陡直、可控的厚介质离子注入掩蔽层。
上述方案中,所述清洗碳化硅外延衬底采用标准RCA清洗,并用N2吹干。
上述方案中,所述高温离子注入掩蔽层采用的材料是多晶硅、SiO2、Si3N4中的任一种或者多种组合。
上述方案中,所述刻蚀阻挡层采用的材料是与高温离子注入掩蔽层的腐蚀或刻蚀选择比高于10的材料,例如非晶硅或单晶硅。
上述方案中,所述从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀,采用一次刻蚀形成,或者采用分步或分设备刻蚀形成。
上述方案中,所述刻蚀阻挡层采用非晶硅,所述对刻蚀阻挡层进行刻蚀,采用干法刻蚀使用的刻蚀气体为HBr、Cl2中的任一种或其混合物,必要时还可以添加SF6、O2等气体。
上述方案中,所述对高温离子注入掩蔽层进行刻蚀,采用干法刻蚀使用的气体是CF4、C4F8、CHF3、SF6中的任一种或多种的任意混合物,必要时还可以添加O2或Ar等气体。
上述方案中,所述刻蚀阻挡层采用非晶硅,所述去除光刻胶及剩余的刻蚀阻挡层,采用的腐蚀液为含NH3液体的1#液。
(三)有益效果
本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法,有益效果在于:
1)本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法,选择性高温离子注入掩模,具有良好的阻挡效果,不仅可以满足高温高能离子注入要求,且经过高温离子注入后容易去除,无残留,工艺简单,易于实现,优于金属掩蔽层,不影响器件性能;
2)本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法,选择性高温离子注入掩模刻蚀侧壁陡直、光滑,可以满足离子注入区域选择性掺杂的要求,避免注入死角,保证选择性离子注入区域能够均匀注入,提高器件击穿特性。
3)本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法,选择合适的刻蚀阻挡层材料和刻蚀技术,可以精确的对刻蚀面进行角度控制,得到侧壁光滑、陡直的厚介质离子注入掩蔽层,保证了选择性离子注入区域内的均一性良好、可控性强,提高了器件击穿性能。
4)本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法,适用于碳化硅SBD、JBS二极管、MOSFET器件以及其他需要使用高温高能量离子注入的碳化硅器件。
附图说明
图1是本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法流程图;
图2是采用本发明提供方法获得的离子注入掩模(左)与常规技术形成的离子注入掩模(右)的SEM图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
如图1所示,图1是本发明提供的精确控制碳化硅高温离子注入掩模陡直性的方法流程图,该方法包括以下步骤:
步骤1:清洗碳化硅外延衬底;其中,清洗碳化硅外延衬底采用标准RCA清洗,并用N2吹干。
步骤2:在碳化硅外延衬底表面生长足以抵挡高温高能量离子注入的高温离子注入掩蔽层;其中,高温离子注入掩蔽层采用的材料是多晶硅、SiO2、Si3N4中的任一种或者多种组合。
步骤3:在高温离子注入掩蔽层上生长用于控制刻蚀工艺的刻蚀阻挡层;其中,刻蚀阻挡层采用的材料是与高温离子注入掩蔽层的腐蚀或刻蚀选择比高于10的材料,例如非晶硅或单晶硅。
步骤4:在刻蚀阻挡层上涂敷光刻胶,采用光刻显影技术在刻蚀阻挡层表面形成选择性高温离子区域窗口;
步骤5:从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀直至碳化硅外延衬底的表面;
其中,从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀,采用一次刻蚀形成,或者采用分步或分设备刻蚀形成。刻蚀阻挡层一般采用非晶硅,对刻蚀阻挡层进行刻蚀采用干法刻蚀使用的刻蚀气体为HBr、Cl2中的任一种或其混合物,必要时可以添加SF6或O2等气体。对高温离子注入掩蔽层进行刻蚀,采用干法刻蚀使用的气体是CF4、C4F8、CHF3、SF6中的任一种或多种的任意混合物,必要时可以添加O2或Ar气体。
步骤6:去除光刻胶及剩余的刻蚀阻挡层,得到侧壁光滑、陡直、可控的厚介质离子注入掩蔽层。其中,刻蚀阻挡层一般采用非晶硅,去除光刻胶及剩余的刻蚀阻挡层采用的腐蚀液为含NH3液体的1#液。
实施例
本发明以在碳化硅外延衬底上精确控制碳化硅高温离子注入掩模陡直性的方法为例,对本发明进行详细说明,具体工艺步骤如下:
1)采用标准RCA清洗(3#,1#各10min)碳化硅外延衬底,并用N2吹干芯片。
2)在碳化硅外延衬底上采用PECVD生长的方法,270℃生长2μm的高温离子注入掩蔽层,生长速率为1000A/3min。
3)在高温离子注入掩蔽层上,采用LPCVD法550℃生长500A非晶硅层作为刻蚀阻挡层,生长速率为10-20A/min。
4)匀i线光刻胶1μm,对光刻胶进行曝光2000J/cm2,显影1min,得到选择性离子注入区域窗口。
5)采用不同刻蚀设备,分步干法刻蚀(腐蚀)方法,从选择性离子注入区域窗口依次对非晶硅层和高温离子注入掩蔽层进行刻蚀直至碳化硅外延衬底的表面;
(1)采用RIE1设备刻蚀非晶硅层的过程,刻蚀工艺条件为:
Power:100W,Cl2:100sccm,HBr:50sccm.Pressure:500mTorr,刻蚀速率:3000A/min。
(2)采用RIE2设备刻蚀SiO2离子注入掩蔽层的过程,刻蚀工艺条件为:
Power:500W,Ar2:100sccm,CF4:10sccm,CHF3:50sccm.Pressure:100mTorr,刻蚀速率:1000A/min。
6)腐蚀掉光刻胶及去除剩余的刻蚀阻挡层,得到侧壁光滑、陡直、可控的厚介质离子注入掩蔽层。
如图2所示,图2示出了采用本发明提供方法获得的离子注入掩模(左)与常规技术形成的离子注入掩模(右)的SEM图,从图2可以看出,采用本发明提供方法获得的离子注入掩模(左图)与常规技术形成的离子注入掩模(右图)相比,侧壁更加光滑和陡直,保证了选择性离子注入区域内的均一性良好、可控性强,进而提高了器件击穿性能。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (8)

1.一种精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,包括:
清洗碳化硅外延衬底;
在碳化硅外延衬底表面生长足以抵挡高温高能量离子注入的高温离子注入掩蔽层;所述高温离子注入掩蔽层采用的材料是多晶硅、SiO2、Si3N4中的任一种或者多种组合;
在高温离子注入掩蔽层上生长用于控制刻蚀工艺的刻蚀阻挡层;
在刻蚀阻挡层上涂敷光刻胶,采用光刻显影技术在刻蚀阻挡层表面形成选择性高温离子区域窗口;
从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀直至碳化硅外延衬底的表面;
去除光刻胶及剩余的刻蚀阻挡层,得到侧壁光滑、陡直、可控的厚度为2μm的介质离子注入掩蔽层;
其中,所述从选择性高温离子区域窗口依次对刻蚀阻挡层和高温离子注入掩蔽层进行刻蚀,采用一次刻蚀形成,或者采用分步或分设备刻蚀形成;所述刻蚀阻挡层采用非晶硅,所述对刻蚀阻挡层进行刻蚀,采用干法刻蚀使用的刻蚀气体为HBr、Cl2中的任一种或其混合物。
2.根据权利要求1所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述清洗碳化硅外延衬底采用标准RCA清洗,并用N2吹干。
3.根据权利要求1所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述刻蚀阻挡层采用的材料是与高温离子注入掩蔽层的腐蚀或刻蚀选择比高于10的材料。
4.根据权利要求3所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述与高温离子注入掩蔽层的腐蚀或刻蚀选择比高于10的材料是非晶硅或单晶硅。
5.根据权利要求1所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述对刻蚀阻挡层进行刻蚀,采用干法刻蚀使用的刻蚀气体为在HBr、Cl2的任一种或其混合物中添加SF6或O2气体。
6.根据权利要求5所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述对高温离子注入掩蔽层进行刻蚀,采用干法刻蚀使用的气体是CF4、C4F8、CHF3、SF6中的任一种或多种的任意混合物。
7.根据权利要求6所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述对高温离子注入掩蔽层进行刻蚀,采用干法刻蚀使用的气体是在CF4、C4F8、CHF3、SF6的任一种或多种的任意混合物中添加O2或Ar气体。
8.根据权利要求1所述的精确控制碳化硅高温离子注入掩模陡直性的方法,其特征在于,所述去除光刻胶及剩余的刻蚀阻挡层,采用的腐蚀液为含NH3液体的1#液。
CN201310570937.8A 2013-11-13 2013-11-13 一种精确控制碳化硅高温离子注入掩模陡直性的方法 Active CN103560078B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310570937.8A CN103560078B (zh) 2013-11-13 2013-11-13 一种精确控制碳化硅高温离子注入掩模陡直性的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310570937.8A CN103560078B (zh) 2013-11-13 2013-11-13 一种精确控制碳化硅高温离子注入掩模陡直性的方法

Publications (2)

Publication Number Publication Date
CN103560078A CN103560078A (zh) 2014-02-05
CN103560078B true CN103560078B (zh) 2016-04-20

Family

ID=50014295

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310570937.8A Active CN103560078B (zh) 2013-11-13 2013-11-13 一种精确控制碳化硅高温离子注入掩模陡直性的方法

Country Status (1)

Country Link
CN (1) CN103560078B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3857596A4 (en) * 2018-09-28 2022-07-27 General Electric Company SYSTEMS AND METHODS FOR MASKING DURING HIGH ENERGY IMPLANTATION IN FABRICATION OF BROADBAND GAP SEMICONDUCTOR DEVICES

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104882369A (zh) * 2014-02-28 2015-09-02 株洲南车时代电气股份有限公司 碳化硅离子注入掺杂掩膜结构及其制备方法
CN104851782B (zh) * 2015-04-09 2018-01-19 电子科技大学 一种4H‑SiC UMOSFET栅槽的制作方法
CN105206510A (zh) * 2015-10-14 2015-12-30 上海华力微电子有限公司 小线宽超高离子注入阻挡层工艺方法
CN109841505A (zh) * 2017-11-29 2019-06-04 株洲中车时代电气股份有限公司 一种提升碳化硅高能离子注入厚掩膜陡直性的方法
CN109148274A (zh) * 2018-08-27 2019-01-04 北京燕东微电子有限公司 一种用于SiC器件的离子注入方法
CN114942567A (zh) * 2022-05-31 2022-08-26 中国科学院光电技术研究所 一种用于光学元件刻蚀加工的掩蔽层制作方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001308175A (ja) * 2000-04-21 2001-11-02 Nec Corp 半導体装置及びその製造方法
JP2007042803A (ja) * 2005-08-02 2007-02-15 Honda Motor Co Ltd イオン注入マスクおよびその製造方法、並びにイオン注入マスクを用いた炭化珪素半導体装置およびその製造方法
KR20070049380A (ko) * 2005-11-08 2007-05-11 삼성전자주식회사 하드 마스크막 패턴 형성 방법
CN102867748B (zh) * 2011-07-06 2015-09-23 中国科学院微电子研究所 一种晶体管及其制作方法和包括该晶体管的半导体芯片
CN102315100A (zh) * 2011-09-28 2012-01-11 上海宏力半导体制造有限公司 图形化膜层的方法
CN102915911B (zh) * 2012-09-24 2014-12-10 中国电子科技集团公司第五十五研究所 一种改善碳化硅台面底部的刻蚀方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3857596A4 (en) * 2018-09-28 2022-07-27 General Electric Company SYSTEMS AND METHODS FOR MASKING DURING HIGH ENERGY IMPLANTATION IN FABRICATION OF BROADBAND GAP SEMICONDUCTOR DEVICES

Also Published As

Publication number Publication date
CN103560078A (zh) 2014-02-05

Similar Documents

Publication Publication Date Title
CN103560078B (zh) 一种精确控制碳化硅高温离子注入掩模陡直性的方法
CN101252088B (zh) 一种增强型A1GaN/GaN HEMT器件的实现方法
WO2016141762A1 (zh) Iii族氮化物增强型hemt及其制备方法
CN110120425B (zh) 垂直型的高压mosfet器件及制作方法
CN104541364A (zh) 金刚石半导体装置及其制造方法
CN104282542B (zh) 解决超级结产品保护环场氧侧壁多晶硅残留的方法
CN104882369A (zh) 碳化硅离子注入掺杂掩膜结构及其制备方法
CN103578942B (zh) 带有选择性截止层的碳化硅高温离子注入掩模的制造方法
CN109873034A (zh) 沉积多晶AlN的常关型HEMT功率器件及其制备方法
CN106876256A (zh) SiC双槽UMOSFET器件及其制备方法
CN105185831A (zh) 一种沟道自对准的碳化硅mosfet结构及其制造方法
CN104269469A (zh) 一种降低宽禁带半导体器件欧姆接触电阻的方法
CN112635544A (zh) 具有偶极子层的增强型AlGaN-GaN垂直型超结HEMT及其制备方法
CN103745992B (zh) 基于复合漏极的AlGaN/GaN MISHEMT高压器件及其制作方法
CN109411342A (zh) 一种碳化硅沟槽刻蚀方法
CN111863953B (zh) 功率开关器件及其制作方法
CN104637793A (zh) 一种碳化硅器件终端结构的制作方法
CN104616978A (zh) 一种碳化硅功率器件终端结构的制作方法
CN105632926B (zh) 鳍式场效应晶体管的形成方法
CN116013989A (zh) 具有SiO2阻挡层的垂直结构Ga2O3晶体管及制备方法
CN106486355A (zh) 一种InGaP的湿法刻蚀方法
CN103943486B (zh) 多晶硅膜层形貌的形成方法
CN104992972A (zh) 基于soi衬底的横向纳米线叉指结构晶体管及制备方法
CN103928346B (zh) 外延生长形成n型重掺杂漂移层台面的umosfet器件制备方法
CN209418507U (zh) 一种常关型SiC基DMOSFET器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20191113

Address after: 221000 1f-2f, A2 plant, No.26 Chuangye Road, economic and Technological Development Zone, Xuzhou City, Jiangsu Province

Patentee after: Jiangsu zhongkehanyun Semiconductor Co.,Ltd.

Address before: 100083 Beijing city Chaoyang District Beitucheng West Road No. 3

Patentee before: Institute of Microelectronics of the Chinese Academy of Sciences

TR01 Transfer of patent right