CN103515233B - 半导体器件及其制造方法 - Google Patents

半导体器件及其制造方法 Download PDF

Info

Publication number
CN103515233B
CN103515233B CN201210210600.1A CN201210210600A CN103515233B CN 103515233 B CN103515233 B CN 103515233B CN 201210210600 A CN201210210600 A CN 201210210600A CN 103515233 B CN103515233 B CN 103515233B
Authority
CN
China
Prior art keywords
side wall
masking layer
sub
drain region
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210210600.1A
Other languages
English (en)
Other versions
CN103515233A (zh
Inventor
朱慧珑
梁擎擎
钟汇才
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201210210600.1A priority Critical patent/CN103515233B/zh
Priority to PCT/CN2012/077852 priority patent/WO2013189096A1/zh
Priority to US13/623,567 priority patent/US9064954B2/en
Publication of CN103515233A publication Critical patent/CN103515233A/zh
Application granted granted Critical
Publication of CN103515233B publication Critical patent/CN103515233B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6653Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66636Lateral single gate silicon transistors with source or drain recessed by etching or first recessed by etching and then refilled
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66659Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66537Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a self aligned punch through stopper or threshold implant under the gate region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7834Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with a non-planar structure, e.g. the gate or the source or the drain being non-planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本申请公开了一种半导体器件及其制造方法。一示例方法可以包括:在衬底上形成第一掩蔽层;以第一掩蔽层为掩模,形成带应力的源区和漏区之一;在衬底上形成第二掩蔽层,并以第二掩蔽层为掩模形成源区和漏区中另一个;去除第二掩蔽层的一部分,所述一部分靠近所述源区和漏区中另一个;形成栅介质层,并在第二掩蔽层的剩余部分的侧壁上以侧墙的形式形成栅导体。

Description

半导体器件及其制造方法
技术领域
本公开涉及半导体领域,更具体地,涉及一种半导体器件及其制造方法。
背景技术
随着半导体器件的尺寸越来越小,短沟道效应愈加明显。为此,提出了使用包括高K栅介质和金属栅导体的栅堆叠。为避免栅堆叠的性能退化,包括这种栅堆叠的半导体器件通常利用替代栅工艺来制造。替代栅工艺涉及在栅侧墙之间限定的孔隙中形成高K栅介质和金属栅导体。然而,由于器件尺寸的缩小,要在如此小的孔隙中形成高K栅介质和金属导体越来越困难。
发明内容
本公开的目的至少部分地在于提供一种半导体器件及其制造方法。
根据本公开的一个方面,提供了一种制造半导体器件的方法,包括:在衬底上形成第一掩蔽层;以第一掩蔽层为掩模,形成带应力的源区和漏区之一;在衬底上形成第二掩蔽层,并以第二掩蔽层为掩模形成源区和漏区中另一个;去除第二掩蔽层的一部分,所述一部分靠近所述源区和漏区中另一个;形成栅介质层,并在第二掩蔽层的剩余部分的侧壁上以侧墙的形式形成栅导体。
根据本公开的另一方面,提供了一种制造半导体器件,包括:衬底;衬底;在衬底上形成的源区和漏区以及栅堆叠,其中,所述栅堆叠包括:栅介质;和栅导体,所述栅导体以侧墙形式形成于位于栅堆叠一侧的电介质层或者栅侧墙的侧壁上,以及位于栅堆叠所述一侧的源区和漏区之一包括带应力的半导体材料。
附图说明
通过以下参照附图对本公开实施例的描述,本公开的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1-12是示出了根据本公开实施例的制造半导体器件流程的示意图;
图13-17是示出了根据本公开实施例的制造半导体器件流程的示意图;
图18是示出了根据本公开另一实施例的半导体器件的示意图;
图19-23是示出了根据本公开另一实施例的制造半导体器件流程的示意图。
具体实施方式
以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。
在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
在本公开的上下文中,当将一层/元件称作位于另一层/元件“上”时,该层/元件可以直接位于该另一层/元件上,或者它们之间可以存在居中层/元件。另外,如果在一种朝向中一层/元件位于另一层/元件“上”,那么当调转朝向时,该层/元件可以位于该另一层/元件“下”。
在常规工艺中,在利用“伪”栅堆叠以及该伪栅堆叠两侧的侧墙在衬底中制造出源区和漏区之后,保留两侧的侧墙而在侧墙之间限定出孔隙,通过填充孔隙来形成真正的栅堆叠。与此不同,在本公开中,提出了一种“替代侧墙”工艺。在形成源区和漏区之后,保留源区和漏区之一一侧存在的材料层,并在该保留的材料层的侧壁上以侧墙的形式形成栅堆叠(特别是,栅导体)。从而可以在较大的空间(具体地,大致为栅区+源区和漏区中另一个的区域)上来形成栅堆叠,相比于仅在侧墙之间的小孔隙中形成栅堆叠的常规工艺,可以使得工艺更加容易进行。
根据本发明的实施例,可以利用掩蔽层来在衬底上的有源区中形成源区和漏区。具体地,例如可以利用第一掩蔽层来掩蔽有源区,露出有源区的一部分,可以对该部分进行处理以形成源区和漏区之一。另外,可以利用第二掩蔽层来掩蔽有源区,露出有源区的另一部分,可以对该另一部分进行处理以形成源区和漏区中另一个。
第一和第二掩蔽层可以按各种方式来形成,只要它们能够掩蔽有源区并露出有源区的相应部分,从而在源/漏形成工艺中充当掩模。另外,第二掩蔽层可以包括第一掩蔽层的一部分。
在如上所述形成源区和漏区之后,可以对第二掩蔽层进行构图,以去除第二掩蔽层的一部分,从而进一步露出有源区的又一部分。可以在露出的该又一部分上来形成栅堆叠。例如,栅堆叠可以通过侧墙工艺来形成。为了便于第二掩蔽层的构图,第二掩蔽层优选地包括由不同材料构成的若干部分,这些部分中的至少一些相对于彼此可以具有刻蚀选择性,从而可以选择性去除其中的一些部分。
本公开可以各种形式呈现,以下将描述其中一些示例。
首先,参照图1-12,描述根据本公开一实施例的制造半导体器件的流程。
如图1所示,提供衬底100。该衬底100可以是各种形式的衬底,例如但不限于体半导体材料衬底如体Si衬底、绝缘体上半导体(SOI)衬底等。在以下的描述中,为方便说明,以体Si衬底为例进行描述。在衬底100上,可以形成有浅沟槽隔离(STI)102,用以隔离单独器件的有源区。STI102例如可以包括氧化物(例如,氧化硅)。这里需要指出的是,在以下描述的示例中,为方便说明,仅描述了形成单个器件的情况。但是本公开不局限于此,而是可以应用于形成两个或更多器件的情况。
接下来,如图2所示,可选地在衬底100的表面上例如通过沉积形成一薄氧化物层(例如,氧化硅)104。该氧化物层104例如具有5-10nm的厚度,可以在随后用来形成界面层(Interfaciallayer,IL)。在衬底100上(在形成氧化物层104的情况下,在氧化物层104的表面上)例如通过沉积形成厚度约为100-200nm的第一子掩蔽层106。例如,第一子掩蔽层106可以包括氮化物(例如,氮化硅),且可以通过例如反应离子刻蚀(RIE)被构图为覆盖有源区的一部分(该部分大致对应于随后形成的源区或漏区)。
在形成氧化物层104的情况下,如图3所示,可以相对于第一子掩蔽层106(例如,氮化物)和衬底100(例如,体Si),选择性刻蚀氧化物层104,以形成例如厚度约为0.5-1nm的IL108。这里,为了图示方便,并没有示出IL108的厚度与氧化物层104的厚度之间的差异。
另外,如图3所示,在第一子掩蔽层106的侧壁上形成第一子侧墙112。例如,该第一子侧墙112被形成为具有约5-50nm的宽度,以覆盖有源区的一部分(该部分大致对应于随后形成的栅区)。第一子侧墙112例如可以包括多晶硅或非晶硅。在第一子侧墙112的侧壁上,可以形成第二子侧墙114。例如,第二子侧墙114可以包括氧化物(例如,氧化硅),其尺寸可以与半导体器件的栅侧墙相对应(例如,宽度为约5-20nm)。存在多种手段来形成侧墙,在此不对侧墙的形成进行详细描述。
这样,第一子侧墙112和第二子侧墙114(构成“第一侧墙”)以及第一子掩蔽层106(构成“第一掩蔽层”)露出了有源区的一部分。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区之一。例如,这可以如下进行。
具体地,如图3(其中的竖直箭头)所示,可以进行延伸区(extension)注入,以形成延伸区116。例如,对于p型器件,可以通过注入p型杂质如In、BF2或B;对于n型器件,可以通过注入n型杂质如As或P,来形成延伸区。这里需要指出的是,图3中的虚线框116仅仅是为了图示方便而示出为规则的矩形形状。实际上,延伸区116的形状由注入工艺决定,并且可能没有明确的边界。另外,为了优化性能,可以在延伸区注入之前,进行晕圈(halo)注入,如图3中的倾斜箭头所示。例如,对于p型器件,可以通过注入n型杂质如As或P;对于n型器件,可以通过注入p型杂质如In、BF2或B,来形成晕圈(未示出)。
然后,如图4所示,可以进行退火处理例如尖峰退火、激光退火、快速退火等,以激活注入的杂质,使得延伸区116与将要形成的沟道区之间有一定的交迭。
根据本公开的一实施例,可以形成带应力的源/漏区,以改善器件性能。这种带应力的源/漏区例如可以如图5所示来形成。具体地,可以以第一掩蔽层为掩模,对衬底100进行选择性刻蚀,然后在刻蚀后的衬底100上例如通过外延生长形成源/漏区118。例如,源/漏区118可以包括与衬底100不同成分的半导体材料,从而例如由于两者之间的晶格常数不同而产生应力。对于p型器件,源/漏区118可以带压应力;而对于n型器件,源/漏区118可以带拉应力。例如,在衬底100包括体Si的情况下,对于p型器件,源/漏区118可以包括SiGe(例如,Ge原子百分比为约15-75%);而对于n型器件,源/漏区108可以包括SiC(例如,C原子百分比为约0.2-2%)。在外延生长源/漏区108的同时,可以进行原位掺杂,以将其掺杂为相应的导体类型。
本领域技术人员可以想到多种方式来形成这种带应力的源/漏区,在此不再赘述。
另外,在该示例中,由于第一子侧墙112包括多晶硅或非晶硅,因此在第一子侧墙112的顶部也可能生长有与源/漏区108相同的材料。
接下来,如图6所示,在衬底100上形成第二子掩蔽层120,以至少覆盖上述形成的源区和漏区之一。第二子掩蔽层120例如可以包括氧化物(如氧化硅)。然后可以进行平坦化处理例如化学机械抛光(CMP),以露出第一掩蔽层(第一子掩蔽层106、第一子侧墙112和第二子侧墙114),以便随后进行处理。这里需要指出的是,在CMP之后,第一子侧墙112顶部的外延生长层可能已经被完全去除,尽管附图中仍然示出了该层。
在此,优选地,在形成第二子掩蔽层120之前,先去除第二子侧墙114。例如,可以通过对氮化物进行选择性刻蚀,来去除第二子侧墙114。由于第一子掩蔽层106的厚度(例如,100-200nm)远大于第二子侧墙114的宽度(5-20nm),因此在通过选择性刻蚀去除第二子侧墙114的过程中,基本不会对第一子掩蔽层106造成影响。
随后,如图7所示,可以通过相对于第一子侧墙112(例如,多晶硅或非晶硅)以及第二子掩蔽层120、氧化物层104(例如,氧化硅),选择性刻蚀第一子掩蔽层106(例如,氮化硅),以去除第一掩蔽层106。这种选择性刻蚀例如可以通过热磷酸来进行。
此时,如图7所示,第二子掩蔽层120和第一子侧墙112(构成上述的“第二掩蔽层”)露出了有源区的一部分。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区中另一个。例如,这可以如下进行。
具体地,如图7所示,可以进行延伸区(extension)注入,以形成延伸区124。例如,对于p型器件,可以通过注入p型杂质如In、BF2或B;对于n型器件,可以通过注入n型杂质如As或P,来形成延伸区。这里需要指出的是,图7中的虚线框124仅仅是为了图示方便而示出为规则的矩形形状。实际上,延伸区124的形状由注入工艺决定,并且可能没有明确的边界。另外,为了优化性能,可以在延伸区注入之前,进行晕圈(halo)注入。例如,对于p型器件,可以通过注入n型杂质如As或P;对于n型器件,可以通过注入p型杂质如In、BF2或B,来形成晕圈(未示出)。
然后,如图8所示,可以进行源/漏注入,形成源/漏注入区126。对于p型器件,可以通过注入p型杂质如In、BF2或B;对于n型器件,可以通过注入n型杂质如As或P,来形成源/漏注入区。这里需要指出的是,图8中的虚线框126仅仅是为了图示方便而示出为规则的矩形形状。实际上,源/漏注入区126的形状由注入工艺决定,并且可能没有明确的边界。
根据本公开的另一实施例,如图9所示,可以先在第一子侧墙112的侧壁上形成第二侧墙122,然后再进行源/漏形成工艺。例如,第二侧墙122可以包括氮化物(如,氮化硅),其尺寸可以与半导体器件的栅侧墙相对应(例如,宽度为约5-20nm)。这样,如图9所示,第二子掩蔽层120、第一侧墙(在该示例中由于去除了第二子侧墙,仅包括第一子侧墙112)和第二侧墙122(构成“第二掩蔽层”)露出了有源区的一部分。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区中另一个。例如,可以利用以上结合图7和8所述的工艺,形成晕圈(未示出)、延伸区124和源/漏注入区126。
接下来,如图10所示,可以进行退火处理例如尖峰退火、激光退火、快速退火等,以激活注入的杂质,形成最终的源/漏区128。
随后,可以通过选择性刻蚀,去除第二侧墙122和第一子侧墙112。例如,第二侧墙122(例如,氮化硅)可以通过热磷酸来选择性去除,第一子侧墙112(例如,多晶硅或非晶硅)可以通过TMAH溶液来选择性去除。这样,就在第二子掩蔽层120的一侧留下了较大的空间(大致对应于栅区+所述源区和漏区中另一个的区域),从而可以容易地进行栅堆叠的形成。
然后,如图11所示,形成栅堆叠。具体地,例如可以通过沉积形成栅介质层130。例如,栅介质层130可以包括高K栅介质材料如HfO2,厚度可以为约2-4nm。可选地,在形成栅介质130之前,可以重构IL。例如,如以上参考附图3所述,可以通过对氧化物层104进行选择性刻蚀,来形成IL(未示出)。在栅介质层130上,可以以侧墙的形式形成栅导体134。在形成栅导体时,例如可以通过控制侧墙形成工艺中的参数如沉积厚度、RIE参数等,使得所形成的侧墙形式的栅导体134基本上位于下方已经形成的源区和漏区之间。例如,栅导体134可以包括金属栅导体材料如Ti、Co、Ni、Al、W及其合金等。优选地,在栅介质层130和栅导体134之间还可以形成功函数调节层132。功函数调节层132例如可以包括TaC、TiN、TaTbN、TaErN、TaYbN、TaSiN、HfSiN、MoSiN、RuTa、NiTa、MoN、TiSiN、TiCN、TaAlC、TiAlN、TaN、PtSi、Ni3Si、Pt、Ru、Ir、Mo、HfRu、RuOx及其组合,厚度可以约为2-10nm。
此后,如图12所示,可以通过沉积形成层间电介质层136,并进行平坦化处理如CMP。层间电介质层136可以包括氧化物(例如,氧化硅)、氮化物或其组合。然后,可以形成与源区和漏区相对应的接触部140。接触部140例如可以包括金属如W、Cu等。根据一实施例,为了增强接触,还可以在源区和漏区中形成金属硅化物层138,从而接触部140通过金属硅化物层138与源区和漏区接触。金属硅化物层138例如可以包括NiPtSi。存在多种手段来形成金属硅化物层138和接触部140,在此不再赘述。
这样,就得到了根据本公开实施例的示例半导体器件。如图12所示,该半导体器件可以包括在衬底上形成的源区和漏区(118、128)以及栅堆叠(130,132,134)。栅堆叠,尤其是其中的栅导体134,以侧墙的形式形成于栅堆叠一侧(图12中的左侧)的掩蔽层(或者说,电介质层)120的侧壁上。该侧(图12中的左侧)的源/漏区118可以带应力。
以下,参照图13-17,描述根据本公开另一实施例的制造半导体器件的流程。图13-17与图1-12中相似的附图标记表示相似的部件。在以下描述中,主要说明该实施例与上述实施例之间的不同。
如图13所示,提供衬底200,该衬底200上可以形成有STI202。在衬底200的表面上,可选地可以形成薄氧化物层204。关于衬底200和氧化物层204的详情,可以参见以上结合图1-2对于衬底100和氧化物层104的描述。
在衬底200上(在形成氧化物层204的情况下,在氧化物层204的表面上)例如通过沉积形成厚度约为100-200nm的第一掩蔽层206。例如,第一掩蔽层206可以包括氮化物(例如,氮化硅),且可以通过例如RIE被构图为露出有源区的一部分(该部分大致对应于随后形成的源区或漏区)。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区之一,该源区和漏区之一优选地带应力。例如,可以利用以上结合图3和4所述的工艺,形成晕圈(未示出)、延伸区216。关于晕圈、延伸区216的详情,可以参见以上结合图3和4的描述。然后,可以利用以上结合图5所述的工艺,形成源区和漏区之一218。
接下来,如图15所示,在衬底上形成第二子掩蔽层220,以至少覆盖与上述形成的源区和漏区之一。第二子掩蔽层220例如可以包括氧化物(例如,氧化硅)。然后可以进行平坦化处理例如CMP,以露出第一掩蔽层206,以便通过选择性刻蚀,去除第一掩蔽层206。
然后,如图16所示,在第二子掩蔽层220的侧壁上形成第一侧墙212。例如,该第一侧墙212被形成为具有约15nm-60nm的宽度,以覆盖有源区的一部分(该部分大致对应于随后形成的栅区)。第一侧墙212例如可以包括多晶硅或非晶硅。
这样,第二子掩蔽层220和第一侧墙212(构成“第二掩蔽层”)露出了有源区的一部分。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区中另一个。例如,可以利用以上结合图9所述的工艺,形成晕圈(未示出)、延伸区224和源/漏注入区226。关于晕圈、延伸区224和源/漏注入区226的详情,可以参见以上结合图9的描述。
接下来,如图17所示,可以进行退火处理例如尖峰退火、激光退火、快速退火等,以激活注入的杂质,形成最终的源/漏区228。
随后,可以通过选择性刻蚀,去除第一侧墙212。例如,第一侧墙212(例如,多晶硅或非晶硅)可以通过TMAH溶液来选择性去除。这样,就在第二子掩蔽层220的一侧留下了较大的空间(大致对应于栅区+所述源区和漏区中另一个的区域),从而可以容易地进行栅堆叠的形成。例如,可以依次形成栅介质层230、功函数调节层232以及侧墙形式的栅导体234(如以上结合图11所述)。图17所示的器件与图11所示的器件在结构上基本一致。之后可以沉积层间电介质层236并进行平坦化,形成接触部等外围部件,在此不再赘述。
尽管在对图13-17所示的实施例进行描述时并未提及IL,但是可以如上述实施例一样进行形成IL的工艺。
图18是示出了根据本公开另一实施例的半导体器件的示意图。图18所示的半导体器件与图17所示的半导体器件的不同之处在于:栅堆叠,尤其是其中的栅导体234,以侧墙的形式形成于栅堆叠一侧(图18中的左侧)的第二侧墙214的侧壁上。
图18所示的器件可以按以上结合图13-17所述的工艺来制造。其中,第二侧墙214例如可以是在去除第一侧墙212(参见以上结合图17的描述)之后,在第二子掩蔽层220的侧壁上另外形成的。例如,该第二侧墙214可以包括氮化物(例如,氮化硅),其厚度可以为5-20nm。或者,第二侧墙214例如可以是在去除第一掩蔽层206(参见以上结合图15的描述)的过程中,通过保留第一掩蔽层206的一部分而形成的。或者,第二侧墙214可以形成在第二子掩蔽层220的侧壁上,然后在第二侧墙214的侧壁上形成第一侧墙212(参见图16)。
以下,参照图19-23,描述根据本公开另一实施例的制造半导体器件的流程。图19-23与图1-12中相似的附图标记表示相似的部件。在以下描述中,主要说明该实施例与上述实施例之间的不同。
如图19所示,提供衬底2000,该衬底2000上可以形成有STI2002。在衬底2000的表面上,可选地可以形成薄氧化物层2004。关于衬底2000和氧化物层2004的详情,可以参见以上结合图1-2对于衬底100和氧化物层104的描述。
在衬底2000上(在形成氧化物层2004的情况下,在氧化物层2004的表面上)例如通过沉积形成厚度约为100-200nm的第一子掩蔽层2006。例如,第一子掩蔽层2006可以包括氧化物(例如,氧化硅)。在第一子掩蔽层2006的侧壁上,可以形成第一子侧墙2014。例如,第一子侧墙2014可以包括氮化物(例如,氮化硅),其尺寸可以与半导体器件的栅侧墙相对应(例如,宽度为约5-20nm)。
这样,第一子掩蔽层2006和第一子侧墙2014(构成“第一掩蔽层”)露出有源区的一部分(大致对应于随后形成的源区或漏区)。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区之一,该源区和漏区之一优选地带应力。例如,可以利用以上结合图3和4所述的工艺,形成晕圈(未示出)、延伸区2016。关于晕圈、延伸区2016和源/漏注入区2018的详情,可以参见以上结合图3和4的描述。然后,可以利用以上结合图5所述的工艺,形成源区和漏区之一2018,如图20所示。
接下来,如图21所示,在衬底上形成第二子掩蔽层2020,以至少覆盖与上述形成的源区和漏区之一。第二子掩蔽层2020例如可以包括氮化物(例如,氮化硅)。然后可以进行平坦化处理例如CMP,以露出第一子掩蔽层2006、第一子侧墙2014,之后通过选择性刻蚀,去除第一子掩蔽层2006。
然后,如图22所示,在第一子侧墙2014的侧壁上形成第二子侧墙2012。第二子侧墙2012被形成为具有约5-50nm的宽度,以覆盖有源区的一部分(大致对应于随后形成的栅区)。第二子侧墙2012例如可以包括多晶硅或非晶硅。在第二子侧墙2012的侧壁上,可以形成第三子侧墙2022。例如,第三子侧墙2022可以包括氧化物(例如,氧化硅),其尺寸可以与半导体器件的栅侧墙相对应(例如,宽度为约5-20nm)。
这样,第二掩蔽层2020、第一子侧墙214、第二子侧墙2012和第三子侧墙2022(构成“第二掩蔽层”)露出了有源区的一部分。此时,可以进行源/漏形成工艺,来在该露出的有源区部分中形成源区和漏区中另一个。例如,可以利用以上结合图9和10所述的工艺,形成源/漏区2028。
随后,如图23所示,可以通过选择性刻蚀,去除第二子侧墙2012和第三子侧墙2022,使得留下第一子侧墙2014。这样,就在第一子侧墙2014的一侧留下了较大的空间(大致对应于栅区+所述源区和漏区中另一个的区域),从而可以容易地进行栅堆叠的形成。
接下来的操作可以与图11和12所示的操作相同,在此不再赘述。例如,形成栅堆叠(包括栅介质层2030、功函数调节层2032和侧墙形式的栅导体2034),并形成层间电介质层2036。得到的器件与图12所示的器件也基本上类似。
尽管在对图19-23所示的实施例进行描述时并未提及IL,但是可以如上述实施例一样进行形成IL的工艺。
在以上的描述中,对于各层的构图、刻蚀等技术细节并没有做出详细的说明。但是本领域技术人员应当理解,可以通过各种技术手段,来形成所需形状的层、区域等。另外,为了形成同一结构,本领域技术人员还可以设计出与以上描述的方法并不完全相同的方法。另外,尽管在以上分别描述了各实施例,但是这并不意味着各个实施例中的措施不能有利地结合使用。
以上对本公开的实施例进行了描述。但是,这些实施例仅仅是为了说明的目的,而并非为了限制本公开的范围。本公开的范围由所附权利要求及其等价物限定。不脱离本公开的范围,本领域技术人员可以做出多种替代和修改,这些替代和修改都应落在本公开的范围之内。

Claims (20)

1.一种制造半导体器件的方法,包括:
在衬底上形成第一掩蔽层;
以第一掩蔽层为掩模,形成带应力的源区和漏区之一;
在衬底上形成第二掩蔽层,并以第二掩蔽层为掩模形成源区和漏区中另一个;
去除第二掩蔽层的一部分,所述一部分靠近所述源区和漏区中另一个;
形成栅介质层,并在第二掩蔽层的剩余部分的侧壁上以侧墙的形式形成栅导体,从而栅导体面向该侧壁的第一侧壁及其底面被栅介质层覆盖,而栅导体与第一侧壁相对的第二侧壁并未被栅介质层覆盖。
2.根据权利要求1所述的方法,其中,形成带应力的源区和漏区之一包括:
以第一掩蔽层为掩模,选择性刻蚀衬底;以及
在刻蚀后的衬底上形成与衬底成分不同的半导体材料,以形成所述源区和漏区之一。
3.根据权利要求2所述的方法,其中,在选择性刻蚀衬底之前,该方法还包括:
以第一掩蔽层为掩模,进行延伸区注入;以及
进行退火,以激活注入的杂质。
4.根据权利要求3所述的方法,还包括:
执行晕圈注入。
5.根据权利要求1所述的方法,其中
形成第一掩蔽层的操作包括:
在衬底上形成第一子掩蔽层;以及
在第一子掩蔽层的侧壁上形成第一侧墙,
形成第二掩蔽层的操作包括:
在衬底上形成第二子掩蔽层,并去除第一子掩蔽层,
其中,第二子掩蔽层和第一侧墙两者形成所述第二掩蔽层,以及
去除第二掩蔽层的一部分的操作包括:
去除第一侧墙的至少一部分。
6.根据权利要求5所述的方法,其中,形成第一侧墙的操作包括:
在第一子掩蔽层的侧壁上形成第一子侧墙;以及
在第一子侧墙的侧壁上形成第二子侧墙。
7.根据权利要求6所述的方法,其中,形成第二掩蔽层的操作还包括:
在第一侧墙的侧壁上形成第二侧墙,所述第一侧墙夹于所述第二侧墙和第二子掩蔽层之间;
其中第二子掩蔽层、第一侧墙和第二侧墙一起形成所述第二掩蔽层。
8.根据权利要求7所述的方法,其中,去除第二掩蔽层的一部分的操作包括:
去除第二侧墙和第一子侧墙。
9.根据权利要求8所述的方法,其中,
第一子掩蔽层包括氮化物,
第二子掩蔽层包括氧化物,
第一子侧墙包括多晶硅或非晶硅,
第二子侧墙包括氮化物,
第二侧墙包括氮化物。
10.根据权利要求1所述的方法,其中
形成第二掩蔽层的操作包括:
在衬底上形成第二子掩蔽层,并去除第一掩蔽层的至少一部分;以及
在第二子掩蔽层或者在第一掩蔽层的剩余部分的侧壁上形成第一侧墙,
其中,第二子掩蔽层、可能的第一掩蔽层的剩余部分和第一侧墙一起形成所述第二掩蔽层,以及
去除第二掩蔽层的一部分的操作包括:
去除第一侧墙。
11.根据权利要求10所述的方法,其中
形成第一掩蔽层的操作包括:
形成第一子掩蔽层;以及
在第一子掩蔽层的侧壁上形成第一子侧墙,
去除第一掩蔽层的至少一部分的操作包括:
去除第一子掩蔽层。
12.根据权利要求11所述的方法,其中,形成第一侧墙的操作包括:
在第一子侧墙的侧壁上形成第二子侧墙;以及
在第二子侧墙的侧壁上形成第三子侧墙。
13.根据权利要求12所述的方法,其中,
第一子掩蔽层包括氧化物,
第二子掩蔽层包括氮化物,
第一子侧墙包括氮化物,
第二子侧墙包括多晶硅或非晶硅,
第三子侧墙包括氧化物。
14.根据权利要1所述的方法,其中,形成源区和漏区中另一个包括:
执行延伸区注入;和
执行源/漏注入。
15.根据权利要求14所述的方法,其中,形成源区和漏区中另一个还包括:
执行晕圈注入。
16.一种半导体器件,包括:
衬底;
在衬底上形成的源区和漏区以及栅堆叠,
其中,所述栅堆叠包括:
栅介质;和
栅导体,所述栅导体以侧墙形式形成于位于栅堆叠一侧的电介质层或者栅侧墙的侧壁上,
其中,栅导体在所述一侧的第一侧壁及其底面被栅介质覆盖,而栅导体与第一侧壁相对的第二侧壁被不同于栅介质的另一介质层覆盖,
其中,源区和漏区之一与第一侧壁相对于栅堆叠处于同一侧,而源区和漏区中的另一个与第二侧壁相对于栅堆叠处于同一侧,
其中,栅导体经由其底面上的栅介质面对源区和漏区之间限定的沟道区;以及
位于栅堆叠所述一侧的源区和漏区之一包括带应力的半导体材料。
17.根据权利要求16所述的半导体器件,其中,栅介质层包括高K电介质材料,栅导体包括金属栅导体材料。
18.根据权利要求16所述的半导体器件,还包括:设置在栅介质层和栅导体之间的功函数调节层。
19.根据权利要求16所述的半导体器件,其中,对于p型器件,所述源区和漏区之一带压应力;对于n型器件,所述源区和漏区之一带拉应力。
20.根据权利要求19所述的半导体器件,其中,所述衬底包括Si,
对于p型器件,所述源区和漏区之一包括SiGe,
对于n型器件,所述源区和漏区之一包括SiC。
CN201210210600.1A 2012-06-20 2012-06-20 半导体器件及其制造方法 Active CN103515233B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201210210600.1A CN103515233B (zh) 2012-06-20 2012-06-20 半导体器件及其制造方法
PCT/CN2012/077852 WO2013189096A1 (zh) 2012-06-20 2012-06-29 半导体器件及其制造方法
US13/623,567 US9064954B2 (en) 2012-06-20 2012-09-20 Semiconductor devices and methods for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210210600.1A CN103515233B (zh) 2012-06-20 2012-06-20 半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
CN103515233A CN103515233A (zh) 2014-01-15
CN103515233B true CN103515233B (zh) 2016-04-06

Family

ID=49768057

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210210600.1A Active CN103515233B (zh) 2012-06-20 2012-06-20 半导体器件及其制造方法

Country Status (3)

Country Link
US (1) US9064954B2 (zh)
CN (1) CN103515233B (zh)
WO (1) WO2013189096A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103681279B (zh) 2012-09-21 2016-12-21 中国科学院微电子研究所 半导体器件及其制造方法
US10866619B1 (en) 2017-06-19 2020-12-15 Apple Inc. Electronic device having sealed button biometric sensing system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1638049A (zh) * 2004-01-09 2005-07-13 国际商业机器公司 具有金属栅电极和硅化物触点的fet栅极结构
CN102315269A (zh) * 2010-07-01 2012-01-11 中国科学院微电子研究所 一种半导体器件及其形成方法
CN102376575A (zh) * 2010-08-16 2012-03-14 中国科学院微电子研究所 Mos晶体管源漏应力区的形成方法及mos晶体管制作方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8422304B2 (en) * 2009-12-16 2013-04-16 Dongbu Hitek Co., Ltd. Flash memory device and method for manufacturing flash memory device
US8349678B2 (en) * 2010-02-08 2013-01-08 Taiwan Semiconductor Manufacturing Company, Ltd. Laterally diffused metal oxide semiconductor transistor with partially unsilicided source/drain
CN102254818B (zh) * 2010-05-19 2013-05-01 中国科学院微电子研究所 一种半导体结型二极管器件及其制造方法
CN102386095B (zh) * 2010-08-31 2014-05-07 中国科学院微电子研究所 半导体结构的制造方法
US8928047B2 (en) * 2010-11-03 2015-01-06 Texas Instruments Incorporated MOSFET with source side only stress
CN102468221B (zh) * 2010-11-11 2014-10-22 中国科学院微电子研究所 采用后栅工艺制备cmos器件中接触孔的方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1638049A (zh) * 2004-01-09 2005-07-13 国际商业机器公司 具有金属栅电极和硅化物触点的fet栅极结构
CN102315269A (zh) * 2010-07-01 2012-01-11 中国科学院微电子研究所 一种半导体器件及其形成方法
CN102376575A (zh) * 2010-08-16 2012-03-14 中国科学院微电子研究所 Mos晶体管源漏应力区的形成方法及mos晶体管制作方法

Also Published As

Publication number Publication date
WO2013189096A1 (zh) 2013-12-27
US9064954B2 (en) 2015-06-23
CN103515233A (zh) 2014-01-15
US20130341713A1 (en) 2013-12-26

Similar Documents

Publication Publication Date Title
US10043878B2 (en) Vertical field-effect-transistors having multiple threshold voltages
US8445940B2 (en) Source and drain feature profile for improving device performance
US8236659B2 (en) Source and drain feature profile for improving device performance and method of manufacturing same
US20150255456A1 (en) Replacement fin insolation in a semiconductor device
US8664054B2 (en) Method for forming semiconductor structure
US9018739B2 (en) Semiconductor device and method of fabricating the same
US11502198B2 (en) Structure and method for integrated circuit
US20150325699A1 (en) Finfet and method for manufacturing the same
US20150200275A1 (en) Finfet and method for manufacturing the same
CN103426756B (zh) 半导体器件及其制造方法
CN103545215B (zh) 半导体器件及其制造方法
US9049061B2 (en) CMOS device and method for manufacturing the same
US20150380297A1 (en) Method for manufacturing mosfet
CN103515233B (zh) 半导体器件及其制造方法
US9543450B2 (en) Semiconductor devices and methods for manufacturing the same
CN103681279B (zh) 半导体器件及其制造方法
CN103779196B (zh) 半导体器件及其制造方法
CN103779225B (zh) 半导体器件及其制造方法
US9331182B2 (en) Semiconductor devices with a gate conductor formed as a spacer, and methods for manufacturing the same
CN104124165A (zh) 半导体器件及其制造方法
CN103811316A (zh) 半导体器件及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant