CN103324767A - 电路布线检查系统及方法 - Google Patents

电路布线检查系统及方法 Download PDF

Info

Publication number
CN103324767A
CN103324767A CN2012100742498A CN201210074249A CN103324767A CN 103324767 A CN103324767 A CN 103324767A CN 2012100742498 A CN2012100742498 A CN 2012100742498A CN 201210074249 A CN201210074249 A CN 201210074249A CN 103324767 A CN103324767 A CN 103324767A
Authority
CN
China
Prior art keywords
wiring
interference source
signal wire
source part
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012100742498A
Other languages
English (en)
Inventor
黄亚玲
白家南
许寿国
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CN2012100742498A priority Critical patent/CN103324767A/zh
Priority to TW101110455A priority patent/TW201339873A/zh
Priority to US13/585,855 priority patent/US20130254729A1/en
Publication of CN103324767A publication Critical patent/CN103324767A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/10Noise analysis or noise optimisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一种电路布线设计检查系统,用于检查印刷电路板布线设计图档,包括:一电路布线设计软件,用于载入待进行布线检查的印刷电路板布线设计图档;一提取模块,用于提取电路布线设计中的干扰源零件和信号线的布线信息;一判断模块,用于判断各个干扰源零件下方是否布有信号线;一显示控制模块,用于提供一用户显示界面,显示不符合布线规则的信号线及其对应的干扰源零件。一定位模块,用于在电路布线图档中标识设计人员在用户显示界面上选择的干扰源零件及相应的不符合布线规则的信号线。本发明还提供一种电路布线检查方法。

Description

电路布线检查系统及方法
技术领域
本发明涉一种电路布线检查系统及方法,尤其涉及一种检查印刷电路板布线设计中干扰源零件下方是否布有信号线的系统和方法。
背景技术
现在,每一种电子设备中都会使用到印刷电路板(Printed Circuit Board,PCB),而随着大规模集成电路的出现,电路越来越复杂,PCB上的元件越来越多,PCB上的线路与元件也越来越密集了。PCB从最基本的单面板PCB(Single-Sided PCB)发展到双面板PCB(Double-Sided PCB)再到多层板PCB(Multi-Layer PCB),以适应越来越复杂的电路。
为了保证PCB布线的品质,需要考虑众多因素,其中一项就是信号线不能布于干扰源零件(如晶振,时钟芯片,磁性组件等)的下方,当信号线布在干扰源零件下方时,信号线比较容易被干扰源零件干扰或者干扰到干扰源零件的电路,影响信号完整性,造成信号质量下降。目前,借助计算机辅助设计(Computer Aid Design,CAD)软件可以很逼真的仿真出PCB实际的布线图的效果。在借助CAD软件进行多层板PCB布线设计时,为了保持良好的信号质量,在进行电路布线设计时要避免在干扰源零件下方布设信号线。
PCB布线设计完成后要进行布线检查,而现行的PCB布线设计CAD软件没有提供能够检查干扰源零件下方走线的功能,通常需要人工检查,不仅费时费力,还有可能有漏检的情况发生,且对于比较复杂的电路布线图设计,人工根本不能完成。
发明内容
有鉴于此,本发明提供一种电路布线设计检查系统及方法,用于自动检查印刷电路板布线设计中干扰源零件下方是否布有信号线。
本发明提供一种电路布线设计检查系统,用于检查通计算机辅助设计软件完成的印刷电路板布线设计中干扰源零件下方是否布有信号线,该电路布线设计检查系统包含:一电路布线设计软件,用于载入待进行检查的印刷电路板布线设计图档;一提取模块,用于提取电路布线设计中的干扰源零件和信号线的布线信息;一判断模块,用于判断每个干扰源零件下方是否布有信号线;一显示控制模块,用于提供一用户显示界面,显示不符合布线规则的信号线及其对应的干扰源零件。一定位模块,用于在电路布线图档中标识设计人员在用户显示界面上选择的干扰源零件及其对应的不符合布线规则的信号线。
本发明还提供一种电路布线设计检查方法,可对电路板布线设计图档进行布线设计检查,该方法包括如下步骤:载入一待进行布线检查的布线设计图档;提取布线设计图档中的干扰源零件和信号线的布线信息;判断各个干扰源零件下方是否布有信号线;在一用户显示界面显示所有的不符合布线规则的信号线及其对应的干扰源零件的信息。
利用本发明所提供的电路布线检查系统及方法,通过计算机可以自动地完成对印刷电路板布线设计中干扰源元件下方是否布有信号线的检查,从而在设计阶段发现布线图设计的缺陷,避免印刷电路板电磁性能的隐患以及可能发生的制造浪费。
附图说明
图1为本发明一实施例布线检查系统功能模块示意图。
图2为本发明一实施例布线检查方法的流程图。
主要元件符号说明
布线检查系统 100
计算机 1
布线设计软件 10
提取模块 11
判断模块 12
显示控制模块 13
定位模块 14
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参考图1,图1为本发明的布线检查系统100的功能模块示意图。该布线检查系统100运行于一计算机1中,该计算机1中安装有布线设计软件10,布线设计人员可以通过布线设计软件10进行电路布线设计。该布线检查系统100包括提取模块11、判断模块12、显示控制模块13及定位模块14。当设计人员通过布线设计软件10完成电路布线设计后,所设计的布线图存储于该计算机1的相应文件夹中。提取模块11用于提取待进行布线检查的电路布线设计图档中的干扰源零件及信号线的布线信息,其中所述布线信息中包含有干扰源零件和信号线的位置信息。判断模块12根据提取模块11提取的干扰源零件和信号线的位置信息判断各干扰源零件下方是否布有信号线。显示控制模块13提供一用户界面,显示该判断模块12判断出的下方布有信号线的干扰源零件及其下方对应的不符合布线规则的信号线的信息(例如干扰源零件及其对应的不符合布线规则的信号线的名称)。定位模块14响应设计人员对用户界面上显示的下方布有信号线的干扰源零件的选择,根据该干扰源零件及对应的不符合布线规则的信号线的布线信息在电路布线图中标记出该干扰源零件及其对应的不符合布线规则的信号线。例如,该显示控制模块13提供的用户界面中显示了下方布有信号线的干扰源零件A,其对应的不符合布线规则的信号线为a,当用户选择干扰源零件A时,该定位模块14则在该电路布线图中标识出该干扰源零件A及信号线a,比如将该干扰源零件A及信号线a进行高亮度显示或者加粗等,以方便设计人员进行查找并进行布线修改。
本实施方式中,提取模块11所提取的干扰源零件和信号线的布线信息包括其位置信息,判断模块12判断提取模块11提取的干扰源零件和信号线的位置有交叉即信号线位于干扰源零件所覆盖的范围内,判断该干扰源零件下方布有信号线,定位模块14根据该判断模块12的判断结果,将该干扰源零件和信号线进行标识。
在本实施方式中,布线检查系统100为一可嵌入布线设计软件10的程序块,该布线设计软件10界面相应有一工具选项供用户启动该布线检查系统100。
请参考图2 ,图2为本发明一实施例电路布线检查方法的流程图。
步骤S201,启动电路布线软件,载入一待检查电路布线图;
步骤S203,提取模块11从该布线设计图当中提取干扰源零件和信号线的布线信息,本实施例中,提取模块11提取待检查的电路布线图档的布线信息中包含有干扰源零件和信号线的位置信息。
步骤S205,判断模块12根据提取单元提取的干扰源零件和信号线的位置信息判断每个干扰源零件下方是否布有信号线,从而判断该信号线是否为符合布线规则的信号线。本实施例中,各布线层中位于干扰源零件下方的信号线均为不符合布线规则的信号线。
步骤S207,显示控制模块13在该判断模块12判断至少一个干扰源零件对应位置的其他电路层布有信号线时提供一用户显示界面,显示判断模块12判断出的不符合布线规则的信号线及其对应的干扰源零件的信息。
步骤S209,定位模块14根据不符合布线规则的信号线及其对应的干扰源零件的位置信息,在电路布线图中标记出设计人员在用户显示界面上选择的干扰源零件及其对应的不符合布线规则的信号线。
可以理解,以上所述实施方式仅供说明本发明之用,而并非对本发明的限制。有关技术领域的普通技术人员根据本发明在相应的技术领域做出的变化应属于本发明的保护范畴。

Claims (10)

1.一种电路布线检查系统,用于检查通过电路布线设计软件设计的电路布线设计图中干扰源零件下方是否布有信号线,该检查系统运行于一计算机,该计算机中安装一电路布线设计软件,用于设计的电路板布线图,其特征在于,该电路布线检查系统还包括:
一提取模块,用于提取通过该电路布线设计软件设计的电路板布线图中的干扰源零件和信号线的布线信息,其中,该布线信息包括干扰源零件和信号线的布线位置;
一判断模块,用于根据干扰源零件和信号线的布线位置信息判断各个干扰源零件下方是否布有信号线;
一显示控制模块,用于提供一用户显示界面,显示判断模块判断出的下方布有信号线的干扰源零件及其对应的信号线的信息。
2.如权利要求1所述的电路布线检查系统,其特征在于,该电路板布线检查系统还包括一定位模块,该定位模块用于响应用户对用户界面上显示的不符合布线规则的信号线或干扰源零件信息的选择,在电路板布线图中标识选择的干扰源零件及其对应的不符合布线规则的信号线。
3.如权利要求1所述的电路布线检查系统,其特征在于,提取模块提取的电路布线信息中包含干扰源零件和信号线的位置信息。
4.如权利要求1所述的电路布线检查系统,其特征在于,判断模块根据提取模块提取的干扰源零件和信号线的位置信息判断各个干扰源零件下方是否布有信号线。
5.如权利要求2所述的电路布线检查系统,其特征在于,定位模块根据提取模块提取的干扰源零件和信号线的位置信息定位和标识干扰源零件和信号线。
6.一种电路布线检查方法,用于检查通过电路布线设计软件设计的电路布线图中干扰源零件下方是否布有信号线,其特征在于该方法包括:
载入一待检查的布线图档;
从该布线设计图档中提取干扰源零件和信号线的布线信息;
判断每个干扰源零件下方是否布有信号线;
提供一用户显示界面,显示判断模块判断出的下方布有信号线的干扰源零件及其对应的不符合布线规则的信号的信息。
7.如权利要求6所述的电路布线检查方法,其特征在于,该方法还包括:在电路布线图中标识设计人员在用户显示界面上选择的干扰源零件及其对应的不符合布线规则的信号线。
8.如权利要求6所述的电路布线检查方法,其特征在于,提取的干扰源零件和信号线的布线信息中包含干扰源零件和信号线的位置信息。
9.如权利要求6所述的电路布线检查方法,其特征在于,根据干扰源零件和信号线的布线信息判断干扰源零件下方是否布有信号线。
10.如权利要求8所述的电路布线检查方法,其特征在于,根据干扰源和信号线的位置信息在布线图中标记出设计人员在用户界面中选择的干扰源零件及其对应的不符合布线规则的信号线。
CN2012100742498A 2012-03-20 2012-03-20 电路布线检查系统及方法 Pending CN103324767A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2012100742498A CN103324767A (zh) 2012-03-20 2012-03-20 电路布线检查系统及方法
TW101110455A TW201339873A (zh) 2012-03-20 2012-03-26 電路佈線檢查系統及方法
US13/585,855 US20130254729A1 (en) 2012-03-20 2012-08-15 Device and method for checking signal transmission lines of pcb layout files

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012100742498A CN103324767A (zh) 2012-03-20 2012-03-20 电路布线检查系统及方法

Publications (1)

Publication Number Publication Date
CN103324767A true CN103324767A (zh) 2013-09-25

Family

ID=49193510

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012100742498A Pending CN103324767A (zh) 2012-03-20 2012-03-20 电路布线检查系统及方法

Country Status (3)

Country Link
US (1) US20130254729A1 (zh)
CN (1) CN103324767A (zh)
TW (1) TW201339873A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107832501A (zh) * 2017-10-23 2018-03-23 郑州云海信息技术有限公司 一种用于分离元器件布线检查的方法和系统
CN115994502A (zh) * 2023-03-13 2023-04-21 北京芯愿景软件技术股份有限公司 一种电路展示方法、装置及设备

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6443117B2 (ja) * 2015-02-20 2018-12-26 富士通株式会社 部品配置プログラム、部位品配置方法、および情報処理装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5559997A (en) * 1993-10-04 1996-09-24 Matsushita Electric Industrial Co., Ltd. System and method for designing a printed-circuit board
US5751597A (en) * 1994-08-15 1998-05-12 Fujitsu Limited CAD apparatus for LSI or printed circuit board
US5790835A (en) * 1996-01-02 1998-08-04 International Business Machines Corporation Practical distributed transmission line analysis
US5867810A (en) * 1996-05-31 1999-02-02 Fujitsu Limited Wiring device and wiring method
JPH10222544A (ja) * 1997-02-10 1998-08-21 Toshiba Corp プリント基板設計装置
US6915249B1 (en) * 1998-05-14 2005-07-05 Fujitsu Limited Noise checking method and apparatus
JP3838328B2 (ja) * 2000-02-28 2006-10-25 日本電気株式会社 設計支援装置および設計支援装置に含まれるコンピュータに実行させるためのプログラムを記録したコンピュータ読みとり可能な記録媒体
US6834380B2 (en) * 2000-08-03 2004-12-21 Qualcomm, Incorporated Automated EMC-driven layout and floor planning of electronic devices and systems
JP4124974B2 (ja) * 2001-03-08 2008-07-23 松下電器産業株式会社 電磁波障害解析方法および電磁波障害解析装置およびこれを用いた半導体装置の製造方法
US7114132B2 (en) * 2001-04-20 2006-09-26 Nec Corporation Device, system, server, client, and method for supporting component layout design on circuit board, and program for implementing the device
AU2002347349A1 (en) * 2001-12-07 2003-06-17 Multigig Limited Timing circuit cad
US6971076B2 (en) * 2001-12-18 2005-11-29 Cadence Design Systems, Inc. Method for estimating peak crosstalk noise based on separate crosstalk model
JP2005044331A (ja) * 2003-07-09 2005-02-17 Hioki Ee Corp 伝送線路の分布定数解析装置および同装置用プログラム
US7162389B2 (en) * 2003-12-01 2007-01-09 Fujitsu-Ten Limited Evaluation device for control unit, simulator, and evaluation system
TWI249225B (en) * 2004-03-10 2006-02-11 Taiwan Semiconductor Mfg Interconnection routing method
US20070233443A1 (en) * 2006-03-30 2007-10-04 Inventec Corporation Computer-aided ultrahigh-frequency circuit model simulation method and system
US7707534B2 (en) * 2007-07-25 2010-04-27 Dell Products, Lp Circuit board design tool and methods
JP5407226B2 (ja) * 2008-09-01 2014-02-05 富士通株式会社 信号伝送システム評価装置、信号伝送システム評価プログラム、信号伝送システム設計方法
US8598962B2 (en) * 2008-12-31 2013-12-03 Stmicroelectronics Ltd. Compact RF isolation network for multi-pin packaged integrated circuits
JP5556265B2 (ja) * 2010-03-16 2014-07-23 富士通株式会社 実装設計支援装置、実装設計支援方法及びプログラム
CN102592000B (zh) * 2011-01-13 2016-05-25 国网山东省电力公司鄄城县供电公司 电路板布线检测系统
TW201248439A (en) * 2011-05-18 2012-12-01 Hon Hai Prec Ind Co Ltd System and method for checking layout security of a printed circuit board
TW201310267A (zh) * 2011-08-30 2013-03-01 Hon Hai Prec Ind Co Ltd 佈線檢查系統及方法
JP5351231B2 (ja) * 2011-10-04 2013-11-27 アンリツ株式会社 リレーノードシミュレーター及び試験方法
US9146285B2 (en) * 2012-02-03 2015-09-29 Blackberry Limited Methods and devices for detecting magnetic interference affecting the operation of a magnetometer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107832501A (zh) * 2017-10-23 2018-03-23 郑州云海信息技术有限公司 一种用于分离元器件布线检查的方法和系统
CN115994502A (zh) * 2023-03-13 2023-04-21 北京芯愿景软件技术股份有限公司 一种电路展示方法、装置及设备

Also Published As

Publication number Publication date
TW201339873A (zh) 2013-10-01
US20130254729A1 (en) 2013-09-26

Similar Documents

Publication Publication Date Title
US8539422B2 (en) Method and system for power delivery network analysis
EP3739497A2 (en) Arrangement and method for facilitating electronics design in connection with 3d structures
CN104573242B (zh) 一种pcb设计版图审核系统
US8458645B2 (en) Electronic device and method for checking layout of printed circuit board
EP1657659B1 (en) Printed circuit board return route check method and printed circuit board pattern design cad device
CN108133103B (zh) 一种电子设计dfm检测系统、方法和介质
CN104573243B (zh) 一种pcb设计版图审核装置
EP3043248A1 (en) Graphic user interface of three-dimensional substrate inspection device
US20130158925A1 (en) Computing device and method for checking differential pair
US20100287515A1 (en) interactive checker in a layout editor
CN104053306A (zh) 一种pcb中器件位号设计及标错位置检查方法
CN103324767A (zh) 电路布线检查系统及方法
TW201310267A (zh) 佈線檢查系統及方法
JP2008310573A (ja) Cad図面の表示方法
US8645896B1 (en) Method to transfer failure analysis-specific data between design houses and fab's/FA labs
CN1704942A (zh) 布线宽度规则检查系统及方法
TW201324219A (zh) 訊號線檢查系統及方法
US8117585B2 (en) System and method for testing size of vias
US8245181B2 (en) Printed circuit board layout system and method thereof
US8769472B1 (en) Computing device and method for checking signal transmission line
CN1725221A (zh) 布线干扰检查系统及方法
JP2015133051A (ja) 基板解析プログラム、情報処理装置及び基板解析方法
US20130097576A1 (en) Computing device and method for checking via stub
CN101770527A (zh) 修改电路组件数据的方法
CN101165692A (zh) 设计图面信息旋转系统以及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20130925