CN101192247A - 电路连接校验系统及方法 - Google Patents
电路连接校验系统及方法 Download PDFInfo
- Publication number
- CN101192247A CN101192247A CNA2006101605261A CN200610160526A CN101192247A CN 101192247 A CN101192247 A CN 101192247A CN A2006101605261 A CNA2006101605261 A CN A2006101605261A CN 200610160526 A CN200610160526 A CN 200610160526A CN 101192247 A CN101192247 A CN 101192247A
- Authority
- CN
- China
- Prior art keywords
- data
- masterplate
- schematic diagram
- circuit
- attribute data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Abstract
一种电路连接校验系统及方法,搭载到印刷电路板电路设计系统,该系统至少有绘制模块、布线模块及电路图案库,至少包括模版元件、实际元件以及布线元件属性数据的数据库;从模版电路原理图、依模版电路原理图由绘制模块绘制的实际电路原理图及依实际电路原理图由布线模块生成的电路布线原理图,解析模版元件、实际元件及布线元件属性数据,储存于数据库;从数据库提取模版元件、实际元件及布线元件的第一与第二类元件属性信息予以对比,输出结果;依据结果,将模版元件、实际元件及布线元件属性数据的第一与第二类元件属性信息之不同,标示在实际电路和/或布线电路原理图。这在电路图案布局过程提高布线正确率,减少电路图案布局后修改机会。
Description
技术领域
本发明涉及一种电路连接校验系统及方法,更详细地,是一种搭载到应用于数据处理装置中用于制作印刷电路板的电路图案的设计系统的电路连接校验系统及方法。
背景技术
随着集成电路高密度化及电子科技的高速发展,现在的印刷电路板(PCB)的布局(Layout)通常通过电子设计自动化(Electronic DesignAutomation;EDA)软件来完成,较常用的设计系统有Protel,Allegro,Mentor等。
通常该些设计系统的电路板设计包括有电路原理图的绘制、将绘制完成的电路原理图转换成布线原理图、依据该布线原理图进行实际布线等步骤,但由于该绘制原理图及布线原理图转生成过程中往往会出现连接线遗漏或丢失的状况,例如,印刷电路板上具有很多集成电路(IC),每个集成电路亦具有非常多的具有不同功能的管脚(pin),在绘制的过程中,往往会遗漏连接其中某些管脚。当绘制作业完成后,进行布线原理图生成时,由于重复检查需耗费大量的时间,故多半不会再检查该绘制完成的电路原理图,即将该些管脚视为不需连接的悬空管脚(unconnected pin)予以处理,如此便会造成该遗漏未连的管脚后续生成于布线原理图中。然而若当布线工作进行至较晚的进度时才发现该错误时,由于现在的集成电路布线密度非常高,一般不会有闲置空间对晶片管脚周边等中心部位的布线进行例如增加信号线等等修改,就可能导致要拆掉很多甚至所有已经布完的线路重新开始,浪费大量宝贵时间,造成整个电路图案布局完成时间推迟,工作效率低下等缺点。
因此,如何克服上述背景技术的缺失,进而提供一种能在电路图案布局的过程中提高布线的正确率,并减少电路图案布局后修改的机会的技术,实为目前亟待解决的问题。
发明内容
鉴于上述现有技术的缺点,本发明提供一种能在电路图案布局的过程中提高布线的正确率,并减少电路图案布局后修改的机会的电路连接校验及方法。
为达到上述目的,本发明提供一种电路连接校验系统,搭载到用于制作印刷电路板的电路图案的设计系统,该设计系统应用于数据处理装置中且至少具有绘制模块、布线模块以及电路图案库,该电路连接校验系统包括:数据库,用于储存至少包括模版元件属性数据、实际元件属性数据以及布线元件属性数据;解析模块,用于从储存于该电路图案库的模版电路原理图、依据该模版电路原理图并通过该绘制模块所绘制的实际电路原理图以及依据该实际电路原理图并通过该布线模块所生成的电路布线原理图中,分别对应解析出模版元件属性数据、实际元件属性数据以及布线元件属性数据并储存于该数据库中;对比模块,用于分别自该数据库提取该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息予以对比,并输出对比结果;以及标示模块,依据该对比结果,将该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息的不同,在所对应的实际电路原理图和/或布线电路原理图上标示出来。
本发明各种型态中,该模版元件属性数据、实际元件属性数据以及布线元件属性数据中均至少包含有第一类元件属性信息及第二类元件属性信息。
本发明各种型态中,该第一类元件属性信息指该印刷电路板上各电子元件的悬空管脚信息,而该第二类元件属性信息指该印刷电路板上各电子元件的具有电性连接的管脚信息。
本发明各种型态中,该对比模块自该数据库提取该模版元件属性数据以及实际元件属性数据予以对比,并输出对比结果;该标示模块依据该模版元件属性数据以及实际元件属性数据的对比结果,将该模版元件属性数据以及实际元件属性数据的第一类元件属性信息与第二类元件属性信息的不同,在所对应的实际电路原理图和/或布线电路原理图上标示出来。
本发明各种型态中,该对比模块自该数据库提取该布线元件属性数据以及模版元件属性数据予以对比,并输出对比结果;该标示模块依据该布线元件属性数据以及模版元件属性数据的对比结果,将该布线元件属性数据以及模版元件属性数据的第一类元件属性信息与第二类元件属性信息的不同,在所对应的实际电路原理图和/或布线电路原理图上标示出来。
通过前述本发明的电路连接校验系统,执行本发明的电路连接校验方法包括如下步骤:(1)建立用于储存至少包括模版元件属性数据、实际元件属性数据以及布线元件属性数据的数据库;(2)从储存于该电路图案库的模版电路原理图、依据该模版电路原理图并通过该绘制模组模块所绘制的实际电路原理图以及依据该实际电路原理图并通过该布线模块所生成的电路布线原理图中,分别对应解析出模版元件属性数据、实际元件属性数据以及布线元件属性数据并储存于该数据库中,其中,该模版元件属性数据、实际元件属性数据以及布线元件属性数据中均至少包含有第一类元件属性信息及第二类元件属性信息,其中,该第一类元件属性信息指该印刷电路板上各电子元件的悬空管脚信息,而该第二类元件属性信息指该印刷电路板上各电子元件的具有电性连接的管脚信息;(3)分别自该数据库提取该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息予以对比,并输出对比结果;以及(4)依据该对比结果,将该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
本发明各种型态中,该步骤(4)还包括:(4-1)从该数据库提取该模版元件属性数据以及实际元件属性数据予以对比,并输出对比结果;以及(4-2)依据该模版元件属性数据以及实际元件属性数据对比结果,将该模版元件属性数据以及实际元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
本发明各种型态中,该步骤(4)还包括:(4-3)从该数据库提取该布线元件属性数据以及模版元件属性数据予以对比,并输出对比结果;以及(4-4)依据该布线元件属性数据以及模版元件属性数据对比结果,将该布线元件属性数据以及模版元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
相比于现有技术,本发明的电路连接校验系统及方法主要通过在该实际电路原理图及布线电路原理图中分别解析出包含有第一类元件属性信息即悬空管脚信息、第二类元件属性信息即有电性连接的管脚信息的实际元件属性数据及布线元件属性数据,并参照从该模版电路原理图中所解析出的模版元件属性数据中也具有的第一类元件属性信息、第二类元件属性信息进行两次对比,再利用标示模块依据该对比的结果将该实际元件属性数据、布线元件属性数据中与该模版元件属性数据中有所不同的第一类元件属性信息、第二类元件属性信息标示在对应的实际电路原理图、布线电路原理图上以供设计者修改。这样,能实现在电路图案布局的过程中提高布线的正确率,并减少电路图案布局后修改的机会的目的。
附图说明
图1为本发明的电路连接校验系统的应用架构示意图;以及
图2为本发明的电路连接校验方法的步骤流程图。
主要元件符号说明
1电路连接校验系统
10数据库
11解析模块
12对比模块
13标示模块
2设计系统
20绘制模块
21布线模块
22电路图案库
3数据处理装置
S1~S9步骤
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域的技术人员可由本说明书所揭示的内容,轻易地了解本发明的其他优点与功效。本发明亦可通过其他不同的具体实例加以施行或应用,本说明书中的各项细节亦可基于不同观点与应用,在不背离本发明的精神下进行各种修改与变更。
请参阅图1,其为本发明的电路连接校验系统的应用架构示意图。须特别说明的,本发明的电路连接校验系统1可包括其他的构件,为简化图式及说明,此处的基本架构仅显示与本发明有关的构件。
在本实施例中,本发明的电路连接校验系统1应用在用于制作印刷电路板的电路图案的设计系统2中,该设计系统2在数据处理装置3中执行,该设计系统2至少具有绘制模块20、布线模块21以及电路图案库22。如图1所示,该电路连接校验系统包括:数据库10、解析模块11、对比模块12以及标示模块13,以下即针对上述的各该模块进行较详细的描述。
该解析模块11用于在设计者储存在该电路图案库22的模版电路原理图、依据该模版电路原理图并通过该绘制模块20所绘制的实际电路原理图以及依据该实际电路原理图并通过该布线模块21所生成的电路布线原理图中分别对应解析出模版元件属性数据、实际元件属性数据以及布线元件属性数据并储存于该数据库10中。
在本实施例中,该模版元件属性数据、实际元件属性数据以及布线元件属性数据中均至少包含有第一类元件属性信息及第二类元件属性信息。更具体地说,该第一类元件属性信息指该印刷电路板上各电子元件的悬空管脚信息,而该第二类元件属性信息指该印刷电路板上各电子元件的具有电性连接的管脚信息。此外,该模版电路原理图指设计者预先提供的演示示意(Demo Schematic)电路原理图,用于作为模版供电子工程师(EE)绘制实际电路原理图所用。
该模版元件属性数据、实际元件属性数据以及布线元件属性数据在该数据库10中均以列表的方式显示于该数据处理装置3的显示单元(未图示),即对应列出该印刷电路板上的电子元件各个管脚电性连接信息,该管脚电性连接信息可例如为连接的目地坐标、编号等,且该些元件属性数据至少可分为两个部分,一部分为该第一类元件属性信息,即该印刷电路板上各电子元件的悬空管脚信息,另一部份为该第二类元件属性信息,即该印刷电路板上各电子元件的具有电性连接的管脚信息,以方便后续对比所用。
该对比模块12用于分别自该数据库10提取并对比该模版元件属性数据、实际元件属性数据以及布线元件属性数据三者中的第一类元件属性信息且自该数据库10提取并对比该三者中的第二类元件属性信息。在本实施例中,该对比模块12分别确认前段所述的悬空管脚以及电性连接的管脚是否有错误连接,而且该对比方式可以是实际元件属性数据及布线元件属性数据分别与该模版元件属性数据作对比,或者先将该实际元件属性数据同该模版元件属性数据作对比,修改一致后再将该修改过的实际元件属性数据与该布线元件属性数据再作对比等。此外,该对比模块12采用针对该模版元件属性数据、实际元件属性数据以及布线元件属性数据,即以列表中的对应栏位逐项对比的方式,并可设定对比区段例如选择第1~7项或第2~8项作为对比对象等。本发明的其他实施例中,亦可采用其他对比方式按分类对比,按名称对比等等,因此并非以本实施例为限。
该标示模块13用于依据该对比结果,将该不同在所对应的实际电路原理图、布线电路原理图上标示出来,以供修改。本实施例中,该标示模块13的标示方式为依据该不同,即依据该不同的管脚信息,将对应需修改的管脚在该实际或布线电路原理图上以高亮(highlight)方式显示出来,方便设计者直观且迅速了解该需修改的管脚的具体位置。本发明的其他实施例中,亦可采对该需修改的管脚标示不同的颜色等,因此并非以本实施例为限。
请参阅图2,这是通过前述本发明的电路连接校验系统1,执行本发明的电路连接校验方法时的步骤流程图。如图2所示,本发明的电路连接校验方法包括如下步骤:
在步骤S1中,建立用于储存至少包括模版元件属性数据、实际元件属性数据以及布线元件属性数据的数据库10。接着进行步骤S2。
在步骤S2中,从储存在该电路图案库22的模版电路原理图中解析出包含有第一类元件属性信息,亦即前述印刷电路板上各电子元件的悬空管脚信息;以及第二类元件属性信息,亦即前述印刷电路板上的电子元件各个管脚电性连接信息的模版元件属性数据,并储存于该数据库10。接着进行步骤S3。
在步骤S3中,从储存在该电路图案库22的依据该模版电路原理图所绘制的实际电路原理图中,解析出包含有第一类以及第二类元件属性信息的实际元件属性数据,并储存在该数据库10。如前所述,本实施例中,该第一类元件属性信息是前述印刷电路板上各电子元件的悬空管脚信息;以及该第二类元件属性信息是前述印刷电路板上的电子元件各个管脚电性连接信息。接着进行步骤S4。
在步骤S4中,从该数据库10提取该模版元件属性数据以及实际元件属性数据的第一类元件属性信息以及第二类元件属性信息,并予以对比,并输出对比结果。本实施例中,本对比步骤用于确认该悬空管脚以及该电性连接的管脚是否有错误连接,若有不同,输出对比结果并进行步骤S5;若无不同,则进行步骤S6。
在步骤S5中,依据该步骤S4的对比结果,将该不同之处在该实际元件属性数据所对应的实际电路原理图上标示出来,从而通过该设计系统2执行修改。如前所述,本实施例中,是依据该不同的管脚信息,将对应需修改的管脚在该实际电路原理图上以高亮(highlight)方式显示出来,从而通过该设计系统2针对该实际元件属性数据及对应的实际电路原理图上的不同执行修改。接着进行步骤S6。
在步骤S6中,从储存于该电路图案库22的依据该实际电路原理图生成布线电路原理图中解析出布线元件属性数据,该布线元件属性数据包含有第一及第二类元件属性信息。如前所述,该第一类元件属性信息是前述印刷电路板上各电子元件的悬空管脚信息;以及该第二类元件属性信息是前述印刷电路板上的电子元件各个管脚电性连接信息。接着进行步骤S7。
在步骤S7中,从该数据库提取该布线元件属性数据以及模版元件属性数据中的第一类元件属性信息以及第二类元件属性信息予以对比,并输出对比结果,若有不同,进行步骤S8;若无不同,则进行步骤S9。
在步骤S8中,依据该步骤S7的对比结果,将该不同之处在该布线元件属性数据所对应的布线电路原理图上标示出来,从而通过该设计系统2执行修改,即依据该不同的管脚信息,将对应需修改的管脚在该布线电路原理图上以高亮(highlight)方式显示出来。接着进行步骤S9。
在步骤S9中,通过该设计系统2依据布线电路原理图进行后续的实际布线操作。
与现有技术相比,本发明的电路连接校验系统及方法主要通过在该实际电路原理图及布线电路原理图中分别解析出包含有第一类元件属性信息即悬空管脚信息、第二类元件属性信息即有电性连接的管脚信息的实际元件属性数据及布线元件属性数据,并参照从该模版电路原理图中所解析出的模版元件属性数据中也具有的第一类元件属性信息、第二类元件属性信息进行两次对比,再利用标示模块以依据该对比的结果将该实际元件属性数据、布线元件属性数据中与该模版元件属性数据中有所不同的第一类元件属性信息、第二类元件属性信息标示于对应的实际电路原理图、布线电路原理图上以供设计者修改。这样,能实现在电路图案布局的过程中提高布线的正确率,并减少电路图案布局后修改的机会的目的。
上述实施例仅例示性地说明本发明的原理及其功效,而非用于限制本发明。任何本领域技术人员均可在不违背本发明的精神及范畴下,对上述实施例进行修改与改变。因此,本发明的权利保护范围,应如所述的权利要求所列。
Claims (8)
1.一种电路连接校验系统,搭载到用于制作印刷电路板PCB的电路图案的设计系统,该设计系统应用于数据处理装置中,而且至少具有绘制模块、布线模块以及电路图案库,该电路连接校验系统包括:
数据库,用于储存至少包括模版元件属性数据、实际元件属性数据以及布线元件属性数据;
解析模块,用于从储存在该电路图案库的模版电路原理图、依据该模版电路原理图并通过该绘制模块所绘制的实际电路原理图以及依据该实际电路原理图并通过该布线模块所生成的电路布线原理图中,分别对应解析出模版元件属性数据、实际元件属性数据以及布线元件属性数据,并储存于该数据库中,其中,该模版元件属性数据、实际元件属性数据以及布线元件属性数据中均至少包含有第一类元件属性信息及第二类元件属性信息,其中,该第一类元件属性信息指该印刷电路板上各电子元件的悬空管脚信息,而该第二类元件属性信息指该印刷电路板上各电子元件的具有电性连接的管脚信息;
对比模块,用于分别从该数据库提取该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息予以对比,并输出对比结果;以及
标示模块,依据该对比结果,将该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
2.根据权利要求1所述电路连接校验系统,其中,该对比模块从该数据库提取该模版元件属性数据以及实际元件属性数据予以对比,并输出对比结果;该标示模块依据该模版元件属性数据以及实际元件属性数据对比结果,将该模版元件属性数据以及实际元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
3.根据权利要求2所述电路连接校验系统,其中,该对比模块从该数据库提取该布线元件属性数据以及模版元件属性数据予以对比,并输出对比结果;该标示模块依据该布线元件属性数据以及模版元件属性数据对比结果,将该布线元件属性数据以及模版元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
4.根据权利要求1所述电路连接校验系统,其中,该电路模版原理图指演示示意电路原理图。
5.一种电路连接校验方法,搭载到用于制作印刷电路板PCB的电路图案的设计系统,该设计系统应用于数据处理装置中且至少具有绘制模块、布线模块以及电路图案库,该电路连接校验方法包括如下步骤:
1)建立用于储存至少包括模版元件属性数据、实际元件属性数据以及布线元件属性数据的数据库;
2)从储存于该电路图案库的模版电路原理图、依据该模版电路原理图并通过该绘制模块所绘制的实际电路原理图以及依据该实际电路原理图并通过该布线模块所生成的电路布线原理图中,分别对应解析出模版元件属性数据、实际元件属性数据以及布线元件属性数据并储存于该数据库中,其中,该模版元件属性数据、实际元件属性数据以及布线元件属性数据中均至少包含有第一类元件属性信息及第二类元件属性信息,其中,该第一类元件属性信息指该印刷电路板上各电子元件的悬空管脚信息,而该第二类元件属性信息指该印刷电路板上各电子元件的具有电性连接的管脚信息;
3)分别从该数据库提取该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息予以对比,并输出对比结果;以及
4)依据该对比结果,将该模版元件属性数据、实际元件属性数据以及布线元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图标示出来。
6.根据权利要求5所述电路连接校验方法,其中,该步骤4)进一步包括:
4-1)从该数据库提取该模版元件属性数据以及实际元件属性数据予以对比,并输出对比结果;以及
4-2)依据该模版元件属性数据以及实际元件属性数据对比结果,将该模版元件属性数据以及实际元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
7.根据权利要求6所述电路连接校验方法,其中,该步骤4)进一步包括:
4-3)从该数据库提取该布线元件属性数据以及模版元件属性数据予以对比,并输出对比结果;以及
4-4)依据该布线元件属性数据以及模版元件属性数据对比结果,将该布线元件属性数据以及模版元件属性数据的第一类元件属性信息与第二类元件属性信息不同之处在所对应的实际电路原理图和/或布线电路原理图上标示出来。
8.根据权利要求5所述电路连接校验方法,其中,该电路模版原理图指演示示意电路原理图。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2006101605261A CN101192247A (zh) | 2006-11-28 | 2006-11-28 | 电路连接校验系统及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA2006101605261A CN101192247A (zh) | 2006-11-28 | 2006-11-28 | 电路连接校验系统及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101192247A true CN101192247A (zh) | 2008-06-04 |
Family
ID=39487238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006101605261A Pending CN101192247A (zh) | 2006-11-28 | 2006-11-28 | 电路连接校验系统及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101192247A (zh) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101526972A (zh) * | 2009-04-21 | 2009-09-09 | 上海闻泰电子科技有限公司 | 一种电路板的设定装置及方法 |
CN102495918A (zh) * | 2011-11-15 | 2012-06-13 | 中兴通讯股份有限公司 | 绘制单板连纤图前单板坐标的分配方法和系统 |
CN103034741A (zh) * | 2011-09-30 | 2013-04-10 | 北京华大九天软件有限公司 | 一种集成电路可变参数单元实现方法 |
CN103425807A (zh) * | 2012-05-18 | 2013-12-04 | 瑞昱半导体股份有限公司 | 检查芯片设计中输入输出元件是否有连线错误的装置和方法 |
CN104750901A (zh) * | 2014-09-11 | 2015-07-01 | 中国商用飞机有限责任公司 | 用于自动生成技术出版物的数据模块的方法和装置 |
CN105575234A (zh) * | 2016-01-19 | 2016-05-11 | 广西职业技术学院 | 一种电路图特征字符串的编码方法 |
CN105631801A (zh) * | 2014-11-26 | 2016-06-01 | 和硕联合科技股份有限公司 | 图形产生方法及图形产生辅助系统 |
CN107967704A (zh) * | 2016-10-20 | 2018-04-27 | 上海复旦微电子集团股份有限公司 | 一种fpga芯片版图连线显示方法 |
CN109446366A (zh) * | 2018-09-18 | 2019-03-08 | 上海移鸿信息科技有限公司 | 一种交互式数字电路图的实现方法 |
CN115994502A (zh) * | 2023-03-13 | 2023-04-21 | 北京芯愿景软件技术股份有限公司 | 一种电路展示方法、装置及设备 |
CN116467975A (zh) * | 2023-06-16 | 2023-07-21 | 英诺达(成都)电子科技有限公司 | 数据处理方法、装置、电子设备及存储介质 |
CN116629199A (zh) * | 2023-06-13 | 2023-08-22 | 合芯科技有限公司 | 一种电路原理图的自动修改方法、装置、设备及存储介质 |
-
2006
- 2006-11-28 CN CNA2006101605261A patent/CN101192247A/zh active Pending
Cited By (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101526972A (zh) * | 2009-04-21 | 2009-09-09 | 上海闻泰电子科技有限公司 | 一种电路板的设定装置及方法 |
CN103034741A (zh) * | 2011-09-30 | 2013-04-10 | 北京华大九天软件有限公司 | 一种集成电路可变参数单元实现方法 |
CN102495918B (zh) * | 2011-11-15 | 2018-05-22 | 深圳迈辽技术转移中心有限公司 | 绘制单板连纤图前单板坐标的分配方法和系统 |
CN102495918A (zh) * | 2011-11-15 | 2012-06-13 | 中兴通讯股份有限公司 | 绘制单板连纤图前单板坐标的分配方法和系统 |
CN103425807A (zh) * | 2012-05-18 | 2013-12-04 | 瑞昱半导体股份有限公司 | 检查芯片设计中输入输出元件是否有连线错误的装置和方法 |
CN104750901A (zh) * | 2014-09-11 | 2015-07-01 | 中国商用飞机有限责任公司 | 用于自动生成技术出版物的数据模块的方法和装置 |
CN105631801A (zh) * | 2014-11-26 | 2016-06-01 | 和硕联合科技股份有限公司 | 图形产生方法及图形产生辅助系统 |
CN105631801B (zh) * | 2014-11-26 | 2019-03-12 | 和硕联合科技股份有限公司 | 图形产生方法及图形产生辅助系统 |
CN105575234A (zh) * | 2016-01-19 | 2016-05-11 | 广西职业技术学院 | 一种电路图特征字符串的编码方法 |
CN107967704A (zh) * | 2016-10-20 | 2018-04-27 | 上海复旦微电子集团股份有限公司 | 一种fpga芯片版图连线显示方法 |
CN109446366A (zh) * | 2018-09-18 | 2019-03-08 | 上海移鸿信息科技有限公司 | 一种交互式数字电路图的实现方法 |
CN115994502A (zh) * | 2023-03-13 | 2023-04-21 | 北京芯愿景软件技术股份有限公司 | 一种电路展示方法、装置及设备 |
CN116629199A (zh) * | 2023-06-13 | 2023-08-22 | 合芯科技有限公司 | 一种电路原理图的自动修改方法、装置、设备及存储介质 |
CN116629199B (zh) * | 2023-06-13 | 2023-11-24 | 合芯科技有限公司 | 一种电路原理图的自动修改方法、装置、设备及存储介质 |
CN116467975A (zh) * | 2023-06-16 | 2023-07-21 | 英诺达(成都)电子科技有限公司 | 数据处理方法、装置、电子设备及存储介质 |
CN116467975B (zh) * | 2023-06-16 | 2023-09-26 | 英诺达(成都)电子科技有限公司 | 数据处理方法、装置、电子设备及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101192247A (zh) | 电路连接校验系统及方法 | |
US7430729B2 (en) | Design rule report utility | |
CN102682166B (zh) | Smt设备快速制程系统及方法 | |
WO2018018736A1 (zh) | 一种pcb网板制作方法及系统 | |
CN100541502C (zh) | 一种具有检错功能的pcb仿真系统及其实现方法 | |
US8510698B2 (en) | CAD apparatus and check support apparatus | |
US8201136B2 (en) | CAD apparatus, method, and computer product for designing printed circuit board | |
CN104573242B (zh) | 一种pcb设计版图审核系统 | |
CN110222381B (zh) | 用于pcb装配的动态安装指引文件生成方法、系统、介质及终端 | |
US6629307B2 (en) | Method for ensuring correct pin assignments between system board connections using common mapping files | |
US20080141194A1 (en) | Check support apparatus, method, and computer product | |
US20080141183A1 (en) | CAD apparatus, method, and computer product for designing printed circuit board | |
CN104573243A (zh) | 一种pcb设计版图审核装置 | |
US7519937B2 (en) | Circuit diagram processing system and method | |
US20080140323A1 (en) | Check support apparatus and computer product | |
CN101211373A (zh) | 线路图的零件图形校对方法 | |
CN1173288C (zh) | 计算机辅助电路设计及布局的方法 | |
CN101770527A (zh) | 修改电路组件数据的方法 | |
JP2004287585A (ja) | カード設計検証方法及びカード設計検証システム | |
CN113705143A (zh) | 一种自动化仿真系统和自动化仿真方法 | |
CN102789509A (zh) | 一种标记不焊接器件的方法及系统 | |
US7496873B2 (en) | Method and system for determining required quantity of testing points on a circuit layout diagram | |
CN111241777B (zh) | 一种PCB Layout中更新放置封装pad的方法 | |
KR100664701B1 (ko) | 피씨비 어셈블리 제작을 위한 마운트 데이터의 자동 생성방법 | |
CN112527282A (zh) | 前端页面校验方法、装置、电子设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |