CN103181079B - 电压切换电路、集成器件和集成电路、以及电压切换的方法 - Google Patents
电压切换电路、集成器件和集成电路、以及电压切换的方法 Download PDFInfo
- Publication number
- CN103181079B CN103181079B CN201080069837.1A CN201080069837A CN103181079B CN 103181079 B CN103181079 B CN 103181079B CN 201080069837 A CN201080069837 A CN 201080069837A CN 103181079 B CN103181079 B CN 103181079B
- Authority
- CN
- China
- Prior art keywords
- voltage
- switch
- voltage level
- terminal
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/10—Modifications for increasing the maximum permissible switched voltage
- H03K17/102—Modifications for increasing the maximum permissible switched voltage in field-effect transistor switches
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Read Only Memory (AREA)
Abstract
电压切换电路包括具有在接收在第一电压电平上的第一电压(VPP_ext)的第一端子(15)和接收在第二电压电平上的第二电压(VREG_LV)的第二端子(16)之间的给定数量N的串联开关(MPsw1、MPsw2、MPsw3)的开关布置(142)。第一电压电平高于第二电压电平,以及N至少等于2。具有N-1个输出抽头的N分压器(40)被布置为通过N将所述第一电压分压到具有低于开关电压最大评定等级的电压电平(VPP1/3)的所述第一电压的按比例缩小版。分压器的N-1个输出抽头被布置为分别地输出具有低于所述第一电压电平分级的相应电平的N-1个第三电压(VPP1/3、VPP2/3)。N-1个最大电压发生器(50、50a)用于生成N-1个第四电压(VMAX1/3、VMAX2/3),分别地等于所述第二电源电压(VREG_LV)和所述N-1个第三电压(VPP1/3、VPP2/3)的每个的最大值。开关控制单元(140)使用所述N-1个第四电压生成N个控制信号。这些N个控制信号具有在所述第一电压电平和所述第二电压电平之间分级的相应电压电平。此外,N个控制信号的每一个分别地控制所述开关布置(142)的开关中的每一个。
Description
描述
技术领域
本发明涉及电压切换电路、集成器件和集成电路、以及一种电压切换的方法。
背景技术
由于成本原因,选择混合信号集成电路(IC)的半导体技术通常支持低电压(LV)、源自致密的主流数字半导体技术的双栅氧(DGO)处理技术。
像所有电气和电子部件一样,在不遭受损害的情况下,DGOMOS(金属氧化物半导体)晶体管能够处理的电压量是有限制的。特别是,针对跨其栅氧化层和跨其沟道区域上的最大允许电压来定额DGOMOS晶体管。这产生了技术电压最大评定等级,在IC技术手册中通常被分别称作VGSmax和VDSmax。
例如,Hinsui台湾的台湾半导体制造有限公司使用的0.18um混合信号半导体技术,下文中的TSMC,为核心逻辑和LV模拟功能提供了1.8V额定MOS晶体管,以及为I/O和中压(MV)模拟功能提供了3.6V额定MOS晶体管。
然而,一些IC可以是嵌入功能,该功能需要可能超过技术最大评定等级的高电压(HV)。例如,具有非易失性存储器(NVM)的IC需要用于NVM编程的外部HV电源。通常,HV电源在NVM编程期间只存在于电路的HV垫上。剩下的时间,垫不受外部驱动(即,未被连接)。当被施加的时候,HV电源必须有选择性地从HV垫路由到电路中的NVM块的VPP端子。这是通过使用LV或MV技术的器件的适当的电压切换电路实现的。
一些解决方案可以暗示使用脱离安全操作区域(SOA)的MV器件。但是,过压条件导致了对晶体管的损伤,引起了永久泄露。通过降低对于NVM编程所施加的电压和时间,泄露可以降低到可接受的值。由于该问题,编程电压和持续时间必须被调整以在晶体管可靠性和NVM数据保持效率之间做出尽可能好的权衡。然而,在一些应用编程中,泄露必须非常低并且必须避免微妙且危险的调整。
已知解决方案使用不在各自晶体管技术的常规工艺设计工具包(PKD)内的修改的器件。美国专利US7,236,002公开了在不同电压范围内组合使用的电子系统,所述范围如用于操作标准CMOS器件的低电压范围所定义的范围以及显著地超出所述标准CMOS低电压操作范围几倍并且因此有必要利用具有内在高压保护功能的输入端口的高电压范围。所提出的结构是基于具有用于高压保护的N-沟道扩展漏极晶体管的数字CMOS输入。然而,这种用于CMOS晶体管的晶体管扩展漏极实现不是在所有低成本技术PDK中被支持。
美国专利6,181,193提出了高压容忍CMOS输入/输出接口电路。在该电路中,称为“双栅”或“厚氧化物”处理的处理特性在将暴露于高压下的任何器件上被使用。厚氧化物器件具有较大的电容和较低的带宽,因此,优选地,仅当暴露于高压可能引起损伤的时候被使用。接口电路上的剩余器件可以全部使用具有薄氧化物的标准处理,允许I/O和核心IC以最大速度运转。电路设计拓扑还限定了暴露于高压下的器件数量。优选地,保护方案被分解为两部分:驱动器和接收器。施加在垫上的电压使用静电放电ESD保护二极管被箝位。然而,用于高输入电压或低内部电压的输入/输出缓冲器接口电路维持的最大电压需要大的DGO最大评定等级。
发明内容
如在附属权利要求中所描述的,本发明提供了电压切换电路、集成器件和集成电路。
本发明的具体实施例在附属权利要求中被陈述。
根据下文中描述的实施例,本发明的这些或其它方面将会很明显并且被阐述。
附图说明
参考附图,仅仅通过举例的方式,本发明的进一步细节、方面和实施例将被描述。在附图中,类似的附图标记被用于表示相同的或功能相似的元素。为了简便以及清晰,附图中的元素不必须按比例绘制。
图1示意性地示出包括电压切换电路的IC的例子的方框图;
图2示意性地示出使用脱离它们的SOA的器件的高电压切换电路的实现的例子的电路图;
图3示意性地示出电压切换电路的实施例的例子的电路图;
图4示意性地示出图3的电压切换电路的控制单元的实施例的另外例子的电路图;
图5说明了在NVM编程模式中的图4的例子的操作;
图6说明了在NVM读取模式中的图4的例子的操作;
图7说明了在NVM关闭模式中的图4的例子的操作;
图8示意性地示出电压切换电路的实施例的另一个例子的电路图;以及
图9说明了在待机模式中的图8的电路的操作。
具体实施方式
由于本发明说明的实施例大部分可以通过使用本领域所属技术人员所熟知的电子部件和电路来实施,所以不会以比为了本发明的基本概念的理解和了解且为了不使本发明的教导混淆或偏离而认为必要的更大程度地解释细节。
参照图1,其中示出包括非易失性存储器块11的集成电路10的示意性的方框图。
电路10可以包括内部电压调节器13,该电压调节器13生成了例如1.8V的内部低电压电源VREG_LV。通常,该LV电源被用于芯片内的核心逻辑和用于驱动LV模拟功能。在变体中,可以通过专用LV垫从IC的外部接收LV电源。
切换电路14的功能是多路复用不同电压电平(即,6.5V、1.8V、0V),在操作的各个模式期间,所述电压电平必须有选择性地施加在NVM块的VPP端子上。为此,开关布置14可以包括三个受控路径,即HV路径141、LV路径142以及接地路径143。本发明决不限于任何数量的路径,路径数量相当于必须被多路复用的电压电平数量。事实上,只要超过技术最大评定等级的一个电压电平必须被有选择性地施加在IC的端子上,就能够实现本发明的优势。
在编程期间,NVM块11需要在其VPP端子15上的高电压VPP_ext,例如6.5V。因此,在电路操作的编程模式(PROG)期间,通常通过电路的HV垫12从外部提供高电压VPP_ext。这种外部HV电源超过了MOS晶体管的最大评定等级,对于在本发明中所考虑的技术的例子中的MV器件,所述MOS晶体管的最大评定等级是3.6V。
通常,HV电源仅在NVM编程操作期间,即只在编程模式中存在于电路的HV垫12上,即不是永久地。当被施加的时候,也基于编程控制信号,HV电源VPP_ext有选择性地从HV垫12路由到电路10中的NVM块11的VPP端子15。只使用LV或MV技术器件,由适当的切换电路14实现该切换。剩下的时间,HV垫12不受外部驱动,即,其未被连接。
通常,在ASIC制造过程的最后测试时完成NVM编程,高电压由测试工具(测试仪)来提供。在现场,每当ASIC上电的时候,NVM被读取。在操作的读取模式(READ模式)期间,VPP1.8V电源电压必须被提供给VPP端子15,以便实施读取操作。一旦读取操作完成,由于NVM电路的严重泄漏,VPP端子必须被拉到接地电势,即0V,否则将超出ASIC待机电流的规格。换句话说,在操作的待机模式(OFF模式)中,VPP端子上的电压切换到0V。
对于切换,例如,从HV电源VPP_ext切换到NVM的VPP端子,可能会想到设计如在图2中所示出的有选择性地的可切换的HV电源路径141。
HV电源路径141可以确实包括很简单的开关,即串联在HV垫12和开关输出之间的PMOS晶体管M2。取决于应用,后者可以进而耦合于NVM的VPP端子16和其它内部端子。开关M2可以受到MOS反相器的控制,反相器照惯例包括PMOS晶体管M1和NMOS晶体管M0,后者强于M1,即有较宽的沟道区域。取决于施加在其输入上的编程控制信号PPROG的逻辑状态,该反相器M0、M1被设置为有选择性地控制开关M2的开启和关闭。
在编程操作(编程模式)期间,6.5V电压可以被施加在垫12上,并且可以通过将PPROG信号转向无效状态而将HV电源路径141切换为断开(OFF),例如在正逻辑的情况下0V,直到有效的编程被开始。因此,M1的VGS电压等于超过其VGSmax评定等级的6.5V。同样地,M0的VDS电压等于超过其VDSmax评定等级的6.5V。
当HV电源路径被切换到接通(ON)以有效地编程NVM的时候,反相器输入被转向1.8V。因为M0强于M1,反相器的输出被驱动到大约0V。因此,M1的VGS电压等于6.5-1.8=4.7V,所述4.7V依然超过其VGSmax评定等级。同样地,其VDS电压等于也超过其VDSmax评定等级的6.5V。最后,M0的VGS电压等于超过其VGSmax评定等级的6.5V。
换句话说,图2的布置的DGOMOS晶体管将经受过压条件,所述过压条件将导致初始NVM编程中的损害,引起永久泄露。根据实施例,相反,提出了当使用DGOMOS额定的3.6V的时候避免晶体管过大应力的电压切换电路布置。
例如,参照图3,电路包括位于垫12和端子15之间的HV路径141、位于接收LV电源VREG_LV的端子16之间的LV路径142、以及位于端子15和接地之间的接地路径143。电路还包括适合于生成开关控制信号的开关控制单元140,所述开关控制信号控制包括至少一些路径141、142以及143的开关布置。现在将更详细地给出切换电路140的路径141、142以及143的实施例。
HV路径141可以包括位于IC的HV垫12和NVM块11的VPP端子15之间的直接连接。如前面所提到的,确实,垫12可以以非永久的方式,例如从外部接收HV电源电压VPP_ext。因此,当HV电源VPP_ext被施加在垫12上的时候,HV路径为接通,并且其在剩余时间为断开。换句话说,分别地通过在垫12上施加或不施加HV电源VPP_ext来将该路径切换为接通或断开。可以如上所述,通常可以通过测试仪从IC的外部控制该施加或不施加。
在操作中,当VPP使能信号VPP_EN和上面提到的PPROG信号是有效的时候,HV路径只在编程模式期间为接通。其在剩余时间为断开。
在HV垫和NVM块的VPP端子之间的这种直接连接提供了避免串联开关的优势等。这就将HV电源下的欧姆损耗最小化了,并且确保了在编程期间严格调节NVM电源。因此,可以通过简单控制编程的持续时间来优化NVM编程效率,生成了增强的数据保持特性。
替换地,开关布置可以插入到位于HV垫12和NVM块11的VPP端子15之间的HV路径中。在该情况下,这种开关布置可以作为下面描述的LV路径和接地路径的开关布置被设计和被控制。
LV路径142可以包括具有在NVM块11的VPP端子15和接收LV电源VREG_LV的端子16之间的给定数量N个的串联MOS晶体管的第一开关布置。端子16可以在电路的内部。例如,端子16是电压调节器13的输出端子,或耦合于此。在变体中,端子16可以对应于从外部接收低电压VREG_LV的垫。在所描述的实施例中,LV电源VREG_LV可以永久地施加在端子16上。如果是替代实施例,特别是如果从IC的外部接收读取电压的时候,其可能不被永久地施加。
该第一开关布置的晶体管例如可以是PMOS晶体管。这避免了使用充电泵,并且因此最小化了管芯大小、电流消耗以及噪声。
在操作中,当VPP_EN是有效的并且PPROG是无效的时候,LV路径只在读取模式期间为接通。其在剩余时间为断开。
接地路径143类似地包括具有在NVM块11的VPP端子15和接地端子之间串联的N个晶体管的第二开关布置。该第二开关布置的晶体管例如可以是NMOS晶体管。
在操作中,当VPP_EN和PROG是无效的时候,接地路径只在关闭模式期间是接通的。其在剩余时间为断开。
数量N至少等于2。在示出的例子中,N等于2,因此路径142的开关布置包括在端子15和端子16之间串联的第一晶体管MPsw1和第二晶体管MPsw2,以及路径143的开关布置包括在端子15和接地之间的第一晶体管MN4和第二晶体管MN5。如将在下面被详细解释的,取决于必须由IC维持的最大电压电平(其通常是HV电源VPP_ext),并且取决于IC的晶体管器件的技术电压最大评定等级来选择N。
开关控制单元140通常由低电压电源电压VREG_LV供电。其接收包括上面提到的编程控制信号PPROG和VPP使能信号VPP_EN的输入控制信号,所述PPROG和VPP_EN的组合确定电路操作模式。在实施例中,信号VPP_EN和PPROG在LV电源下的高状态中是有效的。假设使用正逻辑,因此这些信号当在VREG_LV的时候是有效的,并且当在0V的时候是无效的。
在当VPP_ext电源电压被施加在HV垫12上期间,即在IC操作的编程模式期间(不管通过PPROG状态驱动的编程操作是否在进行中),VPP使能信号是有效的。当LV电源VREG_LV必须施加在NVM的VPP端子15上的时候,其在读取模式期间也是有效的。其在剩余时间是无效的。
编程控制信号PPROG只在有效的编程操作期间是有效的,其中在这段时间内IC处于编程模式。其在剩余时间是无效的。
从功能角度来看,开关控制单元140输出用于路径141的开关布置的串联晶体管的控制信号,包括用于控制晶体管MPsw1的信号gMPsw1和用于控制晶体管MPsw2的信号gMPsw2,以及用于控制接地路径143的晶体管MN4的控制信号Nsw2。最后,其生成了将在下面出现的电压VMAX,并且所述电压VMAX用作接地路径143的开关布置的共源共栅晶体管MN5的控制信号。
现在参照图4,并且从结构角度来看,开关控制单元140包括具有N-1个输出抽头的N分压器。该电压分压器40被布置为通过N将HV电源VPP_ext分压到低于MOS晶体管的最大评定等级的中间电压电平。换句话说,N可以由ASIC设计者选择以便HV电源的按比例缩小版的VPP_ext/N低于技术最大评定等级。
在图4的例子中,N等于2。分压器40因此可以包括在垫12和接地端子之间被串联布置的两个二极管连接的PMOS晶体管MP1和MP2。替换地,二极管可以被布置在电阻桥中的电阻所替代,但是二极管具有较小管芯影响。
中间电压电平VPP/2对应于基本上HV电源VPP_ext一半的电平,假设晶体管MP1和MP2基本上是相同大小,这不是强制的。VPP/2由抽头上的电压给出,该抽头对应于晶体管MP1和MP2之间的节点。
对于N的较高值,对应数量的N个这种二极管连接的晶体管可以类似地串联布置在垫12和接地端子之间。电压分压器的N-1个抽头输出低于HV电源VPP_ext的分级的相应中间电压电平,并且这些电平中最小的电平,即VPP/N,总是小于MOS器件的技术最大评定等级。VPP/N被称作HV电源VPP_ext的按比例缩小版。
可以以不同的方式,例如通过从VPP_ext中减去恒定电压降,来获得低于MOS器件的技术最大评定等级的电压电平。然而,使用电压分压器为保护晶体管提供了最佳的操作点,与用于获得的VPP/N的器件的技术参数值(例如,VTH、VGS等等)无关。该电压追踪方法还增强了对VPP_ext变化的忍耐性。
开关控制单元140还包括最大电压发生器50,生成上面提到的电压VMAX,该电压VMAX对应于LV电源VREG_LV和通过电压分压器40输出的中间电压VPP/2中的最大值。例如,该最大发生器可以包括一对交叉连接的PMOS晶体管MP4和MP5。更确切地说,MP4的栅极和MP5的漏极可以接收LV电源VREG_LV,而MP5的栅极和MP4的漏极接收中间电压VPP/2。MP4和MP5的各自源极被连接在一起并且这些共有的源极输出了VMAX电压。MP4和MP5的体块也可以在共有的源极节点处被连接在一起,避免了相反电流传导。
对本领域技术人员已经变得明显的是,电压VMAX应答对应于在编程模式期间的由二分压的HV电源VPP_ext,并且对应于读取模式和关闭模式中的LV电源VERG_LV。换句话说,VMAX对应于LV电源和缩小版的HV电源中的最高者,当后者在电路中是可用的时候,使得在后者的情况下,VMAX低于MOS器件的技术最大评定等级。
如将要在下面解释的,电压VMAX被用于生成LV路径142和接地路径143的开关布置的分级控制信号。
关于LV路径142,开关控制单元140包括生成控制信号gMPsw2的第一逻辑60,该控制信号gMPsw2驱动LV路径142的PMOS晶体管MPsw2的栅极。该控制信号在读取模式中是低有效,并且在编程模式和关闭模式中是无效的。有利地,由VMAX电压供电逻辑60,以便其无效高电压电平对应于VMAX。在一个例子中,该逻辑包括NAND栅极,该NAND栅极接收信号VPP_EN和信号PPROG的逻辑相反以作为输入,并且生成控制信号gMPsw2的输出。
开关控制单元140包括生成控制信号gMPsw1的第二逻辑70,该控制信号gMPsw1驱动LV路径142的另一个PMOS晶体管即MPsw1的栅极。该控制信号在读取模式和关闭模式中是低有效,并且在编程模式中是无效的。
在一个实施例中,逻辑70包括位于垫12和接地端子之间的分支,具有位于接地端子附近的NMOS晶体管MN1,源极耦合于MN1的漏极并且其漏极通过PMOS晶体管MP3耦合于垫12的另一个NMOS晶体管MN2。MN1的栅极由PPROG的逻辑相反驱动,因此MN1在LV电源VREG_LV下被切换。MN2的栅极由VMAX驱动,以便MN2在编程模式中作为保护晶体管MN1的共源共栅晶体管进行操作。控制信号gMPsw1位于MN2的漏极上。MP3的栅极由HV电源VPP_ext的按比例缩小版VPP/2驱动,以便MP3作为上拉晶体管进行操作。在编程模式中,MN2的源极电压停留在VPP_ext/2附近。
简要总结,第二逻辑70将PPROG信号从[0,VREG_LV]范围转化到较高[0,VPP_ext]范围。
电压VMAX被施加在MPsw2的体块上,并且MPsw1的体块可以耦合于其漏极。这些晶体管是对称的,其漏极和源极可以自由地交换。连接MPsw1的体块到垫12提供了优势,即当HV电源存在于垫12和gMPsw1上(并且MPsw1是打开的)的时候,电流传导被阻止。
关于接地路径143,最后,晶体管MN5的栅极由电压VMAX驱动,并且MN4的栅极由控制信号Nsw2驱动,该控制信号只在关闭模式中在LV电源VREG_LV下是高有效。当进入关闭模式被驱动的时候,控制信号Nsw2可以由控制单元140断言。因此,MN5在编程模式中作为保护晶体管MN4的共源共栅晶体管进行操作。在该模式中,其源极电压停留在VPP_ext/2附近。
下面的表1概述了控制信号的电压电平,在编程模式、读取模式以及关闭模式的任何一个模式中,所述控制信号在上面所描述的实施例中驱动切换电路的操作。操作模式可以由信号VPP_EN和PPROG的逻辑值的组合确定。为了更好的清晰性和简洁性,只在表中指出其逻辑值。
模式 | VPP_EN | PPROG | VPP | gMPsw1 | gMPsw2 | Nsw2 | VMAX | VPP/2 |
编程 | 1 | 1 | VPP_ext | VPP_ext | VPP_ext/2 | 0 | VPP_ext/2 | VPP_ext/2 |
读取 | 1 | 0 | VREG_LV | 0 | 0 | 0 | VREG_LV | VREG_LV/2 |
关闭 | 0 | 0 | 0 | 0 | VREG_LV | VREG_LV | VREG_LV | ~0 |
表1
图5、6和7分别地说明了在编程模式、读取模式、以及关闭模式中的图4的电路的操作。在这些图中,在一些电子节点处表示的数值是所述节点处的电压的那些数值,在一个例子中,HV电源和LV电源分别是6.6V和1.8V。此外,所选择的路径用粗体显示。
参照图5,在编程模式中,MPsw1的源极电压(即,MPsw2的漏极)停留在VPP_ext/2附近。任何较高电压将导通MPsw2,当MPsw1被切换到断开的时候,所述MPsw2使电压下降。MN2和MN5的源极电压停留在VPP_ext/2附近,因此分别地保护了开关MN1和MN4。
可以看出,即使在编程模式期间,MOS晶体管的最大电压评定等级没有被超过。特别是,从HV垫12到LV电源端子16的电压降在LV路径142的两个串联PMOS晶体管MPsw1和MPsw2之间被优化分布。这是通过开关控制单元140提供的适当的栅极驱动信号实现的。因此,确保这些PMOS晶体管的SOA没有被侵犯。
此外,由于共源共栅NMOS晶体管MN5,下拉NMOS晶体管MN4被有效地保护以免受过压,所述共源共栅NMOS晶体管MN5受到开关控制单元140的控制以平分通过接地路径143的两个NMOS晶体管的电压降。
图8显示了电压切换电路的另一个实施例,说明了提出的拓扑是很容易伸缩的以处理晶体管的较高的VPP电压或较低的最大评定等级。
在此处考虑的例子中,使用的晶体管的技术与参照图2到图7在上文中所描述的实施例的技术相同,即晶体管仍是3.6V最大评定等级。然而,HV电源和LV电源分别是10.5V和1.8V。换句话说,高电压显著地高于先前考虑的实施例中的电压,这将导致图4的电路的晶体管经受过压。因此,原始的拓扑被进一步拉伸。
关于LV路径,例如,位于VPP_ext和VREG_LV之间的电压降分布在更多串联的PMOS晶体管中,即三个晶体管(N=3,其中N指定在LV路径的开关布置中的晶体管的数量)。VPP分压器的更多的隔开的抽头被用于获得用于生成开关控制信号的中间电压,即两个(或N-1)个抽头。最后,更多的最大电压发生器可以被使用,即又一个最大电压发生器(以便总计N-1个发生器)。
使用基于MOS晶体管(即,开关)的数量N的通用术语,所述MOS晶体管必须在所述晶体管之间基本上公平地在编程模式中共享端子15和端子16之间的电压降(在这里考虑的例子中),然后提出电压切换电路的下列特征:
与将在端子15上多路复用的LV电源相关联的电压开关布置142包括在接收VPP_ext电压(在编程模式)的端子15和接收电压VREG_LV(在例子中永久地)的端子16之间的N个串联开关MPsw1、MPsw2、以及MPsw3。应知道VPP_ext的电压电平高于VREG_LV的电压电平,电压降VPP_ext-VREG_LV在N个开关之间共享,其中N至少等于2(在图8的例子中N=3)。
为N分压器的电压分压器40具有N-1个输出抽头,该N-1个输出抽头被布置为通过N将电压VPP_ext分压到VPP_ext的按比例缩小版,其具有低于开关的电压最大评定等级的电压电平(在图8的例子中为VPP/3);分压器的N-1个输出抽头被布置为分别地输出具有低于VPP_ext分级的相应电平的N-1个中间电压(在图8的例子中VPP1/3和VPP2/3);
N-1个最大电压发生器(在图8的例子中50a和50b)生成了N-1个内部电源电压(在图8的例子中VMAX1/3和VMAX2/3),分别地等于VREG_LV和N-1个中间电压中的每一个的最大值(在图8的例子中VPP1/3和VPP2/3);这些N-1个内部电源电压被开关控制单元140使用以生成开关布置142的N个开关的N个控制信号;以及
开关控制单元140生成使用N-1个内部电源电压的N个控制信号,所述N个控制信号具有在VPP_ext的电压电平和VREG_LV的电压电平之间分级的相应电压电平,并且所述N个控制信号的每一个分别地控制开关布置142的开关中的一个。
比较图4和图8的实施例,揭示了图8的电压分压器40包括3个串联的二极管连接的PMOS晶体管,即MP1、MP2和MP3,而不是只在图4的实施例中的两个这种二极管。对应于VPP_ext的按比例缩小版的VPP1/3中间电压由二极管的源极即MP3给出,该MP3最靠近接地端子。VPP1/3的电平相当于三分之一的VPP_ext。其它抽头,即MP2的源极,递送VPP2/3中间电压,所述中间电压电平相当于三分之二的VPP_ext。
相比于图4的实施例,在控制单元140的设计中的一些明确的变化需要考虑。
应注意,图4的逻辑70的单一的分支被图8的实施例中的两个分支70a和70b所替代。
第一分支70a包括NMOs晶体管MN1和MN2,与图4的分支70完全相同。然而,上拉PMOS晶体管MP4在其源极接收中间电压VPP2/3,不是像图4晶体管MP3的VPP_ext。MN2的栅极由电压VMAX1/3(见下面)驱动。控制开关布置142的控制晶体管MPsw2的控制信号gMPsw2被带到共源共栅晶体管MN2的漏极上。
第二分支70b包括通过两个保护NMOS晶体管MN4和MN3共源共栅的NMOS晶体管MN5,NMOS晶体管MN4和MN3通过PMOS晶体管MP5被上拉到VPP_ext。关于分支70a的MN1的MN5的栅极由PPROG的逻辑相反驱动。MN4和MN3的栅极分别地由VMAX1/3和VMAX2/3驱动。最后,MP5的栅极由VPP2/3驱动。控制开关布置142的晶体管MPsw1的控制信号gMPsw1被带到分支的第二共源共栅晶体管MN3的漏极上。
控制开关布置142的晶体管MPsw3的控制信号gMPsw3仍然通过逻辑60(结构上未修改)被输出,但是后者由VMAX1/3供电。
还应注意,图8的最大电压发生器50a包括分别地取代图4的最大电压发生器50的晶体管MP4和MP5的晶体管MP6和MP7。此外,MP6的漏极(和MP7的栅极)接收VPP1/3的中间电压。发生器50a输出电压VMAX1/3,该电压VMAX1/3是VPP1/3和VREG_LV的最大值。
更进一步,应注意图8的附加最大电压发生器50b与图4的最大电压发生器50不完全相同,但是能够容易地从本领域的普通技术人员那里得到。参照图8,例如,附加最大电压发生器50b包括一对共有的源极PMOS晶体管MP8和MP10。MP8的栅极由VMAX1/3驱动,并且其漏极位于VPP2/3。MP10的栅极由VPP2/3驱动,并且其漏极通过另一个PMOS晶体管PM9接收VREG_LV,所述PMOS晶体管PM9的栅极由VPP1/3驱动。发生器50b输出电压VMAX2/3,该电压VMAX2/3是VPP2/3和VREG_LV最大值。
图9说明了在NVM编程模式(PROG模式)中图8的电路的操作。在一些电子节点处表示的数值是所述节点处的电压的那些数值。可以看出,即使当与参照图2到图7在上文中所描述的实施例相同的技术的晶体管即具有3.6V最大评定等级的晶体管被使用的时候,提出的拓扑确保了没有晶体管脱离其SOA被使用。
上文中所描述的以及附图中所说明的各种例子可以提供下列中的至少一个:
(i)用于混合信号IC(该混合信号IC嵌入用于路由过大(相对于技术评定等级)高电压信号或电源至垫或IC块的开关或多路复用器)的标准低压技术的使用,由此避免了昂贵的高电压技术(对于其需要额外的过程步骤);
(ii)高可靠性,因为器件在其SOA内使用;
(iii)使用标准PDK;
(iv)不限时间地在高电压电源下操作开关或多路复用器,因为没有超过晶体管最大电压评定等级;
(v)简单性和密实度,受到最小的管芯大小影响(不使用大电阻、电容、稳压二极管、双极晶体管、或HV合成MOS晶体管);
(vi)电路的可伸缩性,所述可伸缩性可以用于不同功能(具有不同HV电平)或不同技术(具有用于器件的不同最大评定等级);以及
(vii)不需要电荷泵。
在前面的说明中,参照本发明实施例的特定例子已经对本发明进行了描述。然而,很明显,可以在不脱离附属权利要求中所陈述的本发明的宽范围精神及范围的情况下做出各种修改和变化,所述权利要求将不被解释为限于上面描述的例子。
例如,在没有时间限制的情况下以及不使晶体管过压的情况下,只使用在标准PDK中可用的LV和/或MV晶体管器件,电压切换电路可以被用于路由HV信号或电源。作为例子,这种电路可以使用如TSMC使用的0.18um混合信号半导体技术的PDK,所述技术提供了1.8V额定的DGOMOS晶体管(LV技术)和3.6V额定的DGOMOS晶体管(MV技术)。当然,应注意本发明不旨在以任何方式限于该技术,或限于那些特定的最大评定等级的技术。
同样地,虽然本发明的实施例将在其至需要用于NVM编程的HV电源的IC的应用中被描述,应了解本发明所教之内容包含任何其它适合的应用,并且每当低电压模块必须从低电压切换到高电压以及这些电压中的其中一个超出技术最大评定等级的时候,本发明可以被使用。此外,IC可以是传感器专用集成电路(ASIC),例如用户三轴加速度计或磁性传感器(磁力计)。这种ASIC可以包括存储参数或这种类型的其它永久数据的NVM。然而,其它类型的IC也可以被使用。
本发明所描述的每个信号可以被设计为正逻辑或负逻辑。在负逻辑信号的情况下,信号是低有效,其中逻辑真状态对应于逻辑电平0。在正逻辑信号的情况下,信号时高有效,其中,逻辑真状态对应于逻辑电平1。注意,本发明所描述的任何信号可以被设计为负逻辑信号或正逻辑信号。因此,在替代实施例中,那些被描述为正逻辑信号的信号可以被实施为负逻辑信号,以及那些被描述为负逻辑信号的信号可以被实施为正逻辑信号。
此外,当表示使信号、状态位或类似装置呈现为其逻辑真或逻辑假状态时,本文使用术语“断言”或“置位”以及“否定”(或“取消断言”或“清除”)。如果逻辑真状态是逻辑电平“1”,则逻辑假状态是逻辑电平“0”。如果逻辑真状态是逻辑电平“0”,则逻辑假状态是逻辑电平“1”。
本领域所属技术人员将认识到,逻辑块之间的界限仅仅是说明性的,并且替代实施例可以合并逻辑块或电路元件,或在各种逻辑块或电路元件上强加替代的分解功能。因此,应了解本发明描述的架构仅仅是示范的,并且事实上实现相同功能的很多其它架构可以被实现。例如,最大电压发生器50可以被重复用于在相同IC之内的另一个类似切换电路,用于针对另一个功能来多路复用在另一个内部端子处的不同电压。此外,也关于附加的功能,至少部分的控制单元140可以被包括在较大的逻辑块中。
为实现相同功能的任何部件的布置是有效地“关联”以便所需的功能得以实现。因此,不论架构或中间组件,为实现特定功能,本发明中结合在一起的任何两个部件可以被看作彼此“相关联”以便所需的功能得以实现。同样地,如此关联的任何两个组件还可以被认为是彼此被“可操作连接”或“可操作耦合”以实现所需的功能。
此外,本领域所属技术人员将认识到上述描述的操作之间的界限只是说明性的。多个操作可以组合成单一的操作,单一的操作可以分布在附加操作中,并且操作可以至少在时间上部分重叠被执行。而且,替代实施例可以包括特定操作的多个实例,并且操作的顺序在各种其它实施例中会改变。
又如,在一个实施例中,说明的例子可以被作为位于单一集成电路上的电路或在相同器件内的电路被实现。例如,内部高电压源可以被提供在IC的HV域中;所述IC可以通过使用HV技术被设计。替换地,所述例子可以作为任何数量的单独集成电路或以合适的方式彼此相连接的单独器件被实现。例如,内部低电压源13可以被专用LV垫所替代,该专用LV垫可以从IC的外部接收LV电源。
又如,例子或其中的一部分可以作为物理电路的软或代码表征被实现,或作为能够转化成物理电路的逻辑表征,例如在任何合适类型的硬件描述语言中被实现。
此外,本发明不限于在非编程化硬件中被实现的物理器件或单元,但也可以被应用在通过根据适当程序代码操作能够执行所需的器件功能的可编程器件或单元中,例如,主机、微型计算机、服务器、工作站、个人电脑、笔记本、个人数字助理、电子游戏、汽车和其它嵌入式系统、手机和其它无线设备,在本申请中通常表示为“计算机系统”。
然而,其它修改、变化和替代也是可以的。说明书和附图相应地被认为是从说明性的而不是严格意义上来讲的。
在权利要求中,放置在括号之间的任何附图标记不得被解释为限制权利要求。单词“包括”不排除存在权利要求中列出的那些元素或步骤之外的其他元素或步骤。此外,本发明所用的“一”被定义为一个或多个。并且,在权利要求中所用的介绍性词语如“至少一个”以及“一个或多个”不应该被解释以暗示通过不定冠词“一”引入另一个权利要求元素将包含此类引入的权利要求元素的任何特定权利要求限制到仅包括一个此类元素的发明,即使当相同权利要求包括介绍性词语“一个或多个”或“至少一个”以及不定冠词“一”的时候也是如此。使用定冠词也是如此。除非另有说明,使用术语如“第一”以及“第二”是用于任意区分这些术语描述的元素的。因此,这些术语不必须表示时间或这些元素的其它优先次序。某些措施在相互不同的权利要求中被列举的事实并不表示这些措施的组合不能被用于获取优势。
Claims (14)
1.一种电压切换电路,包括:
至少一个开关布置(142),具有在用于接收在第一电压电平的第一电压(VPP_ext)的第一端子(15)和用于接收在第二电压电平的第二电压(VREG_LV)的第二端子(16)之间串联的给定数量N的开关(MPsw1、MPsw2、MPsw3),所述第一电压电平高于所述第二电压电平,并且N至少等于2;
具有N-1个输出抽头的N分压器(40),被布置为通过N将所述第一电压分压到具有低于开关的电压最大评定等级的电压电平(VPP1/3)的所述第一电压的按比例缩小版,其中所述分压器的所述N-1个输出抽头被布置为分别地输出具有低于所述第一电压电平分级的相应电平的N-1个第三电压(VPP1/3、VPP2/3);
N-1个最大电压发生器(50、50a),用于生成N-1个第四电压(VMAX1/3、VMAX2/3),分别地等于所述第二电源电压(VREG_LV)与所述N-1个第三电压(VPP1/3、VPP2/3)的每个的最大值,以及
开关控制单元(140),使用所述N-1个第四电压生成N个控制信号,所述N个控制信号具有在所述第一电压电平和所述第二电压电平之间分级的相应电压电平,并且所述N个控制信号的每一个分别地控制所述开关布置(142)的开关中的一个。
2.根据权利要求1所述的电压切换电路,其中所述开关是PMOS晶体管。
3.根据权利要求1和2任何一项所述的电压切换电路,其中所述N分压器包括位于在所述第一电压上的端子和在接地电势上的第三端子之间串联的N个二极管连接的MOS晶体管。
4.一种集成电路器件,包括:
第一端子(15),用于接收在第一电压电平上的第一电压(VPP_ext);
第二端子(16),用于接收在第二电压电平上的第二电压(VPP_LV),所述第一电压电平高于所述第二电压电平;以及
电压切换电路,该电压切换电路包括:
至少第一开关布置(142),具有在所述第一端子和所述第二端子之间串联的给定数量N的开关(MPsw1、MPsw2、MPsw3),N至少等于2;
具有N-1个输出抽头的N分压器(40),被布置为通过N将所述第一电压分压到具有低于所述开关的电压最大评定等级的电压电平(VPP1/3)的所述第一电压的按比例缩小版,其中所述分压器的所述N-1个输出抽头被布置为分别地输出具有低于所述第一电压电平分级的相应电平的N-1个第三电压(VPP1/3、VPP2/3);
N-1个最大电压发生器(50、50a),用于生成N-1个第四电压(VMAX1/3、VMAX2/3),分别地等于所述第二电源电压(VREG_LV)和所述N-1个第三电压(VPP1/3、VPP2/3)中的每一个的最大值;以及
开关控制单元(140),使用所述N-1个第四电压生成N个第一控制信号(gMPsw1、gMPsw2、gMPsw3),所述N个第一控制信号具有在所述第一电压电平和所述第二电压电平之间分级的相应电压电平,并且所述N个第一控制信号的每一个分别地控制所述第一开关布置(142)的开关中的一个。
5.根据权利要求4所述的集成电路器件,包括第二开关布置(143),该第二开关布置(143)具有在所述第一端子和用于接收在第三电压电平上的第三电压的第三端子之间串联的N个开关(MN6、MN7、MN8),其中所述第一电压电平高于所述第三电压电平,其中由所述开关控制单元(140)使用所述N-1个第四电压进一步生成控制所述第二开关布置的开关的N个第二控制信号(Nsw2、VMAX1/3、VMAX2/3),所述N个第二控制信号具有在所述第一电压电平和所述第三电压电平之间分级的相应电压电平。
6.根据权利要求4和5任何一项所述的集成电路器件,其中所述第一开关布置(142)的开关是PMOS晶体管。
7.根据权利要求5所述的集成电路器件,其中所述第三端子是接地端子,并且其中所述第二开关布置(143)的开关是NMOS晶体管。
8.根据权利要求4或5中任何一项所述的集成电路器件,其中所述N分压器包括位于在所述第一电压上的端子和在接地电势上的第三端子之间串联的N个二极管连接的MOS晶体管。
9.一种集成电路,包括:
具有输入端子(15)的非易失性存储器块(11),在该输入端子(15)上可以施加在第一电压电平上的第一电压(VPP_ext)或在第二电压电平上的第二电压(VREG_LV),其中所述第一电压电平高于所述第二电压电平;
电压源(13),具有递送所述第二电压的输出端子(16);
垫,该垫能够从所述电路的外部接收所述第一电压并且被直接连接到所述非易失性存储器块的输入端子;以及
电压切换电路,包括:
第一开关布置(142),具有在所述非易失性存储器块的所述输入端子(15)和垫(16)之间串联的给定数量N的开关(MPsw1、MPsw2、MPsw3),其中N至少等于2;
第二开关布置(143),具有在所述非易失性存储器块的输入端子(15)和接地端子之间串联的N个开关(MN6、MN7、MN8);
N分压器(40),具有N-1个输出抽头,被布置为通过N将所述第一电压分压到具有低于所述开关的电压最大评定等级的电压电平(VPP1/3)的所述第一电压的按比例缩小版,其中所述分压器的所述N-1个输出抽头被布置为分别地输出具有低于所述第一电压电平分级的相应电平的N-1个第三电压(VPP1/3、VPP2/3);
N-1个最大电压生成器(50、50a),用于生成N-1个第四电压(VMAX1/3,VMAX2/3),分别地等于所述第二电压(VREG_LV)和所述N-1个第三电压(VPP1/3,VPP2/3)的每一个的最大值;
开关控制单元(140),使用所述N-1个第四电压生成N个第一控制信号(gMPsw1、gMPsw2、gMPsw3),所述N个第一控制信号具有在所述第一电压和所述第二电压之间分级的相应电压电平,所述N个第一控制信号中的每个分别地控制所述第一开关布置(142)的开关中的一个;以及
使用所述N-1个第四电压的N个第二控制信号(Nsw2、VMAX1/3、VMAX2/3),所述N个第二控制信号具有在所述第一电压和所述第三电压之间分级的相应电压电平,所述N个第二控制信号的每一个分别地控制所述第二开关布置(143)的开关中的一个。
10.根据权利要求9所述的集成电路,其中所述第一开关布置(142)的开关是PMOS晶体管。
11.根据权利要求9和10任何一项所述的集成电路,其中所述第二开关布置(143)的开关是NMOS晶体管。
12.根据权利要求9或10中任何一项所述的集成电路,其中所述N分压器包括在所述垫和所述接地端子之间串联的N个二极管连接的MOS晶体管。
13.一种管理在接收在第一电压电平上的第一电压(VPP_ext)的第一端子(15)和接收在第二电压电平上的第二电压(VREG_LV)的第二端子(16)之间的电压切换的方法,其中所述第一电压电平高于所述第二电压电平,包括:
通过给定数量N将所述第一电压分压到具有低于可用开关的电压最大评定等级的电压电平(VPP1/3)的所述第一电压的按比例缩小版,并且生成具有低于所述第一电压电平分级的相应电压的N-1个第三电压(VPP1/3、VPP2/3),其中所述N至少等于2;
生成N-1个第四电压(VMAX1/3、VMAX2/3),分别地等于所述第二电压(VREG_LV)和分别地所述N-1个第三电压(VPP1/3、VPP2/3)的每一个的最大值;
使用所述N-1个第四电压生成N个第一控制信号,所述N个第一控制信号具有在所述第一电压电平和所述第二电压电平之间分级的相应电压电平;以及,
控制至少一个第一开关布置(142),该至少一个第一开关布置(142)具有在所述第一端子和所述第二端子之间串联的N个开关(MPsw1,MPsw2,MPsw3),所述第一开关布置的开关中的每一个分别由所述N个第一控制信号中的一个来控制。
14.根据权利要求13所述的方法,还包括:
使用所述N-1个第四电压生成N个第二控制信号(Nsw2、VMAX1/3、VMAX2/3),所述N个第二控制信号具有在所述第一电压电平和第三电压电平之间分级的相应电压电平,其中所述第一电压电平高于所述第三电压电平;以及
控制第二开关布置,该第二开关布置具有在所述第一端子和接收所述第三电压的第三端子之间串联的N个开关(MN6、MN7、MN8),所述第二开关布置的开关中的每一个分别地由所述N个第二控制信号中的一个来控制。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/IB2010/003227 WO2012056266A1 (en) | 2010-10-27 | 2010-10-27 | Voltage switching circuitry, integrated device and integrated circuit, and method of voltage switching |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103181079A CN103181079A (zh) | 2013-06-26 |
CN103181079B true CN103181079B (zh) | 2016-01-13 |
Family
ID=44310326
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201080069837.1A Active CN103181079B (zh) | 2010-10-27 | 2010-10-27 | 电压切换电路、集成器件和集成电路、以及电压切换的方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8890606B2 (zh) |
EP (1) | EP2633622B1 (zh) |
CN (1) | CN103181079B (zh) |
WO (1) | WO2012056266A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102008057613A1 (de) * | 2008-11-10 | 2010-06-24 | Robert Bosch Gmbh | Schaltungsanordnung mit einer Transceiverschaltung für ein Bussystem und Knoten für ein Bussystem |
US9997230B1 (en) * | 2017-06-20 | 2018-06-12 | Elite Semiconductor Memory Technology Inc. | Reference voltage pre-processing circuit and reference voltage pre-processing method for a reference voltage buffer |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6181193B1 (en) * | 1999-10-08 | 2001-01-30 | International Business Machines Corporation | Using thick-oxide CMOS devices to interface high voltage integrated circuits |
US6771115B2 (en) * | 2002-07-30 | 2004-08-03 | Renesas Technology Corp. | Internal voltage generating circuit with variable reference voltage |
CN1653691A (zh) * | 2002-06-20 | 2005-08-10 | 松下电器产业株式会社 | 开关装置 |
CN1859002A (zh) * | 2006-05-22 | 2006-11-08 | 崇贸科技股份有限公司 | 高电压源的切换电路 |
US7236002B2 (en) * | 2005-09-15 | 2007-06-26 | Dialog Semiconductor Gmbh | Digital CMOS-input with N-channel extended drain transistor for high-voltage protection |
CN101339417A (zh) * | 2008-08-26 | 2009-01-07 | 青岛海信移动通信技术股份有限公司 | 电路隔离模块以及电压切换电路 |
CN101573869A (zh) * | 2006-11-08 | 2009-11-04 | 精工电子有限公司 | 电压切换电路 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2811164B1 (fr) * | 2000-06-30 | 2003-08-29 | St Microelectronics Sa | Circuit integre avec dispositif de protection |
US7071763B2 (en) * | 2002-12-27 | 2006-07-04 | Emosyn America, Inc. | Transistor circuits for switching high voltages and currents without causing snapback or breakdown |
FR2895136A1 (fr) * | 2005-12-19 | 2007-06-22 | St Microelectronics Sa | Dispositif recursif de commutation d'un haut potentiel superieur a un potentiel nominal du dispositif |
-
2010
- 2010-10-27 CN CN201080069837.1A patent/CN103181079B/zh active Active
- 2010-10-27 US US13/876,531 patent/US8890606B2/en active Active
- 2010-10-27 EP EP10809168.7A patent/EP2633622B1/en active Active
- 2010-10-27 WO PCT/IB2010/003227 patent/WO2012056266A1/en active Application Filing
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6181193B1 (en) * | 1999-10-08 | 2001-01-30 | International Business Machines Corporation | Using thick-oxide CMOS devices to interface high voltage integrated circuits |
CN1653691A (zh) * | 2002-06-20 | 2005-08-10 | 松下电器产业株式会社 | 开关装置 |
US6771115B2 (en) * | 2002-07-30 | 2004-08-03 | Renesas Technology Corp. | Internal voltage generating circuit with variable reference voltage |
US7236002B2 (en) * | 2005-09-15 | 2007-06-26 | Dialog Semiconductor Gmbh | Digital CMOS-input with N-channel extended drain transistor for high-voltage protection |
CN1859002A (zh) * | 2006-05-22 | 2006-11-08 | 崇贸科技股份有限公司 | 高电压源的切换电路 |
CN101573869A (zh) * | 2006-11-08 | 2009-11-04 | 精工电子有限公司 | 电压切换电路 |
CN101339417A (zh) * | 2008-08-26 | 2009-01-07 | 青岛海信移动通信技术股份有限公司 | 电路隔离模块以及电压切换电路 |
Also Published As
Publication number | Publication date |
---|---|
US20130200944A1 (en) | 2013-08-08 |
US8890606B2 (en) | 2014-11-18 |
EP2633622B1 (en) | 2019-04-03 |
CN103181079A (zh) | 2013-06-26 |
EP2633622A1 (en) | 2013-09-04 |
WO2012056266A1 (en) | 2012-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6031778A (en) | Semiconductor integrated circuit | |
JP3190915B2 (ja) | 低電圧cmosプロセスを用いた高電圧cmos論理 | |
US5446303A (en) | Fault-protected overvoltage switch with expanded signal range | |
US7436206B2 (en) | Semiconductor integrated circuit | |
US9407264B1 (en) | System for isolating integrated circuit power domains | |
US7567111B2 (en) | Potential fixing circuit for integrated circuit having multiple supply potentials | |
US6118301A (en) | High voltage tolerant and compliant driver circuit | |
CN114895738B (zh) | 一种fail-safe控制电压产生电路、防倒灌电路 | |
CN103181079B (zh) | 电压切换电路、集成器件和集成电路、以及电压切换的方法 | |
US20060232320A1 (en) | Semiconductor integrated circuit | |
JP5389828B2 (ja) | 過電圧保護付き差動電流出力ドライバ | |
US20080098342A1 (en) | Semiconductor integrated circuit designing method, semiconductor integrated circuit device, and electronic device | |
US7764108B2 (en) | Electrical fuse circuit | |
CN103208307B (zh) | 具有pmos存取晶体管的存储器电路 | |
JP4137118B2 (ja) | 半導体装置 | |
US9178508B2 (en) | High voltage switch with two or more outputs | |
CN100536334C (zh) | 用于输入/输出驱动器的加电控制的系统与方法 | |
KR20010029848A (ko) | 반도체 장치 | |
US6028444A (en) | Three-statable net driver for antifuse field programmable gate array | |
CN106160717B (zh) | 传输门电路 | |
KR100933810B1 (ko) | 반도체 소자 | |
KR101442859B1 (ko) | 전력 관리 회로 및 방법 | |
US10218352B2 (en) | Semiconductor integrated circuit | |
US7180208B2 (en) | Switch structure for reduced voltage fluctuation in power domains and sub-domains | |
KR19990014678A (ko) | 출력회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: Texas in the United States Patentee after: NXP America Co Ltd Address before: Texas in the United States Patentee before: Fisical Semiconductor Inc. |
|
CP01 | Change in the name or title of a patent holder |