CN103116385B - 校正电路及实时时钟电路 - Google Patents

校正电路及实时时钟电路 Download PDF

Info

Publication number
CN103116385B
CN103116385B CN201310067061.5A CN201310067061A CN103116385B CN 103116385 B CN103116385 B CN 103116385B CN 201310067061 A CN201310067061 A CN 201310067061A CN 103116385 B CN103116385 B CN 103116385B
Authority
CN
China
Prior art keywords
circuit
temperature
divide ratio
frequency
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310067061.5A
Other languages
English (en)
Other versions
CN103116385A (zh
Inventor
刘锦秀
郭书苞
李定
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201310067061.5A priority Critical patent/CN103116385B/zh
Publication of CN103116385A publication Critical patent/CN103116385A/zh
Priority to EP14156943.4A priority patent/EP2772822B1/en
Priority to US14/194,291 priority patent/US9362920B2/en
Application granted granted Critical
Publication of CN103116385B publication Critical patent/CN103116385B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/02Input circuits
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G3/00Producing timing pulses
    • G04G3/04Temperature-compensating arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/14Time supervision arrangements, e.g. real time clock
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Electric Clocks (AREA)

Abstract

本发明提供一种校正电路及实时时钟电路。该校正电路包括:集成在芯片中的分频电路、分频系数运算电路、内置温度采集电路和上下电检测电路。所述内置温度采集电路,用于采集所述芯片的温度;所述上下电检测电路,用于检测所述芯片是否下电;所述分频系数运算电路,用于在所述上下电检测电路检测到所述芯片下电时,根据所述内置温度采集电路采集到的所述芯片的温度,计算分频系数,并将所述分频系数输出给所述分频电路;所述分频电路,用于根据所述分频系数运算电路输出的所述分频系数,向实时时钟提供计时脉冲。本发明提供的校正电路及实时时钟电路,以解决现有技术校正电路在芯片下电时不能工作的问题,并提高计时电路的精度。

Description

校正电路及实时时钟电路
技术领域
本发明涉及电子技术,尤其涉及一种校正电路及实时时钟电路。
背景技术
通常实时时钟(RealTimeClock,简称RTC)是使用32.768千赫兹(KHz)的石英晶体振荡器提供计时脉冲,由于石英晶体振荡器中的32.768KHz的石英晶体的振荡频率输出在不同温度下会有不同频率偏差,对于RTC而言,频率的偏差即意味着时间的偏差,而且此偏差是随着时间的增加而累积的,所以对于采用32.768KHz的石英晶体振荡器提供计时脉冲的RTC而言,如果要达到高精度的时间计时,必需对石英晶体振荡器的频率偏差根据温度进行校正。
图1为通常的校正方案示意图。具体地,对RTC进行频率校正时采用的校正方案是:通过外置温度传感器100采集石英晶体振荡器300中石英晶体表面的温度,送入微控制单元(MicrocontrollerUnit,简称MCU)200,MCU200根据输入的温度值计算得出频率偏差,将该频率偏差作为分频系数送至整数分频电路400,整数分频电路400在石英晶体振荡器300提供的信号和通过MCU200得到的分频系数作用下得到一个1Hz的时钟信号,并将该时钟信号提供至RTC500计时。
但是上述校正方案的主要问题是:当芯片下电时无法为该外置温度传感器供电,造成无法进行温度采集。另外,分频系数需要MCU运算,造成MCU资源浪费。
发明内容
本发明实施例提供一种校正电路及实时时钟电路,以解决上述芯片下电时无法进行根据温度进行校正,且分频系数需MCU运算造成MCU资源浪费的问题。
第一方面,本发明实施例提供一种校正电路,包括:集成在芯片中的分频电路、分频系数运算电路、内置温度采集电路和上下电检测电路。其中,所述内置温度采集电路,用于采集所述芯片的温度;所述上下电检测电路,用于检测所述芯片上电或下电;所述分频系数运算电路,用于在所述上下电检测电路检测到所述芯片下电时,根据所述内置温度采集电路采集到的所述芯片的温度,计算分频系数,并将所述分频系数输出给所述分频电路;所述分频电路,用于根据所述分频系数运算电路输出的所述分频系数,向实时时钟提供计时脉冲,以使所述时钟根据所述计时脉冲输出时钟信号。
在第一方面的第一种可能的实现方式中,温度采集控制电路,与所述实时时钟和所述内置温度采集电路连接,用于根据所述实时时钟输出的时钟信号,控制所述内置温度采集电路采集所述芯片的温度。
根据第一方面及第一方面的第一种可能的实现方式,在第二种可能的实现方式中,所述上下电检测电路还用于检测所述芯片是否上电,所述校正电路还包括外置温度采集器和温度选择电路。其中外置温度采集器用于采集所述芯片外部的石英晶体的温度;温度选择电路,与所述内置温度采集电路、外置温度采集器、上下电检测电路、分频系数运算电路连接,用于在所述上下电检测电路检测到所述芯片下电时,将所述内置温度采集电路采集到的所述芯片的温度输出给所述分频系数运算电路,在所述上下电检测电路检测到所述芯片上电时,将所述外置温度采集器采集到的所述石英晶体的温度输出给所述分频系数运算电路。
根据第一方面的第二种可能的实现方式,在第三种可能的实现方式中,所述温度采集控制电路还与所述外置温度采集器连接,还用于根据所述实时时钟输出的时钟信号,控制所述外置温度采集电路采集所述石英晶体的温度。
根据第一方面及第一方面的第一种可能的实现方式的任意一种,在第三种可能的实现方式中,温度偏差运算电路,与所述内置温度采集电路、上下电检测电路、分频系数运算电路连接,用于在所述上下电检测电路检测到所述芯片下电时,将所述内置温度采集电路采集到的所述芯片的温度输出给所述分频系数运算电路,在在所述上下电检测电路检测到所述芯片上电时,对所述内置温度采集电路采集到的所述芯片的温度进行偏差补偿,将偏差补偿得到的温度输出给所述分频系数运算电路。
根据第一方面、第一方面的第一种至第四种可能的实现方式的任意一种,在第五种可能的实现方式中,所述分频系数运算电路具体用于,根据预先保存的多个温度和各温度相对于标准振荡频率的频率偏差,获得输入温度对应的频率偏差,将所述输入温度对应的频率偏差得到所述分频系数输出给所述分频电路;其中,所述标准振荡频率为石英晶体的振荡频率32768千赫兹。
根据第一方面的第五种可能的实现方式,在第六种可能的实现方式中,所述预先保存的多个温度均大于所述中心温度,或均小于所述中心温度,其中所述中心温度为所述石英晶体的振荡频率和温度关系曲线的中心对称点对应的温度;所述分频系数运算电路还包括:比较电路、温度对称电路、多路选择电路、查表电路和插值运算电路。其中,所述比较电路,用于比较所述输入温度和所述中心温度的大小;所述温度对称电路,用于计算与所述输入温度关于所述中心温度对称的温度;所述多路选择电路,与所述比较电路、温度对称电路、查表电路连接,用于若所述输入温度大于所述中心温度且所述预先保存的多个温度均小于所述中心温度,或所述输入温度小于所述中心温度且所述预先保存的多个温度均大于所述中心温度时,将所述温度输出给所述查表电路,否则将所述输入温度输出给所述查表电路;所述查表电路与所述多路选择电路和差值运算电路连接,用于根据接收到的温度在预先保存的多个温度和各温度相对于所述中心温度的频率偏差中查找,将与所述接收到的温度相关的两个温度相对于所述标准振荡频率的频率偏差输出给所述插值运算电路;所述插值运算电路,与所述查表电路和分频电路连接,用于根据所述查表电路输出的所述两个温度相对于所述标准振荡频率的频率偏差,进行插值运算,得到所述输入温度对应的频率偏差,根据所述输入温度对应的频率偏差得到所述分频系数,并将所述分频系数输出给所述分频电路。
根据第一方面、第一方面的第一种至第六种可能实现方式,在第七种可能的实现方式中,所述分频电路为小数分频电路。
第二方面,本发明实施例提供一种校正电路,包括:温度采集模块、分频系数计算模块和小数分频电路。其中所述温度采集模块,用于采集温度;所述分频系数计算模块,与所述温度采集模块连接,用于根据所述温度采集模块采集到的温度,计算分频系数,并将所述分频系数输出给所述小数分频电路;所述小数分频电路,与所述分频系数计算模块和振荡电路连接,用于根据所述分频系数,对所述振荡电路输出的频率进行小数分频,得到实时时钟的计时脉冲。
在第二方面的第一种可能的实现方式中,所述小数分频电路包括两级西格玛-德尔塔∑-△调制器电路和整数分频器。其中所述整数分频器的分频参数包括327和328;所述两级∑-△调制器电路,与所述分频系数计算模块连接,用于进行小数分频;所述整数分频器,与所述两级∑-△调制器电路和振荡电路连接,用于在第二级∑-△调制器电路输出结果大于0时,用分频参数328对振荡电路的输出脉冲进行328分频;在第二级∑-△调制器电路输出结果小于或等于0时,用分频参数327对振荡电路的输出脉冲进行327分频。
第三方面本发明实施例提供一种实时时钟电路,包括:石英晶体振荡器、实时计时和上述任一所述的校正电路。,
本发明实施例的校正电路及实时时钟电路,通过上下电检测电路检测到所述芯片下电时,根据内置温度采集电路采集到的芯片的温度输出时钟信号,因此实现在芯片下电时也能进行根据温度进行时钟校正。解决现有技术在芯片下电时无法进行根据温度进行时钟校正的问题,并且,校正时所需的分频系数通过分频系数运算电路来得到,从而节省了MCU资源。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为通常的校正电路的结构示意图;
图2为本发明校正电路实施例一的结构示意图;
图3为本发明校正电路实施例二的结构示意图;
图4为本发明校正电路实施例三的结构示意图;
图5为本发明校正电路中的分频系数运算电路120的一种结构示意图;
图6为本发明校正电路中的分频系数运算电路120的一种电路原理图;
图7为本发明校正电路中的小数分频电路的电路原理图;
图8为本发明校正电路实施例四的结构示意图;
图9为本发明RTC电路实施例一的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
图2为本发明校正电路实施例一的结构示意图。本实施例的电路适用于给RTC提供计时脉冲的石英晶体振荡器进行校正。参考图2该校正电路包括:分频电路110、分频系数运算电路120、内置温度采集电路130和上下电检测电路140,上述电路都集成在芯片中;内置温度采集电路130,用于采集所述芯片的温度;上下电检测电路140,用于检测所述芯片是否下电;分频系数运算电路120,用于在上下电检测电路检140测到所述芯片下电时,根据内置温度采集电路130采集到的所述芯片的温度,计算分频系数,并将所述分频系数输出给分频电路110;分频电路110,用于根据分频系数运算电路120输出的所述分频系数,向RTC提供计时脉冲,以使所述时钟根据所述计时脉冲输出时钟信号。
本实施例中,当芯片上电时,RTC的供电来源为芯片的电源,当芯片下电时,RTC的供电来源为外部电池,例如通常选用纽扣电池等,由于RCT功耗极小,外部电池可以满足。
由于芯片下电时内部只有RTC和校正电路工作,而RTC和校正电路的功耗均极小,所以,芯片下电时芯片的温度与外部石英晶体振荡器中石英晶体的温度偏差极小,因此,本发明实施例在芯片下电时,采用芯片温度代替石英晶体温度,来计算分频系数。另外,分频电路110可以为整数分频电路或小数分频电路。
本实施例通过内置温度采集电路,可以在芯片下电时采集芯片的温度送入分频系数运算电路计算分频系数,从而解决了现有技术在芯片下电时无法得到分频系数,造成无法进行校正的问题。同时由于通过内置温度采集电路采集温度,解决了当芯片下电时无法为外置温度传感器供电,造成无法进行温度采集的问题。并且本实施例中校正所需的分频系数由分频系数运算电路得到,不需要占用MCU资源。
进一步地,本实施例的校正电路还可以包括:温度采集控制电路,温度采集控制电路与RTC和内置温度采集电路130连接,用于根据RTC输出的时钟信号,控制内置温度采集电路130采集所述芯片的温度。具体地,温度采集控制电路控制内置温度采集电路130采集温度的时间周期。通过温度采集控制电路,可以使温度采集的时间周期和RTC的时间周期保持一致,从而提高了计时时钟的准确性。
实施例二
图3为本发明校正电路实施例二的结构示意图,参考图3,在上述实施例一基础上,为了实现芯片上电时的校正,本实施例中的上下电检测电路140还用于检测所述芯片是否上电,校正电路还包括:外置温度采集器160,用于采集所述芯片外部的石英晶体振荡器12中石英晶体的温度;温度选择电路170,与内置温度采集电路130、外置温度采集器160、上下电检测电路140、分频系数运算电路120连接,用于在上下电检测电路140检测到所述芯片下电时,将内置温度采集电路130采集到的所述芯片的温度输出给分频系数运算电路120,在上下电检测电路140检测到所述芯片上电时,将外置温度采集器160采集到的所述石英晶体的温度输出给分频系数运算电路120。
具体地,当上下电检测电路140检测到芯片上电时,温度选择电路170选择外置温度采集器160采集到的石英晶体的温度,并送至分频系数运算电路120,分频系数运算电路120根据石英晶体的振荡频率与温度的特性,根据输入温度输出相应的频率偏差,并将所述频率偏差得到的分频系数送至分频电路110中,分频电路110根据所述分频系数对石英晶体振荡器输出的振荡频率进行分频,从而得到一个时钟脉冲,该时钟脉冲输入RTC11。进一步地,RTC11除完成计时工作同时还提供一计时信号给温度采集控制电路150,温度采集控制电路150通过该计时信号控制内置温度采集电路130和外置温度采集器160采集温度。
当芯片下电时,RTC11可以选择外部电池供电,需要说明的是,由于外置温度采集器160由于功耗较大,外部电池通常不能满足其供电。由于内置温度采集电路130为集成在芯片中的电路,电路功耗极小,外部电池可以满足其供电。
本实施例在实施例一的基础上,通过上下电检测电路检测到芯片上电时,将外置温度采集器采集到的石英晶体振荡器中石英晶体的温度输出给分频系数运算电路,实现在芯片上电时根据温度进行时钟校正。
实施例三
图4为本发明校正电路实施例三的结构示意图,参考图4,在上述实施例一基础上,为了实现芯片上电时的校正,本实施例中的上下电检测电路140还用于检测所述芯片是否上电,校正电路还包括:温度偏差运算电路180,分别与内置温度采集电路130、上下电检测电路140、分频系数运算电路120连接;温度偏差运算电路180,用于在上下电检测电路140检测到所述芯片下电时,将内置温度采集电路130采集到的所述芯片的温度输出给分频系数运算电路120,在上下电检测电路140检测到所述芯片上电时,对内置温度采集电路130采集到的所述芯片的温度进行偏差补偿,并将该偏差补偿得到的温度输出给分频系数运算电路120。
由于在芯片上电时,芯片内部功耗较大,导致芯片温度和石英晶体温度存在一定偏差值,因此,本实施例中,在芯片上电时对内置温度采集电路采集到的芯片的温度进行补偿,得到石英晶体的温度,从而可以省去外置温度采集器的成本。
进一步地,本实施例的校正电路还可以包括:温度采集控制电路150,温度采集控制电路与RTC和内置温度采集电路130连接,用于根据RTC输出的时钟信号,控制内置温度采集电路130采集所述芯片的温度。
在上述任一实施例的基础上,石英晶体的振荡频率与温度的关系如公式(1)所示:
F=(Ks*(T-T0)2+1+C)*32768(1)
其中:F为石英晶体在温度T下的振荡频率,单体为Hz。Ks为一系数,和选取的石英晶体相关,本实施例以Ks为-4*10-8/℃2为例进行说明。T0是中心温度,所述中心温度为所述石英晶体的振荡频率和温度关系曲线的中心对称点对应的温度,通常为24.94℃。C为石英晶体在中心温度时的频率和32.768千赫兹的频率偏差,本实施例以C等于0为例。
根据公式(1),将公式(1)中的F减去32768的差值除以32768,得到温度与频率偏差的关系如公式(2)所示:
Foffset=Ks*(T-T0)2+C(2)
其中,Foffset为石英晶体在温度T下的振荡频率与32768Hz的频率偏差,单位为百万分之一,即温度T时的频率相对于标准振荡频率的频率偏差。
在上述实施例中,分频系数运算电路120具体用于,根据预先保存的多个温度和各温度相对于标准振荡频率的频率偏差,获得所述输入温度对应的频率偏差,将所述输入温度对应的频率偏差得到的所述分频系数输出给分频电路110;所述中心温度为所述石英晶体的振荡频率和温度关系曲线的中心对称点对应的温度。所述标准振荡频率为石英晶体的振荡频率32768赫兹,即32.768千赫兹。
具体地,根据公式2所示的温度与频率偏差的关系,预先将一些温度及该温度对应的频率偏差保存在分频系数运算电路120中。如表1所示,温度-40/89.88对应的频率为32762.4724、对应的频率偏差为-169,表示温度为-40℃和89.88℃时石英晶体的振荡频率均为32762.4724Hz,且-40℃和89.88℃相对于标准振荡频率的频率偏差均为-169。当分频系数运算电路120接收到输入温度时,根据预先保存的表格可直接得到该输入温度该输入温度相对标准振荡频率的频率偏差,如表1中所示,省去运算过程,提高了计算效率;其中,该输入温度可以是外置温度采集器采集到的石英晶体的温度,或内置温度采集电路采集的芯片的温度。
表1
由表1所示,两个温度如果关于中心温度24.94是中心对称,则两个温度下石英晶体的振荡频率是相同的,例如,表1中温度T1为17.88℃时的振荡频率为32767.9347,T1关于T0中心对称的温度T2即32℃时的振荡频率也是32767.9347。为进一步减少存储空间,本实施例可以仅保存大于T0的温度区间中的温度及其对应的频率值,或仅保存小于T0的温度区的温度及其对应的频率值。并且公式1和公式2所示的石英晶体振荡频率与温度的关系曲线上某个温度点可以由该温度点前后相邻的两个温度点插值得到,从而可以进一步减少保存的温度的个数,从而进一步节省存储空间。
图5为本发明校正电路中的分频系数运算电路120的一种结构示意图。参考图5,分频系数运算电路120包括:比较电路1201、温度对称电路1202、多路选择电路1203、查表电路1204和插值运算电路1205;
比较电路1201,用于比较所述输入温度和所述中心温度的大小;
温度对称电路1202,用于计算与所述输入温度关于所述中心温度对称的温度;
多路选择电路1203,与比较电路1201、温度对称电路1202、查表电路1204连接,用于若所述输入温度大于所述中心温度且所述预先保存的多个温度均小于所述中心温度,或所述输入温度小于所述中心温度且所述预先保存的多个温度均大于所述中心温度时,将温度对称电路1202输出的温度输出给查表电路1204,否则将所述输入温度输出给查表电路1204。
查表电路1204,与多路选择电路1203和插值运算电路1205连接,用于在预先保存的多个温度中查找接收到的温度,若查找到,则将所述接收到的温度相对于所述标准振荡频率对应的频率偏差输出给插值运算电路1205,若未查找到,则将与所述接收到的温度相关的两个温度相对于所述标准振荡频率对应的频率偏差输出给插值运算电路1205;
插值运算电路1205,与查表电路1204和分频电路110连接,用于根据查表电路1204输出的频率偏差,进行插值运算,得到所述输入温度对应的频率偏差,并将所述输入温度对应的频率偏差得到的分频系数发送给分频电路110。
需要说明的是,对于查表电路1204,若接收到的温度,即输入温度或输入温度关于中心温度对称的温度,是预先保存的多个温度中的一个,则与所述接收到的温度相关的两个温度均为所述接收到的温度本身,若否,则与所述接收到的温度相关的两个温度为预先保存的多个温度中与所述接收到的温度相邻的两个温度。
图6为本发明校正电路中的分频系数运算电路120的一种电路原理图。参考图5和图6,比较电路1201包括比较器208和T0配置寄存器209,温度对称电路1202包括T0配置寄存器209、移位器210和减法器211。对于输入温度T,通过移位器210和T0配置寄存器209算出T关于T0对称的温度,由比较器208判断T是否大于T0,多路选择电路1203包括多输入控制选择电路207,在比较器208送入的信号下选择T或T关于T0对称的温度作为输出温度t_temp。查表电路1204包括按位异或电路212、移位器213、加法器214、锁存器215、锁存器216和查找表(LookUpTable,简称LUT)217。具体地,通过按位异或电路212对多输入控制选择电路207的输出温度t_temp的最低位t_temp[0]和T0的最低位T0[0]进行异或,同时经过移位器213对t_temp进行移位,锁存器215根据移位结果得到LUT217中预先保存的与输入温度相关的一个温度对应的寄存器地址add1,加法器214对该异或结果和移位结果进行相加运算,锁存器216根据加法器214的相加结果得到LUT217中预先保存的与输入温度相关的另一个温度对应的寄存器地址add2,LUT217输出上述与输入温度相关的两个温度分别对应的频率偏差LUT_valuelLUT_value2。插值运算电路1205包括锁存器218、锁存器219和运算单元220,在运算单元2120中计算LUT_valuel和LUT_value2的平均值以得到插值结果,在SDM-coef配置寄存器221中存储一正数2075,以便与运算单元220的结果在加法器222相加得到最后输出的分频系数SDM-coef。作为替代地,由于LUT的存储空间是8位,即存储范围为-128到127,对于表1中所述频率偏差有些温度点对应的频率偏差超出-128,为实现方便可优先将表1中各温度对应的频率偏差值加上85得到的结果存储在LUT中,同时在SDM-coef配置寄存器221中存储一正数1990。
图6中,LUT_addrl_lock、LUT_addr2lock、LUT_vaulel_lock和LUT_vaule2_lock是分别控制锁存器215、锁存器216、锁存器218和锁存器219的使能控制信号。
为方便说明,例如将中心温度T0,即24.94对应的温度编码表示成二进制01011100,LUT117中预先保存的是小于T0的偶数温度,如23.53(对应的温度编码01011010,十进制整数为90)、22.12(对应的温度编码为01011000)、20.71(对应的温度编码为01010110)和19.29(对应的温度编码为01010100)等,及其对应的频率偏差。当输入温度T是24.24,其对应的温度编码为01011011,十进制整数表示为91时,比较器208判断输入温度24.24小于中心温度24.94,发出控制信号使多输入控制选择电路207选择输入温度24.94,因为LUT217中预先保存的是小于中心温度的温度值对应的频率偏差。将24.24和24.94对应的温度编码01011011和01011100的最低位进行异或运算得到结果为1,加法器214将1和24.24对应的温度编码01011011(十进制整数表示为91)向右移1位后相加得到1011100,即十进制表示为92。在LUT217中得到两个相关温度90和92对应的频率偏差,均为85,通过运算单元220算出两个85的平均值为85,再通过SDM-coef配置寄存器221中存储的1990对其补偿,最后输出结果SDM-coef为2075即是输入温度21对应的分频系数。
当输入温度T是23.53时,其对应的温度编码表示为01011010,十进制整数为90,比较器208判断输入温度23.53小于中心温度24.94,发出控制信号使多输入控制选择电路207选择输入温度23.53,因为LUT217中预先保存的是小于中心温度值对应的频率偏差。23.53和24.94对应的温度编码分别为01011010和01011100,对01011010和01011100的最低位进行异或运算得到结果为0,加法器214将0和23.53的十进制整数90相加得到90,在LUT217中得到十进制整数90和90对应的频率偏差,分别为85和85,通过运算单元220算出平均值为85,再通过SDM-coef配置寄存器221中存储的1990对其补偿,最后输出结果sdm_coef为2075,即是输入温度23.53对应的分频系数。
当温度为-24.47时,按照上述过程可以得到对应的分频系数为1977。对不同的输入温度T按照上述运算过程可得到对应的分频系数,此处不再举例。
本方案通过温度对称电路、多路选择电路和插值电路实现分频系数运算电路,可以进一步节省存储容量,提高运算效率。
在上述实施例基础上,分频电路110可优选采用小数分频电路,该小数分频电路包括两级西格玛-德尔塔∑-△调制器电路和整数分频器,图7为本发明校正电路中的小数分频电路的电路原理图。参考图7,该小数分频电路包括:第一级∑-△调制器电路301、第二级∑-△调制器电路302、比较器303、整数分频电路304和锁存器305。
其中整数分频电路304的分频参数包括327和328;
锁存器305与分频系数运算电路120连接,第一级∑-△调制器电路301与锁存器305和第二级∑-△调制302连接,该两级∑-△调制用于对分频系数SDM_coef进行∑-△调制;SDM_coef_update为锁存器305的控制信号,来自所述芯片中的控制单元。
整数分频器304,与比较器303和石英晶体振荡器12连接,通过比较器303将第二级∑-△调制器电路302的输出结果和0进行比较,当该结果大于0时,整数分频器304采用分频参数328对石英晶体振荡器12输出的脉冲信号OSC32K进行分频,并且第一级∑-△调制器电路采用调整系数B11,第二级∑-△调制器电路采用调整系数B21;如果该结果小于或等于0,整数分频器304采用分频参数327对石英晶体振荡器12输出的脉冲信号进行分频,并且第一级∑-△调制器电路采用调整系数B12,第二级∑-△调制器电路采用调整系数B22。
以B11、B21、B12和B22分别取3052、6104、0和0时为例,例如当温度为24.94时,石英晶体振荡器的输出频率为32768Hz,得到分频系数SDM_coef等于2075,通过上述小数分频电路运算后,得到的1000个时钟周期内有680个时钟周期采用328分频,有320个时钟周期采用327分频,所以1000个时钟周期平均下来的分频参数为(680*328+320*327)/1000=327.68,相应地,平均频率为32768Hz/327.68=100Hz。再例如,当温度为-24.47时,石英晶体振荡器的输出频率为32764.8Hz,得到分频系数等于1977,通过上述小数分频电路运算后,得到的1000个时钟周期内有648个时钟周期采用328分频,有352个时钟周期采用327分频,所以1000个时钟周期平均下来的分频参数为(648*328+352*327)/1000=327.65,相应地,平均频率为32764.8Hz/327.65≈100Hz。
本方案通过两级西格玛-德尔塔∑-△调制器电路,实现了小数分频电路,输出一个100Hz的时钟脉冲,提高了RTC的计时精度。
实施例四
图8为本发明校正电路实施例四的结构示意图,本实施例提供的校正电路,包括:温度采集模块310、分频系数计算模块320和小数分频电路330。其中温度采集模块310,用于采集温度。分频系数计算模块320,与温度采集模块310连接,用于根据温度采集模块310采集到的温度,计算分频系数,并将所述分频系数输出给小数分频电路330。小数分频电路330,与分频系数计算模块320和石英晶体振荡器12连接,用于根据所述分频系数,对所述振荡电路输出的频率进行小数分频,得到实时时钟11的计时脉冲。
其中温度采集模块310可优先上述实施例中的电路,例如通过图3所示的内置温度采集电路、外置温度采集器、温度选择电路和上下电检测电路实现,还可以通过图4所示的内置温度采集电路、温度偏差运算电路和上下电检测电路实现。
本实施例小数分频电路330可优选采用如图7所示的小数分频电路。需要说明的是,当图7所示的小数分频电路应用在本实施例中时,锁存器305与分频系数计算模块320连接。
本实施例通过小数分频电路,得到一个时钟脉冲信号供RTC计时,该时钟脉冲信号可以是10Hz或100Hz等,优选100Hz,提高了计时精度。
实施例五
图9为本发明RTC电路实施例一的结构示意图。本实施例提供一种RTC电路,包括:石英晶体振荡器12、实时计时11和校正电路13,其中校正电路13可以采用上述实施例任一所述的校正电路。其中,石英晶体振荡器包括石英晶体和振荡电路。
本领域普通技术人员可以理解:实现上述各方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成。前述的程序可以存储于一计算机可读取存储介质中。该程序在执行时,执行包括上述各方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (9)

1.一种校正电路,其特征在于,包括:集成在芯片中的分频电路、分频系数运算电路、内置温度采集电路和上下电检测电路;
所述内置温度采集电路,用于采集所述芯片的温度;
所述上下电检测电路,用于检测所述芯片上电或下电;
所述分频系数运算电路,用于在所述上下电检测电路检测到所述芯片下电时,根据所述内置温度采集电路采集到的所述芯片的温度,计算分频系数,并将所述分频系数输出给所述分频电路;
所述分频电路,用于根据所述分频系数运算电路输出的所述分频系数,向实时时钟提供计时脉冲,以使所述时钟根据所述计时脉冲输出时钟信号;
其中,所述分频电路为小数分频电路,所述小数分频电路包括第一级西格玛-德尔塔∑-△调制器电路、第二级∑-△调制器电路和整数分频器、比较器和锁存器;
所述整数分频器的分频参数包括327和328;
所述锁存器与所述分频系数运算电路连接,所述第一级∑-△调制器电路与所述锁存器和所述第二级∑-△调制电路连接,所述第一级∑-△调制器电路和所述第二级∑-△调制电路用于对分频系数进行∑-△调制;
所述整数分频器,与所述比较器和石英晶体振荡器连接,通过所述比较器将所述第二级∑-△调制器电路的输出结果和0进行比较,当所述输出结果大于0时,所述整数分频器采用分频参数328对所述石英晶体振荡器输出的脉冲信号进行分频;如果所述输出结果小于或等于0,所述整数分频器采用分频参数327对所述石英晶体振荡器输出的脉冲信号进行分频。
2.根据权利1所述的校正电路,其特征在于,还包括:
温度采集控制电路,与所述实时时钟和所述内置温度采集电路连接,用于根据所述实时时钟输出的时钟信号,控制所述内置温度采集电路采集所述芯片的温度。
3.根据权利1或2所述的校正电路,其特征在于,所述校正电路还包括:
外置温度采集器,用于采集所述芯片外部的石英晶体的温度;
温度选择电路,与所述内置温度采集电路、外置温度采集器、上下电检测电路、分频系数运算电路连接,用于在所述上下电检测电路检测到所述芯片下电时,将所述内置温度采集电路采集到的所述芯片的温度输出给所述分频系数运算电路,在所述上下电检测电路检测到所述芯片上电时,将所述外置温度采集器采集到的所述石英晶体的温度输出给所述分频系数运算电路。
4.根据权利3所述的校正电路,其特征在于,温度采集控制电路还与所述外置温度采集器连接,还用于根据所述实时时钟输出的时钟信号,控制所述外置温度采集电路采集所述石英晶体的温度。
5.根据权利1或2所述的校正电路,其特征在于,还包括:
温度偏差运算电路,与所述内置温度采集电路、上下电检测电路、分频系数运算电路连接,用于在所述上下电检测电路检测到所述芯片下电时,将所述内置温度采集电路采集到的所述芯片的温度输出给所述分频系数运算电路,在所述上下电检测电路检测到所述芯片上电时,对所述内置温度采集电路采集到的所述芯片的温度进行偏差补偿,将偏差补偿得到的温度输出给所述分频系数运算电路。
6.根据权利要求1、2和4任一所述的校正电路,其特征在于,所述分频系数运算电路具体用于,根据预先保存的多个温度和各温度相对于标准振荡频率的频率偏差,获得输入温度对应的频率偏差,根据所述输入温度对应的频率偏差得到所述分频系数,并输出给所述分频电路;其中,所述标准振荡频率为石英晶体的振荡频率32768赫兹。
7.根据权利要求6所述的校正电路,其特征在于,所述预先保存的多个温度均大于中心温度,或均小于所述中心温度,其中所述中心温度为所述石英晶体的振荡频率和温度关系曲线的中心对称点对应的温度;所述分频系数运算电路包括:比较电路、温度对称电路、多路选择电路、查表电路和插值运算电路;
所述比较电路,用于比较所述输入温度和所述中心温度的大小;
所述温度对称电路,用于计算与所述输入温度关于所述中心温度对称的温度;
所述多路选择电路,与所述比较电路、温度对称电路、查表电路连接,用于若所述输入温度大于所述中心温度且所述预先保存的多个温度均小于所述中心温度,或所述输入温度小于所述中心温度且所述预先保存的多个温度均大于所述中心温度时,将所述对应的温度输出给所述查表电路,否则将所述输入温度输出给所述查表电路;
所述查表电路,与所述多路选择电路和插值运算电路连接,用于根据接收到的温度在预先保存的多个温度和各温度相对于所述标准振荡频率的频率偏差查找,将与所述接收到的温度相关的两个温度相对于所述标准振荡频率的频率偏差输出给所述插值运算电路;
所述插值运算电路,与所述查表电路和分频电路连接,用于根据所述查表电路输出的所述两个温度相对于所述标准振荡频率的频率偏差,进行插值运算,得到所述输入温度对应的频率偏差,根据所述输入温度对应的频率偏差得到所述分频系数,并将所述分频系数输出给所述分频电路。
8.一种校正电路,其特征在于,包括:温度采集模块、分频系数计算模块和小数分频电路;
所述温度采集模块,用于采集温度;
所述分频系数计算模块,与所述温度采集模块连接,用于根据所述温度采集模块采集到的温度,计算分频系数,并将所述分频系数输出给所述小数分频电路;
所述小数分频电路,与所述分频系数计算模块和石英晶体振荡器连接,用于根据所述分频系数,对所述石英晶体振荡器输出的频率进行小数分频,得到实时时钟的计时脉冲;
其中,所述小数分频电路包括两级西格玛-德尔塔∑-△调制器电路和整数分频器,所述整数分频器的分频参数包括327和328;
所述两级∑-△调制器电路,与所述分频系数计算模块连接;
所述整数分频器,与所述两级∑-△调制器电路和振荡电路连接,用于在第二级∑-△调制器电路输出结果大于0时,用分频参数328对所述石英晶体振荡器的输出脉冲进行328分频;在第二级∑-△调制器电路输出结果小于或等于0时,用分频参数327对所述石英晶体振荡器的输出脉冲进行327分频。
9.一种实时时钟电路,其特征在于,包括:石英晶体振荡器、实时时钟和,如权利要求1至7任一所述的校正电路或如权利要求8所述的校正电路。
CN201310067061.5A 2013-03-01 2013-03-01 校正电路及实时时钟电路 Active CN103116385B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201310067061.5A CN103116385B (zh) 2013-03-01 2013-03-01 校正电路及实时时钟电路
EP14156943.4A EP2772822B1 (en) 2013-03-01 2014-02-27 Correction circuit and real-time clock circuit
US14/194,291 US9362920B2 (en) 2013-03-01 2014-02-28 Correction circuit and real-time clock circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310067061.5A CN103116385B (zh) 2013-03-01 2013-03-01 校正电路及实时时钟电路

Publications (2)

Publication Number Publication Date
CN103116385A CN103116385A (zh) 2013-05-22
CN103116385B true CN103116385B (zh) 2015-11-25

Family

ID=48414792

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310067061.5A Active CN103116385B (zh) 2013-03-01 2013-03-01 校正电路及实时时钟电路

Country Status (3)

Country Link
US (1) US9362920B2 (zh)
EP (1) EP2772822B1 (zh)
CN (1) CN103116385B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104122936B (zh) * 2014-07-21 2017-06-13 深圳市芯海科技有限公司 一种mcu芯片分频时钟校正装置及方法
CN105786661B (zh) * 2014-12-24 2019-09-17 北京兆易创新科技股份有限公司 一种mcu的校准方法和系统
CN105786662B (zh) * 2014-12-24 2019-11-15 北京兆易创新科技股份有限公司 一种mcu的校准方法和系统
CN105812617B (zh) * 2014-12-30 2020-04-03 深圳开阳电子股份有限公司 一种视频adc实时校正电路及方法
JP6586735B2 (ja) 2015-02-20 2019-10-09 セイコーエプソン株式会社 回路装置、物理量検出装置、電子機器及び移動体
JP6492739B2 (ja) * 2015-02-20 2019-04-03 セイコーエプソン株式会社 回路装置、物理量検出装置、電子機器及び移動体
CN104834950A (zh) * 2015-04-22 2015-08-12 深圳市远望谷信息技术股份有限公司 用于无源rfid标签发送码率校正方法及装置
CN106292839B (zh) * 2016-08-11 2019-05-31 上海东软载波微电子有限公司 实时时钟补偿电路及校准方法、装置
CN107064626B (zh) * 2016-12-28 2023-07-07 安徽问天量子科技股份有限公司 自适应宽频率范围的频率计算方法及频率计
CN113115427B (zh) * 2020-01-10 2022-10-04 广东电网有限责任公司电力科学研究院 电能质量监测设备及其电能质量数据传输方法和装置
NL2025058B1 (en) * 2020-03-05 2021-10-14 Univ Northwestern Computing system comprising a timekeeping circuit and method for timekeeping
CN114689199B (zh) * 2020-12-29 2023-06-02 华润微集成电路(无锡)有限公司 实现温度补偿的预测型电子体温计电路结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002365383A (ja) * 2001-06-08 2002-12-18 Fujitsu Ltd リアルタイムクロックの温度補正方法およびリアルタイムクロックを備えた処理装置
JP2004258045A (ja) * 2004-05-27 2004-09-16 Seiko Epson Corp クロック信号供給装置およびその制御方法
CN2662308Y (zh) * 2003-08-21 2004-12-08 上海复旦微电子股份有限公司 一种低温漂实时时钟电路
CN201212907Y (zh) * 2008-07-01 2009-03-25 长沙威胜电子有限公司 电能表的rtc调校装置
CN202059371U (zh) * 2011-05-13 2011-11-30 苏州银河龙芯科技有限公司 一种实现时钟晶体振荡器闭环温度补偿的装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5771180A (en) * 1994-09-30 1998-06-23 Apple Computer, Inc. Real time clock and method for providing same
US6304517B1 (en) * 1999-06-18 2001-10-16 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for real time clock frequency error correction
JP3930773B2 (ja) * 2002-07-19 2007-06-13 沖電気工業株式会社 周波数補正回路
JP2008064678A (ja) * 2006-09-08 2008-03-21 Ricoh Co Ltd リアルタイムクロック制御装置、リアルタイムクロック制御方法およびリアルタイムクロック制御プログラム
US7797118B2 (en) * 2006-10-03 2010-09-14 Analog Devices, Inc. Real-time clock calibration method and system
CN101170349B (zh) 2006-10-23 2011-11-30 联芯科技有限公司 实时时钟的校准电路
US7817769B2 (en) * 2006-12-18 2010-10-19 Intel Corporation Real time clock rate checker and recovery mechanism
US20080222440A1 (en) * 2007-03-07 2008-09-11 Stephen Jones Real time clock calibration system
US7791418B2 (en) * 2007-12-20 2010-09-07 Pentad Design, Llc Systems and methods for compensating for variations of the output of a real-time clock
JP2011053057A (ja) * 2009-09-01 2011-03-17 Seiko Epson Corp 時刻修正回路及び電子機器
JP2012047705A (ja) * 2010-08-30 2012-03-08 Nec Computertechno Ltd 時刻補正装置、及び制御方法
CN102176112B (zh) 2010-11-29 2013-04-24 江苏林洋电子股份有限公司 Mcu内置rtc实现时钟精确计时的方法
JP2012234275A (ja) * 2011-04-28 2012-11-29 Nec System Technologies Ltd リアルタイムクロック補正回路及びリアルタイムクロック補正方法
JP5965223B2 (ja) * 2012-06-29 2016-08-03 ルネサスエレクトロニクス株式会社 クロック補正回路及びクロック補正方法
JP6034663B2 (ja) * 2012-11-01 2016-11-30 ルネサスエレクトロニクス株式会社 半導体装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002365383A (ja) * 2001-06-08 2002-12-18 Fujitsu Ltd リアルタイムクロックの温度補正方法およびリアルタイムクロックを備えた処理装置
CN2662308Y (zh) * 2003-08-21 2004-12-08 上海复旦微电子股份有限公司 一种低温漂实时时钟电路
JP2004258045A (ja) * 2004-05-27 2004-09-16 Seiko Epson Corp クロック信号供給装置およびその制御方法
CN201212907Y (zh) * 2008-07-01 2009-03-25 长沙威胜电子有限公司 电能表的rtc调校装置
CN202059371U (zh) * 2011-05-13 2011-11-30 苏州银河龙芯科技有限公司 一种实现时钟晶体振荡器闭环温度补偿的装置

Also Published As

Publication number Publication date
US20140247072A1 (en) 2014-09-04
EP2772822B1 (en) 2016-11-09
EP2772822A1 (en) 2014-09-03
US9362920B2 (en) 2016-06-07
CN103116385A (zh) 2013-05-22

Similar Documents

Publication Publication Date Title
CN103116385B (zh) 校正电路及实时时钟电路
CN110380724B (zh) Rtc时钟频率温度补偿芯片
CN102176112B (zh) Mcu内置rtc实现时钟精确计时的方法
CN102937830B (zh) 移动设备的电量管理方法、装置及移动设备
CN101604970B (zh) 自拟合数字温度补偿晶体振荡器及其系统与实现方法
CN106133536B (zh) 集成电路动态去老化
CN106505996B (zh) 一种结合可变电容的rtc芯片高精度频偏补偿方法
CN105573106A (zh) 一种智能电表中对rtc计时精度的修正电路及其方法
WO2021051915A1 (zh) 一种温度补偿方法、装置、存储介质及温控器
TWI628538B (zh) 用於功率信號介面的設備、能量管理電路系統及方法
CN109067394A (zh) 片上时钟校准装置及校准方法
CN101959298B (zh) 一种慢速定时时钟校准方法及装置和一种终端
CN102780452B (zh) 温度补偿型振荡器、电子设备
CN105008936B (zh) 低功率及动态分压器和监视电路
CN108011631A (zh) 工作时钟生成方法、时钟源及芯片
US20140327467A1 (en) Energy tracking system
CN103092062A (zh) 用于实时时钟芯片的精度调节方法及系统
CN103389644A (zh) 一种定时系统及定时方法
US8712709B2 (en) Delta-sigma AD converter circuit and battery pack
US10707038B2 (en) System and method for energy monitoring
CN108880509A (zh) 一种抗工艺和温度波动的极低功耗计时电路及计时方法
CN202614950U (zh) 一种地震数据采集的时间系统
CN103376162A (zh) 一种自动温度补偿方法及其装置
CN102725644A (zh) 平滑电流计算装置、平滑电流计算方法以及电池监视模块
WO2016041398A1 (zh) 一种移动终端电池电量信息保存方法及移动终端

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant