CN102999464B - 一种ahb总线时钟切换电路 - Google Patents
一种ahb总线时钟切换电路 Download PDFInfo
- Publication number
- CN102999464B CN102999464B CN201110265399.2A CN201110265399A CN102999464B CN 102999464 B CN102999464 B CN 102999464B CN 201110265399 A CN201110265399 A CN 201110265399A CN 102999464 B CN102999464 B CN 102999464B
- Authority
- CN
- China
- Prior art keywords
- clock
- gate
- input
- bus
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Bus Control (AREA)
- Electronic Switches (AREA)
Abstract
本发明公开了一种AHB总线时钟切换电路,包括:无毛刺时钟切换电路,具有两个输入时钟,时钟选择信号和总线时钟输出;D触发器,D端接时钟选择信号,时钟端接总线时钟输出,其Q端接一异或门的输入端和其它从设备;异或门,其两个输入端分别接所述D触发器的D端和Q端,其输出端接一非门的输入端;非门,其输入端接所述异或门的输出端,其输出端接一与门的一输入端。与门,其一输入端接所述非门的输出端,另一输入端接原有总线上从设备回应信号。本发明的AHB总线时钟切换电路使总线时钟切换不会发生在时钟切换指令后一条指令的执行过程中,不需要从设备能支持时钟频率切换发生在其他指令执行过程中,降低了从设备的设计难度和制造成本。
Description
技术领域
本发明涉及集成电路制造领域,特别是涉及一种AHB总线时钟切换电路。
背景技术
目前,AHB(Advanced High performance Bus)主要用于高性能模块(如CPU、DMA和DSP等)之间的连接,作为SoC的片上系统总线。在SOC系统应用中,特别是在整体系统功耗受限,在不同时间段所需执行的程序的计算强度不同的运用中;总线上的时钟为了更合理的运用功耗在不同时间段,随着程序计算强度不同而切换。即在程序不需要高速执行的时候,用低频率的总线时钟,而在需要高速执行的时候,用高频率的总线时钟。为解决在实际应用中总线时钟频繁切换的问题,总线时钟切换技术逐渐形成。
常用的解决方案是采用一种可以避免时钟切换时产生毛刺的电路,把它直接作为SOC系统的时钟切换电路。这种解决方案在实际应用中会使总线时钟切换发生在时钟切换指令后一条指令的执行过程中,要求总线上的从设备能支持时钟频率切换发生在时钟切换指令后一条指令执行过程中,对从设备的要求高,增加了从设备的设计难度和制造成本。
发明内容
本发明要解决的技术问题是提供一种AHB总线时钟切换电路,使总线时钟切换不会发生在时钟切换指令后一条指令的执行过程中。
为解决上述技术问题,本发明的总线时钟切换电路,包括:
一无毛刺时钟切换电路,其具有两个输入时钟,一个时钟选择信号和一个总线时钟输出,通过选择信号从两个输入时钟中选择一个时钟作为AHB总线时钟输出信号;
一D触发器,其D端接时钟选择信号,其时钟端接总线时钟输出,其Q端接一异或门的输入端和其它从设备;
一异或门,其两个输入端分别接所述D触发器的D端和Q端,其输出端接一个非门的输入端;
一非门,其输入端接所述异或门的输出端,其输出端接一个与门的一输入端。
一与门,其一个输入端接所述非门的输出端,另一个输入端接原有总线上从设备回应信号,其输出作为AHB总线上的从设备回应信号。
所述总线时钟切换电路的输出能用总线时钟触发的寄存器延迟N拍后作为从设备回应信号,N是正整数。
由于D触发器,异或门和非门的组合在时钟选择信号变化时产生一个低电平,这个低电平通过与门之后,作为AHB总线上的从设备回应信号传给了主设备,主设备接收到低电平的从设备回应信号后,根据AHB协议就不能执行下一条指令。当时钟切换完成后,D触发器,异或门和非门这个组合产生高电平,通过与门,传给主设备,这样下一条指令才能被执行。所以在总线时钟切换时,下一条指令没有被执行。即总线时钟切换不会发生在时钟切换指令后一条指令的执行过程中。
本发明的总线时钟切换电路,使总线时钟切换不会发生在时钟切换指令后一条指令的执行过程中,不需要从设备能支持时钟频率切换发生在其他指令执行过程中,降低了从设备的设计难度和制造成本。
附图说明
下面结合附图与具体实施方式对本发明作进一步详细的说明:
图1是本发明的AHB总线时钟切换电路示意图。
附图标记说明
1 是无毛刺时钟切换电路
2 是D触发器
3 是异或门
4 是非门
5 是与门
6 是原有总线上从设备回应信号。
具体实施方式
如图1所示,本发明的AHB总线时钟切换电路,包括:
无毛刺时钟切换电路1,其具有两个输入时钟CLK0和CLK1,一个时钟选择信号SELLECT和一个总线时钟输出OUTCLK,通过选择信号SELLECT从两个输入时钟中CLK0和CLK1选择一个时钟作为AHB总线时钟输出信号OUTCLK;
D触发器2,其D端接时钟选择信号SELLECT,其时钟端接总线时钟输出OUTCLK,其Q端接异或门3的一输入端和其它从设备;
异或门3,其两个输入端分别接所述D触发器的D端和Q端,其输出端接非门4的输入端;
非门4,其输入端接异或门3的输出端,其输出端接与门5的一输入端。
与门5,其一个输入端接所述非门的输出端,另一个输入端接原有总线上从设备回应信号6,其输出作为AHB总线上的从设备回应信号。
以上通过具体实施方式和实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。
Claims (2)
1.一种AHB总线时钟切换电路,其特征在于,包括:
一无毛刺时钟切换电路,其具有两个输入时钟,一个时钟选择信号和一个总线时钟输出,通过选择信号从两个输入时钟中选择一个时钟作为AHB总线时钟输出信号;
一D触发器,其D端接时钟选择信号,其时钟端接总线时钟输出,其Q端接一异或门的输入端和其它从设备;
一异或门,其两个输入端分别接所述D触发器的D端和Q端,其输出端接一个非门的输入端;
一非门,其输入端接所述异或门的输出端,其输出端接一个与门的一输入端;
一与门,其一个输入端接所述非门的输出端,另一个输入端接原有系统中连接到总线上的从设备回应信号,其输出代替原有系统中连到总线上的从设备回应信号作为AHB总线上的从设备回应信号或主设备下条指令的执行信号。
2.如权利要求1所述的AHB总线时钟切换电路,其特征在于:其输出能用总线时钟触发的寄存器延迟N拍后作为从设备回应信号,N是正整数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110265399.2A CN102999464B (zh) | 2011-09-08 | 2011-09-08 | 一种ahb总线时钟切换电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110265399.2A CN102999464B (zh) | 2011-09-08 | 2011-09-08 | 一种ahb总线时钟切换电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102999464A CN102999464A (zh) | 2013-03-27 |
CN102999464B true CN102999464B (zh) | 2017-02-08 |
Family
ID=47928046
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110265399.2A Active CN102999464B (zh) | 2011-09-08 | 2011-09-08 | 一种ahb总线时钟切换电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102999464B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106817286B (zh) * | 2016-12-09 | 2019-06-21 | 中国特种设备检测研究院 | 信号路由装置及检测系统 |
CN112924850B (zh) * | 2021-01-27 | 2024-09-06 | 胜达克半导体科技(上海)股份有限公司 | 一种应用于自动测试机的soc芯片并行测试切换方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101078944A (zh) * | 2007-05-11 | 2007-11-28 | 东南大学 | 时钟切换电路 |
CN101135921A (zh) * | 2007-10-10 | 2008-03-05 | 威盛电子股份有限公司 | 多时钟切换装置及其切换方法 |
CN101299601A (zh) * | 2007-04-30 | 2008-11-05 | 天利半导体(深圳)有限公司 | 一种时钟切换电路 |
WO2009075102A1 (ja) * | 2007-12-13 | 2009-06-18 | Panasonic Corporation | クロック制御装置、クロック制御方法、クロック制御プログラム及び集積回路 |
CN101546207A (zh) * | 2008-03-28 | 2009-09-30 | 盛群半导体股份有限公司 | 时钟信号切换电路 |
-
2011
- 2011-09-08 CN CN201110265399.2A patent/CN102999464B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101299601A (zh) * | 2007-04-30 | 2008-11-05 | 天利半导体(深圳)有限公司 | 一种时钟切换电路 |
CN101078944A (zh) * | 2007-05-11 | 2007-11-28 | 东南大学 | 时钟切换电路 |
CN101135921A (zh) * | 2007-10-10 | 2008-03-05 | 威盛电子股份有限公司 | 多时钟切换装置及其切换方法 |
WO2009075102A1 (ja) * | 2007-12-13 | 2009-06-18 | Panasonic Corporation | クロック制御装置、クロック制御方法、クロック制御プログラム及び集積回路 |
CN101546207A (zh) * | 2008-03-28 | 2009-09-30 | 盛群半导体股份有限公司 | 时钟信号切换电路 |
Also Published As
Publication number | Publication date |
---|---|
CN102999464A (zh) | 2013-03-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9116184B2 (en) | System and method for verifying the operating frequency of digital control circuitry | |
US8392739B2 (en) | Multi-core processor, its frequency conversion device and a method of data communication between the cores | |
TWI771898B (zh) | 時脈閘控同步電路及其時脈閘控同步方法 | |
CN103197728A (zh) | 不同时钟域无毛刺时钟切换电路的实现方法及电路 | |
CN101592975B (zh) | 一种时钟切换电路 | |
CN103684375B (zh) | 一种时钟分频切换电路及时钟芯片 | |
US8898503B2 (en) | Low latency data transfer between clock domains operated in various synchronization modes | |
CN102999464B (zh) | 一种ahb总线时钟切换电路 | |
CN104571263A (zh) | 一种片上定时器 | |
CN104836570B (zh) | 一种基于晶体管级的与/异或门电路 | |
CN105048794A (zh) | 一种带上电延时功能的igbt驱动互锁电路 | |
CN114371876A (zh) | 一种寄存器的配置电路以及一种集成电路芯片 | |
CN202904427U (zh) | 多功能模式的时钟树生成电路 | |
CN219812140U (zh) | 多时钟源无毛刺切换电路 | |
CN103631314A (zh) | 去除电平信号中毛刺的方法 | |
CN205883049U (zh) | 使用数字同步逻辑控制电路的dcdc变换器 | |
CN201478853U (zh) | 用于ups并机的无主从同步控制电路 | |
EP3173895B1 (en) | Clock tree implementation method, system-on-chip and computer storage medium | |
CN102427363B (zh) | 一种小分频系数的多相多模分频电路 | |
CN105958982B (zh) | 提前时钟有效信号的电路及方法 | |
CN203217573U (zh) | 一种修复违规保持时间的电路结构 | |
CN203054820U (zh) | 电视电脑一体机及其驱动板 | |
CN202383253U (zh) | 扫描链异步复位寄存器复位端口处理电路 | |
US9172379B1 (en) | Efficient controllers and implementations for elastic buffers | |
CN104917385B (zh) | 一种噪声减小型隔离式高频方波dc‑dc电源 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |