CN102881609B - 检测mpw产品重复缺陷和设计弱点的方法 - Google Patents
检测mpw产品重复缺陷和设计弱点的方法 Download PDFInfo
- Publication number
- CN102881609B CN102881609B CN201210343429.1A CN201210343429A CN102881609B CN 102881609 B CN102881609 B CN 102881609B CN 201210343429 A CN201210343429 A CN 201210343429A CN 102881609 B CN102881609 B CN 102881609B
- Authority
- CN
- China
- Prior art keywords
- mpw
- wafer
- design
- weakness
- light shield
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
Abstract
本发明提供的一种检测MPW产品重复缺陷和设计弱点的方法,包括应用多项目晶圆技术,将图形电路设计图利用光罩在晶圆上形成多个图形空间;获得晶圆的图形信息;通过比对图形电路设计图与晶圆的图形信息,检测是否存在差异;如存在差异,光罩存在缺陷和设计弱点;如不存在差异,则光罩无缺陷。本发明的检测MPW产品重复缺陷和设计弱点的方法简便易行,能够快速有效的检测出了MPW晶圆的重复缺陷与设计弱点,为良率提升做出贡献。
Description
技术领域
本发明涉及一种检测方法,尤其涉及一种检测MPW产品重复缺陷和设计弱点的方法。
背景技术
随着集成电路的技术不断地提升,最小的设计尺寸也在不断降低,单位面积芯片上的器件数量也越来越多。因此在集成电路设计开发阶段,设计者经常采用多项目晶圆(MultiProjectWafer,简称MPW),如图1中所示,就是将多个具有相同工艺的集成电路设计放在同一圆片1上流片,流片后,每个设计品种可以得到数十片芯片样品11,这一数量对于设计开发阶段的实验、测试已经足够。同时实验费用由所有参加MPW的项目按面积分担流片费用,以降低开发成本和新产品开发风险,降低中小集成电路设计企业在起步时的门槛,降低单次实验流片造成的资源严重浪费。
但是MPW晶圆通常通过光罩的每个曝光(shot)作为一个图形空间(die)的方式进行生产。这样如果光罩本身存在缺陷,将在各个图形空间的相同位置产生同样的缺陷,即产生重复缺陷和设计弱点。针对此种重复缺陷和设计弱点,目前常用的检测方法是通过扫描检查。但是这种扫描非常耗时,很难及时发现问题,而且仅仅采用检测光罩本身的方式,不会对成像后的图形进行检测。
同时在常规的检测方法中,对成像后的图形进行检测的方法是通过图形空间与图形空间的比较方法,如图2中所示,由于各个图形空间2、3、4均是有同一光罩生产出来,图形空间2、3、4上会显示同一位置21、31、41的缺陷,因此即使光罩有缺陷,通过图形空间比对也不能检测出来。除非通过阵列(array)模式检测出恰好处于单元(cell)区域的重复缺陷和设计弱点。但针对大部分通过图形空间与图形空间的比较方法进行检测的区域就无能为力。
因此,本领域的技术人员致力于开发一种能够检测出MPW晶圆重复缺陷与设计弱点的方法。
发明内容
鉴于上述的现有技术中的问题,本发明所要解决的技术问题是现有的技术无法快速有效的检测出MPW晶圆的重复缺陷与设计弱点。
本发明提供的一种检测MPW产品重复缺陷和设计弱点的方法,包括以下步骤:
步骤1,应用多项目晶圆技术,将图形电路设计图利用光罩在晶圆上形成多个图形空间;
步骤2,获得晶圆的图形信息;
步骤3,通过比对图形电路设计图与晶圆的图形信息,检测是否存在差异;
步骤4,如存在差异,光罩存在缺陷和设计弱点;如不存在差异,则光罩无缺陷。
在本发明的一个较佳实施方式中,所述步骤2通过扫描机台扫描获得晶圆的图形信息。
在本发明的另一较佳实施方式中,所述扫描机台中还设有比对模块,所述步骤3中通过扫描机台中的比对模块进行比对。
在本发明的另一较佳实施方式中,所述步骤3中的比对模块中设有图形电路设计图数据库,所述步骤3中包括将用于与晶圆的图形信息比对的图形电路设计图输入到图形电路设计图数据库中。
在本发明的另一较佳实施方式中,所述步骤3中还包括将比对结果进行降噪处理,并通过比对出的差异识别是否存在缺陷。
在本发明的另一较佳实施方式中,所述步骤2中的晶圆的图形信息为单一层晶圆的图形信息。
在本发明的另一较佳实施方式中,所述步骤1中所使用的光罩为掩膜组。
本发明的检测MPW产品重复缺陷和设计弱点的方法简便易行,能够快速有效的检测出了MPW晶圆的重复缺陷与设计弱点,为良率提升做出贡献。
附图说明
图1是MPW晶圆产品的结构示意图;
图2是现有技术的图形比对示意图;
图3是本发明的实施例的流程图;
图4是本发明的实施例的缺陷示意图。
具体实施方式
以下将结合附图对本发明做具体阐释。
如图3中所示的本发明的实施例的一种检测MPW产品重复缺陷和设计弱点的方法,包括以下步骤:
步骤1,应用多项目晶圆技术,将图形电路设计图利用光罩在晶圆上形成多个图形空间。优选光罩为掩膜组;
步骤2,获得晶圆的图形信息;优选为一特定层,比如多晶硅(Poly)层的单一层晶圆,以避免其他信息的干扰;
步骤3,通过比对图形电路设计图与晶圆的图形信息,检测是否存在差异;
步骤4,如存在差异,光罩存在缺陷和设计弱点;如不存在差异,则光罩无缺陷。
本发明的检测MPW产品重复缺陷和设计弱点的方法简便易行,能够快速有效的检测出了MPW晶圆的重复缺陷与设计弱点,为良率提升做出贡献。
在本发明的实施例中,步骤2优选通过扫描机台扫描获得晶圆的图形信息。并优选扫描机台中还设有比对模块,步骤3中通过扫描机台中的比对模块进行比对。
此外,在本发明的实施例中,步骤3中的比对模块中设有图形电路设计图数据库,步骤3中包括将用于与晶圆的图形信息比对的图形电路设计图输入到图形电路设计图数据库中。
另外,在本发明的实施例中,如图4中所示,步骤3中还包括将比对结果5进行降噪处理,并通过比对出的差异识别是否存在缺陷。
本发明的实施例通过为扫描机台增加一个整体版图检查(JobDeckView,简称JDV)数据库比对模块,在扫描前将要检测层的图形电路设计图数据导入扫描机台;然后准备某一特定层,比如Poly层的单一层晶圆,以避免其他信息的干扰;然后对此晶圆进行扫描,并通过比对模块将扫描到的晶圆信息与图形电路设计图信息进行比较,检测出缺陷示意图;鉴别所检测到的差异是否为真正的缺陷,并确定扫描程式。
在实际的生产过程中,可以定期按照此方法对光罩缺陷进行扫描,这样就解决了MPW晶圆重复缺陷和设计弱点的检测难题,为良率提升以及生长周期的控制做出贡献。
以上对本发明的具体实施例进行了详细描述,但其只是作为范例,本发明并不限制于以上描述的具体实施例。对于本领域技术人员而言,任何对本发明进行的等同修改和替代也都在本发明的范畴之中。因此,在不脱离本发明的精神和范围下所作的均等变换和修改,都应涵盖在本发明的范围内。
Claims (4)
1.一种检测MPW产品重复缺陷和设计弱点的方法,其特征在于,包括以下步骤:
步骤1,应用多项目晶圆技术,将图形电路设计图利用光罩在晶圆上形成多个图形空间;
步骤2,选取单一层晶圆,并获得所述单一层晶圆的图形信息;
步骤3,将所述图形信息输入至具有图形电路设计图数据库的比对模块中,通过比对模块比对图形电路设计图与晶圆的图形信息获得比对结果,并对所述比对结果进行降噪处理以对比出差别识别,通过所述差别识别检测是否存在差异;
其中,所述比对模块中设有图形电路设计图数据库,所述图形电路设计图数据库中包括将用于与晶圆的图形信息比对的图形电路设计图;
步骤4,如存在差异,光罩存在缺陷和设计弱点;如不存在差异,则光罩无缺陷。
2.如权利要求1所述的检测MPW产品重复缺陷和设计弱点的方法,其特征在于,所述步骤2通过扫描机台扫描获得晶圆的图形信息。
3.如权利要求2所述的检测MPW产品重复缺陷和设计弱点的方法,其特征在于,所述扫描机台中设有所述比对模块,所述步骤3中通过扫描机台中的所述比对模块进行比对。
4.如权利要求1所述的检测MPW产品重复缺陷和设计弱点的方法,其特征在于,所述步骤1中所使用的光罩为掩膜组。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210343429.1A CN102881609B (zh) | 2012-09-17 | 2012-09-17 | 检测mpw产品重复缺陷和设计弱点的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210343429.1A CN102881609B (zh) | 2012-09-17 | 2012-09-17 | 检测mpw产品重复缺陷和设计弱点的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102881609A CN102881609A (zh) | 2013-01-16 |
CN102881609B true CN102881609B (zh) | 2016-04-27 |
Family
ID=47482889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210343429.1A Active CN102881609B (zh) | 2012-09-17 | 2012-09-17 | 检测mpw产品重复缺陷和设计弱点的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102881609B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI534646B (zh) | 2013-05-20 | 2016-05-21 | 敖翔科技股份有限公司 | 智慧型弱點圖形診斷方法、系統與電腦可讀取記憶媒體 |
CN104465433B (zh) * | 2013-09-23 | 2017-05-17 | 中芯国际集成电路制造(上海)有限公司 | 重复性缺陷的分析方法 |
CN104733335B (zh) * | 2013-12-19 | 2017-11-24 | 致茂电子股份有限公司 | 用于检测晶圆的比对座标的方法 |
CN108133900A (zh) * | 2017-12-21 | 2018-06-08 | 上海华力微电子有限公司 | 一种缺陷扫描机台及其缺陷自动分类方法 |
CN110473798B (zh) * | 2019-08-19 | 2021-10-19 | 上海华力微电子有限公司 | 一种晶圆表面超小尺寸缺陷检测方法 |
CN112838019A (zh) * | 2019-11-25 | 2021-05-25 | 格科微电子(上海)有限公司 | 用于晶圆键合的对准检测方法 |
CN111104774A (zh) * | 2019-12-20 | 2020-05-05 | 中芯集成电路制造(绍兴)有限公司 | 晶圆图的生成方法 |
CN111257327A (zh) * | 2020-02-17 | 2020-06-09 | 上海华力集成电路制造有限公司 | 图形缺陷检测方法及检测系统 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1217399C (zh) * | 2002-07-11 | 2005-08-31 | 联华电子股份有限公司 | 检测晶片阶段缺陷的方法 |
CN101201328A (zh) * | 2006-12-15 | 2008-06-18 | 上海华虹Nec电子有限公司 | 硅片图形缺陷在线检测方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7570796B2 (en) * | 2005-11-18 | 2009-08-04 | Kla-Tencor Technologies Corp. | Methods and systems for utilizing design data in combination with inspection data |
US20100068832A1 (en) * | 2008-09-15 | 2010-03-18 | Hui-Shen Shih | Method for the protection of information in multi-project wafers |
-
2012
- 2012-09-17 CN CN201210343429.1A patent/CN102881609B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1217399C (zh) * | 2002-07-11 | 2005-08-31 | 联华电子股份有限公司 | 检测晶片阶段缺陷的方法 |
CN101201328A (zh) * | 2006-12-15 | 2008-06-18 | 上海华虹Nec电子有限公司 | 硅片图形缺陷在线检测方法 |
Also Published As
Publication number | Publication date |
---|---|
CN102881609A (zh) | 2013-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102881609B (zh) | 检测mpw产品重复缺陷和设计弱点的方法 | |
US10146036B2 (en) | Semiconductor wafer inspection using care area group-specific threshold settings for detecting defects | |
TWI643280B (zh) | 使用結構性資訊之缺陷偵測 | |
CN102937594B (zh) | 一种缺陷检测系统及方法 | |
CN102346800B (zh) | 加速设计规则检查的方法及装置 | |
CN106415807A (zh) | 使用高分辨率全裸片图像数据进行检验 | |
CN103367188B (zh) | 晶圆良率分析方法及系统 | |
US10719655B2 (en) | Method and system for quickly diagnosing, classifying, and sampling in-line defects based on CAA pre-diagnosis database | |
EP2943976A1 (en) | Detecting defects on a wafer using template image matching | |
CN106980719B (zh) | 版图重复单元光学邻近效应修正一致性检查方法 | |
CN1897002A (zh) | 错误位置识别方法以及结合纯逻辑与物理布局信息的系统 | |
US8826209B2 (en) | Automated inline defect characterization | |
CN104346390B (zh) | 一种形成字库的方法及装置 | |
CN104183517A (zh) | 智能型弱点图形诊断方法与系统 | |
CN103500722B (zh) | 一种电子束缺陷检测方法 | |
WO2018010272A1 (zh) | 在自动缺陷分类流程中管理缺陷的方法及系统 | |
CN102931116B (zh) | 存储器同步缺陷检测方法 | |
CN108694265A (zh) | 设计布局的失效风险的智能型预诊断系统及方法 | |
CN102967607A (zh) | 通过在不同芯片区域采集光信号的缺陷检测方法 | |
CN111582309B (zh) | 一种生成设计版图坏点检测模型的方法及检测坏点的方法 | |
CN104103541A (zh) | 一种对缺陷进行选择性检测的方法 | |
JP5389456B2 (ja) | 欠陥検査装置および欠陥検査方法 | |
CN103928365B (zh) | 一个光罩内的单元芯片存在不同图像条件的缺陷扫描方法 | |
CN105931976A (zh) | 一种亮场扫描设备自动定义扫描区域的检测方法 | |
CN104157589B (zh) | 晶圆缺陷扫描方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |