CN102810328A - 内存供电电路 - Google Patents
内存供电电路 Download PDFInfo
- Publication number
- CN102810328A CN102810328A CN2011101474904A CN201110147490A CN102810328A CN 102810328 A CN102810328 A CN 102810328A CN 2011101474904 A CN2011101474904 A CN 2011101474904A CN 201110147490 A CN201110147490 A CN 201110147490A CN 102810328 A CN102810328 A CN 102810328A
- Authority
- CN
- China
- Prior art keywords
- internal memory
- power supply
- slot
- power
- ground hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/063—Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
Landscapes
- Power Sources (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一种内存供电电路,用于为插设在主板上的内存供电。主板上设置两个选择性地插入内存的第一插槽及一接地点。每个第一插槽内设置第一接地孔。第一插槽内未插入内存时,第一接地孔接地。第一插槽内插入内存时,第一接地孔不接地。内存供电电路包括逻辑电路及开关电源。逻辑电路包括第一信号端及与直流电源电连接的第一、第二输入端。第一、第二输入端还与对应的第一接地孔电连接。开关电源包括与第一信号端电连接的第二信号端及给第一插槽内插设的内存供电的第一、第二电源端。当两个第一插槽均插入内存时,开关电源开启第一、第二电源端,否则,开关电源开启其中一电源端,关闭另一电源端,以提高电源转换效率。
Description
技术领域
本发明涉及一种内存供电电路。
背景技术
开关电源具有一个特性:负载越轻(即负载的工作功率之和在开关电源的最大输出功率中所占的比例越小),电源转换效率越低;负载越重,电源转换效率越高,因此为了提高电源转换效率,设计者一般会选择最大输出功率等于或略大于多个负载的工作功率之和的开关电源,使得开关电源在较重的负载下工作。但是当开关电源给内存供电时,用户若不需要太大的内存空间,会拔除其中几个不需要的内存,此时未被拔除的内存的工作功率之和在开关电源的最大输出功率中所占的比例降低了,开关电源的电源转换效率也降低了。
发明内容
有鉴于此,有必要提供一种在主板上的某些内存被拔掉时,电源转换效率被提高的内存供电电路。
一种内存供电电路,用于为插设在一主板上的内存供电。所述主板上设置至少两个选择性地插入内存的第一插槽及一接地点。每个第一插槽内设置第一接地孔。当所述第一插槽内未插入所述内存时,所述第一接地孔与所述接地点不连通。当所述第一插槽内插入所述内存时,所述第一接地孔与所述接地点导通。所述内存供电电路包括逻辑电路及开关电源。所述逻辑电路包括第一信号端及与一个直流电源电连接的第一、第二输入端。所述第一、第二输入端还分别与一个对应的第一接地孔电连接。所述开关电源包括第一电源端、第二电源端及与所述第一信号端电连接的第二信号端。所述第一、第二电源端给所述至少两个第一插槽内插设的内存供电。当所述两个第一插槽内均插入内存时,所述开关电源开启所述第一、第二电源端,否则,所述开关电源开启所述第一电源端或所述第二电源端,关闭所述第二电源端或所述第一电源端。
本发明的内存供电电路,通过所述逻辑电路判断所述主板的第一插槽内是否插入内存,以调整所述开关电源的第一、第二电源端打开或关闭,从而使得当某些内存被拔掉时,未被拔除的内存的工作功率之和在所述开关电源的最大输出功率中所占的比例被提高,电源转换效率被提高。
附图说明
图1是本发明较佳实施方式的内存供电电路的电路图。
图2是一个内存的示意图。
主要元件符号说明
内存供电电路 | 100 |
逻辑电路 | 20 |
第一输入端 | 21 |
第二输入端 | 22 |
第一信号端 | 23 |
上拉电阻 | 30 |
开关电源 | 60 |
第一电源端 | 61 |
第二电源端 | 62 |
第二信号端 | 63 |
直流电源 | Vcc |
主板 | 200 |
内存通道 | 210 |
第一插槽 | 211 |
第一接地孔 | 211a |
第二接地孔 | 211b |
第二插槽 | 212 |
接地点 | 260 |
内存 | 300 |
接地引脚 | 310 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1及图2,为本发明实施方式提供的一种内存供电电路100,用于根据负载量的轻重,给设置在一个主板200上的四个内存300提供合适的电能。所述主板200上设置有两个内存通道210及一个接地点260,每个内存通道210均包括一个第一插槽211及一个第二插槽212。两个第一插槽211内可选择性的插入一个内存300,也就是说,每个第一插槽211内可以插入一内存300,也可以不插入一内存300。而每个第二插槽212内必须插入一内存300。
每个第一插槽211包括一个第一接地孔211a及一个第二接地孔211b。所述第一接地孔211a与所述主板200上的接地点260不连通,所述第二接地孔211b与所述主板200上的接地点260电连接。每个内存300包括两个电连接的接地引脚310,用于分别插设在所述第一接地孔211a及所述第二接地孔211b内。当所述内存300插入一个第一插槽211内时,所述接地引脚310将所述第一接地孔211a与所述第二接地孔211b电连接,使得所述第一接地孔211a与所述主板200上的接地点260电连接。
当然,所述内存300及所述内存通道210的数量并不局限于本实施方式。所述第二接地孔211b的数量也并不局限于本实施方式。
所述内存供电电路100包括一个逻辑电路20、两个上拉电阻30、一个开关电源60。
所述逻辑电路20包括一个第一输入端21、一个第二输入端22及一个第一信号端23。所述第一输入端21与其中一个第一插槽211的第一接地孔211a电连接。所述第二输入端22与另一个第一插槽211的第一接地孔211a电连接。所述第一输入端21还通过一个所述上拉电阻30与一个直流电源Vcc电连接,所述第二输入端22还通过一个所述上拉电阻30与所述直流电源Vcc电连接。所述第一信号端23与所述开关电源60电连接。在本实施方式中,所述逻辑电路20为或非门芯片。
所述开关电源60包括一个第一电源端61、一个第二电源端62及一个第二信号端63。所述第一电源端61及所述第二电源端62均与所述两个第一插槽211及所述两个第二插槽212的电源接口电连接,以给所述四个内存300供电。所述第一电源端61与所述第二电源端62能够输出的最大功率相等,均等于三个所述内存300的工作功率之和。所述第二信号端63与所述逻辑电路20的第一信号端23电连接,用于根据所述第一信号端23的输出信号输出不同功率的电能。具体的,当所述第二信号端63从所述逻辑电路20的第一信号端23接收到一个低电平信号“0”时,所述开关电源60打开所述第一电源端61,关闭所述第二电源端62,以使所述第一电源端61能够输出电能,所述第二电源端62不能输出电能。当所述第二信号端63从所述逻辑电路20的第一信号端23接收到一个高电平信号“1”时,所述开关电源60同时打开所述第一电源端61及所述第二电源端62,使所述第一电源端61、所述第二电源端62均能输出电能。
所述内存供电电路100的工作过程如下:
(1)当所述两个第一插槽211内均插入所述内存300时,所述两个第一接地孔211a通过所述内存300的两个接地引脚310与所述第二接地孔211b电连接,由于所述第二接地孔211b与所述主板200上的接地点260电连接,因此所述两个第一接地孔211a也与所述主板200上的接地点260电连接,进而接地,使得所述第一输入端21及所述第二输入端22均为低电平“0”,则所述第一信号端23输出一个高电平信号“1”给所述第二信号端63,所述开关电源60同时打开所述第一电源端61及所述第二电源端62,以给两个插设在所述第一插槽211内的内存300及两个插设在所述第二插槽212内的个内存300供电。
(2)当所述两个第一插槽211内均不插入所述内存300时,所述两个第一接地孔211a均悬空,不接地,所述两个上拉电阻30分别将所述第一输入端21及所述第二输入端22均拉成高电平“1”,则所述第一信号端23输出一个低点平信号“0”给所述第二信号端63,所述开关电源60打开所述第一电源端61,关闭所述第二电源端62,仅让所述第一电源端61输出电能,以给两个插设在所述第二插槽212内的内存300供电。
(3)当所述第一输入端21所对应的第一插槽211内插入所述内存300,所述第二输入端22所对应的第一插槽211内不插所述内存300时,则所述第一输入端21通过对应的第一接地孔211a接地,所述第二输入端22不接地,则所述第一输入端21输入低电平“0”,所述第二输入端22输入高电平“1”,则所述第一信号端23输出一个低点平信号“0”给所述的第二信号端63,所述开关电源60打开所述第一电源端61,关闭所述第二电源端62,仅让所述第一电源端61输出电能,以给一个插设在所述第一插槽211内的内存300及两个插设在所述第二插槽212内的内存300供电。
(4)当所述第一输入端21所对应的第一插槽211内不插所述内存300,所述第二输入端22所对应的第一插槽211内插入所述内存300时,与(3)的原理相同,所述第一信号端23输出一个低点平信号“0”给所述开关电源60的第二信号端63,所述开关电源60打开所述第一电源端61,关闭所述第二电源端62,仅让所述第一电源端61输出电能,以给一个插设在所述第一插槽211内的内存300及两个插设在所述第二插槽212内的内存300供电。
当然,在其他实施方式中,在出现上述(2)~(4)的情况时,所述开关电源60也可打开所述第二电源端62,关闭所述第一电源端61。
当然,所述逻辑电路20并不局限于本实施方式的或非门芯片,在其他实施方式中,比如所述逻辑电路20也可为或门芯片,此时所述开关电源60的控制方式也需要相应的进行调整,即当所述开关电源60接收到一个高电平信号“1”时,开启所述第一电源端61,关闭所述第二电源端62;当所述开关电源60接收到一个低电平信号“0”时,同时开启所述第一电源端61及所述第二电源端62。
本发明的内存供电电路,通过所述逻辑电路判断所述主板的第一插槽内是否插入内存,以调整所述开关电源的第一、第二电源端打开或关闭,从而使得当某些内存被拔掉时,未被拔除的内存的工作功率之和在所述开关电源的最大输出功率中所占的比例被提高,电源转换效率被提高。
可以理解的是,对于本领域的普通技术人员来说,可以根据本发明的技术构思做出其它各种相应的改变与变形,而所有这些改变与变形都应属于本发明权利要求的保护范围。
Claims (5)
1.一种内存供电电路,用于为插设在一主板上的内存供电;所述主板上设置至少两个选择性地插入内存的第一插槽及一接地点;每个第一插槽内设置第一接地孔;当所述第一插槽内未插入所述内存时,所述第一接地孔与所述接地点不连通;当所述第一插槽内插入所述内存时,所述第一接地孔与所述接地点导通;所述内存供电电路包括逻辑电路及开关电源,所述逻辑电路包括第一信号端及与一个直流电源电连接的第一、第二输入端;所述第一、第二输入端还分别与一个对应的第一接地孔电连接;所述开关电源包括第一电源端、第二电源端及与所述第一信号端电连接的第二信号端;所述第一电源端及所述第二电源端给所述至少两个第一插槽内插设的内存供电;当所述两个第一插槽内均插入内存时,所述开关电源开启所述第一、第二电源端,否则,所述开关电源开启所述第一电源端或所述第二电源端,关闭所述第二电源端或所述第一电源端。
2.如权利要求1所述的内存供电电路,其特征在于,所述逻辑电路为或非门芯片,当所述第二信号端接收到一个低电平信号时,所述开关电源开启所述第一电源端,关闭所述第二电源端;当所述第二信号端接收到一个高电平信号时,所述开关电源同时开启所述第一电源端及所述第二电源端。
3.如权利要求1所述的内存供电电路,其特征在于,所述第一输入端通过一个上拉电阻与所述直流电源电连接,所述第二输入端通过一个上拉电阻与所述直流电源电连接。
4.如权利要求1所述的内存供电电路,其特征在于,所述第一插槽内还设置至少一个第二接地孔,所述至少一个第二接地孔与所述主板上的接地点电连接,所述内存包括多个电连接的接地引脚,用于分别插设在所述第一接地孔及所述多个第二接地孔内,使得当所述内存插入所述第一插槽内时,所述第一接地孔通过所述内存的接地引脚与所述第二接地孔电连接,进而与所述主板上的接地点电连接。
5.如权利要求1所述的内存供电电路,其特征在于,所述主板上还设置至少两个与所述至少两个第一插槽相对应的第二插槽,所述至少两个第二插槽内必须插入内存,每个第一插槽及其对应的第二插槽形成一个内存通道,所述第一、第二电源端还给插设在所述至少两个第二插槽内的内存供电。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011101474904A CN102810328A (zh) | 2011-06-02 | 2011-06-02 | 内存供电电路 |
TW100119784A TWI479501B (zh) | 2011-06-02 | 2011-06-07 | 記憶體供電電路 |
US13/283,611 US8547772B2 (en) | 2011-06-02 | 2011-10-28 | Memory power supply circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011101474904A CN102810328A (zh) | 2011-06-02 | 2011-06-02 | 内存供电电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102810328A true CN102810328A (zh) | 2012-12-05 |
Family
ID=47234018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011101474904A Pending CN102810328A (zh) | 2011-06-02 | 2011-06-02 | 内存供电电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8547772B2 (zh) |
CN (1) | CN102810328A (zh) |
TW (1) | TWI479501B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8972620B2 (en) * | 2010-07-02 | 2015-03-03 | Dell Products L.P. | Methods and systems to simplify population of modular components in an information handling system |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1881136A (zh) * | 2005-06-13 | 2006-12-20 | 鸿富锦精密工业(深圳)有限公司 | 内存电压信号产生电路 |
US20080266996A1 (en) * | 2007-04-29 | 2008-10-30 | Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd | Memory power supply circuit |
TW201001154A (en) * | 2008-06-20 | 2010-01-01 | Hon Hai Prec Ind Co Ltd | Power supply circuit for function module of motherboard |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI220185B (en) * | 2002-11-21 | 2004-08-11 | Chang Tseng Technology Co Ltd | Power sharing control device and method for industrial computer system |
JP2005063548A (ja) * | 2003-08-11 | 2005-03-10 | Semiconductor Energy Lab Co Ltd | メモリ及びその駆動方法 |
US20060149977A1 (en) * | 2004-12-31 | 2006-07-06 | Barnes Cooper | Power managing point-to-point AC coupled peripheral device |
WO2008042403A2 (en) * | 2006-10-03 | 2008-04-10 | Inapac Technologies, Inc. | Memory accessing circuit system |
CN101639797B (zh) * | 2008-07-30 | 2011-05-04 | 鸿富锦精密工业(深圳)有限公司 | 内存侦测电路 |
CN101770275B (zh) * | 2008-12-27 | 2013-11-06 | 鸿富锦精密工业(深圳)有限公司 | 内存电源效能提升的方法 |
KR101475823B1 (ko) * | 2009-12-09 | 2014-12-23 | 삼성전자주식회사 | 휴대용 단말기에서 복수의 메모리 이용 방법 및 장치 |
-
2011
- 2011-06-02 CN CN2011101474904A patent/CN102810328A/zh active Pending
- 2011-06-07 TW TW100119784A patent/TWI479501B/zh active
- 2011-10-28 US US13/283,611 patent/US8547772B2/en not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1881136A (zh) * | 2005-06-13 | 2006-12-20 | 鸿富锦精密工业(深圳)有限公司 | 内存电压信号产生电路 |
US20080266996A1 (en) * | 2007-04-29 | 2008-10-30 | Hong Fu Jin Precision Industry (Shenzhen) Co., Ltd | Memory power supply circuit |
TW201001154A (en) * | 2008-06-20 | 2010-01-01 | Hon Hai Prec Ind Co Ltd | Power supply circuit for function module of motherboard |
Also Published As
Publication number | Publication date |
---|---|
US8547772B2 (en) | 2013-10-01 |
TWI479501B (zh) | 2015-04-01 |
TW201250700A (en) | 2012-12-16 |
US20120307584A1 (en) | 2012-12-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104025417B (zh) | 充放电控制电路以及电池装置 | |
CN102778918B (zh) | 便携式电子装置 | |
CN105867593A (zh) | 一种USB Type-C接口电路及其控制装置 | |
CN207473599U (zh) | 一种i2c总线控制接口电路 | |
CN207150424U (zh) | 一种电源管理芯片、供电系统和电子设备 | |
CN103187743B (zh) | 电池保护芯片的级联平衡控制装置及电池保护芯片 | |
CN104113211B (zh) | 一种应用于能量获取系统的低功耗迟滞电压检测电路 | |
CN104967191A (zh) | 用于移动电源的充电电路及移动电源 | |
CN105022468A (zh) | Usb适配器及usb线 | |
CN108233699A (zh) | 一种电源管理芯片、供电系统和电子设备 | |
CN205811601U (zh) | 充电控制电路、充电装置和移动终端 | |
CN105470926A (zh) | 一种级联电池保护电路及其系统 | |
CN204794261U (zh) | 用于移动电源的充电电路及移动电源 | |
CN102810328A (zh) | 内存供电电路 | |
CN105990893B (zh) | 供电方法、装置及终端 | |
CN105720948B (zh) | 一种基于FinFET器件的时钟控制触发器 | |
CN208781221U (zh) | 刀片服务器控制装置 | |
CN201213227Y (zh) | 多功能输入终端 | |
CN102890553A (zh) | 内存及具有该内存的内存供电系统 | |
CN109888871A (zh) | 一种多电池均衡供电装置、供电方法、电子车锁及车辆 | |
CN206364542U (zh) | 一种充电组件 | |
CN204929189U (zh) | 一种蓝牙耳机与有线耳机的自动切换电路 | |
CN104076896B (zh) | 一种高等级ddr供电电路 | |
CN206302185U (zh) | 一种双输入电池充电切换电路及智能电子设备 | |
CN206658151U (zh) | 一种电源控制电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20121205 |