CN201213227Y - 多功能输入终端 - Google Patents

多功能输入终端 Download PDF

Info

Publication number
CN201213227Y
CN201213227Y CNU2008200558291U CN200820055829U CN201213227Y CN 201213227 Y CN201213227 Y CN 201213227Y CN U2008200558291 U CNU2008200558291 U CN U2008200558291U CN 200820055829 U CN200820055829 U CN 200820055829U CN 201213227 Y CN201213227 Y CN 201213227Y
Authority
CN
China
Prior art keywords
terminal
integrated circuit
source
effect transistor
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CNU2008200558291U
Other languages
English (en)
Inventor
贺凯瑞
龚大伟
理查德.格雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Active-Semi Co., Ltd.
Active Semi Shanghai Co Ltd
Original Assignee
Active Semi Shanghai Co Ltd
Active Semi International Inc USA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Active Semi Shanghai Co Ltd, Active Semi International Inc USA filed Critical Active Semi Shanghai Co Ltd
Priority to CNU2008200558291U priority Critical patent/CN201213227Y/zh
Application granted granted Critical
Publication of CN201213227Y publication Critical patent/CN201213227Y/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Abstract

本实用新型公开了一种多功能输入终端。其中单个终端可用来设置集成电路进入三态(状态Q0,状态Q1或状态Q2)。集成电路中的电路连接到此终端,并确定此终端是否:1)通过外部连接接成低,2)通过外部连接接成高,3)悬空或基本上悬空。如果电路确定此终端是悬空或者是基本上悬空的,那么,电路将设置电路的部分运行特性(例如,设置电路给电池充电的最大电流IBATT)具有一个值,此值是连接到终端的外部电阻阻值是由设置的一个函数值来定。因此,集成电路用户能够通过选择适当阻值的外部电阻来设置运行特性具有一个想要的值。如果外部电阻不存在,那么终端是悬空的,电路设置具有对应为零值的运行特性。在典型应用中,零值对应为停止状态。

Description

多功能输入终端
技术领域
本实用新型涉及一种涉及到集成电路的终端,其终端用来接收配置信息,配置集成电路上的电路,尤其涉及多功能输入终端。
背景技术
图1(现有技术)是一种通过USB缆线2连接到USB主机3(在本例中是个人电脑)上的USB装置1(在本例中是手机)的框图。USB主机3包括USB电路4。USB装置1包括USB电路5。USB缆线2有一个标准的USB插头6,插入USB主机3上的自适应的USB端口7,因此,USB主机能够通过USB缆线2上的两条数据线D+和D-读取和写入USB装置1中的USB电路5。USB缆线2还提供一条电源电压功率导线VIN和一条地导线GND。这些导线可用来给USB主机3外部的电路供电。USB端口7规定在其导线VIN和地GND之间提供5.0伏的电压。但是,根据配置,USB主机3可能提供最大100毫安的电源电流或最大500毫安的电源电流。
在所说明的系统中,用USB主机3和USB端口7重新给手机1中的可充电的锂离子电池8充电。因此,手机1包括连接到USB电路5的电池充电器集成电路9。电池充电器集成电路9还连接到所说明的USB缆线2的VIN和GND导线上。充电器集成电路9接收来自USB缆线2的流经电源电压导线VIN和地导线GND的电能,接着用此电能给电池8再充电。
图2分析了充电的形式。在第一个的快充阶段,电池充电器集成电路9以恒定电流I-CONST给电池8充电。然后,一旦电池电压VBATT达到预先设定的电压V-CONST,电池充电器集成电路9将切换到恒压充电模式。此恒压充电模式有时亦被称之为“完成(top-off)”阶段。充电器集成电路在这种恒压充电的模式下已经把能量传递给了电池,以至电池电压VBATT已经有预先设定的时间间隔维持在预先设定的充电范围了,之后,电池充电器集成电路9将停止给电池8提供能量。图2中的垂直线13说明这一点。
由上面所阐述的,USB端口7可能仅能提供100毫安的电源电流,或者可能能够提供500毫安的电源电流。在快充阶段,期望以更大的恒定电流给电池8充电,如果USB端口能够提供更大的充电电流。因此,如果USB端口7能够提供500毫安的流经VIN和GND导线的电源电流,那么在恒电流充电阶段,充电器集成电路将以500毫安的电流充电。USB主机3中的USB电路4把表示主机能够输出给它的USB端口7的电源电流量的信息写入到手机1中的USB电路5。接着,USB电路5以数字逻辑信号的形式把这个信息提供给电池充电器集成电路9。如果USB电路5驱动此数字逻辑信号为第一个数字逻辑值,那么,USB可以输出一个最大值(比如,100毫安)的电流;但是,如果USB电路5驱动此数字逻辑信号为第二个数字逻辑值,那么,USB可以输出另一个最大值(比如,500毫安)的电流。电池充电器集成电路9在第一个终端(T1)11上接收此信号。
本案例子中的USB主机3(这里是个人电脑)还能够开启或停止电池充电。主机3中的USB电路4把一位信息位写入到手机1中的USB电路5。这个信息位指示充电器是开启还是停止。然后,这个信息位以第二个数字逻辑信号的形式从USB电路5传到电池充电器集成电路9上。电池充电器集成电路9在第二个终端(T2)12上接收此第二个数字逻辑信号。因此,电池充电器集成电路9有两个终端11和12,以接收来自USB电路5的配置信息。
表格1:
 
T1T2 功能
00 DISABLED
01 DISABLED
10 100mA(ENABLED)
11 500Ma(ENABLED)
表格1说明了在终端T1和T2上的第一个和第二个数字逻辑信号的数字逻辑值,以及示出了配置的电池充电器集成电路9相对应的情况。在图1传统的USB电池充电电路的一个变形,一个额外的外部电阻可连接在第一终端T1和地电势之间。在一些配置中,此外部电阻的阻值设定恒定电流的幅值,在恒流模式下,电池充电器集成电路9用此恒流给电池8充电。比如,如果终端T2收到的信号为数字逻辑低,那么充电器停止;否则,依据图2,充电器在快充电阶段以一个恒定的电流充电,其中恒定的电流由连接在终端T1上的外部电阻的阻值确定。根据特定的传统电路,终端T1可能或可能不连接在USB电路5的一个终端。这样需要改良以上描述的传统的电池充电系统。
实用新型内容
本实用新型所要解决的技术问题是提供一种多功能输入终端,它可以实现多功能输入,进而减少了终端数目,从而降低了USB装置的制造成本。
为了解决以上技术问题,本实用新型提供了一种多功能输入终端。其中单个终端可用来设置集成电路进入三态(状态Q0,状态Q1或状态Q2)。集成电路中的电路连接到此终端,并确定此终端是否:1)通过外部连接接成低,2)通过外部连接接成高,3)悬空或基本上悬空。如果电路确定此终端是悬空或者是基本上悬空的,那么,电路将设置电路的部分运行特性(例如,设置电路给电池充电的最大电流IBATT)具有一个值,此值是连接到终端的外部电阻阻值是由设置的一个函数值来定。因此,集成电路用户能够通过选择适当阻值的外部电阻来设置运行特性具有一个想要的值。如果外部电阻不存在,那么终端是悬空的,电路设置具有对应为零值的运行特性。在典型应用中,零值对应为停止状态。
本实用新型上述终端和电路特别适合用在USB电池充电器上。在许多应用中,应用本实用新型的终端和电路及方法,允许USB电池充电器集成电路的终端数目减少一个。终端数目的减少降低了应用此USB电池充电器集成电路的USB装置(如手机)的制造成本。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步详细说明。
图1是现有技术中用在手机上的传统六终端USB电池充电器集成电路的示意图。
图2是图1中传统USB电池充电器集成电路如何给图1中的手机上的可充电电池充电示意图。
图3是本实用新型系统100的示意图,根据一个新颖的方面,此系统包含新颖的USB电池充电器集成电路109。
图4是图3中的新颖USB电池充电器集成电路109如何给图3中的手机101上的可充电电池108充电的示意图。
图5和9一起形成一个在USB电池充电器集成电路109中的电路200的电路示意图。电路200检测其中集成电路109配置的状态(Q0,Q1,Q2)。
图7是图5和9中电路200的给晶体管M1和M2的栅极电压偏置的替代偏置网络。
图8是替代方法的示意图,此替代方法能够把USB集成电路(如图3中的USB集成电路105)连接到新颖USB电池充电器集成电路109上。
具体实施方式
本实用新型所指的“构件”是指具有某种功能或能够实现某种功能的元器件或电路,比如在下面实施例中具体指电路200(图5)等。另外,本实用新型所指的“电源电压终端”在本实施例中是指输入电压终端205(图5),本实用新型所指的“数字逻辑电路”在本实施例中是指反相器209(图5),本实用新型所指的“第二数字逻辑电路”在本实施例中是指反相器211(图5),本实用新型所指的“数字解码电路”在本实施例中是指数字解码器217(图5),本实用新型所指的“可编程电流源”在本实施例中是指电流源电路219(图5)。上述对应关系仅仅是为了进一步地更好的解释和说明本实用新型的具体应用,而不应当视为对本实用新型的限制。
图3是本实用新型系统100的示意图,此系统100包含通过USB缆线102连接到USB主机103(本例中为个人电脑)的USB装置101(本例中为手机)。USB主机103包括USB电路104。USB装置101包括USB电路105。USB缆线102有一个标准的USB插头106,插入USB主机103上的自适应的USB端口107,因此,USB主机103能够通过USB缆线102上的两条数据线D+和D-读取和写入USB装置101中的USB电路105。USB缆线102还提供一条电源电压功率导线VIN和一条地导线GND。这些导线可用来给USB主机103外部的电路供电。USB端口107规定在其导线VIN和地GND之间提供5.0伏的电压。但是,根据配置,USB主机可能提供最大100毫安的电源电流或最大500毫安的电源电流。
在所说明的系统中,用USB主机103和USB端口107重新给手机101中的可充电的锂离子电池108充电。方框101A是手机101的局部展开图。方框101A包括新颖的电池充电器集成电路109,其用新颖方式连接到USB电路105上。如图说明的,电池充电器集成电路109还连接到USB缆线102的导线VIN和GND上。充电器集成电路109接收来自USB缆线102的流经电源电压导线VIN和地导线GND的电能,接着用这些电能给电池108再充电。
图4分析了充电的形式。在第一个的快充阶段,电池充电器集成电路109以恒定电流I-CONST给电池108充电。然后,一旦电池电压VBATT达到预先设定的电压V-CONST,电源充电器集成电路109将切换到恒压充电模式。此恒压充电模式有时亦被称之为“完成(top-off)”阶段。充电器集成电路109在这种恒压充电的模式下已经把能量传递给了电池108,以至电池电压VBATT已经有预先设定的时间间隔维持在预先设定的充电范围了,之后,电池充电器集成电路109将停止给电池108提供能量。图4中的垂直线110说明这一点。
由上面所阐述的,USB端口107可能仅能提供100毫安的电源电流,或者USB端口107可能能够提供500毫安的电源电流。在快充阶段,期望可以获取最大的恒定电流给电池108充电,如果USB端口能够提供增大数量的充电电流。因此,如果USB端口107能够提供500毫安的流经VIN和GND导线的电源电流,那么在恒电流充电阶段,充电器集成电路109将以500毫安的电流充电。USB主机103中的USB电路104把表示主机能够输出给它的USB端口107的电源电流量的信息写入到手机101中的USB电路105。接着,USB电路105以有两个数字逻辑电平的信号的形式把这个信息提供给电池充电器集成电路109。如果USB电路105驱动数字逻辑信号IN及导线111有第一个数字逻辑值,以至终端(T1)112连接到地导线(GND导线)113上,那么,USB端口107提供的电源电流就有第一个100毫安的最大值;但是,如果USB电路105驱动信号IN及导线111有第二个数字逻辑值,以至终端(T1)112连接到VIN导线114上,那么,USB端口107提供的电源电流就有第二个500毫安的最大值。电池充电器集成电路109在一种单个终端(T1)112上接收这个IN信号。
本例中的USB主机103(这里为个人电脑)还能够使充电器集成电路109以恒定电流,确切地说是“用户”选定的值,给电池108充电。这里的术语“用户”通常是指手机生产商或者是USB电池充电器集成电路109的“用户”,他们购买此集成电路,并把它们安装在产品如手机101上。充电器集成电路109给电池108充电的恒定电流是由连接在终端T1上的外部电阻115的阻值确定的。外部电阻115是在充电器集成电路109的外部。尽管在特定实施例中,USB主机103不能够像图1至3中现有技术的例子一样,停止充电器集成电路109,但是,充电器集成电路109有更少的终端数目,充电器集成电路109通过这些终端与USB电路105通信。
表格2:
IN 功能
0 100mA
1 500mA
R 用户设定电流(12E6/R mA)
表格2其分析了新颖USB电池充电器集成电路109的单个终端112(T1)如何来配置USB电池充电器集成电路109进入三种状态的其中之一。如果终端T1是“接低”或者其它经短路或相对低的阻抗连接到GND导线113上的数字逻辑低电压,于是信号IN被称之为在数字逻辑低状态“0”。充电器集成电路109检测到此“0”状态并设置给电池108充电的恒定电流的最大值为100毫安。如果终端T1是“接高”或者其它经短路或相对低的阻抗连接到VIN导线114上的数字逻辑高电压,于是信号IN被称之为在数字逻辑高状态“1”。充电器集成电路109检测到此“1”状态并设置给电池108充电的恒定电流的最大值为500毫安。如果终端T1没有“接高”或“接低”,那么在图3的特定实施例中,终端T1是用相对大阻值的外部电阻115接到地电势上的。这种高阻抗的状态在表格2中用“R”表示。充电器集成电路109检测到此“R”状态并设置给电池108充电的恒定电流的最大值为一个电流值,此电流值是外部电阻105的阻值的一个预先确定的函数来决定。
表格3:
终端 功能
VIN 输入电压(5.0VOLTS)
IN 输入终端
GND
VBATT 电池充电终端
CHANRGEFINISH  充电完成指示
表格3阐明图3中的USB电池充电器集成电路109的五个终端及终端对应的功能。注意到这里有五个终端,结合图5、9,可以看出它们分别是IN(终端)112、CHAGER FINISH(充电完成)终端116、VBATT(电池充电)终端203、GND(地)终端204和VIN(输入电压)终端205,它们与之对照的是图1中传统的USB电池充电器集成电路有六个终端。当图4中电池充电过程完成之后,电池充电器集成电路109从充电完成终端116驱动电流流经发光二极管(LED)117,因而发出一个可见的电池108已充好电的指示。另一选择为,让发光二极管(LED)117在电池108充电过程中发光,而在充电完成时LED117不发光。
图5和9一起形成一个电路示意图,一个在USB电池充电器集成电路109中的新颖电路200的电路示意图。电路200确定:1)终端112(T1)是否在集成电路109的外部通过相对低的阻抗连接到GND导线113上(称之为状态Q0),2)终端112(T1)是否在集成电路109的外部通过相对低的阻抗连接到VIN导线114上(称之为状态Q1),3)终端112(T1)是否悬空或者在集成电路109的外部通过相对高的阻抗连接到一个直流电压源,如GND导线113上(称之为状态Q2)。
表格4:
输入 A AB B BB 状态 功能
0(接地) 1 0 1 0 Q0 100mA
1(接VIN) 0 1 0 1 Q1 500mA
大电阻RUSER到地 0 1 1 0 Q2 用户设定电流(12E6/R mA)
表格4其阐明图5和9中的电路200运行的三种状态。其还阐明了USB电池充电器集成电路109在三种状态的每一种状态下实现的相应的功能。
如果电路200确定终端112(T1)是在状态Q0,那么电路200通过导线201提供电流IBATT。在本实施例中,在电池充电的恒电流快速充电阶段,电流IBATT流经逻辑和多路复用器202及VBATT终端203,供应到电池108。在状态Q0中,此电流的幅值为100毫安。如果电路200确定终端112(T1)是在状态Q1,那么电路200通过导线201提供幅值为500毫安的IBATT电流。如果电路200确定终端112(T1)是在状态Q2,那么电路200通过导线201提供幅值为(12×106/R)毫安的IBATT电流,其中R单位是欧姆。R是外部电阻115的阻值。表格4阐明了电路200在Q0,Q1,Q2状态的每种状态下的功能。
下面阐述图5和9中的电路200的运作。
状态Q2:
电流源206是一个非理想的电流源,其提供电流I1。电流源207是一个非理想的电流源,其提供电流I2。电流I1和I2近似相等。电流源208是一个非理想的电流源,其提供电流I3。I3远小于电流I1。
出于说明的目的,假设终端112(T1)是悬空的且完全没有与其它节点连接。假设不存在电阻115。N沟道场效应晶体管(NFET)M1和P沟道场效应晶体管(PFET)M2在这种情况下仅偏置在微导通。NFET M1偏置在导通小于电流I1的电流。电流源206是个非理想的电流源,并把节点N2拉高至电压VIN。节点N2的电压VIN是数字逻辑高电压。数字逻辑反相器209检测到这种情况声明信号A为数字逻辑低值。接着反相器210声明信号AB为数字逻辑高值(这里的“B”是代表“阻障(bar)”或者信号A的反)。请注意,在表格4中,状态Q2的信号A指定为数字“0”,信号AB指定为数字“1”。
同样地,PFET M2偏置在导通小于电流I2的电流。因此电流源207把节点N3拉低至地终端204的地电势。节点N3的电压是数字逻辑低电压。因此,反相器212声明信号BB为数字逻辑低值。请注意,在表格4中,状态Q2的信号B指定为数字“1”,信号BB指定为数字“0”。
与门213-215和反相器216组成数字解码器217。解码器217检测信号AB声明为高且信号B声明为高,以及输出信号Q2为数字逻辑高的情况。其它状态输出信号Q0和Q1没有声明为高。请注意,在表格4中,状态Q2的信号Q2为数字逻辑高电平,但是信号Q0和Q1为数字逻辑低电平。
偏置网络218给晶体管M1和M2的栅极偏置,使晶体管M1和M2在微导通模式。晶体管M3和M4的每一个都是二极管连接,所以晶体管M1和M2的栅极之间的电势近似为两个正向偏置的二极管的电压降。这使晶体管M1和M2的栅极之间的电压降偏置在近似为两个阈值电压,因此,晶体管M1和M2仅为微导通。电压降单元218A将节点N4设置在一个高于地电势的但为任选的直流偏置电压。比如,电压降单元218A可能是个适当取值的电阻,设置节点N4的电压为0.5伏。电流源208提供流经二极管连接的晶体管M3和M4的电流,来建立经过晶体管M3和M4的电压降,以设置节点N1和N4之间栅极偏置电压。
然而,在图3至10的例子中,用外部电阻115来在终端112(T1)和GND终端204之间建立一个相对高阻抗的连接。此阻值足够高,以至不能够把NFET M1的源极拉低,因此NFET M1拉与I1同样的电流。此外,在需要的电流小于电流源电路219允许的最大电流时,电流源电路219维持终端112的电压在1.2伏。因此,NFET M1拉的电流小于电流I1,节点N2保持在数字逻辑高且解码器217继续检测到Q2的状态。
电路200包括电流源电路219。电流源电路219包括一个差分放大器220,其有一个反相输入端,一个同相输入端,一个使能输入端EN及一个输出端。如图说明的,同相输入端连接在1.2伏的参考电压。在工作时,高增益的放大器220的工作保持它的反相输入端和同相输入端上的电压几乎完全相等。在放大器的工作期间,反相输入端因此也在近似1.2伏的电压。因为,如图说明的,反相输入端连接到终端112(T1)上,所以1.2伏的电压出现在终端112(T1)上,且1.2伏的电压跨接在外部电阻115上。流经电阻115的电流等于1.2伏除以电阻115的阻值。因为几乎完全没有电流流入高输入阻抗的放大器220的反相输入端,因此流经外部电阻115的电流必须也流经N沟道晶体管221。此电流表示为I4。通过设定外部电阻115的阻值来设定电流I4的幅值。电流I4通过包含P沟道晶体管222和223的电流镜的镜像,产生一个与之成正比的电流ISET2。PFET223可能大于PFET222,因此电流ISET2是电流I4的倍数。在本例中,PFET222的尺寸与PFET223的一样。
如图6说明的,电流ISET2再通过包含N沟道晶体管224和225的NFET电流镜的镜像。其结果电流ISET流经三通道开关电路226。开关电路226受到数字状态信号Q0、Q1、Q2的控制,因此,当Q2声明为高时,开关电路226连接它的Q2开关节点到它的输出节点。因为差分放大器228的同相输入端是高阻抗的输入,所以使电流ISET流过电阻227。差分放大器228的工作使其同相输入端和反相输入端的电压几乎完全相等。因此,使电阻227上的电压降与电阻229上的电压降一样。通过使电阻229的阻值是电阻227的阻值的一千分之一,来使电流IBATT是电流ISET的一千倍。电流IBATT流经导线201、逻辑和开关电路202,并流出VBATT终端203,给上述的电池108充电。此毫安量级的电流幅值近似为12×106除以R,其中R是外部电阻115的阻值。
假如,这里没有电阻或其它电路并且终端112是悬空的,而非有连接在终端112(T1)和地终端204之间的外部电阻115。那么,没有电流能够流出终端112。在此种配置下,电流源电路219没有传导经过NFET 221的电流,电流I4为零,导线201的电流IBATT也为零。这是停止电池充电的“不充电”或“停止”状态。在图3的特定实施例中,提供USB主机103有停止充电的能力,要求没有外部电阻115。因此,没有客户可设定的电流IBATT。在状态Q2中,IBATT为零。这里假设放大器220是一个零失调的理想电路,且非理想的电流源I1和I2之间很好地匹配。任何由于放大器220的输入失调电压引起的失调误差或I1和I2之间的失配将被放大一万倍,然后输出到VBATT终端203给电池充电。附加的电路,图5和没有示出,检测最小的电流值,当检测到ISET2<IMIN,使IBATT=0。
如图6所说明的,提供了一个充电完成检测电路233。当图4中的充电周期性完成之后,充电完成检测电路233驱动LED117,以此来指示电池108已经充好电。另一选择为,充电完成电路233停止驱动LED117以表示充电不再进行。
状态Q0:
如果终端112(T1)以短路或相对低的阻抗短接到地导线113上或者连接到地导线113上,那么终端112上的电压从状态Q2应该有的电压上拉低。终端112的电压就是NFET M1的源极电压。因此减少终端112上的电压实现增大晶体管M1的源极到栅极的电压,因为晶体管M1的栅极被偏置在一个固定的直流电压。随着终端112上电压的降低,晶体管M1因此也变得越来越强的导通,直到晶体管M1导通比电流源206的电流I1更多的电流。在这一点,节点N2的电压被拉低到数字逻辑低电压。反相器209因此声明信号A为数字逻辑高值,反相器210声明信号AB为数字逻辑低值。请注意,在表格4中,Q0状态行的信号A指示为数字逻辑“1”。同样地,请注意信号AB是指示为数字逻辑“0”。
拉低终端112的电压来减小PFET M2的源极电压,减小了PFETM2的栅极到源极电压。因此没有使PFET M2比它在Q2状态中有更强的导通。节点N3是数字逻辑低值,反相器211声明信号B为数字逻辑高值,反相器212声明信号BB为数字逻辑低值。请注意,在表格4中,Q0状态行的信号B指示为数字逻辑“1”。同样地,请注意信号BB指示为数字逻辑“0”。
解码器217解码此情形,其中的信号A为数字逻辑高且信号B为数字逻辑高,并声明状态信号Q0为数字逻辑高。参照图6,请注意Q0、Q1、Q2的状态信号控制开关电路226(见图6)。因为状态信号Q0被声明,所以开关电路226连接Q0开关输入到开关输出。开关输入Q0连接到100微安的电流源230。因此拉此100微安的电流流过开关电路226。由于电阻227,229,放大器228和PFET231的作用,电流IBATT是流经电流源230的电流的一千倍。因此在状态Q0中,流经导线201的电流IBATT为100毫安。
状态Q1:
如果终端112(T1)短接到数字逻辑高电压VIN(5.0伏)或者通过相对低的阻抗连接到VIN导线114上,那么终端112的电压将被拉高到电压VIN。终端112的电压是PFET M2的源极电压。因此增大终端112上的电压实现增大晶体管M2的源极至栅极的电压,因为晶体管M2的栅极被偏置网络218偏置在一个固定的直流电压上。晶体管M2导通比电流I2更多的电流。因此,节点N3的电压转变到数字逻辑高电压。反相器211声明信号B为数字逻辑低值,反相器212声明信号BB为数字高值。请注意,在表格4中,中间那行的信号BB显示被声明为数字逻辑“1”。
如果终端112的电压被拉高到电压VIN,那么减小了晶体管M1的栅极到源极电压。晶体管M1不再导通比电流I1更多的电流。节点N2上的电压是数字逻辑高电压。信号A有数字逻辑低值,信号AB有数字逻辑高值。请注意,在表格4中,中间那行信号AB显示是被声明为数字逻辑“0”。
解码器217解码此情形,其中信号AB为数字逻辑高且信号BB为数字逻辑高,并声明状态信号Q1为数字逻辑高值。再次参照图6,信号Q1控制开关电路226,以至开关输入Q1通过开关电路226连接到它的开关输出。500微安的电流源232接连到Q1的开关输入,因此,使500微安的电流流过电阻227。这个电流被放大器229和PFET231放大,因而电流IBATT是500微安电流的倍数。在图6的例子中,这个倍数是一千倍。因此,500毫安的电流流经多路复用器和逻辑202,并流出VBATT终端203,给电池108充电。因此在状态Q1中,流过导线201的电流为500毫安。
如果电路200运行在状态Q0,其中终端112通过非常低的外部阻抗短接到一个直流电势的其它电压,而不是1.2伏,并且如果电流源电路219在工作,那么电流源电路219将企图驱动终端112的电压到1.2伏。如上所述,差分放大器220的工作以保持它的同相输入端和反相输入端的电压在相同的电势。在此情况下,由于非常低的外部阻抗,电流I4可能为一个出乎期望的大电流,其可能在集成电路109中造成损坏或者浪费不能接受的大量的功耗。因此,晶体管221取一个更小W和更大L的尺寸,所以晶体管221在它的栅极至源极电压为VIN时,有一个小的最大电流导通能力。这将把电流I4的最大值设置到一个不会导致损坏电路的电平(如一毫安)。
此外,提供了一个包含电阻234和电容235的RC计时电路。在电路200上电时,如果电路200设置在状态Q0,那么最初开启电流源电路219。差分放大器的使能输入端EN将为数字逻辑高。然而,终端112到地电势间的非常低阻抗的外部连接将导通比晶体管221能够导通的更大的电流,所以电路200将恰当地检测到状态Q0。解码器217将因此声明信号QOB为信号数字逻辑低电平。信号QOB接到RC电路上,所以在一个短时间的延时之后,差分放大器220的使能输入端EN将被声明为低,因而停止电流源电路219。因此,在进入Q0状态的开始,电流I4流着电流的大电流情形是一个短时间的瞬间情形。Q0状态中的电路200在随后的正常工作期间,停止电流源电路219。
在电路200上电时,电路200还没有检测到终端112是接低,接高还是在悬空状态。如果外部高阻值的电阻115接在终端115和地之间,且如果没有开启电流源电路219,那么就可能没有足够的源自终端112的电流来提高终端112的电压。如果是在此情况且终端112上的电压维持在地电势,那么电路200将检测到是工作在Q0而不是Q2的状态。电路200将陷死于此种检测到状态Q0的情形中,因为没有足够的源自终端112的电流来提高终端112的电压。然而,电路200中,在上电时,开启电流源电路219。在初始的上电情况下,电流源电路219升起终端112的电压,因此避免了电路200陷死于Q0状态。
外部电阻115能够具有的仍然导致电路200检测到工作在状态Q2的最小阻值,可以通过用电路仿真器如SPICE的仿真或通过电路实际实现的实验来确定。在将被电路200检测为状态Q0的连接到地电势(在终端112和地导线113之间)的最高阻值,与将被电路200检测为状态Q2(在终端112和地导线113之间)的最小阻值之间提供了一个余量。
普遍适用性
上面描述了一种检测电路和方法,其检测是否有一端是:1)通过短路或通过相对低的外部阻抗接低(状态Q0),2)通过短路或通过相对低的外部阻抗接高(状态Q1),还是3)悬空或通过相对高的外部阻抗被接在一个直流电压上(状态Q2)。电路检测终端是在这些状态的其中哪一个的状态,并做出响应,输出指示检测到的状态的数字信号。如果检测到的状态为状态Q2,那么电路改变部分电路的运行特性,所以运行特性有一个幅度或数值,这个幅度或数值是相对高的外部阻抗的阻值所预先确定的函数。运行特性也许是一个如上面描述的和电流IBATT相连的电流量,或者在其它实施例中的运行特性也许是一个电压值,频率值,电容值,电感量,滤波器特性,或时间,温度,或者设置,或者其它运行特性。这种电路和方法在没有使用第二个终端的情况下实现了检测三种状态并设置运行特性的功能。我们承认,模数转换器能够应用来检测输入终端接收到的电压的许多离散的电压电平的其中之一,或者检测被测参数的许多离散范围的其中之一;但是,上面描述的图5和图6的电路比增加一个多位模数转换器简单得多。多位模数转换器通常要求用户在集成电路中提供一个相同分辨率及精度的数模转换器来驱动终端112。在图3的USB电池充电器例子中,新颖的USB电池充电器集成电路109有五个终端,与之相比,图1中传统的USB充电器系统有六个终端。这是一个特别适合新颖的电路和方法的特定应用。
尽管出于说明的目的,结合了一些特定实施例来描述本实用新型,但是,本实用新型不限于此。图7是给图5和9的电路200的晶体管M1和M2的栅极偏置的另一种偏置网络。图8是替代方法的示意图,此替代方法能够把USB集成电路(如图3中的USB集成电路105)连接到新颖USB电池充电器集成电路109上,其中“GPIOA”是指通用输入输出A,“GPIOB”是指通用输入输出B,而“L”为低电平、“H”为高电平、“HI-Z”为高阻抗、“R”为电阻阻值,具体见表格5。因此,所描述的实施例的各种各样的变型、改进及多种特性的组合能够付诸实践而没有超出在权利要求中所阐述的本实用新型的范围。
表格5:
GPIOA GPIOB IC109检测  充电电流
L X L 100mA
H X H 500mA
HI-Z HI-Z HI-Z 0mA/OFF
HI-Z L R 12E6/R mA

Claims (21)

1、一种集成电路,其特征在于,其包含:
一个终端;和
构件,以确定终端是否:1)在集成电路外部接低,或2)在集成电路外部接高,或3)悬空或者基本上悬空,其中如果此构件确定终端是悬空或是基本上悬空的,那么此构件改变此构件的部分运行特性,其中运行特性的幅值是连接在终端上的电阻的阻值的函数,其中电阻是在集成电路外部,且其中运行特性取自于集合,集合包含电流幅值,电压幅值,频率,电容值,电感量,滤波器特性,时间,设置,和温度。
2、一种集成电路,其特征在于,其包含:
一个终端;
一个电路,其确定终端是否在集成电路外部通过相对低的阻抗连接到数字逻辑高电压的源上,在集成电路外部通过相对低的阻抗连接到数字逻辑低电压的源上,或者在集成电路外部通过相对高的阻抗连接到一个直流电压的源上;和
一个电流源,其输出一个调整的电流,如果电路确定终端是通过相对高的阻抗连接到直流电压的源上,其中调整的电流的幅值是相对高阻抗的阻值的函数。
3、根据权利要求2所述的集成电路,其特征在于,其另外还包含:
一个电源电压终端,其中电源电压终端是上述数字逻辑高电压的源;和
一个地终端,其中地终端是上述数字逻辑低电压的源。
4、根据权利要求2所述的集成电路,其特征在于,其中如果电路确定终端是连接到上述数字逻辑高电压的源上,电路声明第一个数字逻辑信号,其中如果电路确定终端是连接到上述数字逻辑低电压的源上,电路声明第二个数字逻辑信号,其中如果电路确定终端是通过相对高的阻抗连接到上述直流电压的源上,电路声明第三个数字逻辑信号。
5、根据权利要求2所述的集成电路,其特征在于,其中上述的直流电压源是集成电路的地终端,且其中地终端是上述的数字逻辑低电压的源。
6、根据权利要求2所述的集成电路,其特征在于,其中电路包含:
一个第一电流源,其有第一节点和第二节点。
一个N沟道场效应晶体管,其有源极、栅极和漏极,其中所述N沟道场效应晶体管的漏极连接到第一电流源的第二个节点,且其中源极连接到终端。
一个P沟道场效应晶体管,其有源极、栅极和漏极,其中所述P沟道场效应晶体管的源极连接到终端;和
一个第二电流源,其有第一节点和第二节点,其中第二电流源的第一节点接到所述P沟道场效应晶体管的漏极。
7、根据权利要求6所述的集成电路,其特征在于,其另外还包含:
一个数字逻辑电路,其有一个输入端和一个输出端,其中输入端连接到第一电流源的第二节点。
8、根据权利要求7所述的集成电路,其特征在于,其另外还包含:
一个第二数字逻辑电路,其有一个输入端和一个输出端,其中第二数字逻辑电路的输入端连接到第二电流源的第一节点。
9、根据权利要求6所述的集成电路,其特征在于,其中电路另外还包含:
一个偏置网络,其把所述N沟道场效应晶体管的栅极偏置在第一个几乎完全恒定的直流电压上,和把所述P沟道场效应晶体管的栅极偏置在第二个几乎完全恒定的直流电压上。
10、根据权利要求6所述的集成电路,其特征在于,其中电路另外还包含:
一个偏置网络,其把所述N沟道场效应晶体管的栅极和所述P沟道场效应晶体管的栅极偏置在相同的几乎完全恒定的直流电压上。
11、根据权利要求6所述的集成电路,其特征在于,其中电路通过检测在所述N沟道场效应晶体管的漏极和所述P沟道场效应晶体管的漏极上的数字逻辑状态,来确定终端在集成电路外部用相对低的阻抗连接到数字逻辑高电压的源上。
12、根据权利要求2所述的集成电路,其特征在于,其中电流源包含;
一个晶体管,其有栅极、源极和漏极;和
一个差分放大器,其有一个第一差分输入端和一个第二差分输入端和一个输出端的,其中第一差分输入端连接到终端和晶体管的源极,且其中差分放大器的输出端连接到晶体管的栅极。
13、根据权利要求2所述的集成电路,其特征在于,如果电路确定终端在集成电路的外部通过相对低的阻抗连接到数字逻辑低电压的源,那么停止电流源。
14、一种集成电路,其特征在于,其包含;
一个终端;
一个第一电流源,其有第一节点和第二节点;
一个N沟道场效应晶体管,其有源极、栅极和漏极,其中所述N沟道场效应晶体管的漏极连接到第一电流源的第二个节点上,且其中源极连接到终端上。
一个P沟道场效应晶体管,其有源极、栅极和漏极,其中所述P沟道场效应晶体管的源极连接到终端;
一个第二电流源,其有第一节点和第二节点,其中第二电流源的第一节点接到所述P沟道场效应晶体管的漏极;
一个偏置网络,其给所述N沟道场效应晶体管的栅和所述P沟道场效应晶体管的栅极偏置一个直流电压;和
数字解码电路,其第一输出连接到所述N沟道场效应晶体管的漏极和第二输入连接到所述P沟道场效应晶体管漏极。
15、根据权利要求14所述的集成电路,其特征在于,其中第一电流源能够提供第一电流I1,其中第二电流源能够提供第二电流I2,以及其中如果终端是悬空的,那么所述N沟道场效应晶体管导通比第一电流I1小的电流且所述P沟道场效应晶体管导通比第二电流I2小的电流。
16、根据权利要求15所述的集成电路,其特征在于,其另外还包含一个电源电压终端,其中如果终端通过集成电路外部的电路连接到电源电压终端,那么;1)所述N沟道场效应晶体管几乎完全不导通,2)所述P沟道场效应晶体管导通比第二电流I2大的电流。
17、根据权利要求16所述的集成电路,其特征在于,其中第二电流源不是一个理想的电流源,且其中如果使所述P沟道场效应晶体管导通比第二电流I2大的电流,那么所述P沟道场效应晶体管漏极上的电压升高,反之如果使所述P沟道场效应晶体管导通比第二电流I2小的电流,那么所述P沟道场效应晶体管漏极上的电压降低。
18、根据权利要求14所述的集成电路,其特征在于,其另外还包含:
一个可编程电流源,其输出一个电流,其中电流的幅值取决于连接到终端的电阻的阻值,其中此电阻是在集成电路的外部。
19、根据权利要求18所述的集成电路,其特征在于,其另外还包含:
一个地终端,且其中如果终端通过集成电路的外部电路短接到地终端,那么可编程电流源将自动地停止。
20、一种集成电路,其特征在于,其包含:
一个终端;和
构件,以确定:(a)是否终端在集成电路外部通过短路或相对低的阻抗连接到数字逻辑高电压的源上,或(b)是否终端在集成电路外部通过短路或相对低的阻抗连接到数字逻辑低电压的源上,或(c)是否终端是悬空或者是通过相对高的阻抗连接到一个直流电势的源上的,其中如果构件确定(a),那么构件声明第一个数字逻辑信号,其中如果构件确定(b),那么构件声明第二个数字逻辑信号,其中如果构件确定(c),那么构件声明第三个数字逻辑信号。
21、根据权利要求20所述的集成电路,其特征在于,其中如果构件确定(c),那么构件还提供一个调整的电流,其中调整的电流的幅值取决于连接在终端的外部电阻的阻值,其中外部电阻是在集成电路的外部。
CNU2008200558291U 2008-02-29 2008-02-29 多功能输入终端 Expired - Lifetime CN201213227Y (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNU2008200558291U CN201213227Y (zh) 2008-02-29 2008-02-29 多功能输入终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNU2008200558291U CN201213227Y (zh) 2008-02-29 2008-02-29 多功能输入终端

Publications (1)

Publication Number Publication Date
CN201213227Y true CN201213227Y (zh) 2009-03-25

Family

ID=40497405

Family Applications (1)

Application Number Title Priority Date Filing Date
CNU2008200558291U Expired - Lifetime CN201213227Y (zh) 2008-02-29 2008-02-29 多功能输入终端

Country Status (1)

Country Link
CN (1) CN201213227Y (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101521395A (zh) * 2008-02-29 2009-09-02 技领半导体(上海)有限公司 多功能输入终端及方法
CN103001273A (zh) * 2008-02-29 2013-03-27 技领半导体(上海)有限公司 多功能输入终端
CN103634124A (zh) * 2013-11-27 2014-03-12 苏州贝克微电子有限公司 一种可选择的多协议电缆终端
CN104753104A (zh) * 2013-12-30 2015-07-01 鸿富锦精密工业(武汉)有限公司 具有电流调节功能的usb充电电路

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101521395A (zh) * 2008-02-29 2009-09-02 技领半导体(上海)有限公司 多功能输入终端及方法
CN103001273A (zh) * 2008-02-29 2013-03-27 技领半导体(上海)有限公司 多功能输入终端
CN101521395B (zh) * 2008-02-29 2013-06-05 技领半导体(上海)有限公司 多功能输入终端及方法
CN103001273B (zh) * 2008-02-29 2016-04-20 技领半导体(上海)有限公司 多功能输入终端
CN103634124A (zh) * 2013-11-27 2014-03-12 苏州贝克微电子有限公司 一种可选择的多协议电缆终端
CN104753104A (zh) * 2013-12-30 2015-07-01 鸿富锦精密工业(武汉)有限公司 具有电流调节功能的usb充电电路

Similar Documents

Publication Publication Date Title
CN207069553U (zh) 一种实现硬件看门狗及自动延时通断电功能的控制电路
CN101924464B (zh) 供多相dc-dc转换器使用的组件故障检测
US7741870B2 (en) Multi-function input terminal
US20100052620A1 (en) Battery charger ic including built-in usb detection
CN101010762A (zh) 具有差动检测方案的低电压可编程eFuse
CN103605017A (zh) 一种汽车开关量信号的检测方法
CN215866993U (zh) 芯片管脚测试电路及测试系统
CN201213227Y (zh) 多功能输入终端
CN207320876U (zh) 一种充电电路和充电器
CN106020176B (zh) 一种cc逻辑控制芯片低功耗连接检测方法及结构
CN204068306U (zh) 一种电子产品的充电系统
CN103091590A (zh) 一种串联电容检测方法和设备
CN104600963A (zh) 一种开关电源输出电压双模检测电路
CN104065125A (zh) 一种电子产品的充电系统
CN105553002B (zh) 一种移动电源的充放电管理方法及集成电路
CN102497197A (zh) 带隔离双向数字输入输出电路
CN103344904B (zh) 一种用于检验产品充电电路的模拟锂电池测试方法和电路
CN101521395B (zh) 多功能输入终端及方法
CN209948734U (zh) 自动负载检测电路
CN103364737A (zh) 电源容性负载测试装置
CN103001274B (zh) 多功能输入终端及方法
CN103023084B (zh) 多功能输入终端
CN206975151U (zh) 负载开路检测电路
CN109085412B (zh) 一种反向电流检测电路
CN103001273B (zh) 多功能输入终端

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: ACTIVE SEMICONDUCTORS INTERNATIONAL CORP

Free format text: FORMER OWNER: ACTIVE SEMICONDUCTORS INTERNATIONAL CO., LTD.

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 201203 BUILDING 2-3, LANE 912, BIBO ROAD, ZHANGJIANG HIGH-TECH PARK, PUDONGXIN DISTRICT, SHANGHAI CITY TO: 201203 BUILDING 2-3, LANE 912, BIBO ROAD, ZHANGJIANG HIGH-TECH PARK, SHANGHAI CITY

TR01 Transfer of patent right

Effective date of registration: 20100407

Address after: 201203, building 912, Lane 2-3, blue wave road, Zhangjiang hi tech park, Shanghai

Patentee after: Active Semi (Shanghai) Co., Ltd.

Patentee after: Active-Semi Co., Ltd.

Address before: 201203, building 912, Lane 2-3, blue wave road, Zhangjiang hi tech park, Shanghai, Pudong New Area

Patentee before: Active Semi (Shanghai) Co., Ltd.

Patentee before: Active-semi International, Inc.

AV01 Patent right actively abandoned

Granted publication date: 20090325

Effective date of abandoning: 20080229

RGAV Abandon patent right to avoid regrant