CN102788947A - 测试芯片及其芯片测试系统 - Google Patents
测试芯片及其芯片测试系统 Download PDFInfo
- Publication number
- CN102788947A CN102788947A CN2011101270856A CN201110127085A CN102788947A CN 102788947 A CN102788947 A CN 102788947A CN 2011101270856 A CN2011101270856 A CN 2011101270856A CN 201110127085 A CN201110127085 A CN 201110127085A CN 102788947 A CN102788947 A CN 102788947A
- Authority
- CN
- China
- Prior art keywords
- test
- signal
- chip
- unit
- delay line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Abstract
一种测试芯片及其芯片测试系统,芯片测试系统包括一待测芯片、一测试芯片以及一测试机台。待测芯片接收一测试输入数据,并据此提供一测试输出数据。测试芯片,藉由测试输入数据,对待测芯片进行一偏离测试、一抖动测试以及一设定及保持时间测试三者至少其中之一,并判断一测试结果是否在一预设范围内。测试机台提供测试输入数据,经由测试芯片将测试输入数据输入至待测芯片。
Description
技术领域
本发明涉及一种测试元件及其测试系统,尤其涉及一种测试芯片及其芯片测试系统。
背景技术
近年来的显示面板技术已趋于成熟的阶段,但随着消费者的需求,显示面板的尺寸越做越大,且解析度越做越高。然而,当显示面板的解析度与尺寸增加时,将导致面板内部的操作频率越来越高。目前,在显示面板内部的时序控制器和源极驱动器的传输接口多数乃是采用专用时脉的接口(dedicated clock interface)传送。
随着显示面板的尺寸及解析度提升的情形下,传输接口的速度越来越快,同时其传输品质也日益升高。专用时脉接口的高速序列数据及时脉的关系,诸如相对通道偏离(channel to channel skew)、时脉抖动(clock jitter)以及设定及保持时间(set-up and hold time),其良窳在芯片量产时也愈重要。然而,若使用高速量产机台来量测芯片的该等特性,将会使得量测过程非常耗时且增加许多量测成本。因此,提供一个低成本、省时的量测系统有其必要性。
发明内容
本发明提供一种芯片测试系统,用以测试一待测芯片,可大幅降低芯片量产成本,并提升量测精准度。
本发明提供一种测试芯片,用以测试一待测芯片,可大幅降低芯片量产成本,并提升量测精准度。
本发明提出一种芯片测试系统,包括一待测芯片、一测试芯片以及一测试机台。待测芯片接收一测试输入数据,并据此提供一测试输出数据。测试芯片藉由测试输入数据,对待测芯片进行一偏离测试(skewtest)、一抖动测试(jitter test)以及一设定及保持时间测试(setup/hold time test)三者至少其中之一,并判断一测试结果是否在一预设范围内。测试机台提供测试输入数据,经由测试芯片将测试输入数据输入至待测芯片。
本发明提出一种测试芯片,适于测试一芯片测试系统中的一待测芯片。所述测试芯片包括一测试单元以及一判断单元。测试单元对待测芯片进行一偏离测试、一抖动测试以及一设定及保持时间测试三者至少其中之一。判断单元判断测试结果是否在预设范围内。
在本发明的一实施例中,上述的待测芯片接收一测试输入数据,并据此提供一测试输出数据。测试输出数据包括一第一信号以及一第二信号。测试芯片包括一偏离测试单元。偏离测试单元包括一第一偏离测试通道以及一第二偏离测试通道。第一偏离测试通道适于对第二信号及领先第二信号的第一信号进行偏离测试。第二偏离测试通道适于对第一信号及领先第一信号的第二信号进行偏离测试。
在本发明的一实施例中,上述的第一偏离测试通道及第二偏离测试通道分别包括一偏离取样单元、一延迟线路(delay line)单元、一暂存单元以及一控制单元。偏离取样单元对第一信号及第二信号进行一偏离取样操作(skew sampling),以获得两者间的信号偏离量。延迟线路单元对取样后的该第一信号及第二信号进行量化。暂存单元储存延迟线路单元的一量化结果。控制单元提供偏离取样单元、延迟线路单元及暂存单元一操作时序。
在本发明的一实施例中,上述的测试输出数据包括一第三信号。测试芯片包括一抖动测试单元。抖动测试单元包括一周期取样单元、一延迟线路单元、一暂存单元以及一控制单元。周期取样单元对第三信号进行一周期取样操作(one-period sampling),以获得第三信号的至少一抖动态样,其中抖动态样包括一周期抖动(period jitter)及一相对周期抖动(cycle-to-cycle jitter)。延迟线路单元对取样后的第三信号进行量化。暂存单元储存延迟线路单元的一量化结果。控制单元提供周期取样单元、延迟线路单元及暂存单元一操作时序。
在本发明的一实施例中,上述的测试输出数据包括一第四信号及第五信号。测试芯片包括一设定及保持时间测试单元。设定及保持时间测试单元包括一边缘取样单元、一延迟线路单元、一暂存单元以及一控制单元。边缘取样单元对第四信号及第五信号进行一边缘取样操作(edgesampling),其中边缘取样操作包括对第四信号及第五信号的上升缘(rising edge)及下降缘(falling)进行取样,以获得第四信号及第五信号之间的一设定时间(setup time)及一保持时间(hold time)。延迟线路单元对取样后的第四信号及第五信号进行量化。暂存单元储存延迟线路单元的一量化结果。控制单元提供边缘取样单元、延迟线路单元及暂存单元一操作时序。
基于上述,在本发明的范例实施例中,芯片测试系统利用测试芯片针对待测芯片的偏离、抖动以及设定及保持时间等信号特性作量测,可大幅降低量产成本,并提升量测精准度。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1为本发明一实施例的芯片测试系统的实施示意图。
图2为图1的测试芯片内部的功能方框示意图。
图3为本发明一实施例的游标尺式延迟线路的实施示意图。
图4为图2的偏离测试单元内部的功能方框示意图。
图5为图4的偏离测试单元各信号的时序图。
图6为图2的抖动测试单元内部的功能方框示意图。
图7为图6的抖动测试单元各信号的时序图。
图8为图2的抖动测试单元内部的功能方框示意图。
图9A为图8的第四信号及第五信号的时序图。
图9B为图8的第四信号、第五信号及其反向信号的信号态样。
附图标记:
100:芯片测试系统
110:待测芯片
120:测试芯片
122:输入处理单元
124:测试单元
124a:偏离测试单元
124b:抖动测试单元
124c:设定及保持时间测试单元
126:判断单元
130:测试机台
300:游标尺式延迟线路
400a:第一偏离测试通道
400b:第二偏离测试通道
410a、410b:偏离取样单元
420a、420b、620、820:延迟线路单元
430a、430b、630、830:暂存单元
440a、440b、640、840:控制单元
610:周期取样单元
810:边缘取样单元
STG<0>、STG<1>、STG<2>、STG<N>:量化单元
RX:输入放大器
S1:第一信号
S2:第二信号
S3:第三信号
S4:第四信号
S5:第五信号
S1’:取样后的第一信号
S2’:取样后的第二信号
S3’:取样后的第三信号
反向第四信号
C1、C2:周期边缘信号
A、B:信号
EN_SAMPLE:取样使能信号
DIVX:时序信号
MCLK:系统时脉
TD:时间差
Td:信号偏离量
Ta、Tb:延迟单元
I、V:第四信号的上升缘
III:第四信号的下降缘
II:第五信号的上升缘
IV:第五信号的下降缘。
III’:反向第四信号的上升缘
IV’:反向第五信号的上升缘
TSET_R、TSET_F:设定时间
THLD_R、THLD_F:保持时间
具体实施方式
图1为本发明一实施例的芯片测试系统的实施示意图。请参考图1,本实施的芯片测试系统100包括一待测芯片110、一测试芯片120以及一测试机台130。在此,测试机台130利用例如是测试向量(test vector)或测试图样(test pattern)等类型的测试输入数据,对待测芯片110进行各式的电性量测。其中,至少就偏离测试(skew test)、抖动测试(jitter test)以及设定及保持时间测试(setup/hold time test)等部分,芯片测试系统100可利用测试芯片120对待测芯片110进行量测,以降低量产成本,并提升量测精准度。
因此,在本实施例中,测试机台130提供测试输入数据给待测芯片110使其送出待测信号至测试芯片120,同时测试机台130并设定测试芯片120。接着,待测芯片110在接收测试输入数据后会据此提供一测试输出数据至待测芯片110。测试芯片120至少会对待测芯片110进行偏离测试、抖动测试以及设定及保持时间测试,并判断测试结果是否在一预设范围内,进而就判断结果提供通过(pass)或不通过(fail)的信号至测试机台130,以供其分类、筛选待测芯片110的良窳。举例而言,若测试结果在预设的标准范围内,测试芯片120会输出一通过的信号至测试机台130;反之,若测试结果不在预设的标准范围内,测试芯片120会输出一不通过的信号至测试机台130。
由此可知,在本发明的范例实施例中,测试芯片120是一有别于测试机台130,且非一内建自我测试(build-in self test,BIST)的芯片电路,或可称之为“外部自我测试”(build-out self test,BOST)的芯片电路,其至少针对低电压差分信号(Low-voltage differentialsignaling,LVDS)型态的测试输出数据进行偏离、抖动以及设定及保持时间等信号特性作量测,但本发明并不限于此。
图2为图1的测试芯片内部的功能方框示意图。请参考图2,本实施的测试芯片120包括一输入处理单元122、一测试单元124以及一判断单元126。在此,测试单元124包括一偏离测试单元124a、一抖动测试单元124b以及一设定及保持时间测试单元124c。输入处理单元122对待测芯片110所提供的测试输出数据进行缓冲、放大等模拟信号处理。测试单元124接收处理后的测试输出数据,以对待测芯片110进行偏离测试、抖动测试以及设定及保持时间测试三者至少其中之一。进而,判断单元126判断测试结果是否在预设范围内。另外,有别于输入处理单元122,判断单元126例如是一数字信号处理单元,用以对测试单元124所提供的量化结果进行数字信号处理(digital signal processing)。
详细而言,本实施例的测试芯片120想法的实现例如是基于游标尺式延迟线路(Vernier Delay Line)的概念,如图3所示,但本发明并不限于此。图3为本发明一实施例的游标尺式延迟线路的实施示意图。请参考图3,本实施例的游标尺式延迟线路300适于对具有时间差的两个信号A、B进行量化。因此,游标尺式延迟线路300包括多个串接的量化单元STG<0>、STG<1>、STG<2>、...、STG<N>。每一量化单元包括对应的延迟单元Ta、Tb及一D型正反器(D flip-flop)。
在本实施例中,两个具有时间差TD的信号A、B会进入一连串具有时间差为|ta-tb|=Δt的延迟单元Ta、Tb。随着信号A、B在游标尺式延迟线路300中传递,两者的时间差会逐渐由TD缩短为TD-Δt、TD-2Δt、...、TD-NΔt等。因此,信号A会由领先信号B,终至落后信号B。假设信号A在经过量化单元STG<I>(未示出)后落后信号B,则在信号A仍领先信号B时,量化单元STG<0>、STG<1>、...、STG<I>的D型正反器会取样到例如是1的量化数据Q<0>、Q<1>、...、Q<I>(未示出),并由D型正反器对应的Q端输出。接着,在信号A落后信号B时,量化单元STG<I+1>(未示出)、STG<I+2>(未示出)、...、STG<N>的D型正反器会取样到例如是0的量化数据Q<I+1>(未示出)、Q<I+2>(未示出)、...、Q<N>,并由D型正反器对应的Q端输出。
因此,本实施例的测试单元124采用游标尺式延迟线路300,可将两信号的边缘时序信息量化,以对该等信号进行后续的偏离测试、抖动测试、或设定及保持时间测试。在本实施例中,测试单元124包括偏离测试单元124a、抖动测试单元124b以及设定及保持时间测试单元124c,以分别对待测芯片110进行偏离测试、抖动测试以及设定及保持时间测试。
进一步而言,图4为图2的偏离测试单元内部的功能方框示意图。图5为图4的偏离测试单元各信号的时序图。请参考图4至图5,本实施的偏离测试单元124a包括一第一偏离测试通道400a以及一第二偏离测试通道400b。在本实施例中,待测芯片110的测试输出数据包括一第一信号S1以及一第二信号S2。为了符合实际的测试需求,本实施的偏离测试单元124a配置了两个用以测试不同信号时序态样的测试通道。亦即,第一偏离测试通道400a适于测试第一信号S1领先第二信号S2的时序态样,用以对第二信号S2及领先第二信号的第一信号S1进行偏离测试。第二偏离测试通道400b适于测试第二信号S2领先第一信号S1的时序态样,用以对第一信号S1及领先第一信号的第二信号S2进行偏离测试。
第一偏离测试通道400a包括一偏离取样单元410a、一延迟线路单元420a、一暂存单元430a以及一控制单元440a。控制单元440a提供偏离取样单元410a、延迟线路单元420a及暂存单元430a一操作时序。一般而言,偏离测试单元124a经由其输入放大器RX所接收的测试输出数据是LVDS型态的第一信号S1及第二信号S2。在取样使能信号EN_SAMPLE为高准位期间,偏离取样单元410a依据控制单元440a所提供操作时序选择对第一信号S1及第二信号S2进行偏离取样操作,如图5所示,以获得偏离取样后的第一信号S1’及第二信号S2’,进而可获得两者间的信号偏离量Td。
接着,延迟线路单元420a例如是利用图3所示的游标尺式延迟线路的概念,对取样后的第一信号S1’及第二信号S2’进行量化,并将量化结果储存在暂存单元430a。之后,暂存单元430a再输出累积的多笔量化结果至判断单元126作为测试结果,以进行数字信号处理。继之,判断单元126会判断测试结果是否在一预设范围内。若测试结果在预设的标准范围内,判断单元126会输出通过的信号至测试机台130;反之,若测试结果不在预设的标准范围内,判断单元126会输出不通过的信号至测试机台130。另外,为了增加量测的准确性,判断单元126可依据设计需求,对多笔测试结果进行累加、平均等运算,并输出平均或累加后的信号偏离量,以供测试者作参考。另外,时序信号DIVX系作为输出测试结果的选通(strobe)时序。在本实施例中,时序信号DIVX例如是将系统时脉除频128而得。
在本实施例中,图4所例示说明者是第一信号S1领先第二信号S2的时序态样,且第一偏离测试通道400a适于测试此种时序态样的信号偏离量。与第一偏离测试通道400a不同的是,第二偏离测试通道400b适于测试第二信号S2领先第一信号S1的时序态样的信号偏离量。类似地,在本实施例中,第二偏离测试通道400b包括一偏离取样单元410b、一延迟线路单元420b、一暂存单元430b以及一控制单元440b。任何所属技术领域中的普通技术人员依据上述第一偏离测试通道400a的例示说明当可类推第二偏离测试通道400b于测试第一信号S1及第二信号S2的信号偏离时的操作,在此便不再赘述。
图6为图2的抖动测试单元内部的功能方框示意图。图7为图6的抖动测试单元各信号的时序图。请参考图6至图7,本实施的抖动测试单元124b包括一周期取样单元610、一延迟线路单元620、一暂存单元630以及一控制单元640。控制单元640提供一操作时序至周期取样单元610、延迟线路单元620及暂存单元630。
在本实施例中,待测芯片110的测试输出数据包括一第三信号S3,其例如是系统时脉MCLK。因此,周期取样单元610选择对第三信号S3进行一周期取样操作,以获得取样后的第三信号S3’,其包括周期边缘信号C1、C2。藉此,周期取样单元610可获得第三信号S3的抖动态样。一般而言,信号的抖动态样可分为周期抖动(period jitter)及相对周期抖动(cycle-to-cycle jitter)。在本实施例中,只要获得取样后的第三信号S3’,周期取样单元610可依据设计需求,基于不同抖动态样的定义而计算出第三信号S3的周期抖动及相对周期抖动。
接着,延迟线路单元620对取样后的第三信号S3’进行量化,并将量化结果储存在暂存单元630。之后,暂存单元630再输出累积的多笔量化结果至判断单元126作为测试结果,以进行数字信号处理。判断单元126会判断测试结果是否在一预设范围内。若测试结果在预设的标准范围内,判断单元126会输出通过的信号至测试机台130;反之,若测试结果不在预设的标准范围内,判断单元126会输出不通过的信号至测试机台130。同样地,为了增加量测的准确性,判断单元126可依据设计需求,对多笔测试结果进行累加、平均等运算,并输出平均或累加后的周期抖动量,以供测试者作参考。
图8为图2的抖动测试单元内部的功能方框示意图。图9A为图8的第四信号及第五信号的时序图。图9B为图8的第四信号、第五信号及其反向信号的信号态样。请参考图8至图9B,本实施的抖动测试单元124b包括一边缘取样单元810、一延迟线路单元820、一暂存单元830以及一控制单元840。控制单元840提供边缘取样单元810、延迟线路单元820及暂存单元830一操作时序。
在本实施例中,待测芯片110的测试输出数据包括一第四信号S4及一第五信号S5,其例如分别是数据信号DATA及系统时脉MCLK。因此,边缘取样单元810选择对第四信号S4及第五信号S5进行一边缘取样操作,以获得第四信号S4的上升缘I、V及下降缘III以及第五信号S5的上升缘II及下降缘IV。藉此,边缘取样单元810可获得第四信号S4及第五信号S5之间的设定时间TSET_R、TSET_F及保持时间THLD_R、THLD_F,如图9A所示。
详细而言,在本实施例中,假设第四信号S4及第五信号S5的信号态样皆为1010,如图9B所示。边缘取样单元810可针对信号态样为1010的第四信号S4及第五信号S5进行边缘取样操作,而得到第四信号S4的上升缘I及第五信号S5的上升缘II,进而获得两者间的设定时间TSET_R。然而,若边缘取样单元810欲获得第四信号S4及第五信号S5的保持时间THLD_R,则边缘取样单元810须先将第四信号S4反向,并得到信号态样为0101的反向第四信号接着,边缘取样单元810再对反向第四信号及第五信号S5进行边缘取样操作,而得到反向第四信号的上升缘III’及第五信号S5的上升缘II,进而获得两者间的保持时间THLD_R。
类似地,若边缘取样单元810欲获得第四信号S4及第五信号S5的设定时间TSET_F,则边缘取样单元810须先将第四信号S4及第五信号S5反向,并得到信号态样皆为0101的反向第四信号及反向第五信号接着,边缘取样单元810再对反向第四信号及反向第五信号进行边缘取样操作,而得到反向第四信号的上升缘III’及反向第五信号的上升缘IV’,进而获得两者间的设定时间TSET_F。若边缘取样单元810欲获得第四信号S4及第五信号S5的保持时间THLD_F,则边缘取样单元810须先将第五信号S5反向,并得到信号态样为0101的反向第五信号接着,边缘取样单元810再对第四信号S4及反向第五信号进行边缘取样操作,而得到第四信号S4的上升缘V及反向第五信号的上升缘IV’,进而获得两者间的保持时间THLD_F。
接着,延迟线路单元820对取样后的第四信号S4及第五信号S5进行量化,并将量化结果储存在暂存单元830。之后,暂存单元830再输出累积的多笔量化结果至判断单元126作为测试结果,以进行数字信号处理。判断单元126会判断测试结果是否在一预设范围内。若测试结果在预设的标准范围内,判断单元126会输出通过的信号至测试机台130;反之,若测试结果不在预设的标准范围内,判断单元126会输出不通过的信号至测试机台130。同样地,为了增加量测的准确性,判断单元126可依据设计需求,对多笔测试结果进行累加、平均等运算,并输出平均或累加后的设定时间TSET_R、TSET_F及保持时间THLD_R、THLD_F,以供测试者作参考。
综上所述,在本发明的范例实施例中,芯片测试系统利用测试芯片针对待测芯片的偏离、抖动以及设定及保持时间等信号特性作量测,可大幅降低量产成本,并提升量测精准度。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中的普通技术人员,当可作些许更动与润饰,而不脱离本发明的精神和范围而不脱离本发明的精神和范围。
Claims (11)
1.一种芯片测试系统,包括:
一待测芯片,接收一测试输入数据,并据此提供一测试输出数据;
一测试芯片,藉由该测试输入数据,对该待测芯片进行一偏离测试、一抖动测试以及一设定及保持时间测试三者至少其中之一,并判断一测试结果是否在一预设范围内;以及
一测试机台,提供该测试输入数据,并经由该测试芯片将该测试输入数据输入至该待测芯片。
2.根据权利要求1所述的芯片测试系统,其中该测试芯片包括:
一测试单元,对该待测芯片进行该偏离测试、该抖动测试以及该设定及保持时间测试三者至少其中之一;以及
一判断单元,判断该测试结果是否在该预设范围内。
3.根据权利要求2所述的芯片测试系统,其中该测试输出数据包括一第一信号以及一第二信号,该测试芯片包括一偏离测试单元,该偏离测试单元包括:
一第一偏离测试通道,适于对该第二信号及领先该第二信号的该第一信号进行该偏离测试;以及
一第二偏离测试通道,适于对该第一信号及领先该第一信号的该第二信号进行该偏离测试。
4.根据权利要求3所述的芯片测试系统,其中该第一偏离测试通道及该第二偏离测试通道分别包括:
一偏离取样单元,对该第一信号及该第二信号进行一偏离取样操作,以获得两者间的信号偏离量;
一延迟线路单元,对取样后的该第一信号及该第二信号进行量化;
一暂存单元,储存该延迟线路单元的一量化结果;以及
一控制单元,提供该偏离取样单元、该延迟线路单元及该暂存单元一操作时序。
5.根据权利要求2所述的芯片测试系统,其中该测试输出数据包括一第三信号,该测试芯片包括一抖动测试单元,该抖动测试单元包括:
一周期取样单元,对该第三信号进行一周期取样操作,以获得该第三信号的至少一抖动态样,其中该至少一抖动态样包括一周期抖动及一相对周期抖动;
一延迟线路单元,对取样后的该第三信号进行量化;
一暂存单元,储存该延迟线路单元的一量化结果;以及
一控制单元,提供该周期取样单元、该延迟线路单元及该暂存单元一操作时序。
6.根据权利要求2所述的芯片测试系统,其中该测试输出数据包括一第四信号及一第五信号,该测试芯片包括一设定及保持时间测试单元,该设定及保持时间测试单元包括:
一边缘取样单元,对该第四信号及该第五信号进行一边缘取样操作,其中该边缘取样操作包括对该第四信号及该第五信号的上升缘及下降缘进行取样,以获得该第四信号及该第五信号之间的一设定时间及一保持时间;
一延迟线路单元,对取样后的该第四信号及该第五信号进行量化;
一暂存单元,储存该延迟线路单元的一量化结果;以及
一控制单元,提供该边缘取样单元、该延迟线路单元及该暂存单元一操作时序。
7.一种测试芯片,适于测试一芯片测试系统中的一待测芯片,该测试芯片包括:
一测试单元,对该待测芯片进行一偏离测试、一抖动测试以及一设定及保持时间测试三者至少其中之一;以及
一判断单元,判断该测试结果是否在该预设范围内。
8.根据权利要求7所述的测试芯片,其中该待测芯片接收一测试输入数据,并据此提供一测试输出数据,该测试输出数据包括一第一信号以及一第二信号,该测试芯片包括一偏离测试单元,该偏离测试单元包括:
一第一偏离测试通道,适于对该第二信号及领先该第二信号的该第一信号进行该偏离测试;以及
一第二偏离测试通道,适于对该第一信号及领先该第一信号的该第二信号进行该偏离测试。
9.根据权利要求8所述的测试芯片,其中该第一偏离测试通道及该第二偏离测试通道分别包括:
一偏离取样单元,对该第一信号及该第二信号进行一偏离取样操作,以获得两者间的信号偏离量;
一延迟线路单元,对取样后的该第一信号及该第二信号进行量化;
一暂存单元,储存该延迟线路单元的一量化结果;以及
一控制单元,提供该偏离取样单元、该延迟线路单元及该暂存单元一操作时序。
10.根据权利要求8所述的测试芯片,其中该测试输出数据包括一第三信号,该测试芯片包括一抖动测试单元,该抖动测试单元包括:
一周期取样单元,对该第三信号进行一周期取样操作,以获得该第三信号的至少一抖动态样,其中该至少一抖动态样包括一周期抖动及一相对周期抖动;
一延迟线路单元,对取样后的该第三信号进行量化;
一暂存单元,储存该延迟线路单元的一量化结果;以及
一控制单元,提供该周期取样单元、该延迟线路单元及该暂存单元一操作时序。
11.根据权利要求8所述的测试芯片,其中该测试输出数据包括一第四信号及一第五信号,该测试芯片包括一设定及保持时间测试单元,该设定及保持时间测试单元包括:
一边缘取样单元,对该第四信号及该第五信号进行一边缘取样操作,其中该边缘取样操作包括对该第四信号及该第五信号的上升缘及下降缘进行取样,以获得该第四信号及该第五信号之间的一设定时间及一保持时间;
一延迟线路单元,对取样后的该第四信号及该第五信号进行量化;
一暂存单元,储存该延迟线路单元的一量化结果;以及
一控制单元,提供该边缘取样单元、该延迟线路单元及该暂存单元一操作时序。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011101270856A CN102788947A (zh) | 2011-05-17 | 2011-05-17 | 测试芯片及其芯片测试系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011101270856A CN102788947A (zh) | 2011-05-17 | 2011-05-17 | 测试芯片及其芯片测试系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102788947A true CN102788947A (zh) | 2012-11-21 |
Family
ID=47154402
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011101270856A Pending CN102788947A (zh) | 2011-05-17 | 2011-05-17 | 测试芯片及其芯片测试系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102788947A (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104597323A (zh) * | 2015-01-26 | 2015-05-06 | 中国电子科技集团公司第五十四研究所 | 一种测量多通道射频芯片相位偏差的测试装置及方法 |
CN105897350A (zh) * | 2016-04-22 | 2016-08-24 | 北京联盛德微电子有限责任公司 | 一种发射机芯片的测试方法和装置 |
CN106896309A (zh) * | 2015-12-17 | 2017-06-27 | 上海和辉光电有限公司 | 信号处理装置及方法、信号偏移检测系统及方法 |
CN108802601A (zh) * | 2018-06-21 | 2018-11-13 | 记忆科技(深圳)有限公司 | 环路传输的芯片测试方法、装置及计算机设备 |
CN109061446A (zh) * | 2018-10-10 | 2018-12-21 | 记忆科技(深圳)有限公司 | 一种单端口传输芯片的测试方法及系统 |
CN109801853A (zh) * | 2018-12-28 | 2019-05-24 | 上海华岭集成电路技术股份有限公司 | 一种soc芯片测试优选方法 |
CN110289042A (zh) * | 2019-04-11 | 2019-09-27 | 珠海全志科技股份有限公司 | Emmc芯片测试系统 |
CN113341296A (zh) * | 2021-05-17 | 2021-09-03 | 上海科海华泰船舶电气有限公司 | 一种基于ate的soc芯片测试方法 |
WO2022001007A1 (zh) * | 2020-06-28 | 2022-01-06 | 深圳市大疆创新科技有限公司 | 芯片测试模组 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997028624A1 (en) * | 1996-01-31 | 1997-08-07 | Advanced Micro Devices, Inc. | A digital architecture for recovering nrz/nrzi data |
US20040205437A1 (en) * | 2003-03-17 | 2004-10-14 | Sung-Po Yao | System for testing device under test and test method thereof |
US7031420B1 (en) * | 1999-12-30 | 2006-04-18 | Silicon Graphics, Inc. | System and method for adaptively deskewing parallel data signals relative to a clock |
US20070067687A1 (en) * | 2001-09-28 | 2007-03-22 | Ong Adrian E | Integrated Circuit Testing Module Configured for Set-up and Hold Time Testing |
TW200914848A (en) * | 2007-08-15 | 2009-04-01 | Advantest Corp | Test apparatus |
TW200944822A (en) * | 2008-03-27 | 2009-11-01 | Advantest Corp | Measure device, parallel measure devices, test device and electronic device |
US20090281752A1 (en) * | 2008-05-08 | 2009-11-12 | Advantest Corporation | Skew measurement apparatus, skew measurement method, recording media and test apparatus |
WO2009147223A2 (de) * | 2008-06-07 | 2009-12-10 | Leopold Kostal Gmbh & Co. Kg | Kameraanordnung für ein kraftfahrzeug |
-
2011
- 2011-05-17 CN CN2011101270856A patent/CN102788947A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997028624A1 (en) * | 1996-01-31 | 1997-08-07 | Advanced Micro Devices, Inc. | A digital architecture for recovering nrz/nrzi data |
US7031420B1 (en) * | 1999-12-30 | 2006-04-18 | Silicon Graphics, Inc. | System and method for adaptively deskewing parallel data signals relative to a clock |
US20070067687A1 (en) * | 2001-09-28 | 2007-03-22 | Ong Adrian E | Integrated Circuit Testing Module Configured for Set-up and Hold Time Testing |
US20040205437A1 (en) * | 2003-03-17 | 2004-10-14 | Sung-Po Yao | System for testing device under test and test method thereof |
TW200914848A (en) * | 2007-08-15 | 2009-04-01 | Advantest Corp | Test apparatus |
TW200944822A (en) * | 2008-03-27 | 2009-11-01 | Advantest Corp | Measure device, parallel measure devices, test device and electronic device |
US20090281752A1 (en) * | 2008-05-08 | 2009-11-12 | Advantest Corporation | Skew measurement apparatus, skew measurement method, recording media and test apparatus |
WO2009147223A2 (de) * | 2008-06-07 | 2009-12-10 | Leopold Kostal Gmbh & Co. Kg | Kameraanordnung für ein kraftfahrzeug |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104597323A (zh) * | 2015-01-26 | 2015-05-06 | 中国电子科技集团公司第五十四研究所 | 一种测量多通道射频芯片相位偏差的测试装置及方法 |
CN106896309A (zh) * | 2015-12-17 | 2017-06-27 | 上海和辉光电有限公司 | 信号处理装置及方法、信号偏移检测系统及方法 |
CN106896309B (zh) * | 2015-12-17 | 2019-08-06 | 上海和辉光电有限公司 | 信号处理装置及方法、信号偏移检测系统及方法 |
CN105897350A (zh) * | 2016-04-22 | 2016-08-24 | 北京联盛德微电子有限责任公司 | 一种发射机芯片的测试方法和装置 |
CN108802601A (zh) * | 2018-06-21 | 2018-11-13 | 记忆科技(深圳)有限公司 | 环路传输的芯片测试方法、装置及计算机设备 |
CN109061446A (zh) * | 2018-10-10 | 2018-12-21 | 记忆科技(深圳)有限公司 | 一种单端口传输芯片的测试方法及系统 |
CN109801853A (zh) * | 2018-12-28 | 2019-05-24 | 上海华岭集成电路技术股份有限公司 | 一种soc芯片测试优选方法 |
CN109801853B (zh) * | 2018-12-28 | 2021-02-09 | 上海华岭集成电路技术股份有限公司 | 一种soc芯片测试方法 |
CN110289042A (zh) * | 2019-04-11 | 2019-09-27 | 珠海全志科技股份有限公司 | Emmc芯片测试系统 |
WO2022001007A1 (zh) * | 2020-06-28 | 2022-01-06 | 深圳市大疆创新科技有限公司 | 芯片测试模组 |
CN113341296A (zh) * | 2021-05-17 | 2021-09-03 | 上海科海华泰船舶电气有限公司 | 一种基于ate的soc芯片测试方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102788947A (zh) | 测试芯片及其芯片测试系统 | |
CN101158708B (zh) | 基于可编程逻辑器件的多芯片自动测试方法 | |
US6931338B2 (en) | System for providing a calibrated path for multi-signal cables in testing of integrated circuits | |
US7355387B2 (en) | System and method for testing integrated circuit timing margins | |
US20070176807A1 (en) | Electronic Test Circuit For An Integrated Circuit And Methods For Testing The Driver Strength And For Testing The Input Sensitivity Of A Receiver Of The Integrated Circuit | |
US5687180A (en) | Method and circuit for checking operation of input buffers of a semiconductor circuit | |
CN112557987A (zh) | 一种电流测量校准系统及方法 | |
US20120280696A1 (en) | Test chip and chip test system using the same | |
US6535011B1 (en) | Testing device and testing method for a semiconductor integrated circuit and storage medium having the testing program stored therein | |
US7212939B2 (en) | Method and system for timing measurement of embedded macro module | |
US6876938B2 (en) | Method to provide a calibrated path for multi-signal cables in testing of integrated circuits | |
CN111863114B (zh) | 芯片采样准位确定方法及装置 | |
US20050177331A1 (en) | Timing calibration apparatus, timing calibration method, and device evaluation system | |
CN217385736U (zh) | 一种mcu的ate设备及其系统 | |
US7595670B2 (en) | Electronic device and method for on chip skew measurement | |
US7999577B2 (en) | Apparatus and method for detecting a changing point of measured signal | |
JP5131025B2 (ja) | デジタル信号遅延測定回路、及びデジタル信号遅延測定方法 | |
CN103675383A (zh) | 一种量测波形的电路 | |
CN113866798A (zh) | 测试1pps信号时间精度的方法、装置、系统及介质 | |
KR100718186B1 (ko) | 고분해능 스큐 검출 장치 및 방법 | |
CN108333549B (zh) | 一种基于集成电路测试仪通道同步误差的高精度测量系统 | |
US7777512B2 (en) | Semiconductor device | |
US8008935B1 (en) | Tester and a method for testing an integrated circuit | |
CN205754280U (zh) | Sar模数转换器测试系统 | |
Cheng et al. | BIST for clock jitter measurements |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20121121 |