CN102752478B - 一种场同步信号处理方法及控制电路 - Google Patents

一种场同步信号处理方法及控制电路 Download PDF

Info

Publication number
CN102752478B
CN102752478B CN201210272564.1A CN201210272564A CN102752478B CN 102752478 B CN102752478 B CN 102752478B CN 201210272564 A CN201210272564 A CN 201210272564A CN 102752478 B CN102752478 B CN 102752478B
Authority
CN
China
Prior art keywords
line
counter
signal
synchronizing signal
sampled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210272564.1A
Other languages
English (en)
Other versions
CN102752478A (zh
Inventor
刘文军
吴焕新
彭春山
林新翔
蔡林飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vtron Group Co Ltd
Original Assignee
Vtron Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vtron Technologies Ltd filed Critical Vtron Technologies Ltd
Priority to CN201210272564.1A priority Critical patent/CN102752478B/zh
Publication of CN102752478A publication Critical patent/CN102752478A/zh
Application granted granted Critical
Publication of CN102752478B publication Critical patent/CN102752478B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Synchronizing For Television (AREA)

Abstract

本发明实施例公开了一种场同步信号处理方法及控制电路。本发明实施例方法包括:触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数;根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号,位置指示信号用于指示行同步信号的半行位置和全行位置;在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,将采样值中大于行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点;在采样点对第一场同步信号进行采样,得到第二场同步信号。

Description

一种场同步信号处理方法及控制电路
技术领域
本发明涉及数字拼接墙显示控制领域,尤其涉及一种场同步信号处理方法及控制电路。
背景技术
在视频显示控制领域中,场同步信号(VS)、行同步信号(HS),数据有效信号DE、时钟、数据是集中常见的控制信号,场同步信号为每一幅画面信号提供一种标识,方便显示器辨识、接收和显示每一幅画面;行同步信号为每一幅画面的每一行提供一种标识,供显示器辨别画面的边界及分辨率大小,以正确显示图像;数据有效信号为每一幅画面提供数据有效标志,供显示器辨识、提取视频帧中的真正需要显示的数据,这几个控制信号都是视频显示领域中不可或缺的,在视频显示中,要正确的显示一幅画或者一段视频,场同步信号、行同步信号、数据有效信号等几个控制信号之间的时序关系必须是确定的,否则显示器无法正确显示,甚至无法显示。
发明专利200910193435.1公布了一种图像信号的级联传输方法及图像信号的级联装置,并通过使用对输入信号转换后得到的时钟信号将图像数据信息、同步信号写入缓冲区,并根据基准输出时钟信号就将该图像数据信息、同步信号从缓冲区中读取出来,读取出来的图像数据信息、同步信号以及该基准输出时钟信号在转换为与输入信号相同格式的信号后传输至下一级级联装置。由于输出的信号是经过缓冲区缓冲的,并是由基准输出时钟信号从缓冲区中读出,由上述发明专利可知,视频数据和场同步信号、行同步信号、数据有效信号在级联之前的相互时间关系是固定的,数据经过级联后,还需要经过缓冲器缓冲,带来的问题是场同步信号与数据延时不匹配,而该发明只提供了时钟信号的处理方法,未提供控制信号的处理方法,对场同步信号的处理是一个无法回避的技术问题。
目前,场同步信号的处理方法主要有以下两种:
一、通过行同步信号的边缘对场同步信号进行直接打拍输出,这种方式可以保证量同步信号的边缘对齐,但随着控制信号的级联级数的增加,行同步信号与场同步信号之间将积累一定的抖动,其原始信号边缘对齐关系将被破坏,因此,此种直接打拍的方式将导致行延时长度失真,严重影响后级图像的显示。
二、通过计数器对场同步信号的两个边缘进行采用控制,这种方式本质上是以原始边缘位置为参照,用固定长度去控制处理,其缺点是会累积级联路径上各模块产生的抖动,随着拼接墙控制级数的增加,场同步信号与行同步信号之间抖动将逐渐增加,控制信号之间的关系将被破坏,导致显示异常。
然而,现有的两种场同步信号的处理方法都将与行不同信号之间产生较大的抖动,导致图像显示异常。
发明内容
本发明实施例提供了一种场同步信号的处理方法及控制电路,用于实现场同步信号相对于行同步信号的整行延时,消除行同步信号与场同步信号的相对抖动对时延的影响。
本发明实施例中的场同步信号的处理方法包括:
触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数;
根据所述第二计数器的计数值确定所述行同步信号的行周期及所述行同步信号的位置指示信号,所述位置指示信号用于指示所述行同步信号的半行位置和全行位置;
在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点;
在所述采样点对所述第一场同步信号进行采样,生成第二场同步信号。
本发明实施例中的控制电路包括:
计数模块,用于触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数;
确定模块,用于根据所述第二计数器的计数值确定所述行同步信号的行周期及所述行同步信号的位置指示信号,所述位置指示信号用于指示所述行同步信号的半行位置和全行位置;
采样模块,用于在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点;
生成模块,在所述采样点对所述第一场同步信号进行采样生成第二场同步信号。
从以上技术方案可以看出,本发明实施例具有以下优点:
控制电路触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数,且根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号,并在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,将采样值中大于行周期与预置参数的乘积的两个采样值分别作为第一场同步信号的采样点,按照该采样点对第一场同步信号进行采样生成第二场同步信号,通过使用计数器的计数值进行计数,能够有效的实现场同步信号相对于行同步信号的半行位置或者全行位置的延时,消除场同步信号与行同步信号之间的相对抖动,此外,还能够保持场同步信号奇偶场的信号特征,兼容逐行隔行模式。
附图说明
图1为本发明实施例中场同步信号的处理方法的一个示意图;
图2为本发明实施例中场同步信号的处理方法的另一示意图;
图3为本发明实施例中场同步信号和行同步信号的示意图;
图4为本发明实施例中控制电路的结构的一个示意图;
图5为本发明实施例中控制电路的结构的另一示意图。
具体实施方式
本发明实施例提供了一种场同步信号的处理方法及控制电路,用于对场同步信号进行处理,使得场同步信号与行同步信号之间具有半行位置或者全行位置的时延,同时消除场同步信号和行同步信号之间的相对抖动。
请参阅图1,为本发明实施例中一种场同步信号的处理方法的实施例,包括:
101、触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数;
在本发明实施例中,控制电路的输入端将输入行同步信号,场同步信号,该控制电路将触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数。
在本发明实施例中,第一计数器及第二计数器起始计数值均为0,每经过一个单位时间,计数值增加1,以此方式进行计数。
102、根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号,位置指示信号用于指示行同步信号的半行位置和全行位置;
在本发明实施例中,控制电路可根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号,其中,位置指示信号用于指示行同步信号的半行位置和全行位置。
在本发明实施例中,控制电路根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号的方式具体为:
若第二计数器的起点为行同步信号的上升边,即控制电路检测到的行同步信号到达的第一个边缘为上升边,则在下一个上升边记录第二计数器的计数值,将该计数值作为行同步信号的行周期,且还将记录行同步信号的每一个上升边计数值,将第二计数器在行同步信号的上升边的计数值作为行同步信号的全行位置,将行同步信号的每一个行周期的中间位置作为半行位置。
若第二计数器的起点为所述行同步信号的下降边,即控制电路检测到的行同步信号到达的第一个边缘为下降边,第二计数器在该下降边开始计数,则在下一个下降边记录第二计数器的计数值,将该计数值作为行同步信号的行周期,且还将记录行同步信号的每一个下降边的计数值,将第二计数器在行同步信号的下降边的计数值作为行同步信号的全行位置,将行同步信号的每一个行周期的中间位置作为半行位置;
在本发明实施例中,控制电路在确定行同步信号的半行位置和全行位置之后,将按照该半行位置和全行位置生成行同步信号的位置指示信号。
在本发明实施中,“第一场同步信号”、“第一计数器”及“第二计数器”中的第一和第二,仅用于与其他的场同步信号或者计数器区别开来,并不包含其他实质的含义,不造成对本申请技术方案的限定。
103、在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,将采样值中大于行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点;
104、在采样点对第一场同步信号进行采样,生成第二场同步信号。
在本发明实施例中,控制电路在确定行同步信号的半行位置和全行位置之后,将在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点,在该采样点对第一场同步信号进行采样,生成第二场同步信号,其中预置参数可由控制信号根据实际需要进行设置,此处不做限定。
在本发明实施例中,在确定行同步信号的行周期及行同步信号的位置指示信号之后,通过按照该位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,将采样值中大于行周期与预置参数的乘积的两个采样值分别作为第一场同步信号采样点,在该采样点对第一场同步信号进行采样生成第二场同步信号,能够有效的实现场同步信号相对于行同步信号的半行位置或者全行位置的延时,消除场同步信号与行同步信号之间的相对抖动,此外,还能够保持场同步信号奇偶场的信号特征,兼容逐行隔行模式。
为了更好的理解本发明实施例中的技术方案,请参阅图2,为本发明实施例中一种场同步信号的处理方法的实施例,包括:
201、触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数;
202、根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号,位置指示信号用于指示行同步信号的半行位置和全行位置;
步骤201和步骤202分别与图1所示实施例中的步骤101和步骤102描述的内容相似,此处不再赘述。
203、在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行第一次采样,得到第一次采样值;
在本发明实施例中,控制电路将在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行第一次采样,得到第一次采样值。例如,若是以位置指示信号的半行位置进行采样,且半行位置的计数值分别为2、6、10、14等等,则分别在第一计数器的计数值上找到与该半行位置2、6、10、14对应的计数值,该找到的计数值即为第一次采样值,例如,得到的第一次采样值可以为1.5、5.5、9.5、13.5等。
204、依次判断第一次采样值是否大于行周期与预置参数的乘积,将大于行周期与预置参数的乘积的第一次采样值中的最小值作为第一场同步信号的第一采样点,设置第一计数器在第一场同步信号的下一个边缘重新开始计数;
在本发明实施例中,控制电路将依次判断第一次采样值是否大于行周期与预置参数的乘积,且将大于行周期与预置参数的乘积的第一次采样值中的最小值作为第一场同步信号的第一采样点。例如:若第一次采样值为1.5、5.5、9.5、13.5,行同步信号的行周期为4,预置参数为0.8,则依次判断1.5、5.5、9.5、13.5是否大于行周期4与预置参数0.8的乘积,其中,1.5小于3.2,5.5、9.5及13.5大于3.2,且大于3.2中的第一采样值的最小值为5.5,因此,将第一计数器的计数值为5.5的位置在第一场同步信号上对应的位置作为第一场同步信号的第一采样点。
需要说明的是,在本发明实施例中,在确定第二场同步信号的起点位置之后,控制电路还将设置第一计数器在第一场同步信号的下一个边缘重新开始计数。
205、在位置指示信号的半行位置或者全行位置对重新计数后的第一计数器进行第二次采样,得到第二采样值;
在本发明实施例中,控制电路在确定第二场同步信号的第一采样点之后,将在位置指示信号的半行位置或者全行位置对重新计数后的第一计数器进行第二次采样,得到第二采样值。
206、依次判断第二采样值是否大于行周期与预置参数的乘积,将大于行周期与预置参数的乘积的第二次采样值中的最小值作为第一场同步信号的第二采样点;
在本发明实施例中,控制电路对重新计数后的第一计数器的计数值的进行第二次采样之后,将依次判断第二采样值是否大于行周期与预置参数的乘积,将大于行同步信号的行周期与预置参数的乘积的第二采样值中的最小值作为第一场同步信号的第二采样点,例如:若半行位置的采样点为2、6、10、14、18、22,第二次采样值为空、空、1.5、5.5、9.5、13.5(空是指没有与半行位置对应的采样值),行同步信号的行周期为4,预置参数为0.8,则依次判断1.5、5.5、9.5、13.5是否大于行周期4与预置参数0.8的乘积,其中,1.5小于3.2,5.5、9.5及13.5大于3.2,且大于3.2中的第二采样值的最小值为5.5,因此,将第一计数器的重新计数后的计数值为5.5的位置在第一场同步信号上对应的位置作为第一场同步信号的第二采样点。
207、在采样点对第一场同步信号进行采样生成第二场同步信号。
在本发明实施例中,控制电路将在第一场同步信号的第一采样点和第二采样点对第一场同步信号进行采样,生成第二场同步信号,具体的,控制信号可使用D触发器按照按照第一采样点和第二采样点进行对第一场同步信号进行采样生成第二场同步信号。
在本发明实施例中,通过使用计数器对第一场同步信号及行同步信号进行计数,且通过采样确定第一场同步信号的第一采样点和第二采样点最终得到第二场同步信号,能够有效的实现场同步信号相对于行同步信号的半行位置或者全行位置的延时,消除场同步信号与行同步信号之间的相对抖动,此外,还能够保持场同步信号奇偶场的信号特征,兼容逐行隔行模式。此外,采用D触发器生成第二场同步信号,能够有效的避免毛刺的影响。
为了更好的理解本发明实施例中的场同步信号的处理方法,下面将以具体的应用场景进行介绍。
请参阅图3,为本发明实施例中场同步信号和行同步信号的示意图,其中,行同步信号HS和第一场同步信号VS具有skew=20ns的相对抖动,控制电路利用第二计数器的计数位置形成位置指示信号FLAG_E_M,第一计数器以第一场同步信号VS的边缘为起点开始计数,控制电路按照行同步信号的半行位置或者全行位置对场同步信号的第一计数器的计数值进行采样,且得到满足条件的第一采样点sample1(第一采样点sample1为的计数值大于行周期与预置参数的乘积的采样值中的最小值),第一计数器在第一场同步信号的下一个边缘开始重新计数,对重新计数后的第一计数器的计数值进行第二次采样后,得到满足条件的第二采样点sample2,控制电路在采样点sample1的位置触发D触发器开始进行采样,在第一采样点sample1和第二采样点sample2对第一场同步信号VS1进行采样生成第二场同步信号VS_DLY,如图3所示的示意图可知,行同步信号HS与第二场同步信号VS_DLY之间的相对抖动skew已经消除,且行同步信号HS与第二场同步信号VS_DLY之间有全行的延时。
请参阅图4,为本发明实施例中控制电路的实施例,包括:
计数模块401,用于触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数;
确定模块402,用于根据所述第二计数器的计数值确定所述行同步信号的行周期及所述行同步信号的位置指示信号,所述位置指示信号用于指示所述行同步信号的半行位置和全行位置;
采样模块403,用于在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点;
生成模块404,在所述采样点对所述第一场同步信号进行采样生成第二场同步信号。
在本发明实施例中,控制电路中的计数模块401触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数之后,确定模块402将根据第二计数器的计数值确定行同步信号的行周期及行同步信号的位置指示信号,接着,采样模块403在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,将采样值中大于行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点;最后,生成模块404,在采样点对第一场同步信号进行采样生成第二场同步信号。
在本发明实施例中,在确定行同步信号的行周期之后,通过触发第一计数器以第一场同步信号的边缘为起点开始计数,并根据行周期获取行同步信号的位置指示信号,按照该位置指示信号的半行位置或者全行位置对第一计数器的计数值进行采样,若采样值大于行周期与预置参数的乘积,则按照该采样值生成第二场同步信号,能够有效的实现场同步信号与行同步信号的时延,同时消除场同步信号与行同步信号之间的抖动。
为了更好的理解本发明实施例中的控制电路,请参阅图5,为本发明实施例中的控制电路的实施例,包括:
如图3所示实施例中的计数模块401、确定模块402、采样模块403、生成模块404,且与图4所示实施例中描述的内容相似,此处不再赘述。
其中,采样模块403包括:
第一采样模块501,用于在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行第一次采样,得到第一次采样值;
第一判断模块502,用于依次判断所述第一次采样值是否大于所述行周期与预置参数的乘积,将大于所述行周期与预置参数的乘积的第一次采样值中的最小值作为第一场同步信号的第一采样点,设置所述第一计数器在所述第一场同步信号的边缘的下一个边缘重新开始计数;
第二采样模块503,用于在所述位置指示信号的半行位置或者全行位置对重新计数后的第一计数器进行第二次采样,得到第二采样值;
第二判断模块504,用于依次判断所述第二采样值是否大于所述行周期与所述预置参数的乘积,将大于所述行周期与预置参数的乘积的第二次采样值中的最小值作为所述第一场同步信号的第二采样点。
其中,确定模块402包括:
位置确定模块505,用于若所述第二计数器的起点为所述行同步信号的上升边,则在下一个上升边记录所述第二计数器的计数值,将所述计数值作为所述行同步信号的行周期,将所述第二计数器在所述行同步信号的上升边的计数值作为所述全行位置,将所述行周期的中间位置作为所述半行位置;或者,若所述第二计数器的起点为所述行同步信号的下降边,则在下一个下降边记录所述第二计数器的计数值,将所述计数值作为所述行同步信号的行周期,将所述第二计数器在所述行同步信号的上升边的计数值作为所述半行位置,将所述行周期的中间位置作为所述半行位置;
信号生成模块506,用于按照所述半行位置和全行位置生成所述位置指示信号。
在本发明实施例中,控制电路中的计数模块401触发第一计数器以第一场同步信号边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数之后,若第二计数器的起点为行同步信号的上升边,则确定模块402中的位置确定模块505在下一个上升边记录第二计数器的计数值,将计数值作为行同步信号的行周期,将第二计数器在行同步信号的上升边的计数值作为全行位置,将行周期的中间位置作为半行位置;或者,若第二计数器的起点为行同步信号的下降边,则确定模块402中的位置确定模块505在下一个下降边记录第二计数器的计数值,将计数值作为行同步信号的行周期,将行周期的中间位置作为半行位置,将第二计数器在行同步信号的下降边的计数值作为全行位置,接着确定模块402中的信号生成模块506按照半行位置和全行位置生成位置指示信号,生成位置指示信号之后,采样模块403中的第一采样模块在位置指示信号的半行位置或者全行位置对第一计数器的计数值进行第一次采样,得到第一次采样值,并由第一判断模块502依次判断第一次采样值是否大于行周期与预置参数的乘积,将大于行周期与预置参数的乘积的第一次采样值中的最小值作为第一场同步信号的第一采样点,且设置第一计数器在第一场同步信号的下一个边缘重新开始计数,第二采样模块503在位置指示信号的半行位置或者全行位置对重新计数后的第一计数器进行第二次采样,得到第二采样值,接着,第二判断模块504依次判断第二采样值是否大于行周期与预置参数的乘积,将大于行周期与预置参数的乘积的第二次采样值中的最小值作为第一场同步信号的第二采样点,最后,生成模块404在采样点对第一场同步信号进行采样生成第二场同步信号。
在本发明实施例中,通过使用计数器对第一场同步信号及行同步信号进行计数,且通过采样确定第一场同步信号的第一采样点和第二采样点最终得到第二场同步信号,能够有效的实现场同步信号相对于行同步信号的半行位置或者全行位置的延时,消除场同步信号与行同步信号之间的相对抖动,此外,还能够保持场同步信号奇偶场的信号特征,兼容逐行隔行模式。此外,采用D触发器生成第二场同步信号,能够有效的避免毛刺的影响。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件完成,所述的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
以上对本发明所提供的一种场同步信号的处理方法及控制电路进行了详细介绍,对于本领域的一般技术人员,依据本发明实施例的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (4)

1.一种场同步信号的处理方法,其特征在于,包括: 
触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数; 
根据所述第二计数器的计数值确定所述行同步信号的行周期及所述行同步信号的位置指示信号,所述位置指示信号用于指示所述行同步信号的半行位置和全行位置; 
在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点; 
在所述采样点对所述第一场同步信号进行采样,生成第二场同步信号; 
所述在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点包括: 
在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行第一次采样,得到第一次采样值; 
依次判断所述第一次采样值是否大于所述行周期与预置参数的乘积,将大于所述行周期与预置参数的乘积的第一次采样值中的最小值作为第一场同步信号的第一采样点,设置所述第一计数器在所述第一场同步信号的下一个边缘重新开始计数; 
在所述位置指示信号的半行位置或者全行位置对重新计数后的第一计数器进行第二次采样,得到第二采样值; 
依次判断所述第二采样值是否大于所述行周期与所述预置参数的乘积,将大于所述行周期与预置参数的乘积的第二次采样值中的最小值作为所述第一场同步信号的第二采样点。 
2.根据权利要求1所述的处理方法,其特征在于,所述根据所述第二计数器的计数值确定所述行同步信号的行周期及所述行同步信号的位置指示信号包括: 
若所述第二计数器的起点为所述行同步信号的上升边,则在下一个上升边记录所述第二计数器的计数值,将所述计数值作为所述行同步信号的行周 期,将所述第二计数器在所述行同步信号的上升边的计数值作为所述全行位置,将所述行周期的中间位置作为所述半行位置; 
若所述第二计数器的起点为所述行同步信号的下降边,则在下一个下降边记录所述第二计数器的计数值,将所述计数值作为所述行同步信号的行周期,将所述第二计数器在所述行同步信号的下降边的计数值作为所述全行位置,将所述行周期的中间位置作为所述半行位置; 
按照所述半行位置和全行位置生成所述位置指示信号。 
3.一种控制电路,其特征在于,包括: 
计数模块,用于触发第一计数器以第一场同步信号的边缘为起点开始计数,触发第二计数器以行同步信号的边缘为起点开始计数; 
确定模块,用于根据所述第二计数器的计数值确定所述行同步信号的行周期及所述行同步信号的位置指示信号,所述位置指示信号用于指示所述行同步信号的半行位置和全行位置; 
采样模块,用于在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行采样,将采样值中大于所述行周期与预置参数的乘积的两个采样值作为第一场同步信号的采样点; 
生成模块,在所述采样点对所述第一场同步信号进行采样生成第二场同步信号; 
所述采样模块包括: 
第一采样模块,用于在所述位置指示信号的半行位置或者全行位置对所述第一计数器的计数值进行第一次采样,得到第一次采样值; 
第一判断模块,用于依次判断所述第一次采样值是否大于所述行周期与预置参数的乘积,将大于所述行周期与预置参数的乘积的第一次采样值中的最小值作为第一场同步信号的第一采样点,设置所述第一计数器在所述第一场同步信号的的下一个边缘重新开始计数; 
第二采样模块,用于在所述位置指示信号的半行位置或者全行位置对重新计数后的第一计数器进行第二次采样,得到第二采样值; 
第二判断模块,用于依次判断所述第二采样值是否大于所述行周期与所述预置参数的乘积,将大于所述行周期与预置参数的乘积的第二次采样值中 的最小值作为所述第一场同步信号的第二采样点。 
4.根据权利要求3所述的控制电路,其特征在于,确定模块包括:
位置确定模块,用于若所述第二计数器的起点为所述行同步信号的上升边,则在下一个上升边记录所述第二计数器的计数值,将所述计数值作为所述行同步信号的行周期,将所述第二计数器在所述行同步信号的上升边的计数值作为所述全行位置,将所述行周期的中间位置作为所述半行位置;或者,若所述第二计数器的起点为所述行同步信号的下降边,则在下一个下降边记录所述第二计数器的计数值,将所述计数值作为所述行同步信号的行周期,将所述第二计数器在所述行同步信号的下降边的计数值作为所述全行位置,将所述行周期的中间位置作为所述半行位置; 
信号生成模块,用于按照所述半行位置和全行位置生成所述位置指示信号。 
CN201210272564.1A 2012-08-01 2012-08-01 一种场同步信号处理方法及控制电路 Active CN102752478B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210272564.1A CN102752478B (zh) 2012-08-01 2012-08-01 一种场同步信号处理方法及控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210272564.1A CN102752478B (zh) 2012-08-01 2012-08-01 一种场同步信号处理方法及控制电路

Publications (2)

Publication Number Publication Date
CN102752478A CN102752478A (zh) 2012-10-24
CN102752478B true CN102752478B (zh) 2015-04-08

Family

ID=47032366

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210272564.1A Active CN102752478B (zh) 2012-08-01 2012-08-01 一种场同步信号处理方法及控制电路

Country Status (1)

Country Link
CN (1) CN102752478B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104375789B (zh) * 2013-08-14 2018-03-23 杭州海康威视数字技术股份有限公司 拼接屏的同步显示方法及系统
CN106406793B (zh) * 2016-09-13 2019-09-17 广东威创视讯科技股份有限公司 节点机的标识配置方法和系统与ip地址分配方法和系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1461542A (zh) * 2001-04-09 2003-12-10 松下电器产业株式会社 同步检测装置
CN101499256A (zh) * 2008-02-03 2009-08-05 深圳艾科创新微电子有限公司 一种同步信号的跟踪方法及系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11265174A (ja) * 1998-03-16 1999-09-28 Victor Co Of Japan Ltd 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1461542A (zh) * 2001-04-09 2003-12-10 松下电器产业株式会社 同步检测装置
CN101499256A (zh) * 2008-02-03 2009-08-05 深圳艾科创新微电子有限公司 一种同步信号的跟踪方法及系统

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Low Complexity Synchronization Design of an OFDM Receiver for DVB-T/H;Ting-Chen Wei ET AL;《IEEE Transactions on Consumer Electronics》;20090531;全文 *
基于FPGA和OV7620的图像采集及VGA显示;宋海吒;《电视技术》;20111231;全文 *
数字化分离电视行、场同步信号电路的设计及实现;赵正权;《中国有线电视》;20051231;全文 *

Also Published As

Publication number Publication date
CN102752478A (zh) 2012-10-24

Similar Documents

Publication Publication Date Title
KR100408299B1 (ko) 모드 판단 장치 및 방법
CN108495164B (zh) 音视频同步处理方法及装置、计算机装置及存储介质
EP2712205A2 (en) Method and apparatus for image data processing, and electronic device including the apparatus
CN103647918A (zh) 一种视频同步化的方法及装置
JP6040220B2 (ja) データストリームから再生したクロック信号の調整
US20230362336A1 (en) Method and apparatus for transmitting video signals, and display device
US8223136B2 (en) Error detection and prevention inacoustic data
EP0782334A2 (en) Telecine signal conversion method and up-converter
CN102752478B (zh) 一种场同步信号处理方法及控制电路
JP5539637B2 (ja) リニアタイムコードデータを生成するシステムおよび方法
US20110228165A1 (en) Synchronous signal conversion circuit, signal processing system including it, and synchronous signal conversion method
US20100061696A1 (en) Video recording and playback apparatus
WO2021143717A1 (zh) 视频时序转换方法和装置、计算机可读介质
CN111199515B (zh) 缩放器、图像缩放方法及装置
US7203557B1 (en) Audio signal delay apparatus and method
US8203651B2 (en) Video signal synchronization
US6819363B2 (en) Video signal processing device
KR20080088045A (ko) 비디오 데이터 디스플레이 방법 및 장치
JP5551998B2 (ja) 画像信号生成装置
JP2001320704A (ja) 画像復号装置及び画像復号方法
JP3050179B2 (ja) 垂直タイミング信号生成回路
US20200084508A1 (en) Video processing apparatus
JP2944549B2 (ja) セル処理回路
JP2013038706A (ja) 映像処理装置、映像処理方法、及びコンピュータプログラム
WO2018079081A1 (ja) 表示制御装置、電子機器、表示制御装置の制御方法、および、プログラム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address

Address after: Kezhu road high tech Industrial Development Zone, Guangzhou city of Guangdong Province, No. 233 510670

Patentee after: Wei Chong group Limited by Share Ltd

Address before: 510663 Guangzhou province high tech Industrial Development Zone, Guangdong, Cai road, No. 6, No.

Patentee before: Guangdong Weichuangshixun Science and Technology Co., Ltd.

CP03 Change of name, title or address