CN102740583B - 电路板 - Google Patents

电路板 Download PDF

Info

Publication number
CN102740583B
CN102740583B CN201110080606.7A CN201110080606A CN102740583B CN 102740583 B CN102740583 B CN 102740583B CN 201110080606 A CN201110080606 A CN 201110080606A CN 102740583 B CN102740583 B CN 102740583B
Authority
CN
China
Prior art keywords
circuit board
shielding layer
conductive shielding
layer
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201110080606.7A
Other languages
English (en)
Other versions
CN102740583A (zh
Inventor
周铭璋
师乐善
徐勇春
胡建设
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Foxconn Kunshan Computer Connector Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Foxconn Kunshan Computer Connector Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Foxconn Kunshan Computer Connector Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Foxconn Kunshan Computer Connector Co Ltd
Priority to CN201110080606.7A priority Critical patent/CN102740583B/zh
Priority to US13/241,300 priority patent/US8592690B2/en
Publication of CN102740583A publication Critical patent/CN102740583A/zh
Application granted granted Critical
Publication of CN102740583B publication Critical patent/CN102740583B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/07Electric details
    • H05K2201/0707Shielding
    • H05K2201/0715Shielding provided by an outer layer of PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/07Electric details
    • H05K2201/0707Shielding
    • H05K2201/0723Shielding provided by an inner layer of PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/09981Metallised walls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

一种电路板,其设有第一导电屏蔽层及信号线路层,所述信号线路层包括若干信号线路,所述电路板还至少设有另一层导电屏蔽层,所述信号线路层位于第一导电屏蔽层与所述另一层导电屏蔽层之间。所述第一导电屏蔽层与所述另一层导电屏蔽层对信号线路层相反两侧的电磁干扰进行隔离,从而对信号线路层形成立体屏蔽,屏蔽效果显著增强。

Description

电路板
【技术领域】
本发明涉及一种电路板,特别是涉及一种具有屏蔽层的电路板。
【背景技术】
现有技术中的电路板通常不设置屏蔽层,有的会具有一层屏蔽层,通过该屏蔽层提供信号线路与其他电磁干扰源的电磁隔离,但由于一层屏蔽层只能对信号线路一侧的电磁干扰进行隔离,屏蔽效果有待加强。
因此,有必要提出一种新的技术方案以克服上述缺陷。
【发明内容】
本发明所要解决的技术问题在于提供一种屏蔽效果较好的电路板。
为解决以上技术问题,本发明采用如下技术方案:一种电路板,其设有第一导电屏蔽层及信号线路层,所述信号线路层包括若干信号线路,所述电路板还至少设有另一层导电屏蔽层,所述信号线路层位于第一导电屏蔽层与所述另一层导电屏蔽层之间。
信号线路层位于第一导电屏蔽层与所述另一层导电屏蔽层之间,第一导电屏蔽层与所述另一层导电屏蔽层对信号线路层相反两侧的电磁干扰进行隔离,从而对信号线路层形成立体屏蔽,屏蔽效果显著增强。
下面将结合图示对本设计详细描述。
【附图说明】
图1是本发明电路板的立体图。
图2是本发明电路板另一角度的立体图。
图3是本发明电路板的分解图。
图4是本发明电路板另一角度的分解图。
【主要元件符号说明】
电路板          100
第一导电屏蔽层  20
接地区域        200
第二导电屏蔽层  21
第三导电屏蔽层  22
信号线路层      3
信号线路        30
第一导电通孔    40
第二导电通孔    41
导电片          5
周向镀层        6
第一部分        60
第二部分        61
第一基板        70
第二基板        71
第三基板        72
【具体实施方式】
请参阅图1至图4所示,一种符合本发明的电路板100,其设有第一导电屏蔽层20、信号线路层3、第二导电屏蔽层21、第三导电屏蔽层22、若干第一导电通孔40、若干第二导电通孔41、若干导电片5、第一绝缘层(未图示)、第二绝缘层(未图示)及周向镀层6。所述信号线路层3包括若干信号线路30。所述第一导电屏蔽层20、信号线路层3、第二导电屏蔽层21及第三导电屏蔽层22依次间隔排布,从位置而言,信号线路层3位于第一导电屏蔽层20与第二导电屏蔽层21之间,信号线路层3也位于第一导电屏蔽层20与第三导电屏蔽层22之间,如此对信号线路层3形成立体屏蔽。
请参阅图1至图4所示,周向镀层6围绕在电路板100的周围,所述周向镀层6电连接第一导电屏蔽层20与第二导电屏蔽层21,周向镀层6也电连接第一导电屏蔽层20与第三导电屏蔽层22。所述周向镀层6包括相隔断的第一部分60与第二部分61。第一部分60与第二部分61均将第一导电屏蔽层20的部分边沿与第二导电屏蔽层21的部分边沿电连接,第一部分60与第二部分61还均将第一导电屏蔽层20的部分边沿与第三导电屏蔽层22的部分边沿电连接,不同的屏蔽层通过周向镀层6相连接从而构成一个屏蔽体系,可更好地发挥电磁屏蔽性能。于本实施方式中所述电路板100呈矩形,第一部分60与第二部分61均呈半矩形框状。在周向电镀形成周向镀层6前,电路板100的相对两侧均连有料带,电路板100通过料带被固持于电镀设备,在电路板100的四周电镀完成后切除两侧的料带,料带被切除处无镀层从而形成了相隔断的第一部分60与第二部分61。周向镀层6是镀设于电路板100,周向镀层6自电路板100的一表面沿垂直于电路板100的方向延伸至电路板100的相反另一面,所述周向镀层6将各导电屏蔽层20、21、22及信号线路层3包围。周向镀层6围绕在电路板100的周围,相对于各导电屏蔽层20、21、22,其从横向对信号线路层3进行屏蔽,进一步增强了对信号线路层3的立体屏蔽效果。
请参阅图1至图4所示,所述若干第一导电通孔40与所述若干信号线路30对应电连接,且所述第一导电通孔40贯穿各导电屏蔽层20、21、22并与各导电屏蔽层20、21、22电绝缘。所述第一导电通孔40供信号线路30与其他元件进行电连接。所述第一导电屏蔽层20设有暴露于电路板100外侧的接地区域200,所述各导电屏蔽层20、21、22是电性连通的,由于各导电屏蔽层20、21、22电性连通,因此接地区域200接地后将各导电屏蔽层20、21、22都接地。于本实施方式中各导电屏蔽层20、21、22通过周向镀层6实现电性连通,当然并不限于此种方式,如还可设置导电通孔以将各导电屏蔽层20、21、22电性连通。第一绝缘层设于电路板100的表面并覆于第一导电屏蔽层20上,该第一绝缘层未覆盖所述接地区域200以便所述接地区域200接地。第二绝缘层设于电路板100的表面并覆于第三导电屏蔽层22上,第一绝缘层与第二绝缘层分别位于电路板100的相反两面。所述若干导电片5形成于电路板100的表面临接所述第一导电屏蔽层20的区域上,并与所述若干信号线路30对应电性连通,所述若干导电片5暴露于电路板100的外侧,所述导电片5供电路板100与其他元件进行电连接。所述第二导电通孔41将导电片5与对应的信号线路30电连接,第二导电通孔41贯穿第二、第三导电屏蔽层21、22并与第二、第三导电屏蔽层21、22电绝缘。
请参阅图3及图4所示,所述电路板100是由若干块基板叠加形成的,所述电路板100包括第一基板70、第二基板71及第三基板72,所述第二基板71位于第一基板70与第三基板72之间,所述第一导电屏蔽层20、第一绝缘层、导电片5设于第一基板70,所述信号线路层3设于第二基板71,所述第二导电屏蔽层21也设于第二基板71并与信号线路层3分别设于第二基板71的相反两侧,所述第三导电屏蔽层22、第二绝缘层设于第三基板72。
对于本发明电路板100,也可择其一的设置第二导电屏蔽层21或第三导电屏蔽层22。综合而言,本发明电路板100设有第一导电屏蔽层20及信号线路层3,所述电路板100还至少设有另一层导电屏蔽层(第二导电屏蔽层21或第三导电屏蔽层22),信号线路层3位于第一导电屏蔽层20与所述另一层导电屏蔽层之间,第一导电屏蔽层20与所述另一层导电屏蔽层对信号线路层3形成立体屏蔽。

Claims (10)

1.一种电路板,其设有第一导电屏蔽层及信号线路层,所述信号线路层包括若干信号线路,其特征在于:所述电路板还至少设有另一层导电屏蔽层,所述信号线路层位于第一导电屏蔽层与所述另一层导电屏蔽层之间,所述电路板还设有周向镀层,所述周向镀层包括相隔断的第一部分与第二部分,所述第一部分和第二部分均设有主体部及自主体部两端弯折延伸的延伸部,所述电路板包括两平行设置的第一边缘和连接两第一边缘的第二边缘,所述第一部分和第二部分的主体部分别围绕相应的第一边缘,所述第一部分和第二部分的延伸部分别围绕相应的第二边缘。
2.如权利要求1所述的电路板,其特征在于:所述周向镀层围绕在电路板的周围并电连接第一导电屏蔽层与所述另一层导电屏蔽层。
3.如权利要求2所述的电路板,其特征在于:所述第一部分与第二部分均将第一导电屏蔽层的部分边沿与所述另一层导电屏蔽层的部分边沿电连接。
4.如权利要求1所述的电路板,其特征在于:所述电路板还设有周向镀层,周向镀层围绕在电路板的周围,周向镀层自电路板的一表面沿垂直于电路板的方向延伸至电路板的相反另一面,所述周向镀层将第一导电屏蔽层、所述另一层导电屏蔽层及信号线路层包围。
5.如权利要求1所述的电路板,其特征在于:所述电路板是由若干块基板叠加形成的,所述电路板包括第一基板、第二基板与第三基板,所述第二基板位于第一基板与第三基板之间,所述第一导电屏蔽层设于第一基板,所述信号线路层设于第二基板,所述另一导电屏蔽层设于第三基板。
6.如权利要求1所述的电路板,其特征在于:所述电路板是由若干块基板叠加形成的,所述电路板包括第一基板与第二基板,所述第一导电屏蔽层设于第一基板,所述信号线路层设于第二基板,所述另一导电屏蔽层也设于第二基板并与信号线路层分别设于第二基板的相反两侧。
7.如权利要求1所述的电路板,其特征在于:所述电路板还设有与所述若干信号线路对应电连接的若干第一导电通孔,所述第一导电通孔贯穿第一导电屏蔽层与所述另一层导电屏蔽层并与第一导电屏蔽层及所述另一层导电屏蔽层电绝缘。
8.如权利要求1所述的电路板,其特征在于:所述第一导电屏蔽层设有暴露于电路板外侧的接地区域,所述另一层导电屏蔽层与第一导电屏蔽层电性连通,所述电路板的表面设有覆于第一导电屏蔽层上的第一绝缘层,该第一绝缘层未覆盖所述接地区域以便该接地区域接地。
9.如权利要求1所述的电路板,其特征在于:所述电路板的表面临接所述第一导电屏蔽层的区域上形成有与所述若干信号线路对应电性连通的若干导电片,所述若干导电片暴露于电路板的外侧。
10.如权利要求9所述的电路板,其特征在于:所述电路板还设有若干第二导电通孔,所述第二导电通孔将导电片与对应的信号线路电连接,第二导电通孔贯穿所述另一层导电屏蔽层并与所述另一层导电屏蔽层电绝缘。
CN201110080606.7A 2011-03-31 2011-03-31 电路板 Expired - Fee Related CN102740583B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201110080606.7A CN102740583B (zh) 2011-03-31 2011-03-31 电路板
US13/241,300 US8592690B2 (en) 2011-03-31 2011-09-23 Circuit board having circumferential shielding layer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110080606.7A CN102740583B (zh) 2011-03-31 2011-03-31 电路板

Publications (2)

Publication Number Publication Date
CN102740583A CN102740583A (zh) 2012-10-17
CN102740583B true CN102740583B (zh) 2015-05-27

Family

ID=46925763

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110080606.7A Expired - Fee Related CN102740583B (zh) 2011-03-31 2011-03-31 电路板

Country Status (2)

Country Link
US (1) US8592690B2 (zh)
CN (1) CN102740583B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101416159B1 (ko) * 2013-09-06 2014-07-14 주식회사 기가레인 접촉 패드를 구비하는 인쇄회로기판
DE102014201550A1 (de) * 2014-01-29 2015-07-30 Siemens Aktiengesellschaft Mehrlagenleiterplatine
CN105957832B (zh) * 2016-05-12 2020-09-22 中国科学院物理研究所 用于表面编码方案超导量子比特系统的布线方法及布线板
CN108575044B (zh) * 2017-03-13 2023-01-24 富士康(昆山)电脑接插件有限公司 印刷电路板及其组件

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1112803A (zh) * 1993-06-24 1995-11-29 北方电讯有限公司 多层印刷电路板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674653B1 (en) * 1999-04-16 2004-01-06 Agilent Technologies, Inc. Shielding scheme for a circuit board
JP2001160663A (ja) * 1999-12-02 2001-06-12 Nec Corp 回路基板
US6670559B2 (en) * 2000-12-13 2003-12-30 International Business Machines Corp. Electromagnetic shield for printed circuit boards
JP3864927B2 (ja) * 2003-04-14 2007-01-10 ソニー株式会社 配線基板と回路モジュール
TWI337839B (en) 2007-04-02 2011-02-21 Hon Hai Prec Ind Co Ltd Electro-magnetic interference defending method of circuit board and circuit board assembly

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1112803A (zh) * 1993-06-24 1995-11-29 北方电讯有限公司 多层印刷电路板

Also Published As

Publication number Publication date
CN102740583A (zh) 2012-10-17
US8592690B2 (en) 2013-11-26
US20120247826A1 (en) 2012-10-04

Similar Documents

Publication Publication Date Title
US9385477B2 (en) High speed edge card connector
CN103378495B (zh) 电路板和电线组件
CN103548214B (zh) 高速输入/输出连接接口元件、线缆组件和串扰减小的互连系统
CN104934794B (zh) 插座电连接器
CN105376938B (zh) 一种通讯设备及其电路板组件
RU2011124949A (ru) Телекоммуникационный гнездовой разъем с многослойной печатной платой
CN102801053B (zh) 一种通信连接器以及使用该通信连接器的电子设备
CN102740583B (zh) 电路板
US20130313013A1 (en) Printed circuit boards
CN105636339B (zh) 柔性电路板及移动终端
CN104981347A (zh) 一种屏蔽膜、屏蔽电路板及终端设备
AU2018253549A1 (en) Multilayered Electromagnetic Assembly
TW201501577A (zh) 軟性電路板之差模信號傳輸線抗衰減接地結構
CN106255307A (zh) 电路板
KR20130132268A (ko) 적어도 둘 이상의 묶음 전선 그룹을 가진 연성 회로 케이블
CN108575044A (zh) 印刷电路板及其组件
KR101416159B1 (ko) 접촉 패드를 구비하는 인쇄회로기판
TWI616134B (zh) 電路板高頻焊墊區之接地圖型結構
CN203339423U (zh) 抑制讯号干扰的插座电连接器
CN109257871B (zh) 柔性线路板及移动终端
CN207995488U (zh) 电路板、显示面板及显示装置
CN201600944U (zh) 软排线和软排线组合
CN111010798B (zh) 电路板及电子装置
CN105744729B (zh) 一种柔性电路板、电子设备及其滤除电磁干扰方法
US20140375394A1 (en) Attenuation reduction control structure for high-frequency signal transmission lines of flexible circuit board

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150527

Termination date: 20170331