CN102682687A - 驱动用集成电路及电子设备 - Google Patents

驱动用集成电路及电子设备 Download PDF

Info

Publication number
CN102682687A
CN102682687A CN2012100581960A CN201210058196A CN102682687A CN 102682687 A CN102682687 A CN 102682687A CN 2012100581960 A CN2012100581960 A CN 2012100581960A CN 201210058196 A CN201210058196 A CN 201210058196A CN 102682687 A CN102682687 A CN 102682687A
Authority
CN
China
Prior art keywords
signal
mentioned
optical device
electro
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012100581960A
Other languages
English (en)
Other versions
CN102682687B (zh
Inventor
上野胜利
森田晶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN102682687A publication Critical patent/CN102682687A/zh
Application granted granted Critical
Publication of CN102682687B publication Critical patent/CN102682687B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明公开一种驱动用集成电路及电子设备。第1接收器接收时钟信号。第2接收器接收差动形式的图像信号。图像信号接收部通过时钟信号对差动形式的图像信号采样,发生驱动电光装置的图像信号。第3接收器接收时分复用控制信号。接收缓冲器通过时钟信号对时分复用控制信号采样并存储。驱动控制部根据存储的时分复用控制信号,进行电光装置的驱动控制。

Description

驱动用集成电路及电子设备
技术领域
本发明涉及适用于液晶面板等的电光装置的驱动用集成电路及采用它的电子设备。
背景技术
众所周知,液晶面板等的电光装置与多个信号线和多个扫描线的各交叉点对应地设置像素电路。这样的电光装置中,对与1条扫描线对应的全部像素电路进行的图像信号的写入必须在一个水平扫描期间内结束。因而,作为利用电光装置的电子设备,提出了各种包括经由高速差动接口接收图像信号并驱动电光装置的驱动用集成电路的装置(例如参照专利文献1)。
专利文献1:日本特开2009-238892号公报
发明内容
但是,传统的驱动用集成电路经由差动接口接收图像信号,另一方面,经由单端形式的串行接口接收同步信号等的控制信号,进行电光装置的驱动。因而,传统的驱动用集成电路存在端子数多以及噪音导致的误操作容易发生的问题。另外,传统的驱动用集成电路由于端子数多以及噪音导致的误操作容易发生,因此存在用于搭载驱动用集成电路的基板的设计及制造困难的问题。
本发明鉴于以上说明的问题而提出,目的是提供端子数少且可高速接收驱动电光装置所必要的图像信号及控制信号并驱动电光装置,且耐噪音性优的驱动用集成电路。
为了解决上述问题,本发明的驱动用集成电路包括:第1接收器,接收差动形式的像素时钟信号;第2接收器,接收与上述像素时钟信号同步的差动形式的图像信号;第3接收器,接收作为与上述像素时钟信号同步的差动形式的信号的,将多种类的控制信号时分复用的时分复用控制信号;控制电路,与上述第1接收器接收的像素时钟信号同步,经由上述第2接收器接收图像信号,发生驱动电光装置的图像信号,并且与上述第1接收器接收的像素时钟信号同步,经由上述第3接收器接收时分复用控制信号,从上述时分复用控制信号分别提取上述多种类的控制信号,进行上述电光装置的驱动控制。
根据本发明,可以将供给驱动用集成电路的控制信号设为差动形式的信号,因此可以实现噪音耐性的提高、驱动用集成电路的取入错误的降低、转送速度的提高。另外,向驱动用集成电路供给将多种类的控制信号时分复用的信号即可,因此,可实现用于对驱动用集成电路传送信号的信号线数的降低、驱动用集成电路的端子数的降低。
优选形态中,上述控制电路包括:从上述时分复用控制信号提取指示上述电光装置的垂直同步的定时的控制信号作为上述控制信号,对上述电光装置发生垂直同步信号的单元。
另外,其他优选形态中,上述控制电路包括:从上述时分复用控制信号提取指示上述电光装置的水平同步的定时的控制信号作为上述控制信号,对上述电光装置发生水平同步信号的单元。
根据这些形态,从上位装置向驱动用集成电路供给指示垂直同步或水平同步的定时的控制信号,作为时分复用控制信号的一部分,从而可进行电光装置的水平同步或垂直同步。另外,这些形态中,指示水平同步或垂直同步的定时的控制信号作为差动形式的信号向驱动用集成电路传送,因此,即使在传送过程中在控制信号重叠了噪音,在驱动用集成电路中也可以噪音消除的状态接收该控制信号。从而,可防止在噪音的影响导致的错误定时进行水平同步或垂直同步。
其他优选形态中,上述控制电路包括:从上述时分复用控制信号提取指定垂直扫描期间内或水平扫描期间内的上述电光装置的驱动形态的指令,以提取的指令所表示的驱动形态进行上述电光装置的驱动控制的单元。
具体例为,上述电光装置具有多个像素电路,每个像素电路包括:被施加基于上述图像信号的灰度电压的像素电极及共用电极,和在上述像素电极及共用电极间夹持的电光元件,上述控制电路从上述时分复用控制信号提取指示上述灰度电压的极性的指令作为指定上述电光装置的驱动形态的指令,进行用于向上述像素电极及共用电极间施加提取的指令所表示的极性的灰度电压的上述电光装置的控制。
其他具体例中,上述电光装置具有多个像素电路,每个像素电路包括:被施加基于上述图像信号的灰度电压的像素电极及共用电极,和在上述像素电极及共用电极间夹持的电光元件,上述控制电路从上述时分复用控制信号提取指示灰度反相的指令作为指定上述电光装置的驱动形态的指令,进行用于向上述像素电极及共用电极间施加表示将上述图像信号所表示的灰度反相的灰度的灰度电压的上述电光装置的控制。
其他具体例中,上述控制电路从上述时分复用控制信号提取指示上下反转显示的指令作为指定上述电光装置的驱动形态的控制信号,进行用于使上述电光装置显示将上述图像信号所表示的图像上下反转的图像的控制。
其他具体例中,上述控制电路从上述时分复用控制信号提取指示左右反转显示的指令作为指定上述电光装置的驱动形态的指令,进行用于使上述电光装置显示将上述图像信号所表示的图像左右反转的图像的控制。
根据这些形态,经由一对的信号线向驱动用集成电路供给将各种的控制信号时分复用的时分复用控制信号,从而可使驱动用集成电路进行电光装置的各种驱动控制。
其他优选形态中,上述控制电路包括:进行上述电光装置的驱动条件的周期性更新控制的单元;和同步化单元,提取指定周期性更新控制的对象即驱动条件的内容的同步化指令,作为指定上述电光装置的驱动形态的指令,将上述周期性更新控制的对象即驱动条件的内容设定成提取的同步化指令表示的内容。
根据该形态,通过向驱动用集成电路供给同步化指令,可以将由驱动用集成电路进行的周期性更新控制的对象即驱动条件的内容设定成期望的内容。
该形态的具体例有以下的形态。
即,上述电光装置包括:像素部,具有相互交叉的多个扫描线及多个信号线,并具有分别与上述多个扫描线和上述多个信号线的各交叉对应配置的多个像素电路;和扫描线驱动电路,在一个垂直扫描期间内依次选择上述多个扫描线,将与选择的扫描线和上述多个信号线的各交叉对应的多个像素电路与上述多个信号线连接;上述驱动用集成电路包括:信号线驱动电路,将上述多个信号线分为多个布线块,按每个布线块在一个水平扫描期间内依次选择属于该布线块的各信号线,向选择的信号线施加灰度电压;上述驱动用集成电路的控制电路包括:执行对上述多个布线块中的布线块内的多个信号线施加灰度电压的顺序的周期性更新控制的单元;和同步化单元,提取指定对上述多个信号线施加灰度电压的顺序的同步化指令,作为指定上述电光装置的驱动形态的指令,将对上述周期性更新控制的对象即多个信号线施加灰度电压的顺序设定成提取的同步化指令表示的施加顺序。
根据该形态,通过向驱动用集成电路供给同步化指令,可将驱动用集成电路中进行的对周期性更新控制的对象即多个信号线施加灰度电压的顺序设定成同步化指令所表示的施加顺序。
其他优选形态中,上述指令包括表示驱动条件的种类的地址和表示该驱动条件中的驱动内容的数据,上述控制电路从上述时分复用控制信号仅仅提取具有预定的地址的指令。
该形态中,控制电路从时分复用控制信号仅仅提取具有预定的地址的指令,因此,可以进一步提高噪音耐性。
其他优选形态中,上述控制电路提取将指定电光装置的驱动形态的附加信号和水平同步信号连续的控制信号,向上述电光装置供给水平同步信号,并且,在由该水平同步信号开始的水平扫描期间的下一水平扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。另外,其他优选形态中,上述控制电路提取将指定电光装置的驱动形态的附加信号和水平同步信号连续的控制信号,向上述电光装置供给水平同步信号,并且,在由该水平同步信号开始的水平扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。
这些形态中,上述附加信号是指定在上述电光装置设置的多个扫描线中作为驱动对象的扫描线的信息。根据这些形态,通过附加信号的发送,可以切换与水平扫描期间同步进行的驱动控制的内容。
其他优选形态中,上述控制电路提取将指定电光装置的驱动形态的附加信号和垂直同步信号连续的控制信号,向上述电光装置供给垂直同步信号,并且,在由该垂直同步信号开始的垂直扫描期间的下一垂直扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。另外,其他优选形态中,上述控制电路提取将指定电光装置的驱动形态的附加信号和垂直同步信号连续的控制信号,向上述电光装置供给垂直同步信号,并且,在由该垂直同步信号开始的垂直扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。根据这些形态,通过附加信号的发送,可以切换与垂直扫描期间同步进行的驱动控制的内容。
其他优选形态中,上述控制电路,包括从上述时分复用控制信号提取各种的指令,按照提取的指令驱动上述电光装置的单元,根据指示上述电光装置的垂直同步的定时的指令的提取,对上述电光装置输出垂直同步信号。
另外,其他优选形态中,上述控制电路,包括从上述时分复用控制信号提取各种的指令,按照提取的指令驱动上述电光装置的单元,根据指示上述电光装置的水平同步的定时的指令的提取,对上述电光装置输出水平同步信号。
这些形态中,可以将还包含指示水平同步信号或垂直同步信号的发生的控制信号的广范围的控制信号作为指令,供给驱动用集成电路。
其他优选形态中,上述控制电路包括:在上述第2接收器进行的一个水平扫描期间量的图像信号的接收在一个水平扫描期间的途中结束的场合,对上述第2接收器停止电力供给直到下一水平扫描期间开始为止的单元。
根据该形态,切断不进行图像信号供给的期间内对第2接收器的电力供给,可降低驱动用集成电路的消耗电力。
接着,本发明的电子设备包括:电光装置;进行上述电光装置的驱动控制的上述各种的驱动用集成电路;和对上述驱动用集成电路供给上述像素时钟信号、图像信号及时分复用控制信号的主机CPU。
根据本发明,可实现驱动用集成电路中的噪音耐性的提高、取入错误的降低、从主机CPU到驱动用集成电路的控制信号的转送速度的提高。另外,向驱动用集成电路供给将多种类的控制信号时分复用的信号即可,因此,可实现用于主机CPU对驱动用集成电路传送信号的信号线数的降低、驱动用集成电路的端子数的降低。
附图说明
图1是采用本发明第1实施例的驱动用集成电路的投射(投影)型显示装置的构成的示意图。
图2是该实施例中电光装置和驱动用集成电路经由柔性电路基板连接的状态的立体图。
图3是该实施例中的电光装置的构成的方框图。
图4是该电光装置的像素电路的构成的电路图。
图5是该实施例的驱动用集成电路的构成的方框图。
图6是该驱动用集成电路的控制电路及接收器部的构成的方框图。
图7是例示在该控制电路的模式发生器(pattern generator)存储的选择模式数据(pattern data)的内容的图。
图8是该电光装置的动作的时序图。
图9是例示该实施例中进行的对布线块内的多个信号线施加灰度电压的顺序的更新控制的情形的图。
图10是该实施例中从主机CPU向驱动用集成电路发送的各种信号的波形的时序图。
图11是该实施例中从主机CPU向驱动用集成电路发送水平同步信号及指令的情形的时序图。
图12是本发明第2实施例中从主机CPU向驱动用集成电路发送水平同步信号以及附加信号的情形的时序图。
图13是本发明第3实施例中从主机CPU向驱动用集成电路发送水平同步信号以及附加信号的情形的时序图。
图14是本发明适用例的其他电子设备的形态(个人电脑)的立体图。
图15是本发明适用例的其他电子设备的形态(便携电话机)的立体图。
(符号的说明)
100,100R,100G,100B……电光装置,200……驱动用集成电路,300……柔性电路基板,400……主机CPU,10……像素部,PIX……像素电路,12……扫描线,14……信号线,22……扫描线驱动电路,24……信号线驱动电路,30……控制电路,42……液晶元件,44……选择开关,57[1]~57[J]……解复用器(demultiplexer),56[1]~56[J]……驱动电压发生电路,53[1]~53[J]……复用器(multiplexer),52[1]~52[J]……寄存器块,51……图像信号存储部,60……接收器部,61,62,63……接收器,31……图像信号接收部,32……接收缓冲器,33……驱动控制部,301……同步信号检测部,302……指令检测部,303……驱动条件寄存器部,35……模式发生器。
具体实施方式
<第1实施例>
图1是本发明第1实施例的驱动用集成电路的适用例即投射型显示装置(3板式的投影机)4000的构成的示意图。该投射型显示装置4000包含与不同显示色R、G、B分别对应的3个电光装置100(100R,100G,100B)。照明光学系统4001将来自照明装置(光源)4002的出射光中的红色分量R供给电光装置100R,绿色分量G供给电光装置100G,蓝色分量B供给电光装置100B。各电光装置100起到根据显示图像调制从照明光学系统4001供给的各单色光的光调制器(光阀)的功能。投射光学系统4003合成来自各电光装置100的出射光,在投射面(投影面)4004投射(投影)。
图2是与投射型显示装置4000中的1个电光装置100对应的信号传送系统的构成示图。如图2所示,投射型显示装置4000具有搭载有本发明第1实施例的驱动用集成电路200的柔性电路基板300。电光装置100经由该柔性电路基板300及驱动用集成电路200与未图示主机CPU连接。这里,驱动用集成电路200是从主机CPU经由柔性电路基板300接收图像信号及驱动控制用的各种的控制信号,经由柔性电路基板300驱动电光装置100的装置。
图3是电光装置100的构成的方框图。如图3所示,电光装置100具有像素部10、扫描线驱动电路22和J个解复用器57[1]~57[J]。
在像素部10,形成相互交叉的M条扫描线12和N条信号线14(M,N是自然数)。多个像素电路PIX与各扫描线12和各信号线14的交叉对应设置,排列为纵M行×横N列的矩阵状。
图4是各像素电路PIX的构成的电路图。如图4所示,各像素电路PIX包含液晶元件42和选择开关44。液晶元件42是由相对向的像素电极421及共用电极423和两电极间的液晶425构成的电光元件。根据像素电极421和共用电极423之间的施加电压,液晶425的透射率变化。另外,以下的说明中,为了方便,将像素电极421与共用电极423比较为高电位的场合的液晶元件42的施加电压表示为正极性,像素电极421为低电位的场合的施加电压表示为负极性。
选择开关44由栅极连接到扫描线12的N沟道型的薄膜晶体管构成,介于液晶元件42(像素电极421)和信号线14之间,控制两者的电气连接(导通/非导通)。从而,像素电路PIX(液晶元件42)显示与选择开关44为ON状态时的信号线14的电压(后述的灰度电压VG)相应的灰度。
以上是图3中的各像素电路PIX的构成。
图3中,在扫描线驱动电路22和M条扫描线12之间设置M个AND门23[1]~23[M],用于切换是否将扫描线驱动电路22输出的扫描信号G[1]~G[M]向M条扫描线12的各个输出。这里,向M个AND门23[1]~23[M]中奇数编号的各AND门23[m](m是奇数)施加使能信号EN1,向偶数编号的各AND门23[m](m是偶数)施加使能信号EN2。
扫描线驱动电路22根据内部水平同步信号HS的输出,在每一水平扫描期间H将对各扫描线12的扫描信号G[1]~G[M]依次设为激活电平(active level)。该内部水平同步信号HS与使能信号EN1及EN2一起经由柔性电路基板300从驱动用集成电路200供给。
在使能信号EN1及EN2都为激活电平的场合,扫描线驱动电路22输出的扫描信号G[1]~G[M]分别经由AND门23[1]~23[M]向M条扫描线12输出。从而,M条扫描线12被依次选择。
相对地,在使能信号EN1为激活电平,使能信号EN2为非激活电平的场合,仅仅对奇数编号的扫描线12输出扫描信号G[m](m)(m是奇数)。另外,在使能信号EN1为非激活电平,使能信号EN2为激活电平的场合,仅仅对偶数编号的扫描线12输出扫描信号G[m](m)(m是偶数)。这些场合,扫描线12每隔一条被依次选择。
这里,与第m行对应的扫描信号G[m]为激活电平,与该行对应的扫描线被选择的期间,第m行的N个像素电路PIX的各选择开关44成为ON状态,分别经由这些选择开关44,N条信号线14分别与第m行的N个像素电路PIX的各像素电极421连接。
像素部10内的N条信号线14以相邻的K条(K是2以上的自然数)为单位区分为J个布线块B[1]~B[J](J=N/K)。解复用器57[1]~57[J]与该J个布线块B[1]~B[J]分别对应。
解复用器57[j](j=1~J)的各自由K个开关58[1]~58[K]构成。解复用器57[j](j=1~J)的各自中,K个开关58[1]~58[K]的各自的一方的接点被共同连接。解复用器57[j](j=1~J)的各自的K个开关58[1]~58[K]的一方的接点的共同连接点与J条信号线15分别连接。该J条信号线15经由柔性电路基板300与驱动用集成电路200连接。另外,各个解复用器57[j](j=1~J)中,K个开关54[1]~54[K]的各自的另一方的接点与构成与该解复用器57[j]对应的布线块B[j]的K条信号线14分别连接。
各解复用器57[j](j=1~J)的K个开关58[1]~58[K]的ON/OFF分别由K个选择信号SELb[1]~SELb[K]切换。该K个选择信号SELb[1]~SELb[K]经由柔性电路基板300从驱动用集成电路200供给。这里,例如1个选择信号SELb[k]为激活电平,其他K-1个选择信号SELb[k′](k′≠k)为非激活电平的场合,仅仅分别属于解复用器57[j](j=1~J)的J个开关58[k]成为ON。从而,各个解复用器57[j](j=1~J)将J条信号线15上的信号线驱动信号C[1]~C[J]分别向各布线块B[1]~B[J]的第k个信号线14输出。
以上是电光装置100的构成。
图5是驱动用集成电路200的构成的方框图。另外,该图中,为了容易理解驱动用集成电路200的作用,图示经由柔性电路基板300与驱动用集成电路200连接的主机CPU400。
如图5所示,驱动用集成电路200包括信号线驱动电路24、控制电路30、接收器部60。如上所述,电光装置100的像素部10内的N条信号线14区分为J个布线块B[1]~B[J]。在驱动用集成电路200内的信号线驱动电路24,与该J个布线块B[1]~B[J]分别对应地设置J个驱动电压发生电路56[1]~56[J]和J个复用器53[1]~53[J]。另外,在信号线驱动电路24设置图像信号存储部51。该图像信号存储部51包含分别存储构成1行的N像素量的数字形式的图像信号VID的N个寄存器(图示省略)。该N个寄存器与J个布线块B[1]~B[J]对应,区分为分别包括K(=N/J)个寄存器的寄存器块52[1]~52[J]。
各个复用器53[j](j=1~J)由K个开关54[1]~54[K]构成。这里,关注与第j个布线块B[j]对应的1个复用器53[j],在第j个寄存器块52[j]存储的K像素量的图像信号分别经由K条信号线17供给K个开关54[1]~54[K]的各自的一方的接点。另外,该K个开关54[1]~54[K]的各自的另一方的接点与1条信号线16共同连接,经由该信号线16与第j个驱动电压发生电路56[j]的输入端子连接。
各复用器53[j](j=1~J)的K个开关54[1]~54[K]的ON/OFF由控制电路30输出的K个选择信号SELa[1]~SELa[K]分别进行切换。这里,1个选择信号SELa[k]为激活电平,其他K-1个选择信号SELa[k′](k′≠k)为非激活电平的场合,仅仅分别属于复用器53[j](j=1~J)的J个开关54[K]成为ON。从而,各个复用器53[j](j=1~J)将在分别对应的寄存器块52[j]存储的水平方向K像素量的图像信号中第K个像素的图像信号选择为图像信号D[j],经由信号线16供给各个对应的驱动电压发生电路56[j]。
驱动电压发生电路56[1]~56[J]具有发生预充电电压的功能和发生分别与经由信号线16供给的图像信号D[1]~D[J]对应的灰度电压的功能。驱动电压发生电路56[1]~56[J]将一个水平扫描期间H分为预充电期间TPRE和写入期间TWRT,在预充电期间TPRE将预充电电压,在写入期间TWRT将与图像信号D[1]~D[J]相应的灰度电压,作为信号线驱动信号C[1]~C[J]分别向J条信号线15输出。该J条信号线15在柔性电路基板300上形成,分别与上述电光装置100内的解复用器57[1]~57[J]的输入端子连接。
接收器部60是从主机CPU400经由差动串行接口接收图像信号及各种的控制信号,向控制电路30转发的电路。控制电路30是根据接收器部60的接收信号,进行信号线驱动电路24及电光装置100内的各电路的控制的电路。
图6是接收器部60和控制电路30的构成的方框图。接收器部60具有分别由差动放大器构成的3种接收器61、62及63。本实施例中,主机CPU400(参照图5)对与各色对应的电光装置100的驱动用集成电路200供给差动形式的像素时钟信号PCLK,并且与该像素时钟信号PCLK同步,供给差动形式的图像信号GD和差动形式的时分复用控制信号CD。驱动用集成电路200中,接收器61接收差动形式的像素时钟信号PCLK,接收器62接收差动形式的图像信号GD,接收器63接收差动形式的时分复用控制信号GD。
控制电路30具有图像信号接收部31、接收缓冲器32、驱动控制部33和模式发生器35。模式发生器35是将水平扫描期间H分为预充电期间TPRE和写入期间TWRT,以每个期间各异的形态,进行选择信号SELa[1]~SELa[K]及选择信号SELb[1]~SELb[K]的切换控制的电路。
各水平扫描期间H的预充电期间TPRE中,模式发生器35将选择信号SELa[1]~SELa[K]设为非激活电平(L电平),选择信号SELb[1]~SELb[K]设为激活电平(H电平)。
另外,各水平扫描期间H的写入期间TWRT中,模式发生器35进行用于依次对布线块B[1]~B[J]的各自的K条信号线14施加灰度电压的选择信号SELa[1]~SELa[K]及选择信号SELb[1]~SELb[K]的切换控制。
为了可控制该写入期间TWRT内的选择信号的切换,模式发生器35例如存储K种的选择模式数据。图7例示了该K种类的选择模式数据的内容。K种类的选择模式数据与0到K-1的模式编号PN分别对应。
各个选择模式数据是指定写入期间TWRT中对构成各个布线块B[1]~B[K]的K条信号线14施加灰度电压的顺序的数据。例如与模式编号PN=“0”对应的选择模式数据指示在写入期间TWRT内的最初的灰度电压施加期间U[1]向各布线块的第1个信号线14施加灰度电压,在第2个灰度电压施加期间U[2]向第2个信号线14施加灰度电压,…,在最后的灰度电压施加期间U[K]向第K个信号线14施加灰度电压。另外,与模式编号PN=“1”对应的选择模式数据指示在写入期间TWRT内的最初的灰度电压施加期间U[1]向各布线块的第K个信号线14施加灰度电压,在第2个灰度电压施加期间U[2]向第1个信号线14施加灰度电压,…,在最后的灰度电压施加期间U[K]向第K-1个信号线14施加灰度电压。
模式发生器35在各水平扫描期间H的写入期间TWRT中,按照与从驱动控制部33提供的模式编号PN对应的选择模式数据,使选择信号SELa[1]~SELa[K]及选择信号SELb[1]~SELb[K]变化。
驱动控制部33例如与内部水平同步信号HS及内部垂直同步信号VS的发生同步,周期性地更新对模式发生器35提供的模式编号PN。
图6中,图像信号接收部31在驱动控制部33的控制下,通过接收器61接收的像素时钟信号PCLK的上升沿及下降沿的各个对接收器62接收的图像信号GD采样,作为图像信号VID向图像信号存储部51(参照图5)输出。接收缓冲器32是通过接收器61接收的像素时钟信号PCLK的上升沿对接收器63接收的时分复用控制信号CD采样,将采样的时分复用控制信号CD的比特列仅以过去预定的比特数存储的缓冲器。
驱动控制部33具有同步信号检测部301、指令检测部302和驱动条件寄存器部303。驱动条件寄存器部303是存储表示与电光装置100相关的各种的驱动条件的数据的多个驱动条件寄存器的集合体。驱动控制部33按照该驱动条件寄存器部303内的各驱动条件寄存器的存储内容所表示的驱动条件,进行电光装置100及信号线驱动电路24的驱动控制。
同步信号检测部301及指令检测部302是监视在接收缓冲器32存储的时分复用控制信号的比特列,根据监视结果动作的电路。这里,主机CPU400供给驱动用集成电路200的时分复用控制信号,是将表示用于电光装置100的驱动控制的称为垂直同步信号VSYNC、水平同步信号HSYNC的同步信号的比特列和表示用于其他驱动控制的指令的比特列进行时分复用(时分复用)的信号。表示垂直同步信号VSYNC的比特列、表示水平同步信号HSYNC的比特列、表示各种的指令的比特列是相互不同的关系。
同步信号检测部301在检测到在接收缓冲器32存储了表示垂直同步信号VSYNC的比特列时,输出内部垂直同步信号VS。另外,同步信号检测部301在检测到在接收缓冲器32存储了表示水平同步信号HSYNC的比特列时输出内部水平同步信号HS。
驱动控制部33在同步信号检测部301每次输出内部水平同步信号HS时,使图像信号接收部31开始取入与像素时钟信号PCLK的上升沿及下降沿同步的图像信号GD,将1行(N像素量)的各像素的图像信号VID向图像信号存储部51转送。图像信号存储部51中,该N像素量的图像信号VID区分为分别包括K像素量的图像信号的J个块,在上述寄存器块52[1]~52[J]分别存储。
指令检测部302监视接收缓冲器32是否存储了表示任一指令的比特列。这里,一个指令由表示驱动条件的种类的信息、具体为指定驱动条件寄存器部303中的任一驱动条件寄存器的地址和表示驱动条件的内容的信息、具体为要在该地址指定的驱动条件寄存器存储的数据构成。指令检测部302在检测到在接收缓冲器32存储了表示驱动条件寄存器部303的任一驱动条件寄存器的地址的比特列和后续数据的比特列时,从接收缓冲器32读出该检测的数据,写入由检测的地址指定的驱动条件寄存器部303内的驱动条件寄存器。
作为时分复用控制信号的一部分,在从主机CPU400供给的指令中,除了由指令检测部302检测并在驱动条件寄存器部303存储后立即执行的即时执行指令外,还包含在驱动条件寄存器部303存储后发生的与最初的内部水平同步信号HS同步执行的水平同步执行指令和在驱动条件寄存器部303存储后发生的与最初的内部垂直同步信号VS同步执行的垂直同步执行指令。
作为水平同步执行指令的例,有指示上述使能信号EN1及EN2的发生的指令。该指令包含表示发生的使能信号的类型的数据。驱动控制部33在该指令被检测到,该指令的数据在驱动条件寄存器部303存储的场合,在其后从内部水平同步信号HS马上开始的各水平扫描周期中,按照在驱动条件寄存器部303存储的该指令的数据,令使能信号EN1及EN2的一方或两方发生。
作为垂直同步执行指令的例子,有指示灰度反相显示、上下反转显示、左右反转显示这样的电光装置100的显示形态的指令。该指令包含指定显示形态的数据。驱动控制部33在该指令被指令检测部302检测到,该指令的数据在驱动条件寄存器部303存储的场合,在从其后的内部垂直同步信号VS马上开始的各垂直扫描周期中,按照在驱动条件寄存器部303存储的该指令的数据,进行电光装置100的显示控制。
例如在指示灰度反相显示的数据设定在驱动条件寄存器部303的场合,驱动控制部33在从其后的内部垂直同步信号VS马上开始的各垂直扫描周期中,将对驱动电压发生电路56[1]~56[J]供给的灰度反相指示信号INV1设为激活电平。从而,驱动电压发生电路56[1]~56[J]在写入期间TWRT中,输出与将由图像信号指定的灰度反相的灰度对应的灰度电压。从而实现灰度反相显示。
另外,在指示上下反转显示的数据设定在驱动条件寄存器部303的场合,驱动控制部33在从其后的内部垂直同步信号VS马上开始的各垂直扫描周期中,将向电光装置100的扫描线驱动电路22施加的上下反转指示信号INV2设为激活电平。从而扫描线驱动电路22以与通常相反的顺序选择M条扫描线12。从而实现上下反转显示。
另外,在指示左右反转显示的数据设定在驱动条件寄存器部303的场合,驱动控制部33在从其后的内部垂直同步信号VS马上开始的各垂直扫描周期中,将向图像信号存储部51施加的左右反转指示信号INV3设为激活电平。从而,图像信号存储部51将水平扫描期间的最初的像素的图像信号VID写入与扫描线上的像素列中的最后的像素对应的寄存器,将水平扫描期间的第2个像素的图像信号VID写入与从扫描线上的像素列中的最后算起的第2个像素对应的寄存器,…这样的情况下,将各像素的图像信号VID在水平方向中的排列反向,写入图像信号存储部51内的符合的各寄存器。从而实现左右反转显示。
另外,作为垂直同步执行指令的其他例,有指示灰度电压的极性的极性指示指令。该极性指示指令包含指示灰度电压的极性的数据。驱动控制部33在该极性指示指令被检测到,该数据在驱动条件寄存器部303存储了的场合,在从其后的内部垂直同步信号VS开始的垂直扫描周期中,将与在驱动条件寄存器部303存储的该极性指示指令的数据对应的极性信号POL供给电光装置100。
另外,作为垂直同步执行指令的其他例,有指示驱动条件的周期性更新控制的同步化,具体为指示灰度电压的施加顺序的周期性更新控制的同步化的同步化指令。该同步化指令包含模式编号PN的初始值作为数据。驱动控制部33在该同步化指令被检测到、在驱动条件寄存器部303存储了该数据的场合,在从其后的内部垂直同步信号VS开始的垂直扫描周期中,将供给模式发生器35的模式编号PN初始化为在驱动条件寄存器部303存储的该同步化指令的数据。以后,驱动控制部33与内部水平同步信号HS或内部垂直同步信号VS同步,将该初始值周期性地更新为模式编号PN。
以上是控制电路30的构成。
图8是电光装置100的动作例的时序图。图8例示了某垂直扫描期间V1内的各部分的波形和其下一垂直扫描期间V2内的各部分的波形。图8所示例中,从驱动用集成电路200供给的极性信号POL在垂直扫描期间V1指示负极性(-),在垂直扫描期间V2指示正极性(+)。这里,在极性信号POL指示负极性(-)的垂直扫描期间V1中,将正的电压向上述共用电极423施加,在极性信号POL指示正极性(+)的垂直扫描期间V2中,将负的电压向上述共用电极423施加。
在上下反转指示信号INV2为非激活电平的场合,扫描线驱动电路22在各垂直扫描期间中,与控制电路30的驱动控制部33发生内部水平同步信号HS同步,以通常的顺序依次选择M条扫描线12,将与选择的扫描线12对应的扫描信号G[j]在一水平扫描期间H设为激活电平即H电平。另一方面,在上下反转指示信号INV2为激活电平的场合,扫描线驱动电路22在各垂直扫描期间中,以与通常的顺序相反的顺序依次选择M条扫描线12。
在各水平扫描期间H的预充电期间TPRE中,控制电路30的模式发生器35将选择信号SELa[1]~SELa[K]全部设为L电平,将复用器53[1]53[J]的全部开关54[1]54[K]设为OFF,并且将选择信号SELb[1]~SELb[K]全部设为H电平,将解复用器57[1]57[J]的全部开关58[1]~58[K]设为ON。另外,在各水平扫描期间H的预充电期间TPRE中,驱动电压发生电路56[1]~56[J]输出极性信号POL表示的极性的预充电电压。1个驱动电压发生电路56[J]输出的预充电电压分别经由解复用器57[j]的K个开关58[1]~58[J]向布线块B[j]的K条信号线14施加。从而,预充电期间TPRE中,像素部10的全部信号线14被施加预充电电压。
各水平扫描期间H的写入期间TWRT中,模式发生器35按照与该时刻中的模式编号PN对应的选择模式数据,使选择信号SELa[1]SELa[K]及选择信号SELb[1]~SELb[K]变化。
在图8的下段左侧,例示了垂直扫描期间V1的某水平扫描期间H(例如设为垂直扫描期间V1内的第m个水平扫描期间H。)内发生的选择信号SELa[1]~SELa[K]及选择信号SELb[1]SELb[K]的波形。该例中,灰度电压施加期间U[1]中,仅仅选择信号SELa[1]及SELb[1]的组设为H电平,复用器53[1]~53[J]中的开关54[1]和解复用器57[1]57[J]中的开关58[1]成为ON。其结果,各个寄存器块52[1]~52[J]中的第1个像素的图像信号VID分别通过复用器53[1]~53[J]的开关54[1],作为图像信号D[1]~D[J]分别供给驱动电压发生电路56[1]56[J]。此时刻中,极性信号POL指示负极性(-)。从而,驱动电压发生电路56[1]~56[J]在例如灰度反相指示信号INV1为非激活电平的场合,在相对于基准电位VREF为负极性的范围,分别输出与分别供给的图像信号D[1]~D[J]的指定灰度相应的灰度电压VG。驱动电压发生电路56[1]~56[J]分别输出的灰度电压VG分别通过解复用器57[1]~57[J]中的开关58[1],作为信号线驱动信号C[1]~C[J],向布线块B[1]~B[J]的各自的第1个信号线14施加。
灰度电压施加期间U[2]中,仅仅选择信号SELa[2]及SELb[2]的组设为H电平,复用器53[1]~53[J]中的开关54[2]和解复用器57[1]~57[J]中的开关58[2]设为ON。其结果,发生与各个寄存器块52[1]~52[J]中的第2个像素的图像信号VID相应的各灰度电压VG,分别通过解复用器57[1]~57[J]中的开关58[2],作为信号线驱动信号C[1]~C[J],向布线块B[1]~B[J]的各自的第2个信号线14施加。
以下,同样,在灰度电压施加期间U[3],与各寄存器块中的第3个像素的图像信号相应的各灰度电压VG向各布线块的第3个信号线14施加,在灰度电压施加期间U[4],与各寄存器块中的第4个像素的图像信号相应的各灰度电压VG向各布线块的第4个信号线14施加,…,在最后的灰度电压施加期间U[K],各寄存器块中的第K个像素的图像信号相应的各灰度电压VG向各布线块的第K个信号线14施加。
以上是垂直扫描期间V1的第m个水平扫描期间H内的各部分的动作。
图8的下段右侧,表示了垂直扫描期间V1的下一垂直扫描期间V2的相同水平扫描期间H(即,垂直扫描期间V2内的第m个水平扫描期间H)内发生的选择信号SELa[1]~SELa[K]及选择信号SELb[1]~SELb[K]的波形。
该例中,在垂直扫描期间V2中的第m个水平扫描期间H向模式发生器35提供的模式编号PN与垂直扫描期间V1中的第m个水平扫描期间H向模式发生器35提供的模式编号PN不同。因而,在垂直扫描期间V2的第m个水平扫描期间H的写入期间TWRT中,以与垂直扫描期间V1的第m个水平扫描期间H的写入期间TWRT不同的顺序,向各布线块的K条信号线14施加灰度电压。
图8的下段右侧所示例中,在写入期间TWRT的灰度电压施加期间U[1],与各寄存器块中的第K个像素的图像信号相应的各灰度电压VG向各布线块的第K个信号线14施加,在灰度电压施加期间U[2],与各寄存器块中的第1个像素的图像信号相应的各灰度电压VG向各布线块的第1个信号线14施加,…,在最后的灰度电压施加期间U[K],与各寄存器块中的第K-1个像素的图像信号相应的各灰度电压VG向各布线块的第K-1个信号线14施加。
另外,垂直扫描期间V2中,极性信号POL指示正极性(+),因此,驱动电压发生电路56[1]~56[J]在相对于基准电位VREF为正极性的范围,分别输出与分别供给的图像信号的指定灰度相应的灰度电压VG。
以上,垂直扫描期间V1的第m个水平扫描期间H和垂直扫描期间V2的第m个水平扫描期间H中,以不同顺序向各布线块的K条信号线14施加灰度电压。这样,本实施例中向各布线块的K条信号线14施加灰度电压的顺序根据垂直扫描期间的切换而变更,但是不限于此,可根据水平扫描期间H的切换而变更。图9例示了向各布线块内的K条信号线14施加灰度电压的顺序的变化的情形。图9中,纵方向与水平扫描期间H的迁移方向对应,横方向与水平扫描期间H内发生的K个灰度电压施加期间U[1]~U[K]的排列对应。图9所示例中,同一垂直扫描周期内,向布线块内的各信号线14施加灰度电压的顺序在水平扫描期间H每次切换时逐一向后方滚动。另外,图9所示例中,关注各垂直扫描期间内的同一水平扫描期间H,向布线块内的各信号线14施加灰度电压的顺序在垂直扫描期间每次切换时逐一向后方滚动。
从而,从多个水平扫描期间及多个垂直扫描期间观察时,在各信号线14间,一个水平扫描期间内的灰度电压的施加顺序的时间平均值被均一化。从而,在观察电光装置单体的场合,显示不均减轻。
图10是本实施例中从主机CPU400向驱动用集成电路200发送的各种的信号的波形的时序图。另外,图11是本实施例中从主机CPU400向驱动用集成电路200发送水平同步信号HSYNC及指令的情形的时序图。以下,参照这些图,说明本实施例的动作。
本实施例中,从主机CPU400向驱动用集成电路200作为时分复用控制信号CD的一部分供给的各种的控制信号分别具有24比特的比特长度。主机CPU400在具有要供给驱动用集成电路200的控制信号的场合,将构成该控制信号的24比特的数字信号与像素时钟信号PCLK同步地向驱动用集成电路200发送。
如图10(a)所示,水平同步信号HSYNC是包括22比特的连续“1”和后续2比特的“0”的数字信号。另外,垂直同步信号VSYNC是包括23比特的连续“1”和后续1比特的“0”的数字信号。
作为水平同步信号HSYNC的24比特的数字信号从主机CPU400作为时分复用控制信号CD的一部分向驱动用集成电路200发送后,该水平同步信号HSYNC在驱动用集成电路200的接收缓冲器32存储。同步信号检测部301,检测该接收缓冲器32内的24比特的水平同步信号HSYNC,与其后的像素时钟信号PCLK的上升沿,即,从与水平同步信号HSYNC的开头比特同步的像素时钟信号PCLK开始算起的第25个像素时钟信号PCLK的上升沿同步,输出具有像素时钟信号PCLK的1周期量的脉冲宽度的内部水平同步信号HS。
同样,作为垂直同步信号VSYNC的24比特的数字信号从主机CPU400向驱动用集成电路200发送后,该垂直同步信号VSYNC在驱动用集成电路200的接收缓冲器32存储。同步信号检测部301,检测该接收缓冲器32内的24比特的垂直同步信号HSYNC,与其后的像素时钟信号PCLK的上升沿同步,输出具有像素时钟信号PCLK的1周期量的脉冲宽度的内部垂直同步信号VS。
图10(b)表示了在水平同步信号HSYNC的发送后进行的图像信号GD的发送的情形。主机CPU400与24个像素时钟信号PCLK同步发送24比特的水平同步信号HSYNC后,从该水平同步信号HSYNC的发送开始定时算起的第26个像素时钟信号PCLK的上升沿开始一个水平扫描期间量的图像信号GD的发送。若进一步详述,主机CPU400,在利用跨越第26个像素时钟信号PCLK的上升沿的期间发送最初的像素的图像信号GD,利用跨越第26个像素时钟信号PCLK的下降沿的期间发送第2个像素的图像信号GD,利用跨越第27个像素时钟信号PCLK的上升沿的期间发送第3个像素的图像信号GD…的情况下,与像素时钟信号PCLK的上升沿及下降沿的两方同步,发送在一个水平扫描期间内要驱动的各像素的图像信号GD。
驱动用集成电路200中,图像信号接收部31从驱动控制部33发生内部水平同步信号HS后的最初的像素时钟信号PCLK的上升沿开始图像信号GD的取入。然后,图像信号接收部31将取入的图像信号GD作为图像信号VID供给图像信号存储部51。在左右反转指示信号INV3为非激活电平的场合,图像信号存储部51将从图像信号接收部31供给的1行量的各像素的图像信号VID按照通常的排列顺序存储在寄存器块52[1]~52[J]。另一方面,在左右反转指示信号INV3为激活电平的场合,图像信号存储部51将从图像信号接收部31供给的1行量的各像素的图像信号VID按照与通常的排列顺序相反的顺序存储在寄存器块52[1]~52[J]。驱动用集成电路200中,使用这样在图像信号存储部51的寄存器块52[1]~52[J]存储的图像信号,进行电光装置100的驱动控制。
另外,如图11所示,从主机CPU400向驱动用集成电路200发送的时分复用控制信号CD包含表示各种的指令的24比特的数字信号。该24比特的数字信号从主机CPU400向驱动用集成电路200发送后,将表示该指令的数字信号在驱动用集成电路200的接收缓冲器32存储。指令检测部302检测该接收缓冲器32内的24比特的指令后,与其后的像素时钟信号PCLK的上升沿,即,从与指令的开头比特同步的像素时钟信号PCLK算起的第25个像素时钟信号PCLK的上升沿同步,将指令的数据在指令的地址表示的驱动条件寄存器部303内的驱动条件寄存器存储。从而驱动用集成电路200中,按照从时分复用控制信号提取的指令进行驱动控制。
如以上说明,根据本实施例,可以将对于驱动用集成电路200的控制信号设为差动形式的信号,因此可以实现噪音耐性的提高、驱动用集成电路200的取入错误的降低、转送速度的提高。另外,向驱动用集成电路200供给将多种类的控制信号时分复用的信号即可,因此,可实现用于对驱动用集成电路200传送信号的信号线数的降低、驱动用集成电路的端子数的降低。
另外,根据本实施例,驱动用集成电路200可以从时分复用控制信号CD提取垂直同步信号VSYNC及水平同步信号HSYNC。从而,根据本实施例,供给时分复用控制信号CD的主机CPU400可以使由驱动用集成电路200进行的电光装置100的驱动控制与水平同步信号HSYNC及垂直同步信号VSYNC同步。另外,本实施例中,水平同步信号HSYNC及垂直同步信号VSYNC作为差动形式的信号向驱动用集成电路200传送,驱动用集成电路200中,作为差动放大器的接收器63接收该差动形式的水平同步信号HSYNC及垂直同步信号VSYNC。从而,传送过程中,即使在水平同步信号HSYNC或垂直同步信号VSYNC重叠了噪音,也可以在驱动用集成电路200中,以消除了该噪音的状态接收水平同步信号HSYNC或垂直同步信号VSYNC。
另外,根据本实施例,驱动用集成电路200从时分复用控制信号CD提取指定电光装置100的驱动形态的各种的指令,以提取的指令表示的驱动形态进行电光装置100的驱动控制。从而,根据本实施例,可以使驱动用集成电路200进行电光装置100的各种各样的驱动控制。
另外,本实施例中,驱动用集成电路200的控制电路30具有进行电光装置100的驱动条件的周期性更新控制的驱动控制部33。另外,驱动控制部33的指令检测部302具有,提取指定周期性更新控制的对象即驱动条件的内容的同步化指令,作为指定电光装置100的驱动形态的指令的功能。驱动控制部33具有,在提取该同步化指令的场合,将周期性更新控制的对象即驱动条件的内容设定成提取的同步化指令表示的内容的单元。从而,根据本实施例,主机CPU400通过向进行多个电光装置100的驱动控制的多个驱动用集成电路200供给同步化指令,可将由各驱动用集成电路200进行的周期性更新控制的对象即驱动条件的内容设定成期望的内容。具体地说,可以使各驱动用集成电路200中进行的灰度电压的施加顺序的周期性更新控制同步化(将模式编号PN同时初始化为相同值)。从而,各驱动用集成电路200间,可防止模式编号PN产生不一致,防止在显示图像产生附色。
以下,详细说明该附色防止的效果。
首先,说明附色的发生原因。若使对布线块内的各信号线施加灰度电压的顺序的更新控制与例如垂直扫描周期同步进行,则从多个垂直扫描期间观察时,各像素电路的液晶的透射率在各信号线间被均一化。因而,在电光装置的显示图像出现的显示不均被减轻。对各信号线施加灰度电压的顺序的更新与水平扫描周期同步进行时也同样。这样,关注1个电光装置时,进行对各信号线施加灰度电压的顺序的更新的技术具有减轻显示不均的效果。
但是,在例如投射型显示装置那样用多个电光装置(液晶光阀)进行图像显示的电子设备中,各电光装置中,相互独立地执行驱动电路的驱动条件的更新控制,具体地说,执行向布线块内的各信号线施加灰度电压的顺序的更新控制。从而,各液晶光阀间,在灰度电压的施加顺序的更新控制中发生相位偏移,可能在某水平扫描周期中,在与R色对应的液晶光阀中,以例如第1信号线、第2信号线、第3信号线、第4信号线的顺序选择布线块内的各信号线,施加灰度电压,而在相同水平扫描期间,在与G色对应的液晶光阀中,以第3信号线、第4信号线、第1信号线、第2信号线的顺序选择布线块内的各信号线,施加灰度电压。
该场合,与R色对应的液晶光阀和与G色对应的液晶光阀中,一个水平扫描期间内对第1信号线的灰度电压的施加定时和对第3信号线的灰度电压的施加定时的位置关系成为相反。因而,可能发生例如对于与投射图像中的第1信号线对应的部分,R色比G色更易呈现,对于与第3信号线对应的部分,G色比R色更易呈现。这样,对布线块内的各信号线施加灰度电压的顺序在与R、G、B的各色对应的各液晶光阀间若不同,则与各信号线对应的投射图像的色平衡在信号线间不同,在投射图像发生附色。
本实施例的场合,如上所述主机CPU400可对进行与各色对应的多个电光装置100的驱动控制的多个驱动用集成电路200一起发送同步化指令,将确定灰度电压的施加顺序的模式编号PN初始化。从而,主机CPU400通过以例如灰度电压的施加顺序的更新控制的周期的整数倍的周期反复向该各驱动用集成电路200发送同步化指令,可防止在各驱动用集成电路200间产生灰度电压的施加顺序不一致,防止附色的发生。
<第2实施例>
本实施例是在上述第1实施例中,驱动用集成电路200的控制电路30从时分复用控制信号CD提取使指定电光装置100的驱动形态的附加信号和水平同步信号HSYNC连续的控制信号,发生内部水平同步信号HS,在从该内部水平同步信号HS开始的水平扫描期间的下一水平扫描期间,开始该控制信号所包含的附加信号所表示的驱动形态的电光装置100的驱动。
图12表示了本实施例中从主机CPU400向驱动用集成电路200发送水平同步信号HSYNC以及与水平同步信号HSYNC连续的2比特的附加信号的情形。本实施例中,该2比特的附加信号起到作为上述第1实施例中的水平同步执行指令的作用。具体地说,2比特的附加信号是指定在电光装置100设置的多个扫描线12中作为驱动对象的扫描线12的信号,即,指示使能信号EN1及EN2的发生的信号。
图12(a)所示例中,与表示水平同步信号HSYNC的24比特的比特列连续的第25比特为“1”,第26比特为“0”。从而,驱动用集成电路200的控制电路30在接收该水平同步信号HSYNC及附加信号后,接收下一水平同步信号HSYNC并发生内部水平同步信号HS时,将使能信号EN1设为激活电平,使能信号EN2设为非激活电平。
图12(b)所示例中,与表示水平同步信号HSYNC的24比特的比特列连续的第25比特为“0”,第26比特为“1”。从而,驱动用集成电路200的控制电路30在接收该水平同步信号HSYNC及附加信号后,接收下一水平同步信号HSYNC并发生内部水平同步信号HS时,将使能信号EN1设为非激活电平,使能信号EN2设为激活电平。
另外,虽然图示省略,还存在与表示水平同步信号HSYNC的24比特的比特列连续的第25比特及第26比特的两方都为“1”的情况。该场合,驱动用集成电路200的控制电路30在接收该水平同步信号HSYNC及附加信号后,接收下一水平同步信号HSYNC并发生内部水平同步信号HS时,将使能信号EN1及EN2的两方设为激活电平。
为了可将附加信号与水平同步信号HSYNC一起向驱动用集成电路200发送,必须满足如下的条件。即,包括水平同步信号HSYNC和附加信号的比特列不能包含垂直同步信号VSYNC和/或表示各种的指令的比特列。若满足该条件,则驱动用集成电路200的控制电路30可以无误地从时分复用控制信号提取伴随附加信号的水平同步信号HSYNC、垂直同步信号VSYNC及各种的指令的各个。
从而,本实施例中也可以获得与上述第1实施例同样的效果。
<第3实施例>
本实施例与上述第2实施例同样,驱动用集成电路200的控制电路30从时分复用控制信号CD提取将指定电光装置100的驱动形态的附加信号和水平同步信号HSYNC连续的控制信号。
上述第2实施例中的驱动用集成电路200的控制电路30在从时分复用控制信号提取伴随附加信号的水平同步信号HSYNC时,在由该水平同步信号HSYNC的提取发生的水平扫描期间的下一水平扫描期间,开始该附加信号所表示的驱动形态的电光装置100的驱动控制。
相对地,本实施例中的驱动用集成电路200的控制电路30在从时分复用控制信号提取伴随附加信号的水平同步信号HSYNC时,在由该水平同步信号HSYNC的提取发生的水平扫描期间,开始该附加信号所表示的驱动形态的电光装置100的驱动控制。
图13表示了本实施例中从主机CPU400向驱动用集成电路200发送水平同步信号HSYNC以及与水平同步信号HSYNC连续的2比特的附加信号的情形。与上述第2实施例同样,该2比特的附加信号是指示上述第1实施例中的使能信号EN1及EN2的发生的信号。
图13(a)所示例中,与表示水平同步信号HSYNC的24比特的比特列连续的第25比特为“1”,第26比特为“0”。从而,驱动用集成电路200的控制电路30在接收该水平同步信号HSYNC及附加信号后,发生内部水平同步信号HS时,将使能信号EN1设为非激活电平,使能信号EN2设为激活电平。
图13(b)所示例中,与表示水平同步信号HSYNC的24比特的比特列连续的第25比特为“0”,第26比特为“1”。从而,驱动用集成电路200的控制电路30在接收该水平同步信号HSYNC及附加信号后,发生内部水平同步信号HS时,将使能信号EN1设为非激活电平,使能信号EN2设为激活电平。
本实施例中也可以获得与上述第1及第2实施例同样的效果。
<变形例>
以上,说明了本发明的第1~第3实施例,但是本发明不限于上述实施例,例如可以进行以下的变形。
(1)上述第1实施例中,也可以设置指示内部水平同步信号HS的发生的指令及指示内部垂直同步信号VS的指令,驱动控制部33中,指令检测部302从时分复用控制信号提取包含这些指令的各种的指令。该形态具有不必在驱动控制部33设置同步信号检测部301的优点。
(2)上述第2及第3实施例中,驱动用集成电路200的控制电路30可接收包括伴随附加信号的水平同步信号HSYNC的控制信号,但是,驱动用集成电路200的控制电路30也可以接收包括伴随附加信号的垂直同步信号VSYNC的控制信号。例如,控制电路30从时分复用控制信号CD提取将指定电光装置100的驱动形态的附加信号和垂直同步信号VSYNC连续的控制信号,发生内部垂直同步信号VS,在从该内部垂直同步信号VS开始的垂直扫描期间的下一垂直扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的电光装置100的驱动。另外,作为其他形态,控制电路30从时分复用控制信号CD提取将指定电光装置100的驱动形态的附加信号和垂直同步信号VSYNC连续的控制信号,发生内部垂直同步信号VS,在从该内部垂直同步信号VS开始的垂直扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的电光装置100的驱动。作为由附加信号指示的驱动控制的例,有灰度电压的极性的控制、模式编号PN的同步化控制等。
(3)上述第1实施例中,在针对接收器62的电源电流的通路设置开关,也可以在控制电路30设置,在一个水平扫描期间量的图像信号向图像信号接收部31的存储在一个水平扫描期间的途中结束的情况下,使上述开关为OFF,停止对接收器62供给电力直到下一水平扫描期间开始为止的单元。根据该形态,切断不进行图像信号供给的期间内对接收器62的电力供给,可降低驱动用集成电路200的消耗电力。
(4)液晶元件42只是电光元件的例示。对于本发明适用的电光元件,不考虑自身发光的自发光型与使外光的透射率或者反射率变化的非发光型(例如液晶元件42)的区别,和/或由电流的供给驱动的电流驱动型与由电场(电压)的施加驱动的电压驱动型的区别。例如,本发明适用于采用有机EL元件、无机EL元件、LED(light Emitting Diode:发光二极管)、场发射元件(FE(Field-Emission)元件)、表面传导型电子发射元件(SE(Surface conduction Electron emitter)元件)、弹道电子发射元件(BS(Ballistic electron Emitting)元件)、电泳元件、电致变色元件等各种电光元件的电光装置100。即,电光元件包括利用根据电流的供给和/或电压(电场)的施加等的电气作用而改变灰度(透射率和/或辉度等的光学特性)的电光物质(例如液晶425)的被驱动元件(典型为根据灰度信号控制灰度的显示元件)。
<应用例>
本发明可用于投射型显示装置以外的各种的电子设备。图14及图15例示了作为本发明适用对象的电子设备的具体的形态。
图14是采用电光装置的便携型的个人电脑的立体图。个人电脑2000包括:显示各种的图像的电光装置100;设置了电源开关2001、键盘2002的主体部2010。
图15是便携电话机的立体图。便携电话机3000包括多个操作按钮3001及滚动按钮3002和显示各种的图像的电光装置100。通过操作滚动按钮3002,使在电光装置100显示的画面滚动。本发明也可适用于这样的便携电话机。
另外,作为本发明适用的电子设备,除了图1、图14及图15例示的设备外,还有便携信息终端(PDA:Personal Digital Assistants:个人数字助理)、数码相机、电视、视频摄像机、汽车导航装置、车载用的显示器(仪表板)、电子手册、电子纸、计算器、字处理器、工作站、电视电话、POS终端、打印机、扫描仪、复印机、视频播放器、包括触摸面板的设备等等。

Claims (20)

1.一种驱动用集成电路,其特征在于,包括:
第1接收器,接收差动形式的像素时钟信号;
第2接收器,接收与上述像素时钟信号同步的差动形式的图像信号;
第3接收器,接收将多种类的控制信号时分复用的时分复用控制信号,该时分复用控制信号是与上述像素时钟信号同步的差动形式的信号;和
控制电路,与上述第1接收器接收的像素时钟信号同步,经由上述第2接收器接收图像信号,发生驱动电光装置的图像信号,并且与上述第1接收器接收的像素时钟信号同步,经由上述第3接收器接收时分复用控制信号,从上述时分复用控制信号分别提取上述多种类的控制信号,进行上述电光装置的驱动控制。
2.权利要求1所述的驱动用集成电路,其特征在于,
上述控制电路包括:从上述时分复用控制信号提取指示上述电光装置的垂直同步的定时的控制信号作为上述控制信号,对上述电光装置发生垂直同步信号的单元。
3.权利要求1或2所述的驱动用集成电路,其特征在于,
上述控制电路包括:从上述时分复用控制信号提取指示上述电光装置的水平同步的定时的控制信号作为上述控制信号,对上述电光装置发生水平同步信号的单元。
4.权利要求1或2所述的驱动用集成电路,其特征在于,
上述控制电路包括:从上述时分复用控制信号提取指定垂直扫描期间内或水平扫描期间内的上述电光装置的驱动形态的指令,以提取的指令所表示的驱动形态进行上述电光装置的驱动控制的单元。
5.权利要求4所述的驱动用集成电路,其特征在于,
上述电光装置具有多个像素电路,每个像素电路包括:被施加基于上述图像信号的灰度电压的像素电极及共用电极;和在上述像素电极及共用电极间夹持的电光元件,
上述控制电路从上述时分复用控制信号提取指示上述灰度电压的极性的指令作为指定上述电光装置的驱动形态的指令,进行用于向上述像素电极及共用电极间施加提取的指令所表示的极性的灰度电压的上述电光装置的控制。
6.权利要求4所述的驱动用集成电路,其特征在于,
上述电光装置具有多个像素电路,每个像素电路包括:被施加基于上述图像信号的灰度电压的像素电极及共用电极;和在上述像素电极及共用电极间夹持的电光元件,
上述控制电路从上述时分复用控制信号提取指示灰度反相的指令作为指定上述电光装置的驱动形态的指令,进行用于向上述像素电极及共用电极间施加表示将上述图像信号所表示的灰度反相的灰度的灰度电压的上述电光装置的控制。
7.权利要求4所述的驱动用集成电路,其特征在于,
上述控制电路从上述时分复用控制信号提取指示上下反转显示的指令作为指定上述电光装置的驱动形态的控制信号,进行用于使上述电光装置显示将上述图像信号所表示的图像上下反转的图像的控制。
8.权利要求4所述的驱动用集成电路,其特征在于,
上述控制电路从上述时分复用控制信号提取指示左右反转显示的指令作为指定上述电光装置的驱动形态的指令,进行用于使上述电光装置显示将上述图像信号所表示的图像左右反转的图像的控制。
9.权利要求4所述的驱动用集成电路,其特征在于,
上述控制电路包括:
进行上述电光装置的驱动条件的周期性更新控制的单元;和
同步化单元,提取指定周期性更新控制的对象即驱动条件的内容的同步化指令,作为指定上述电光装置的驱动形态的指令,将上述周期性更新控制的对象即驱动条件的内容设定成提取的同步化指令所表示的内容。
10.权利要求4所述的驱动用集成电路,其特征在于,
上述电光装置包括:
像素部,具有相互交叉的多个扫描线及多个信号线,并具有分别与上述多个扫描线和上述多个信号线的各交叉处对应配置的多个像素电路;和
扫描线驱动电路,在一个垂直扫描期间内依次选择上述多个扫描线,将与选择的扫描线和上述多个信号线的各交叉处对应的多个像素电路与上述多个信号线连接,
上述驱动用集成电路包括:
信号线驱动电路,将上述多个信号线分为多个布线块,按每个布线块在一个水平扫描期间内依次选择属于该布线块的各信号线,向选择的信号线施加灰度电压,
上述驱动用集成电路的控制电路包括:
执行对上述多个布线块中的布线块内的多个信号线施加灰度电压的顺序的周期性更新控制的单元;和
同步化单元,提取指定对上述多个信号线的灰度电压的施加顺序的同步化指令,作为指定上述电光装置的驱动形态的指令,将对上述周期性更新控制的对象即多个信号线的灰度电压的施加顺序设定成提取的同步化指令所表示的施加顺序。
11.权利要求4至10的任一项所述的驱动用集成电路,其特征在于,
上述指令包括表示驱动条件的种类的地址和表示该驱动条件中的驱动内容的数据,
上述控制电路从上述时分复用控制信号仅仅提取具有预定的地址的指令。
12.权利要求3所述的驱动用集成电路,其特征在于,
上述控制电路提取使指定电光装置的驱动形态的附加信号和水平同步信号连续的控制信号,向上述电光装置供给水平同步信号,并且在由该水平同步信号开始的水平扫描期间的下一水平扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。
13.权利要求3所述的驱动用集成电路,其特征在于,
上述控制电路提取使指定电光装置的驱动形态的附加信号和水平同步信号连续的控制信号,向上述电光装置供给水平同步信号,并且在由该水平同步信号开始的水平扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。
14.权利要求12或13所述的驱动用集成电路,其特征在于,
上述附加信号是指定在上述电光装置设置的多个扫描线中作为驱动对象的扫描线的信息。
15.权利要求2所述的驱动用集成电路,其特征在于,
上述控制电路提取使指定电光装置的驱动形态的附加信号和垂直同步信号连续的控制信号,向上述电光装置供给垂直同步信号,并且在由该垂直同步信号开始的垂直扫描期间的下一垂直扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。
16.权利要求2所述的驱动用集成电路,其特征在于,
上述控制电路提取使指定电光装置的驱动形态的附加信号和垂直同步信号连续的控制信号,向上述电光装置供给垂直同步信号,并且在由该垂直同步信号开始的垂直扫描期间,进行该控制信号所包含的附加信号所表示的驱动形态的上述电光装置的驱动控制。
17.权利要求1所述的驱动用集成电路,其特征在于,
上述控制电路,包括从上述时分复用控制信号提取各种的指令,按照提取的指令驱动上述电光装置的单元,根据指示上述电光装置的垂直同步的定时的指令的提取,对上述电光装置输出垂直同步信号。
18.权利要求1所述的驱动用集成电路,其特征在于,
上述控制电路,包括从上述时分复用控制信号提取各种的指令,按照提取的指令驱动上述电光装置的单元,根据指示上述电光装置的水平同步的定时的指令的提取,对上述电光装置输出水平同步信号。
19.权利要求1至18的任一项所述的驱动用集成电路,其特征在于,
上述控制电路包括:在上述第2接收器进行的一个水平扫描期间量的图像信号的接收在一个水平扫描期间的途中结束的场合,对上述第2接收器停止电力供给直到下一水平扫描期间开始为止的单元。
20.一种电子设备,其特征在于,包括:
电光装置;
进行上述电光装置的驱动控制的权利要求1至19的任一项所述的驱动用集成电路;和
对上述驱动用集成电路供给上述像素时钟信号、图像信号及时分复用控制信号的主机CPU。
CN201210058196.0A 2011-03-10 2012-03-07 驱动用集成电路及电子设备 Active CN102682687B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP052603/2011 2011-03-10
JP2011052603A JP5754182B2 (ja) 2011-03-10 2011-03-10 駆動用集積回路および電子機器

Publications (2)

Publication Number Publication Date
CN102682687A true CN102682687A (zh) 2012-09-19
CN102682687B CN102682687B (zh) 2016-08-10

Family

ID=46795094

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210058196.0A Active CN102682687B (zh) 2011-03-10 2012-03-07 驱动用集成电路及电子设备

Country Status (3)

Country Link
US (1) US8872808B2 (zh)
JP (1) JP5754182B2 (zh)
CN (1) CN102682687B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106796722A (zh) * 2014-09-30 2017-05-31 高通股份有限公司 用于计算计算机视觉特征的可配置硬件
CN108877637A (zh) * 2018-08-31 2018-11-23 武汉华星光电技术有限公司 显示面板
CN116050339A (zh) * 2023-01-28 2023-05-02 上海合见工业软件集团有限公司 电路原理图路由规划系统

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9262023B2 (en) * 2012-07-09 2016-02-16 Atmel Corporation Drive signals for a touch sensor
JP2015079173A (ja) * 2013-10-18 2015-04-23 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法及び電子機器
KR20150071373A (ko) * 2013-12-18 2015-06-26 삼성디스플레이 주식회사 디스플레이 드라이버 및 이를 포함하는 영상 신호 처리 시스템
KR102164798B1 (ko) * 2014-09-11 2020-10-13 삼성전자 주식회사 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치
JP2016085401A (ja) * 2014-10-28 2016-05-19 セイコーエプソン株式会社 電気光学装置、電気光学装置の制御方法および電子機器
US9674911B2 (en) * 2015-07-23 2017-06-06 Dialog Semiconductor Inc. Arbitrary pulse alignment to reduce LED flicker
JP2017167426A (ja) * 2016-03-17 2017-09-21 セイコーエプソン株式会社 電気光学装置、及び電子機器
US10553167B2 (en) * 2017-06-29 2020-02-04 Japan Display Inc. Display device
CN110047418A (zh) * 2019-04-29 2019-07-23 武汉华星光电技术有限公司 显示器驱动装置
CN111477180B (zh) 2020-04-21 2024-04-12 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置
CN116011389B (zh) * 2023-01-28 2023-06-06 上海合见工业软件集团有限公司 基于空间约束的电路原理图路由规划系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5940058A (en) * 1996-11-08 1999-08-17 Seiko Epson Corporation Clamp and gamma correction circuit, and image display apparatus and electronic machine employing the same
JP2006184309A (ja) * 2004-12-24 2006-07-13 Casio Comput Co Ltd 信号伝送装置、信号伝送方法およびそのためのプログラム
CN101004902A (zh) * 2006-01-20 2007-07-25 联詠科技股份有限公司 以嵌入方式传递数据讯号等讯号的显示系统及相关方法
CN101101742A (zh) * 2006-07-07 2008-01-09 恩益禧电子股份有限公司 显示数据接收电路和显示面板驱动器
CN101908312A (zh) * 2009-06-03 2010-12-08 三星电子株式会社 显示设备及其驱动方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040183769A1 (en) * 2000-09-08 2004-09-23 Earl Schreyer Graphics digitizer
JP4544326B2 (ja) 2008-03-26 2010-09-15 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
TWI359610B (en) * 2008-05-07 2012-03-01 Novatek Microelectronics Corp Data synchronization method and related apparatus
JP5035212B2 (ja) * 2008-10-16 2012-09-26 ソニー株式会社 表示パネル用駆動回路、表示パネルモジュール、表示装置および表示パネルの駆動方法
US8537153B2 (en) * 2009-12-30 2013-09-17 Himax Technologies Limited Source driver having multiplexers positioned between differential amplifiers and buffers and associated driving method

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5940058A (en) * 1996-11-08 1999-08-17 Seiko Epson Corporation Clamp and gamma correction circuit, and image display apparatus and electronic machine employing the same
JP2006184309A (ja) * 2004-12-24 2006-07-13 Casio Comput Co Ltd 信号伝送装置、信号伝送方法およびそのためのプログラム
CN101004902A (zh) * 2006-01-20 2007-07-25 联詠科技股份有限公司 以嵌入方式传递数据讯号等讯号的显示系统及相关方法
CN101101742A (zh) * 2006-07-07 2008-01-09 恩益禧电子股份有限公司 显示数据接收电路和显示面板驱动器
CN101908312A (zh) * 2009-06-03 2010-12-08 三星电子株式会社 显示设备及其驱动方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106796722A (zh) * 2014-09-30 2017-05-31 高通股份有限公司 用于计算计算机视觉特征的可配置硬件
CN108877637A (zh) * 2018-08-31 2018-11-23 武汉华星光电技术有限公司 显示面板
WO2020042533A1 (zh) * 2018-08-31 2020-03-05 武汉华星光电技术有限公司 显示面板
US11605326B2 (en) 2018-08-31 2023-03-14 Wuhan China Star Optoelectronics Technology Co., Ltd. Display panel
CN108877637B (zh) * 2018-08-31 2023-11-07 武汉华星光电技术有限公司 显示面板
CN116050339A (zh) * 2023-01-28 2023-05-02 上海合见工业软件集团有限公司 电路原理图路由规划系统

Also Published As

Publication number Publication date
CN102682687B (zh) 2016-08-10
US20120229432A1 (en) 2012-09-13
US8872808B2 (en) 2014-10-28
JP2012189756A (ja) 2012-10-04
JP5754182B2 (ja) 2015-07-29

Similar Documents

Publication Publication Date Title
CN102682687A (zh) 驱动用集成电路及电子设备
US10698515B2 (en) Touch display device having a gate off modulation voltage and method of driving the same
US10074335B2 (en) Electrooptical device and electronic apparatus
CN101075417B (zh) 采用数据线驱动电路和数据线驱动方法的显示设备
CN104575417B (zh) 电光装置、其驱动方法以及电子设备
US20090073104A1 (en) Liquid crystal display capable of split-screen displaying and computer system using same
US20150187304A1 (en) Liquid crystal display device
US9941018B2 (en) Gate driving circuit and display device using the same
CN105741717A (zh) 显示装置
JP5664017B2 (ja) 電気光学装置および電子機器
JP2009217142A (ja) 液晶表示装置
TW200421249A (en) Display apparatus
WO2015056444A9 (en) Electro-optical device, driving method of electro-optical device, and electronic apparatus
CN101436371A (zh) 显示设备、驱动装置及其驱动方法
CN102074213A (zh) 液晶装置、其驱动方法以及电子设备
TW200907914A (en) Liquid crystal device, method of driving the same and electronic apparatus
KR101989931B1 (ko) 액정표시장치
CN116416934A (zh) 栅极驱动电路和包括栅极驱动电路的显示装置
US20090040200A1 (en) Method for driving display and a display driver thereof
KR102568162B1 (ko) 레벨 시프터 인터페이스와 이를 이용한 표시장치
KR20080009446A (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
JP2008158385A (ja) 電気光学装置、その駆動方法および電子機器
JP2007219048A5 (zh)
CN115966185A (zh) 时序控制器电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant