CN102645609B - Jtag链路测试装置及其测试方法 - Google Patents

Jtag链路测试装置及其测试方法 Download PDF

Info

Publication number
CN102645609B
CN102645609B CN201210090599.3A CN201210090599A CN102645609B CN 102645609 B CN102645609 B CN 102645609B CN 201210090599 A CN201210090599 A CN 201210090599A CN 102645609 B CN102645609 B CN 102645609B
Authority
CN
China
Prior art keywords
jtag
hardware device
boundary scan
state
test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210090599.3A
Other languages
English (en)
Other versions
CN102645609A (zh
Inventor
田臻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Feixun Data Communication Technology Co Ltd
Original Assignee
Shanghai Feixun Data Communication Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Feixun Data Communication Technology Co Ltd filed Critical Shanghai Feixun Data Communication Technology Co Ltd
Priority to CN201210090599.3A priority Critical patent/CN102645609B/zh
Publication of CN102645609A publication Critical patent/CN102645609A/zh
Application granted granted Critical
Publication of CN102645609B publication Critical patent/CN102645609B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明公开了JTAG链路测试装置及其测试方法,用于检测硬件设备的通路状况,其包括一边界扫描单元和一边界扫描寄存器;其中用户在所述边界扫描单元中设置一设备状态数据,所述边界扫描单元还输出硬件设备状态扫描指令至所述边界扫描寄存器;所述边界扫描寄存器基于所述硬件设备状态扫描指令通过TDI口查询一硬件设备的状态,并通过TDO口读取所述硬件设备的状态;所述边界扫描单元比较所述硬件设备的状态和设备状态数据是否一致,若所述硬件设备的状态和预设的设备状态数据一致,则所述JTAG链路通路,否则所述JTAG链路断路。本发明在能够准确判断链路的通路或断路的同时,还简化了用户的操作,降低了测试的成本。

Description

JTAG链路测试装置及其测试方法
技术领域
本发明涉及一种链路测试装置及其测试方法,特别是涉及一种使用JTAG的链路测试装置及其测试方法。
背景技术
JTAG(Joint Test Action Group联合测试行动组)是一种国际标准测试协议(与IEEE 1149.1兼容)。所述JTAG的主要功能是对芯片及其硬件电路进行边界扫描和故障检测。标准的JTAG接口包括四个接口,所述接口分别为TMS(测试模式选择)、TCK(测试时钟)、TDI(测试数据输入)和TDO(测试数据输出)。
由于现在的硬件电路集成度更高、频率更快以及寄存器数目更大、而且总线上的外部设备也更多,所以使得对硬件的检测变得更加重要,而其对硬件的检测也更加复杂。
目前,现有的测试外围设备主要有两种方法,第一、通过软件点灯和硬件飞线的方式来验证外部设备状态;第二、通过仿真器JTAG来测试待测设备的状态。
但是这两种方法都有具有很强的局限性,其中第一种方法要求中要求最小的系统必须要正常,否则无法判断硬件链路的断路是由整个硬件电路链路断路导致还是由最小系统不能够正常工作导致。在第二种方法中则必须要采用昂贵的在线仿真器来判断整个硬件电路中的链路状态,不但检测成本很高而且还需要相关人员熟悉对应于所述在线仿真器的脚本指令。
发明内容
本发明要解决的技术问题是为了克服现有技术的链路测试装置需要最小的系统正常工作以及需要特定的在线仿真器来测试硬件电路的链路的缺陷,提供一种JTAG链路测试装置及其测试方法,通过检测硬件电路中各个芯片或设备的工作状态来确定所述硬件电路的链路的通路或断路。
本发明是通过下述技术方案来解决上述技术问题的:
本发明提供了一种JTAG链路测试方法,用于检测硬件设备的通路状况,其特点是包括以下步骤:S101、在一边界扫描单元中设置设备状态数据;S102、所述边界扫描单元发送硬件设备状态扫描指令至一边界扫描寄存器;S103、所述边界扫描寄存器基于所述硬件设备状态扫描指令通过JTAG的TDI口查询一硬件设备的状态;S104、所述边界扫描寄存器通过JTAG的TDO口读取所述硬件设备的状态;S105、所述边界扫描单元比较所述硬件设备的状态和设备状态数据是否一致,若所述硬件设备的状态和预设的设备状态数据一致,则所述JTAG链路通路,否则所述JTAG链路断路。
较佳地,所述硬件设备的状态包括边界扫描寄存器从所述TDO口读取的所述硬件设备的设备号。
较佳地,所述设备状态数据中包括所述硬件设备的设备号。
本发明还提供了一种JTAG通路测试装置,用于检测硬件设备的通路状况,所述JTAG链路测试装置包括一边界扫描单元和一边界扫描寄存器;其中用户在所述边界扫描单元中设置一设备状态数据,所述边界扫描单元还输出硬件设备状态扫描指令至所述边界扫描寄存器;所述边界扫描寄存器基于所述硬件设备状态扫描指令通过JTAG的TDI口查询一硬件设备的状态,并通过JTAG的TDO口读取所述硬件设备的状态;所述边界扫描单元比较所述硬件设备的状态和设备状态数据是否一致,若所述硬件设备的状态和预设的设备状态数据一致,则所述JTAG链路通路,否则所述JTAG链路断路。
较佳地,所述硬件设备的状态包括边界扫描寄存器从所述TDO口读取的所述硬件设备的设备号。
较佳地,所述设备状态数据中包括所述硬件设备的设备号。
本发明的积极进步效果在于:
本发明的JTAG链路测试装置及其测试方法,通过检测硬件电路中各个芯片或设备的工作状态,从而判断所述硬件电路的链路的通路或断路,所以在能够准确判断链路的通路或断路的同时,还简化了用户的操作,降低了测试的成本。
附图说明
图1为本发明的JTAG链路测试装置的较佳实施例的结构示意图。
图2为本发明的JTAG链路测试方法的较佳实施例的流程图。
具体实施方式
下面结合附图给出本发明较佳实施例,以详细说明本发明的技术方案。
实施例:
如图1所示,本实施例的所述JTAG通路测试装置中包括一边界扫描单元1和一边界扫描寄存器2,。
其中用户在所述边界扫描单元1中设置一设备状态数据DT,所述边界扫描单元1还输出硬件设备状态扫描指令C至所述边界扫描寄存器2。其中本实施例中所述设备状态数据DT中包括所述硬件设备的设备号。一般所述硬件设备的设备号为32位的设备号。其中所述设备状态数据DT可以根据通路检测的需要包含多个位于链路中的硬件设备的32位的设备号。此外所述设备状态数据DT还可以根据用户的需要检测的硬件设备的通路包含不同数量和种类的设备号。其中本实施例中所述硬件设备状态扫描指令C由JTAG标准命令构成,例如,IDCODE、SET和PEEK等JTAG标准命令。
所述边界扫描寄存器2基于所述硬件设备状态扫描指令C通过TDI口查询需要检测的一硬件设备的状态,即所述边界扫描寄存器2执行所述硬件设备状态扫描指令C中的JTAG标准命令,其中本实施例中主要利用IDCODE命令获得待检测硬件的ID(身份信息)。此外用户还可以根据实际需要构建包含IDCODE命令的硬件设备状态扫描指令C。
而且所述边界扫描寄存器2通过TDO口读取所述硬件设备的状态D。其中本实施例中所述硬件设备的状态D包括边界扫描寄存器2从所述TDO口读取的所述硬件设备的设备号,即获取到通路链路上的硬件设备的32位设备号。
所述边界扫描单元1比较所述硬件设备的状态D和设备状态数据DT是否一致,若所述硬件设备的状态D和预设的设备状态数据DT一致,说明需要检测的硬件设备处于通路的链路上,即所述JTAG链路通路,否则所述JTAG链路断路。
如图2所示,本实施例的JTAG通路测试装置进行测试时包括以下步骤:
步骤S101,在边界扫描单元1中设置设备状态数据DT
步骤S102,所述边界扫描单元1发送硬件设备状态扫描指令C至所述边界扫描寄存器2。
步骤S103,所述边界扫描寄存器2基于所述硬件设备状态扫描指令C通过JTAG的TDI口查询硬件设备的状态D。
步骤S104,所述边界扫描寄存器2还通过TDO口读取所述硬件设备的状态D。
步骤S105,所述边界扫描单元1比较所述硬件设备的状态D和设备状态数据DT是否一致,若所述硬件设备的状态和预设的设备状态数据一致,则所述JTAG链路通路,否则所述JTAG链路断路。
所以本实施例在能够准确判断链路的通路或断路的同时,还简化了用户的操作,从而降低了测试的成本。
虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这些仅是举例说明,本发明的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本发明的保护范围。

Claims (2)

1.一种JTAG链路测试方法,用于检测硬件设备的通路状况,其特征在于,包括以下步骤:
S101、在一边界扫描单元中设置设备状态数据,所述设备状态数据中包括所述硬件设备的设备号;
S102、所述边界扫描单元发送硬件设备状态扫描指令至一边界扫描寄存器;
S103、所述边界扫描寄存器基于所述硬件设备状态扫描指令通过JTAG的TDI口查询一硬件设备的状态;
S104、所述边界扫描寄存器通过JTAG的TDO口读取所述硬件设备的状态,所述硬件设备的状态包括所述硬件设备的设备号;
S105、所述边界扫描单元比较所述硬件设备的状态和设备状态数据是否一致,若所述硬件设备的状态和预设的设备状态数据一致,则所述JTAG链路通路,否则所述JTAG链路断路。
2.一种JTAG链路测试装置,用于检测硬件设备的通路状况,所述JTAG链路测试装置包括一边界扫描单元和一边界扫描寄存器;
其中用户在所述边界扫描单元中设置一设备状态数据,所述边界扫描单元还输出硬件设备状态扫描指令至所述边界扫描寄存器,所述设备状态数据中包括所述硬件设备的设备号;
所述边界扫描寄存器基于所述硬件设备状态扫描指令通过JTAG的TDI口查询一硬件设备的状态,并通过JTAG的TDO口读取所述硬件设备的状态,所述硬件设备的状态包括所述硬件设备的设备号;
所述边界扫描单元比较所述硬件设备的状态和设备状态数据是否一致,若所述硬件设备的状态和预设的设备状态数据一致,则所述JTAG链路通路,否则所述JTAG链路断路。
CN201210090599.3A 2012-03-30 2012-03-30 Jtag链路测试装置及其测试方法 Active CN102645609B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210090599.3A CN102645609B (zh) 2012-03-30 2012-03-30 Jtag链路测试装置及其测试方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210090599.3A CN102645609B (zh) 2012-03-30 2012-03-30 Jtag链路测试装置及其测试方法

Publications (2)

Publication Number Publication Date
CN102645609A CN102645609A (zh) 2012-08-22
CN102645609B true CN102645609B (zh) 2014-12-10

Family

ID=46658550

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210090599.3A Active CN102645609B (zh) 2012-03-30 2012-03-30 Jtag链路测试装置及其测试方法

Country Status (1)

Country Link
CN (1) CN102645609B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102928690B (zh) * 2012-09-28 2015-11-25 珠海德百祺科技有限公司 用于电子器件的异常检测方法
CN112098818B (zh) * 2020-11-02 2021-02-02 创意电子(南京)有限公司 一种基于标准边界扫描电路的sip器件测试系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101144844A (zh) * 2007-03-07 2008-03-19 中兴通讯股份有限公司 一种芯片焊接质量的检测方法
CN101470170A (zh) * 2007-12-27 2009-07-01 华为技术有限公司 Jtag链路测试方法及其装置
CN101865976A (zh) * 2009-04-14 2010-10-20 鸿富锦精密工业(深圳)有限公司 边界扫描测试系统及测试方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8621120B2 (en) * 2006-04-17 2013-12-31 International Business Machines Corporation Stalling of DMA operations in order to do memory migration using a migration in progress bit in the translation control entry mechanism

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101144844A (zh) * 2007-03-07 2008-03-19 中兴通讯股份有限公司 一种芯片焊接质量的检测方法
CN101470170A (zh) * 2007-12-27 2009-07-01 华为技术有限公司 Jtag链路测试方法及其装置
CN101865976A (zh) * 2009-04-14 2010-10-20 鸿富锦精密工业(深圳)有限公司 边界扫描测试系统及测试方法

Also Published As

Publication number Publication date
CN102645609A (zh) 2012-08-22

Similar Documents

Publication Publication Date Title
US8997034B2 (en) Emulation-based functional qualification
US9404969B1 (en) Method and apparatus for efficient hierarchical chip testing and diagnostics with support for partially bad dies
KR101553489B1 (ko) 고속 입력/출력 인터페이스를 사용하여 검사하는 집적회로
CN104569794B (zh) 一种基于边界扫描结构的fpga在线测试仪及测试方法
CN102305907A (zh) 多芯片封装结构的测试方法和系统
US20140058699A1 (en) Information processing apparatus, test data generating apparatus, and test data generating method
CN102479132A (zh) 多芯片测试系统及其测试方法
CN101102566B (zh) 一种手机jtag调试接口信号设计方法及其调试方法
CN102831272A (zh) 用于双边沿触发器的可测试性设计方法
CN110321292A (zh) 芯片测试方法、装置、电子设备及计算机可读存储介质
CN103376340A (zh) 一种转接板、多平台串行测试系统及方法
CN103675576B (zh) 基于边界扫描的芯片连接测试系统及其方法
CN103645435A (zh) 多信号模型可编程逻辑器件的软件模块可测性设计方法
CN105334451A (zh) 边界扫描测试系统
CN102645609B (zh) Jtag链路测试装置及其测试方法
CN101988950B (zh) 可编程逻辑器件中逻辑程序下载状态的检测方法及装置
CN110717307B (zh) 一种基于边界扫描电路的sip器件可测试性方法
CN1463031A (zh) 一种边界扫描芯片容错测试方法及系统
CN102486939B (zh) 存储器的联合测试行动组测试方法和装置
CN112527710B (zh) 一种jtag数据捕获分析系统
CN202916406U (zh) 一种基于边界扫描的焊点检测系统
CN113990382B (zh) 片上系统芯片、测试方法及测试系统
US20230184831A1 (en) Server jtag component adaptive interconnection system and method
CN203573309U (zh) 嵌入式系统存储器的测试结构
CN102565685B (zh) 逻辑内建自测试系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
PP01 Preservation of patent right

Effective date of registration: 20180313

Granted publication date: 20141210

PP01 Preservation of patent right
PD01 Discharge of preservation of patent
PD01 Discharge of preservation of patent

Date of cancellation: 20210313

Granted publication date: 20141210

PP01 Preservation of patent right
PP01 Preservation of patent right

Effective date of registration: 20210313

Granted publication date: 20141210

PD01 Discharge of preservation of patent
PD01 Discharge of preservation of patent

Date of cancellation: 20240313

Granted publication date: 20141210