CN102486766A - 板卡配置方法和装置 - Google Patents

板卡配置方法和装置 Download PDF

Info

Publication number
CN102486766A
CN102486766A CN2010105762342A CN201010576234A CN102486766A CN 102486766 A CN102486766 A CN 102486766A CN 2010105762342 A CN2010105762342 A CN 2010105762342A CN 201010576234 A CN201010576234 A CN 201010576234A CN 102486766 A CN102486766 A CN 102486766A
Authority
CN
China
Prior art keywords
integrated circuit
circuit board
module
logic configuration
pci
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2010105762342A
Other languages
English (en)
Inventor
苗佳旺
万波
梁西全
付景志
付江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Watertek Information Technology Co Ltd
Original Assignee
Beijing Watertek Information Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Watertek Information Technology Co Ltd filed Critical Beijing Watertek Information Technology Co Ltd
Priority to CN2010105762342A priority Critical patent/CN102486766A/zh
Publication of CN102486766A publication Critical patent/CN102486766A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明提供了一种板卡配置方法和装置。涉及通信领域;解决了计算机系统灵活性差、维护成本高的问题。该方法包括:提取I/O模块信息,将所述I/O模块信息提交给上位机;接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;根据所述逻辑配置文件完成对PCI板卡的逻辑配置。本发明提供的技术方案适用于通信设备中。

Description

板卡配置方法和装置
技术领域
本发明涉及通信领域,尤其涉及了一种板卡配置方法和装置。
背景技术
在计算机应用领域,每个PCI(Pedpherd Component Interconnect,周边元件扩展接口)板卡通常都属于功能独立的单独设备,进一步说,每个PCI板卡通常实现特定的功能,而无法做到根据不同的功能动态作出调整,限制了计算机系统的灵活性和各PCI板卡的可替代性,且维护成本较高。
发明内容
本发明提供了一种板卡配置方法和装置,解决了计算机系统灵活性差、维护成本高的问题。
一种板卡配置方法,PCI板卡具有至少两个I/O模块,该方法包括:
提取I/O模块信息,将所述I/O模块信息提交给上位机;
接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;
根据所述逻辑配置文件完成对PCI板卡的逻辑配置。
优选的,所述提取I/O模块信息具体为:
在PCI板卡上电时,提取PCI板卡上各I/O模块的I/O模块信息;或,
在I/O模块发生更换时,提取新换上的I/O模块的I/O模块信息。
优选的,所述接收所述上位机根据所述I/O模块信息下发的逻辑配置文件的步骤之前,还包括:
所述上位机根据接收到的I/O模块信息,自动从本地提取相应的逻辑配置并下发该逻辑配置。
优选的,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置具体为:
根据所述逻辑配置文件完成对所述PCI板卡的可编程逻辑器件的逻辑配置。
优选的,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置的步骤之后,还包括:
在需要更新配置时,所述上位机向所述PCI板卡下发新的逻辑配置文件,指示所述PCI板卡根据所述新的逻辑配置文件完成逻辑配置。
优选的,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置的步骤之后,还包括:
所述I/O模块接收外设信号,将所述外设信号转换为本地电平式晶体管-晶体管逻辑电路(LVTTL)信号发送给所述可编程逻辑器件。
优选的,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置的步骤之后,还包括:
所述I/O模块接收所述可编程逻辑器件发送的本地LVTTL信号,将所述本地LVTTL信号转换为外设信号并向外部设备发出。
本发明还提供了一种板卡配置装置,PCI板卡具有至少两个I/O模块,该装置包括控制模块,所述控制模块包括第一单元、第二单元和第三单元;
所述第一单元,用于提取I/O模块信息,将所述I/O模块信息提交给上位机;
所述第二单元,用于接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;
所述第三单元,用于根据所述逻辑配置文件完成对PCI板卡的逻辑配置。
优选的,该装置还包括可编程逻辑模块,所述第三单元具体用于根据所述逻辑配置文件完成对所述可编程逻辑模块的逻辑配置。
优选的,所述可编程逻辑模块,还用于接收所述I/O模块将外设信号转换得到的本地LVTTL信号;和,
向所述I/O模块发送本地LVTTL信号,以使得所述I/O模块将所述本地LVTTL信号转换为外设信号并向外部设备发出。
本发明提供了一种板卡配置方法和装置,需要配置的PCI板卡具有两个I/O模块接口,首先提取I/O模块信息,将所述I/O模块信息提交给上位机,接收所述上位机根据所述I/O模块信息下发的逻辑配置文件,再根据所述逻辑配置文件完成对PCI板卡的逻辑配置,可根据具体的需要对PCI板卡进行相应的逻辑配置,以实现所需要的功能,提高了系统的灵活性,解决了计算机系统灵活性差、维护成本高的问题。
附图说明
图1为本发明的实施例一提供的一种板卡配置方法的流程图;
图2为本发明的实施例二提供的一种板卡配置方法的流程图;
图3为本发明的实施例三提供的一种板卡配置方法的流程图;
图4为本发明的实施例四提供的一种板卡配置装置的结构示意图;
图5为本发明的实施例五提供的一种板卡配置装置的结构示意图。
具体实施方式
由于现有技术无法做到根据不同的功能动态对PCI板卡的功能作出调整,限制了计算机系统的灵活性和各PCI板卡的可替代性,维护成本较高。
为了解决上述问题,本发明的实施例提供了一种应用于PCI板卡的板卡配置方法和装置,通过PCI板卡接口共享技术,实现了PCI板卡的硬件本身与功能无关,并在PCI板卡上添加了可编程逻辑器件,具体的功能由运行在可编程逻辑器件内部的逻辑来实现,从技术上实现了根据功能动态改变板卡功能的需求。
下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
本发明的实施例一提供了一种板卡配置方法,使用该方法完成对PCI板卡配置的流程如图1所示,包括:
步骤101、提取I/O模块信息,将所述I/O模块信息提交给上位机;
本发明实施例所涉及的PCI板卡支持PCI接口共享技术(PCI共享技术就是对于不同的外接接口,可以通过更换PCI板卡上的子板来实现接口更换,而不用更换PCI板卡,实现了不同子板共享同一PCI板卡)。基于上述PCI接口共享技术,本发明实施例所涉及到的标准I/O模块和PCI插槽均可随意更换。
标准I/O模块的随意互换使得I/O模块能够提供不同的电平信号,进一步扩展了PCI板卡的功能,即可根据实际需要选择相应的I/O模块,并将I/O模块接入到PCI板卡上的卡位中。I/O模块接口部分采用标准接插件的设计模式,任何符合I/O模块接口电气规范的模块都可以插入到标准接插件上。
步骤102、接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;
本发明实施例中,在PCI板卡上有复杂可编程逻辑器件(CPLD)、标准I/O模块及现场可编程门阵列(FPGA)三类器件,其中,CPLD即为本发明实施例所涉及的控制模块,FPGA即为本发明实施例所涉及的可编程逻辑器件。
本步骤中,由CPLD检测并向上位机报告各I/O模块的模块信息。具体包括两种情况:
1、在PCI板卡上电时,提取PCI板卡上各I/O模块的I/O模块信息;
2、在I/O模块发生更换时,提取新换上的I/O模块的I/O模块信息。
在提取I/O模块信息后,即将信息向上位机提交,以供上位机判断使用何种逻辑配置。
步骤103、根据所述逻辑配置文件完成对PCI板卡的逻辑配置。
本步骤中,CPLD在接收到上位机发送的逻辑配置文件后,即根据逻辑配置文件对FPGA进行配置,使FPGA具备与逻辑配置文件相匹配的功能。
具体的,在本发明的实施例中,FPGA主要功能是针对不同的接口实现不同的协议,将与用户外设相连的各不同接口板的用户数据准确接收并上传到上位机;同时上位机可以以正确的协议通过I/O接口板向外设发送的数据。也即FPGA的主要工作是实现各个接入用户外设的外设与PCI本地总线的协议转换,最终实现上位机与接入I/O板卡的外设实现信息交互。
下面结合附图,对本发明的实施例二进行说明。
本发明的实施例二提供了一种板卡配置方法,使用该方法完成对PCI板卡配置的流程如图2所示,其中,步骤201至步骤203为对PCI板卡进行基本配置,与本发明实施例一中的步骤101至步骤103相同,在此不再重复说明。
在完成配置后,或发现需要对当前正在使用的功能进行升级(即用新的逻辑替代可编程逻辑器件中已存储的逻辑),则需要将新的逻辑配置文件下载到PCI板卡上,并根据该逻辑配置文件完成配置,具体参见步骤204。
步骤204、在需要更新配置时,所述上位机向所述PCI板卡下发新的逻辑配置文件,指示所述PCI板卡根据所述新的逻辑配置文件完成逻辑配置。
本步骤提供了任意升级可编程逻辑的功能,从而改变了PCI板卡功能固定的缺陷,当需要为PCI板卡重新设计不同的功能时,只需动态的下载不同的应用程序到可编程逻辑芯片就可以改变板卡的功能。
下面结合附图,对本发明的实施例三进行说明。
本发明的实施例三提供了一种板卡配置方法,使用该方法完成对PCI板卡配置的流程如图3所示,其中,步骤301至步骤303为对PCI板卡进行基本配置,与本发明实施例一中的步骤101至步骤103相同,在此不再重复说明。
在完成配置后,PCI板卡即可根据配置好的逻辑来完成相应的功能,具体如步骤304和步骤305所示:
步骤304、所述I/O模块接收外设信号,将所述外设信号转换为本地LVTTL信号发送给所述可编程逻辑器件;
步骤305、所述I/O模块接收所述可编程逻辑器件发送的本地LVTTL信号,将所述本地LVTTL信号转换为外设信号并向外部设备发出。
在本发明实施例中,I/O模块的主要功能是与不同的电器信号接口实现互连,如232,422,隔离I/O等。I/O板卡主要实现电器上的转换,将外设信号转换为LVTTL信号,然后将本地的LVTTL信号转换为外设所需的电器信号。
本发明的实施例四提供了一种板卡配置装置,该装置集成于PCI板卡之上,PCI板卡具有至少两个I/O模块接口,该装置的结构如图4所示,包括:
所述PCI板卡还包含控制模块401,所述控制模块包括第一单元4011、第二单元4012和第三单元4013;
所述第一单元4011,用于提取I/O模块信息,将所述I/O模块信息提交给上位机;
所述第二单元4012,用于接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;
所述第三单元4013,用于根据所述逻辑配置文件完成对PCI板卡的逻辑配置。
优选的,所述控制模块401可为一可编程逻辑器件,如CPLD。
优选的,本发明的实施例五又提供了一种板卡配置装置,该装置的结构如图5所示,在图4的基础上,还包括可编程逻辑模块402,所述第三单元4013具体用于根据所述逻辑配置文件完成对所述可编程逻辑模块402的逻辑配置。
优选的,本发明的实施例六还提供了一种板卡配置装置,在图5所示的板卡配置基础之上,所述可编程逻辑模块402,还用于接收所述I/O模块将外设信号转换得到的本地LVTTL信号;和,
向所述I/O模块发送本地LVTTL信号,以使得所述I/O模块将所述本地LVTTL信号转换为外设信号并向外部设备发出。
优选的,上述板卡配置装置可集成于PCI板卡之上。
上述板卡配置装置,能够与本发明的实施例提供的一种板卡配置方法相结合,在需要配置的PCI板卡提供两个I/O模块接口时,首先提取I/O模块信息,将所述I/O模块信息提交给上位机,接收所述上位机根据所述I/O模块信息下发的逻辑配置文件,再根据所述逻辑配置文件完成对PCI板卡的逻辑配置,可根据具体的需要对PCI板卡进行相应的逻辑配置,以实现所需要的功能,提高了系统的灵活性,解决了计算机系统可靠性低的问题。
本领域普通技术人员可以理解上述实施例的全部或部分步骤可以使用计算机程序流程来实现,所述计算机程序可以存储于一计算机可读存储介质中,所述计算机程序在相应的硬件平台上(如系统、设备、装置、器件等)执行,在执行时,包括方法实施例的步骤之一或其组合。
可选地,上述实施例的全部或部分步骤也可以使用集成电路来实现,这些步骤可以被分别制作成一个个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
上述实施例中的各装置/功能模块/功能单元可以采用通用的计算装置来实现,它们可以集中在单个的计算装置上,也可以分布在多个计算装置所组成的网络上。
上述实施例中的各装置/功能模块/功能单元以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。上述提到的计算机可读取存储介质可以是只读存储器,磁盘或光盘等。
任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求所述的保护范围为准。

Claims (10)

1.一种板卡配置方法,周边元件扩展接口(PCI)板卡具有至少两个输入输出(I/O)模块,其特征在于,包括:
提取I/O模块信息,将所述I/O模块信息提交给上位机;
接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;
根据所述逻辑配置文件完成对PCI板卡的逻辑配置。
2.根据权利要求1所述的板卡配置方法,其特征在于,所述提取I/O模块信息具体为:
在PCI板卡上电时,提取PCI板卡上各I/O模块的I/O模块信息;或,
在I/O模块发生更换时,提取新换上的I/O模块的I/O模块信息。
3.根据权利要求1所述的板卡配置方法,其特征在于,所述接收所述上位机根据所述I/O模块信息下发的逻辑配置文件的步骤之前,还包括:
所述上位机根据接收到的I/O模块信息,自动从本地提取相应的逻辑配置并下发该逻辑配置。
4.根据权利要求1所述的板卡配置方法,其特征在于,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置具体为:
根据所述逻辑配置文件完成对所述PCI板卡的可编程逻辑器件的逻辑配置。
5.根据权利要求1所述的板卡配置方法,其特征在于,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置的步骤之后,还包括:
在需要更新配置时,所述上位机向所述PCI板卡下发新的逻辑配置文件,指示所述PCI板卡根据所述新的逻辑配置文件完成逻辑配置。
6.根据权利要求4所述的板卡配置方法,其特征在于,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置的步骤之后,还包括:
所述I/O模块接收外设信号,将所述外设信号转换为本地电平式晶体管-晶体管逻辑电路(LVTTL)信号发送给所述可编程逻辑器件。
7.根据权利要求4所述的板卡配置方法,其特征在于,所述根据所述逻辑配置文件完成对PCI板卡的逻辑配置的步骤之后,还包括:
所述I/O模块接收所述可编程逻辑器件发送的本地LVTTL信号,将所述本地LVTTL信号转换为外设信号并向外部设备发出。
8.一种板卡配置装置,PCI板卡具有至少两个I/O模块,其特征在于,该装置包括控制模块,所述控制模块包括第一单元、第二单元和第三单元;
所述第一单元,用于提取I/O模块信息,将所述I/O模块信息提交给上位机;
所述第二单元,用于接收所述上位机根据所述I/O模块信息下发的逻辑配置文件;
所述第三单元,用于根据所述逻辑配置文件完成对PCI板卡的逻辑配置。
9.根据权利要求8所述的板卡配置装置,其特征在于,该装置还包括可编程逻辑模块,所述第三单元具体用于根据所述逻辑配置文件完成对所述可编程逻辑模块的逻辑配置。
10.根据权利要求9所述的板卡配置装置,其特征在于,
所述可编程逻辑模块,还用于接收所述I/O模块将外设信号转换得到的本地LVTTL信号;和,
向所述I/O模块发送本地LVTTL信号,以使得所述I/O模块将所述本地LVTTL信号转换为外设信号并向外部设备发出。
CN2010105762342A 2010-12-01 2010-12-01 板卡配置方法和装置 Pending CN102486766A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010105762342A CN102486766A (zh) 2010-12-01 2010-12-01 板卡配置方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010105762342A CN102486766A (zh) 2010-12-01 2010-12-01 板卡配置方法和装置

Publications (1)

Publication Number Publication Date
CN102486766A true CN102486766A (zh) 2012-06-06

Family

ID=46152260

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010105762342A Pending CN102486766A (zh) 2010-12-01 2010-12-01 板卡配置方法和装置

Country Status (1)

Country Link
CN (1) CN102486766A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112306930A (zh) * 2020-11-05 2021-02-02 苏州浪潮智能科技有限公司 基于可更换单元信息实现gpio引脚复用的方法和装置
CN112487738A (zh) * 2020-11-19 2021-03-12 苏州浪潮智能科技有限公司 一种板卡设计阶段信号控制方法、系统、终端及存储介质
CN114546499A (zh) * 2022-01-07 2022-05-27 北京全路通信信号研究设计院集团有限公司 一种铁路安全计算机平台通信板卡配置管理方法及系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020099980A1 (en) * 2001-01-25 2002-07-25 Olarig Sompong P. Computer system having configurable core logic chipset for connection to a fault-tolerant accelerated graphics port bus and peripheral component interconnect bus
CN101125092A (zh) * 2007-10-09 2008-02-20 哈尔滨工业大学(威海) 动态自调整声束形成装置
CN101153892A (zh) * 2007-10-12 2008-04-02 成都华微电子系统有限公司 现场可编程门阵列输入输出模块验证方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020099980A1 (en) * 2001-01-25 2002-07-25 Olarig Sompong P. Computer system having configurable core logic chipset for connection to a fault-tolerant accelerated graphics port bus and peripheral component interconnect bus
CN101125092A (zh) * 2007-10-09 2008-02-20 哈尔滨工业大学(威海) 动态自调整声束形成装置
CN101153892A (zh) * 2007-10-12 2008-04-02 成都华微电子系统有限公司 现场可编程门阵列输入输出模块验证方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112306930A (zh) * 2020-11-05 2021-02-02 苏州浪潮智能科技有限公司 基于可更换单元信息实现gpio引脚复用的方法和装置
CN112487738A (zh) * 2020-11-19 2021-03-12 苏州浪潮智能科技有限公司 一种板卡设计阶段信号控制方法、系统、终端及存储介质
CN112487738B (zh) * 2020-11-19 2022-10-18 苏州浪潮智能科技有限公司 一种板卡设计阶段信号控制方法、系统、终端及存储介质
CN114546499A (zh) * 2022-01-07 2022-05-27 北京全路通信信号研究设计院集团有限公司 一种铁路安全计算机平台通信板卡配置管理方法及系统

Similar Documents

Publication Publication Date Title
CN103616937B (zh) 一种主板、pcie网卡和服务器系统
CN103095855B (zh) I2c通信接口装置
CN103078747B (zh) PCIe交换机及其工作方法
CN102567250B (zh) 具有可通过降低数量的端子编程的地址的电子设备
US11115025B2 (en) Universal transceiver container
CN103207852B (zh) 多总线嵌入式处理装置
CN105446657B (zh) 一种监控raid卡的方法
CN104798006A (zh) 低摆幅电压模式驱动器
US10210128B2 (en) Redirection of lane resources
CN104615572A (zh) 热插拔处理系统及方法
CN115391262A (zh) 高速外围组件互连接口装置及其操作方法
CN106951383A (zh) 一种提高pcie数据通道使用率的主板及方法
CN102486766A (zh) 板卡配置方法和装置
CN102866967A (zh) I2c设备管理方法及复杂可编程逻辑器件cpld
CN203706058U (zh) 一种基于can总线的多i/o板卡扩展结构
CN103412838A (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
CN201917939U (zh) 一种周边元件扩展接口板卡
CN110096291A (zh) 电源管理芯片升级电路、方法及网络设备
CN110098989A (zh) 一种基于canfd总线的多路can仿真系统及测试方法
US10496582B1 (en) Flexible multi-domain GPIO expansion
CN208888804U (zh) 一种多处理器电子设备
CN116226008A (zh) 端口地址配置器、配置方法及终端
CN109508065B (zh) 一种时钟信号选择系统以及服务器
CN104142905A (zh) 一种扩展集成电路总线iic的方法及设备
CN100426268C (zh) 光模块寻址装置及其方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C53 Correction of patent of invention or patent application
CB03 Change of inventor or designer information

Inventor after: Yang Chang

Inventor after: Wan Bo

Inventor after: Liang Xiquan

Inventor after: Fu Jingzhi

Inventor after: Fu Jiang

Inventor before: Miao Jiawang

Inventor before: Wan Bo

Inventor before: Liang Xiquan

Inventor before: Fu Jingzhi

Inventor before: Fu Jiang

COR Change of bibliographic data

Free format text: CORRECT: INVENTOR; FROM: MIAO JIAWANG WAN BO LIANG XIQUAN FU JINGZHI FU JIANG TO: YANG CHANG WAN BOLIANG XIQUAN FU JINGZHI FU JIANG

C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20120606