CN103078747B - PCIe交换机及其工作方法 - Google Patents

PCIe交换机及其工作方法 Download PDF

Info

Publication number
CN103078747B
CN103078747B CN201210587418.8A CN201210587418A CN103078747B CN 103078747 B CN103078747 B CN 103078747B CN 201210587418 A CN201210587418 A CN 201210587418A CN 103078747 B CN103078747 B CN 103078747B
Authority
CN
China
Prior art keywords
exchange chip
pcie exchange
address space
processor
going port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210587418.8A
Other languages
English (en)
Other versions
CN103078747A (zh
Inventor
杜阁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201210587418.8A priority Critical patent/CN103078747B/zh
Publication of CN103078747A publication Critical patent/CN103078747A/zh
Application granted granted Critical
Publication of CN103078747B publication Critical patent/CN103078747B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Information Transfer Systems (AREA)
  • Multi Processors (AREA)

Abstract

本发明实施例提供了一种PCIe交换机及其工作方法,涉及通信技术领域,为使PCIe交换机进行数据转发时不受处理器复位的影响而发明。所述交换机包括:处理器、PCIe交换芯片、时钟和电源,所述PCIe交换芯片,包括上行口和下行口;所述PCIe交换芯片用于屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发;所述处理器,连接于所述PCIe交换芯片的上行口,用于在所述处理器复位前广播所述热复位命令,在所述处理器复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到所述PCIe交换芯片时,仅为所述PCIe交换芯片的上行口分配内存地址空间。本发明可用于PCIe交换技术中。

Description

PCIe交换机及其工作方法
技术领域
本发明涉及通信技术领域,尤其涉及一种PCIe交换机及其工作方法。
背景技术
随着PCIe(Peripheral Component Interconnect Express,外设部件互连标准扩展)技术的发展,通过PCIe协议将多个设备进行板间互联从而进行数据转发已是大势所趋,而这项技术需要用到PCIe交换机。目前,PCIe交换机的硬件主要包括处理器、内存、PCIe交换(switch)芯片、时钟、电源等。PCIe交换机的软件主要包括操作系统以及必要的驱动和管理软件。一般的,PCIe交换芯片与多个转发设备相连形成PCIe树,在P2P(点到点)的工作模式下为连接在其上的多个设备进行数据转发。处理器能够与PCIe交换芯片进行数据和控制信号的传输,从而成为整个PCIe交换树的根结点。
在PCIe交换机进行数据转发的过程中,当处理器因故障而复位时,会在整个PCIe树广播热复位(hot reset)命令,从而使PCIe交换芯片复位,PCIe交换机的数据转发因此被中断。
发明内容
本发明实施例提供了一种PCIe交换机及其工作方法,使得PCIe交换机进行数据转发时不受处理器复位的影响。
为达到上述目的,本发明采用如下技术方案:
根据本发明的第一方面,提供一种PCIe交换机,包括处理器、PCIe交换芯片、时钟和电源,所述PCIe交换芯片,包括上行口和下行口,所述上行口为连接于所述处理器的端口,所述下行口为连接于转发设备的端口;所述PCIe交换芯片用于屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发;
所述处理器,连接于所述PCIe交换芯片的上行口,用于在所述处理器复位前广播所述热复位命令,在所述处理器复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到所述PCIe交换芯片时,仅为所述PCIe交换芯片的上行口分配内存地址空间;
所述时钟为单独为所述PCIe交换芯片提供时钟信号的时钟;所述电源为单独为所述PCIe交换芯片供电的电源。
在第一方面的第一种可能的实现方式中,所述PCIe交换芯片,具体用于屏蔽所述处理器广播的热复位命令,利用保留的、所述处理器复位前分配给所述下行口的内存地址空间进行数据转发。
在第一方面的第二种可能的实现方式中,所述处理器还用于在所述设备枚举后,对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间。
结合第一方面的第二种可能的实现方式,在第三种可能的实现方式中,所述处理器具体用于对所述PCIe交换芯片进行驱动初始化,在所述驱动初始化中为所述PCIe交换芯片的下行口分配第一内存地址空间,所述第一内存地址空间包括所述处理器寻址范围之外的地址空间。
结合第一方面以及第一方面的第一至的第三种可能的实现方式,在第四种可能的实现方式中,所述PCIe交换芯片具体用于通过设置所述PCIe交换芯片的上行口的热复位响应标志位的方式来屏蔽所述处理器广播的热复位命令。
根据本发明的第二方面,提供一种PCIe交换机的工作方法,包括:
处理器复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到PCIe交换芯片时,仅为所述PCIe交换芯片的上行口分配内存地址空间;
所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发。
在第二方面的第一种可能的实现方式中,所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发的步骤具体包括:
所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用保留的、所述处理器复位前分配给所述下行口的内存地址空间进行数据转发。
在第二方面的第二种可能的实现方式中,在所述当枚举到所述PCIe交换芯片时,仅为PCIe交换芯片的上行口分配内存地址空间的步骤之后,所述方法还包括:所述处理器对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间。
结合第二方面的第二种可能的实现方式,在第三种可能的实现方式中,所述处理器对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间具体包括:所述处理器对所述PCIe交换芯片进行驱动初始化,在所述驱动初始化中为所述PCIe交换芯片的下行口分配第一内存地址空间,所述第一内存地址空间包括所述处理器寻址范围之外的地址空间。
结合第二方面以及第二方面的第一至的第三种可能的实现方式,在第四种可能的实现方式中,所述PCIe交换芯片屏蔽所述处理器广播的热复位命令具体包括:所述PCIe交换芯片通过设置所述PCIe交换芯片的上行口的热复位响应标志位的方式来屏蔽所述处理器广播的热复位命令。
本发明实施例提供的PCIe交换机及其工作方法中,PCIe交换芯片能够在处理器复位时屏蔽所述处理器广播的热复位命令,这样PCIe交换芯片即可在处理器复位时不进行复位,相应的,处理器复位后枚举到PCIe交换芯片时,仅对PCIe交换芯片的上行口分配内存地址空间,而没有对其下行口分配内存地址空间,使得该下行口的内存地址空间没有因为处理器的复位而发生改变。这样,PCIe交换芯片既没有被复位,其下行口也得以保留在处理器复位前所占有的内存地址空间,从而使PCIe交换芯片能够继续利用该下行口的内存地址空间进行数据转发,因此,数据转发不会受到处理器复位的影响。
附图说明
图1为本发明实施例提供的PCIe交换机的一种结构示意图;
图2为本发明实施例提供的PCIe交换机中处理器的一种内存地址空间分配示意图;
图3为本发明实施例提供的PCIe交换机的一种工作方法的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
下面结合附图对本发明实施例的方法进行详细描述。
如图1所示,本发明的实施例提供一种PCIe交换机100,包括处理器1、PCIe交换芯片2、时钟3和电源4,PCIe交换芯片2,包括上行口21和下行口22,上行口21为连接于所述处理器1的端口,下行口22为连接于转发设备5的端口;PCIe交换芯片2用于屏蔽处理器1广播的热复位命令,利用PCIe交换芯片2的下行口22的内存地址空间进行数据转发;
处理器1,通过交换芯片2的上行口21连接于PCIe交换芯片2,用于在处理器1复位前广播所述热复位命令,在处理器1复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到PCIe交换芯片2时,仅为PCIe交换芯片2的上行口21分配内存地址空间;
时钟3为单独为PCIe交换芯片2提供时钟信号的时钟;电源4为单独为PCIe交换芯片2供电的电源。需要注意的是,此处说的“单独”是指为PCIe交换芯片2提供时钟信号的时钟3和供电电源4不会受处理器1复位的影响,即当处理器1复位时,电源4以及时钟3能够继续为PCIe交换芯片2提供时钟信号和供电。
本发明实施例提供的PCIe交换机100中,PCIe交换芯片2能够在处理器1复位时屏蔽所述处理器广播的热复位命令,这样PCIe交换芯片2即可在处理器1复位时不进行复位,相应的,处理器1复位后枚举到PCIe交换芯片2时,仅对PCIe交换芯片2的上行口21分配内存地址空间,而没有对下行口22分配内存地址空间,使得下行口22的内存地址空间没有因为处理器1的复位而发生改变。这样,PCIe交换芯片2既没有被复位,其下行口22也得以保留在处理器1复位前所占有的内存地址空间,从而使PCIe交换芯片2能够继续利用该下行口22的内存地址空间进行数据转发,因此能够不受处理器1的复位影响地进行数据转发。
需要说明的是,在PCIe交换机100进行数据转发的过程中,PCIe交换机100的软件(如驱动程序和管理软件程序)的缺陷或硬件(如内存、处理器等)的故障可能引起处理器1的复位。由于在PCIe交换机100的系统中处理器1就是PCIe树的根结点(rootcomplex),根据PCIe协议,根结点复位之后,会在整个PCIe树中广播热复位命令序列,从而使该PCIe树中的所有节点都复位。
与现有技术不同,本实施例中,PCIe交换芯片2可以用于屏蔽处理器1的热复位命令,即PCIe交换芯片2不响应处理器1广播的热复位命令。具体的,这可以通过多种方法实现,例如,在本发明的一个实施例中,PCIe交换芯片2具体可以用于通过设置其上行口21的热复位响应标志位的方式来屏蔽处理器1广播的热复位命令。其中,所述热复位响应标志位可以是上行口21中的某个寄存器中的一位,该位的“0”或“1”的状态可以分别表示PCIe交换芯片2是否屏蔽处理器1广播的热复位命令。则PCIe交换芯片2可以通过将该位设置为“0”或为“1”来控制PCIe交换芯片2是否屏蔽该热复位命令。
处理器1在复位后,需要重新上电,进行设备枚举操作,并为枚举到的设备分配内存(memory)地址空间,以便使PCIe交换机100恢复正常的数据转发。
需要说明的是,本发明实施例中所述的内存地址空间只是处理器1分配给每个与其相连的PCIe交换芯片2的各端口的可用地址范围,并非是将物理内存的内存单元分配给所述PCIe交换芯片2。
可选的,处理器1进行的设备枚举操作对于不同的处理器体系结构可以采用不同的方式进行。例如,对于嵌入式系统,设备枚举可以通过bootloader(引导装载程序)进行,如使用uboot进行。而对于非嵌入式系统,设备枚举可以为BIOS(基本输入输出系统,Basic Input Output System)进行。
与现有技术不同,本发明的实施例的设备枚举并不是将所有枚举到的设备都分配内存地址空间。具体而言,当枚举到PCIe交换芯片2时,处理器1就仅仅对该PCIe交换芯片2的上行口21分配内存地址空间,而不对PCIe交换芯片2的下行口22分配内存地址空间,即在对上行口21分配内存地址空间后,处理器1即开始枚举下一个设备。这就使得PCIe交换芯片2各下行口22占有的内存地址空间仍然与处理器1复位前各下行口22占有的内存地址空间相同。也就是说,如果在处理器1复位前所述PCIe交换芯片2正在进行数据转发操作,则当处理器1复位时及复位后,PCIe交换芯片2能够继续执行该数据转发操作,从而使PCIe交换机100有效实现了不受处理器1复位影响地进行数据转发操作。例如,在本发明的一个实施例中,所述PCIe交换芯片2,可以具体用于屏蔽处理器1广播的热复位命令,利用保留的、所述处理器1复位前分配给所述下行口22的内存地址空间进行数据转发。
当然,在本发明的其它实施例中,所述PCIe交换芯片2也可能在所述处理器复位前并没有进行数据转发操作、也没有被分配内存地址空间,则在所述处理器1复位后还是需要给所述PCIe交换芯片2分配内存地址空间才能保证处理器1复位后PCIe交换芯片2能够进行正常的数据转发操作的。因此,进一步的,在本发明的另一个实施例中,处理器1还用于在设备枚举后,对PCIe交换芯片2进行驱动初始化,以为所述PCIe交换芯片2的下行口22分配内存地址空间。
需要说明的是,处理器1从复位到重新恢复正常工作,需要依次经历重新上电、设备枚举、对PCIe交换芯片2进行驱动初始化等过程。其中,驱动初始化是在设备枚举的基础上的进一步操作。
具体的,在对所述PCIe交换芯片2进行驱动初始化的过程中,处理器1可以首先确定所述PCIe交换芯片2是否已经被分配了内存地址空间,如果确定该PCIe交换芯片2已经被分配了内存地址空间,那么说明该PCIe交换芯片在处理器复位之前就在进行数据转发或者已经被分配了内存地址空间,则在处理器复位时和复位后,PCIe交换芯片2完全可以利用其下行口22的这些内存地址空间继续进行数据转发操作,因此无需在驱动初始化中重新为PCIe设备进行内存地址空间分配。如果确定该PCIe交换芯片2的下行口22尚未被分配内存地址空间,则说明该PCIe交换芯片22在处理器1复位之前没有进行数据转发或者没有被分配内存地址空间。此时若要使该PCIe交换芯片2在处理器1复位后能够进行数据转发操作,则需要处理器1将在设备枚举操作中没有进行的内存地址空间分配补上,即需要处理器1在驱动初始化中对PCIe交换芯片2的下行口22进行内存地址空间分配。
这样,即使所述PCIe交换芯片2在所述处理器1复位前并没有进行数据转发操作或没有被分配内存地址空间,也能够通过所述处理器1对所述PCIe交换芯片2的驱动初始化来为所述PCIe交换芯片2的下行口22进行内存地址空间分配,从而使所述PCIe交换芯片2能够在处理器1的复位后进行正常的数据转发。
可选的,处理器1可以为通过读取所述PCIe交换芯片2中的寄存器来确定PCI e交换芯片2的下行口22是否已经被分配了内存地址空间。例如,在本发明的一个实施例中,PCIe交换芯片2的上行口21和每个下行口22都设置有BAR(Base Address Register,基地址寄存器),BAR中存放着对应端口的基地址,处理器1可以通过读取下行口22的BAR中的值确定PCIe交换芯片2的下行口22是否已经被分配了内存地址空间,如果该值不为零,就说明已经被分配了内存地址空间,如果该值为零,则说明该下行口22尚未被分配内存地址空间。当然,在本发明的其他实施例中,也可以通过其他方法,如通过查看内存状态或确定PCIe交换芯片的结构体是否建立等方法来确定所述PCIe交换芯片2的下行口22是否已经被分配了内存地址空间,本发明的实施例对此不做限制。
如果确定该PCIe交换芯片2的下行口22尚未被分配内存地址空间,则处理器1需要对所述PCIe交换芯片2的下行口22进行内存地址空间分配。可选的,处理器1可以为所述PCIe交换芯片2的下行口22分配任何内存地址空间。但优选的,所述处理器1可以为PCIe交换芯片2的下行口22分配第一内存地址空间,所述第一内存地址空间包括所述处理器寻址范围之外的地址空间。这样,所述处理器1复位后,对与所述处理器1相连的各个设备或节点进行设备枚举和内存地址空间分配时,都不会将所述第一内存地址空间分配给任何设备或节点。因此在所述处理器对PCIe交换芯片进行驱动初始化时分配给所述PCIe交换芯片的第一内存地址空间不会与之前在设备枚举中所分配的地址空间相冲突,从而保证了所述PCIe交换芯片安全有效的执行数据转发操作。
举例说明,在本发明的一个实施例中,所述PCIe交换芯片2为8680芯片,处理器1为mips(Million Instructions Per Second,每秒百万指令)的处理器,该处理器1具有40根地址线。则如图2所示,所述第一内存地址空间优选包括地址为1T(240)以上的地址空间。
需要说明的是,前述实施例中,虽然PCIe交换芯片2能够通过屏蔽处理器复位时广播的热复位命令来避免被复位,但若要该PCIe交换芯片2能够在不受处理器1复位影响的条件下进行数据转发还需要硬件上的支持,即当处理器1复位时为PCIe交换芯片2供电的电源4以及为PCIe交换芯片2提供时钟信号的时钟3都必须有效。
相应的,本发明的实施例还提供一种PCIe交换机的工作方法,如图3所示,包括以下步骤:
S11,处理器复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到PCIe交换芯片时,仅为所述PCIe交换芯片的上行口分配内存地址空间;
S12,所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发。
本发明实施例提供的PCIe交换机的工作方法中,PCIe交换芯片能够在处理器复位时屏蔽所述处理器广播的热复位命令,这样PCIe交换芯片即可在处理器复位时不进行复位,相应的,处理器复位后枚举到PCIe交换芯片时,仅对PCIe交换芯片的上行口分配内存地址空间,而没有对其下行口分配内存地址空间,使得该下行口的内存地址空间没有因为处理器的复位而发生改变。这样,PCIe交换芯片既没有被复位,其下行口也得以保留在处理器复位前所占有的内存地址空间,从而使PCIe交换芯片能够继续利用该下行口的内存地址空间进行数据转发,因此,数据转发不会受到处理器的复位的影响。
与现有技术不同,步骤S11中,处理器进行的设备枚举操作并非将所有枚举到的设备都分配内存地址空间。具体而言,当枚举到PCIe交换芯片时,处理器就仅仅对该PCIe交换芯片的上行口分配内存地址空间,而不对PCIe交换芯片的下行口分配内存地址空间。即在对上行口分配内存地址空间后,处理器即开始枚举下一个设备,这样,下行口的内存地址空间没有因为处理器的复位而发生改变,即PCIe交换芯片各下行口占有的内存地址空间仍然与处理器复位前各下行口占有的内存地址空间相同。也就是说,如果在处理器复位前所述PCIe交换芯片正在进行数据转发操作,则在步骤S11中,当处理器复位时及复位后,在步骤S12中,PCIe交换芯片能够继续执行该数据转发操作,从而使PCIe交换机有效实现了不受处理器复位影响地进行数据转发操作。例如,在本发明的一个实施例中,步骤S12具体可以为,PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用保留的、所述处理器复位前分配给所述下行口的内存地址空间进行数据转发。其中,可选的,所述PCIe交换芯片可以通过设置所述PCIe交换芯片的上行口的热复位响应标志位的方式来屏蔽所述处理器广播的热复位命令。
当然,在本发明的其它实施例中,所述PCIe交换芯片也可能在所述处理器复位前并没有进行数据转发操作、也没有被分配内存地址空间,则在所述处理器复位后还是需要给所述PCIe交换芯片分配内存地址空间才能保证处理器复位后PCIe交换芯片能够进行正常的数据转发操作的。因此,进一步的,在本发明的另一个实施例中,在步骤S11之后,所述方法还包括:所述处理器对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间。
具体的,在对所述PCIe交换芯片进行驱动初始化的过程中,处理器可以首先确定所述PCIe交换芯片是否已经被分配了内存地址空间,如果确定该PCIe交换芯片已经被分配了内存地址空间,那么说明该PCIe交换芯片在处理器复位之前就在进行数据转发或者已经被分配了内存地址空间,则在处理器复位时和复位后,PCIe交换芯片完全可以利用其下行口的这些内存地址空间继续进行数据转发操作,因此无需在驱动初始化中重新为PCIe设备进行内存地址空间分配。相反,如果确定该PCIe交换芯片的下行口尚未被分配内存地址空间,则说明该PCIe交换芯片在处理器复位之前没有进行数据转发或者没有被分配内存地址空间。此时若要使该PCIe交换芯片在处理器复位后能够进行数据转发操作,则需要处理器将在设备枚举操作中没有进行的内存地址空间分配补上,即需要处理器在驱动初始化中对PCIe交换芯片的下行口进行内存地址空间分配。
这样,即使所述PCIe交换芯片在所述处理器复位前并没有进行数据转发操作或没有被分配内存地址空间,也能够通过所述处理器对所述PCIe交换芯片的驱动初始化来为所述PCIe交换芯片的下行口进行内存地址空间分配,从而使所述PCIe交换芯片能够在处理器的复位后进行正常的数据转发。
如果确定该PCIe交换芯片的下行口尚未被分配内存地址空间,则处理器需要对所述PCIe交换芯片的下行口进行内存地址空间分配。可选的,处理器1可以为所述PCIe交换芯片的下行口分配任何内存地址空间。但优选的,所述处理器可以为PCIe交换芯片的下行口分配第一内存地址空间,所述第一内存地址空间包括所述处理器寻址范围之外的地址空间。这样,所述处理器复位后,对与所述处理器相连的各个设备或节点进行设备枚举和内存地址空间分配时,都不会将所述第一内存地址空间分配给任何设备或节点。因此在所述处理器对PCIe交换芯片进行驱动初始化时分配给所述PCIe交换芯片的第一内存地址空间不会与之前在设备枚举中所分配的地址空间相冲突,从而保证了所述PCIe交换芯片安全有效的执行数据转发操作。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到本发明可借助软件加必需的通用硬件的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在可读取的存储介质中,如计算机的软盘,硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。

Claims (10)

1.一种外设部件互连标准扩展PCIe交换机,包括处理器、PCIe交换芯片、时钟和电源,其特征在于,
所述PCIe交换芯片,包括上行口和下行口,所述上行口为连接于所述处理器的端口,所述下行口为连接于转发设备的端口;所述PCIe交换芯片用于屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发;
所述处理器,连接于所述PCIe交换芯片的上行口,用于在所述处理器复位前广播所述热复位命令,在所述处理器复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到所述PCIe交换芯片时,仅为所述PCIe交换芯片的上行口分配内存地址空间;
所述时钟为单独为所述PCIe交换芯片提供时钟信号的时钟;所述电源为单独为所述PCIe交换芯片供电的电源。
2.根据权利要求1所述的交换机,其特征在于,
所述PCIe交换芯片,具体用于屏蔽所述处理器广播的热复位命令,利用保留的、所述处理器复位前分配给所述下行口的内存地址空间进行数据转发。
3.根据权利要求1所述的交换机,其特征在于,所述处理器还用于在所述设备枚举后,对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间。
4.根据权利要求3所述的交换机,其特征在于,所述处理器具体用于对所述PCIe交换芯片进行驱动初始化,在所述驱动初始化中为所述PCIe交换芯片的下行口分配第一内存地址空间,所述第一内存地址空间包括所述处理器寻址范围之外的地址空间。
5.根据权利要求1-4中任一项所述的交换机,其特征在于,所述PCIe交换芯片具体用于通过设置所述PCIe交换芯片的上行口的热复位响应标志位的方式来屏蔽所述处理器广播的热复位命令。
6.一种外设部件互连标准扩展PCIe交换机的工作方法,其特征在于,包括:
处理器复位后进行设备枚举并为枚举到的设备分配内存地址空间,当枚举到PCIe交换芯片时,仅为所述PCIe交换芯片的上行口分配内存地址空间;
所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发。
7.根据权利要求6所述的方法,其特征在于,所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用所述PCIe交换芯片的下行口的内存地址空间进行数据转发的步骤具体包括:
所述PCIe交换芯片屏蔽所述处理器广播的热复位命令,利用保留的、所述处理器复位前分配给所述下行口的内存地址空间进行数据转发。
8.根据权利要求6所述的方法,其特征在于,在所述当枚举到所述PCIe交换芯片时,仅为PCIe交换芯片的上行口分配内存地址空间的步骤之后,所述方法还包括:所述处理器对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间。
9.根据权利要求8所述的方法,其特征在于,所述处理器对所述PCIe交换芯片进行驱动初始化,以为所述PCIe交换芯片的下行口分配内存地址空间具体包括:所述处理器对所述PCIe交换芯片进行驱动初始化,在所述驱动初始化中为所述PCIe交换芯片的下行口分配第一内存地址空间,所述第一内存地址空间包括所述处理器寻址范围之外的地址空间。
10.根据权利要求6-9中任一项所述的方法,其特征在于,所述PCIe交换芯片屏蔽所述处理器广播的热复位命令具体包括:所述PCIe交换芯片通过设置所述PCIe交换芯片的上行口的热复位响应标志位的方式来屏蔽所述处理器广播的热复位命令。
CN201210587418.8A 2012-12-28 2012-12-28 PCIe交换机及其工作方法 Active CN103078747B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210587418.8A CN103078747B (zh) 2012-12-28 2012-12-28 PCIe交换机及其工作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210587418.8A CN103078747B (zh) 2012-12-28 2012-12-28 PCIe交换机及其工作方法

Publications (2)

Publication Number Publication Date
CN103078747A CN103078747A (zh) 2013-05-01
CN103078747B true CN103078747B (zh) 2015-08-19

Family

ID=48155157

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210587418.8A Active CN103078747B (zh) 2012-12-28 2012-12-28 PCIe交换机及其工作方法

Country Status (1)

Country Link
CN (1) CN103078747B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106462498B (zh) * 2014-06-23 2019-08-02 利奇德股份有限公司 用于数据存储系统的模块化交换架构
US10180889B2 (en) 2014-06-23 2019-01-15 Liqid Inc. Network failover handling in modular switched fabric based data storage systems
CN105553888A (zh) * 2015-12-18 2016-05-04 山东海量信息技术研究院 可灵活扩展端口数量的PCI Express交换机硬件设计方案
CN105553886A (zh) * 2015-12-25 2016-05-04 山东海量信息技术研究院 一种可灵活扩展端口数量的pcie交换机
CN105791171A (zh) * 2016-03-21 2016-07-20 浪潮(北京)电子信息产业有限公司 交换芯片的复位方法、交换芯片及pcie交换机
CN105893289B (zh) * 2016-03-30 2019-02-12 华为技术有限公司 内存映射输入输出地址分配方法、装置及计算机系统
CN106789099B (zh) * 2016-11-16 2020-09-29 深圳市捷视飞通科技股份有限公司 基于pcie的高速隔离网络方法及终端
CN106850816A (zh) * 2017-02-16 2017-06-13 安阳师范学院 一种基于虚拟局域网的远程网络控制系统
CN107357408B (zh) * 2017-06-30 2020-02-04 郑州云海信息技术有限公司 一种NVMe JBOF节能方法、系统及数据中心
CN107645457A (zh) * 2017-10-19 2018-01-30 济南浪潮高新科技投资发展有限公司 一种PCIe交换机系统和方法
CN108471384B (zh) * 2018-07-02 2020-07-28 北京百度网讯科技有限公司 用于端到端通信的报文转发的方法和装置
CN109274608A (zh) * 2018-11-13 2019-01-25 浙江恒捷通信科技有限公司 一种光纤接入数字程控交换机
CN109542824A (zh) * 2018-11-20 2019-03-29 北京锐安科技有限公司 设备间信息转发中介装置以及信息交换系统
CN115550291B (zh) * 2022-11-30 2023-03-10 苏州浪潮智能科技有限公司 交换机的复位系统及方法、存储介质、电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1285128A (zh) * 1997-12-19 2001-02-21 艾利森电话股份有限公司 异步传送模式交换机中的自配置处理器
CN1593043A (zh) * 2002-08-23 2005-03-09 英特尔公司 存储和转发交换机设备、系统及方法
CN101242371A (zh) * 2008-03-14 2008-08-13 杭州华三通信技术有限公司 基于PCIe交换架构路由器堆叠的方法、系统和装置
CN101841431A (zh) * 2010-05-11 2010-09-22 北京星网锐捷网络技术有限公司 通信设备升级方法及通信设备

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100656488B1 (ko) * 2006-01-27 2006-12-11 삼성전자주식회사 라우팅 시스템 및 그 라우팅 시스템의 포워딩 정보관리방법
JP5281942B2 (ja) * 2009-03-26 2013-09-04 株式会社日立製作所 計算機およびその障害処理方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1285128A (zh) * 1997-12-19 2001-02-21 艾利森电话股份有限公司 异步传送模式交换机中的自配置处理器
CN1593043A (zh) * 2002-08-23 2005-03-09 英特尔公司 存储和转发交换机设备、系统及方法
CN101242371A (zh) * 2008-03-14 2008-08-13 杭州华三通信技术有限公司 基于PCIe交换架构路由器堆叠的方法、系统和装置
CN101841431A (zh) * 2010-05-11 2010-09-22 北京星网锐捷网络技术有限公司 通信设备升级方法及通信设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
AFDX交换机及交换芯片中关键模块的设计;王鹏;《中国优秀硕士学位论文全文数据库 Information Science and Technology 2009年》;20090715(第7期);全文 *

Also Published As

Publication number Publication date
CN103078747A (zh) 2013-05-01

Similar Documents

Publication Publication Date Title
CN103078747B (zh) PCIe交换机及其工作方法
CN109766302B (zh) 设备管理的方法和装置
US9703744B2 (en) Storage device employing PCI-express connection solid-state drive
CN108121672A (zh) 一种基于NandFlash存储器多通道的存储阵列控制方法与装置
US10372639B2 (en) System and method to avoid SMBus address conflicts via a baseboard management controller
WO2021098485A1 (zh) PCIe设备的上下电控制方法以及系统
CN103477296A (zh) 用于从bios prom配置可编程逻辑器件的装置
CN102053857A (zh) 虚拟机器的管理装置及其相关切换方法
US20180276161A1 (en) PCIe VIRTUAL SWITCHES AND AN OPERATING METHOD THEREOF
CN104657317A (zh) 服务器
CN103281260A (zh) 支持PCIe的系统、设备及其资源分配方法
WO2020233435A1 (zh) 数据处理方法、装置和系统
CN103246628B (zh) Smi接口管理方法及可编程逻辑器件
CN107315697A (zh) 用于减少管理端口的计算机可读取存储装置、系统及方法
CN107770299A (zh) 一种mac地址刷写方法、系统、装置及存储介质
CN114003528A (zh) Ocp转接卡、转接系统及转接方法
CN102725746B (zh) 对分布式计算机系统中内存的管理方法和装置
CN111294413A (zh) 一种互联网协议ip地址的确定方法、装置和可读介质
CN102393838B (zh) 数据处理方法及装置、pci-e总线系统、服务器
CN105634635A (zh) 一种共享rtc的方法、装置和系统
CN103412838A (zh) 一种扩展系统、通信方法、地址配置方法、设备及装置
CN104252416A (zh) 一种加速器以及数据处理方法
CN103455438A (zh) 一种内存管理方法及设备
CN215910890U (zh) 一种众核计算电路和堆叠芯片
CN113392052B (zh) 一种基于四路服务器的bios系统、方法及计算机可读存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant