TWI591485B - 用於減少多節點機箱系統之管理埠之電腦可讀取儲存裝置、系統及方法 - Google Patents

用於減少多節點機箱系統之管理埠之電腦可讀取儲存裝置、系統及方法 Download PDF

Info

Publication number
TWI591485B
TWI591485B TW105120761A TW105120761A TWI591485B TW I591485 B TWI591485 B TW I591485B TW 105120761 A TW105120761 A TW 105120761A TW 105120761 A TW105120761 A TW 105120761A TW I591485 B TWI591485 B TW I591485B
Authority
TW
Taiwan
Prior art keywords
management controller
communication
chassis
node
substrate
Prior art date
Application number
TW105120761A
Other languages
English (en)
Other versions
TW201738762A (zh
Inventor
董彥屏
Original Assignee
廣達電腦股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 廣達電腦股份有限公司 filed Critical 廣達電腦股份有限公司
Application granted granted Critical
Publication of TWI591485B publication Critical patent/TWI591485B/zh
Publication of TW201738762A publication Critical patent/TW201738762A/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/26Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks using dedicated tools for LAN [Local Area Network] management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1652Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/04Network management architectures or arrangements
    • H04L41/044Network management architectures or arrangements comprising hierarchical management structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/24Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks using dedicated network management hardware
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements

Description

用於減少多節點機箱系統之管理埠之電腦可讀取儲存裝置、系統及方法
本公開內容係關於架頂式(TOR)伺服器管理之連接埠管理,且更具體地透過在多節點機箱系統減少管理連接埠以節省成本。
利用TOR(Top-of-Rack)交換器之多節點機箱(multiple node chassis system)系統中,機架(rack)內之每個多節點機箱之每個節點都必須有一管理埠用於與TOR交換器進行交換。例如,4U8N機箱(具有8個節點之4單元高之機箱)將具有8個管理埠分別用於每個節點。各管理埠必須被連接到TOR交換器,致使昂貴且複雜的佈線系統以確保連接埠管理。例如,如第2圖所揭示及下文中之進一步描述,若單一機架具有10個機箱,該TOR交換器與每個管理埠之通訊將需要80個連接埠(10個機箱×8管理埠/機箱)。
本文公開之方法、系統及電腦可讀取儲存裝置可以減少所需之管理埠總量,從而節省成本,並減少了架頂式(TOR)多機箱系統之複雜性。舉例而言,伺服器機架內之多節點機箱之機箱管理控制器可配置成執行方法,該方法包括在該機箱管理控制器接收第一通訊;其中該第一通訊從多節點機箱內之複數個基板管理控制器中之第一基板管理控制器接收。接著該機箱管理控制器可以於該複數個基板管理控制器中與第二基板管理控制器進行第二通訊之通訊,其中,該第二通訊係基於該第一通訊進行通訊,且其中該第二基板管理控制器與該第一基板管理控制器係不同。該機箱管理控制器接收從該第二基板管理控制器對於第二通訊之回應,且從機箱管理控制器向該第一基板管理控制器通訊該回應。
在此公開之概念之系統、裝置、及實例可降低多節點機箱內之節點數量,其中該多節點機箱與TOR交換器經由管理埠連接。與TOR交換器連結僅經由單一節點,而不是多節點機箱內之每一節點與TOR交換器相連接,使機架之複雜度與成本可得以減少。
本發明之各實施例或態樣將在下文進行詳細描述。雖然描述了具體實施方式,但是應當理解這僅是出於說明目的。其它組件及配置可在不悖離本公開說明之精神及範圍下使用。此外,應該理解的是,此處參照一實施例或示例之特徵或構造可以被實行或與其它本文中之實施例或示例組合。亦即,詞語如「實施例」、「變化型」、「態樣」、「示例」、「配置」、「實行」、「案例」及其他任何詞語,可能意味著一實施例,當在本文使用時係用來描述具體特徵或配置,而不旨在限制任何相關聯之特徵或配置為特定或單獨或複數個實施例,並且不應該被解釋為提示這樣的特徵或配置不可與參考其他實施例、變化型、態樣、示例、配置、實行、案例等等描述的特徵或配置進行組合。換句話說,本文中參照具體示例所描述之特徵(例如:實施例、變化型、態樣、配置、實行、案例,等等)可以與參考另一示例描述的特徵相結合。精確地說,所屬技術領域中具有通常知識者將輕易認知本文所述之各種實施例或示例,且其相關之特徵可以相互組合。
本發明透過減少與TOR交換器通訊所需之管理埠數量以改進TOR系統。第1圖中繪示基本通用系統或電腦裝置之簡單介紹說明,其實施以實踐所揭示之觀念、方法及技術。系統、方法及電腦可讀取儲存裝置如何減少所需管理埠之數量的更詳細說明將接續搭配多種變化型與實施例而說明。這些變化型應於此描述以作為各種實施例之闡述,本發明內容現在參考第1圖。
參照第1圖,例示性系統及/或電腦裝置100包括處理器(CPU或處理單元)110及系統匯流排105,系統匯流排105耦合各種系統組件,包括系統記憶體115,例如唯讀記憶體(ROM)120及隨機存取記憶體( RAM)125至處理器110。電腦裝置100可包括高速緩衝快取記憶體112與處理器110直接連接、緊鄰或整合成一部分。電腦裝置100藉由處理器110以快速存取方式將資料從記憶體115及/或儲存裝置130複製至快取記憶體112。如此,快取記憶體提供了避免處理器110等待資料時延遲的性能提昇。這些與其它模組可控制或被配置以控制處理器110執行各種運算或作動。其它系統記憶體115也可以同樣被利用。記憶體115可以包括具有不同性能特徵之不同類型之複數個記憶體。可以理解的是,本發明內容可以在電腦裝置100上與一個以上的處理器110或與電腦裝置網路之群組或叢集連接在一起進行運算,以提供更強的處理能力。處理器110可以包括任何通用處理器、硬體模組或軟體模組,諸如模組1 132,模組2 134及模組3 136儲存在儲存裝置130,被配置以控制處理器110及專用處理器,其中軟體指令被編入處理器。處理器110可為自含電腦系統,包括多核心或處理器、匯流排、記憶體控制器、快取計憶體等等。多核心處理器可以是對稱的或不對稱的。處理器110可以包括多個處理器,例如系統中具有多個在不同插孔上物理分離的處理器,或在單個物理晶片上具有複數個處理器核心之系統。類似地,處理器110可包括複數個分佈式處理器位於複數個單獨電腦裝置,但共同作業,比如透過通訊網路。複數個處理器或處理器核心可以共享資源,例如記憶體115或快取記憶體112,或者可使用獨立的資源運作。處理器110可以包括一或多個狀態機、特定應用積體電路(ASIC)或可程式閘陣列(PGA),包括場域PGA (field PGA)。
系統匯流排105可以是任何若干類型之匯流排結構,包括使用任何各種匯流排結構之記憶體匯流排或記憶體控制器、周邊匯流排以及本地匯流排。儲存在ROM 120或類似物之基本輸入/輸出(BIOS)可以提供基本常駐程式,其有助於在電腦裝置100內之元件間傳送訊息,例如在啟動期間。電腦裝置100進一步包括儲存裝置130或電腦可讀取儲存媒體,諸如硬碟驅動器、磁碟驅動器、光碟驅動器、磁帶驅動器、固態驅動器、RAM驅動器、卸除式儲存裝置、廉價磁盤冗餘陣列(RAID)、或者混合儲存裝置。儲存裝置130可包括用於控制處理器110之軟體模組132、134、136。電腦裝置100可以包括其他硬體或軟體模組。儲存裝置130由驅動器介面連接到系統匯流排105。驅動器與相關之電腦可讀取儲存裝置提供電腦可讀取指令、資料結構、程式模組及其它於電腦裝置100之資料之非揮發性儲存。在一態樣中,執行特定功能之硬體模組包括軟體組件儲存在有形的電腦可讀取儲存裝置,並與必要的硬體組件相連接,例如處理器110、匯流排105、輸出裝置135等等,以執行特定的功能。在另一態樣中,該系統可以使用處理器及電腦可讀取儲存裝置以儲存指令,當由處理器運行時,使該處理器執行運算、方法或其他具體作動。基本組件及適當變化可以根據裝置之類型進行修改,例如電腦裝置100是否為小型手持電腦裝置、桌上型電腦或伺服器電腦。當處理器110運行指令以執行「運算」時,處理器110可直接執行運算及/或促進、直接或與其他裝置或組件協作來執行運算。
雖然在此描述之例示性實施例採用了硬碟,可以儲存由電腦存取之資料的其它類型電腦可讀取儲存裝置,如磁卡帶(magnetic cassettes)、快閃記憶卡、數位多功能影音光碟(DVD)、磁帶(cartridges)、隨機存取記憶體(RAM)125、唯讀記憶體(ROM)120,含有位元流之纜線等,也可以在例示性運算環境中使用。有形電腦可讀取儲存媒體、電腦可讀取儲存裝置或電腦可讀取記憶體裝置,係明確地排除,諸如暫態波(transitory waves)、能量、載波訊號、電磁波和訊號本身等媒體。
為使使用者與電腦裝置100交互通訊,輸入裝置145表示任何數目之輸入機制,例如用於講話的麥克風、用於手勢或圖形輸入之觸控螢幕、鍵盤、滑鼠、動態輸入(motion input)、語音等等。輸出裝置135也可以是所屬技術領域中具有通常知識者所習知的一或多個輸出機制。在一些情況下,多模式系統提供使用者以多種類型的輸入而與電腦裝置100進行通訊。通訊介面140主宰及管理使用者輸入及系統輸出。因為運算對任何特定硬體配置沒有限制,因此,所描述之基本硬體在發展下可以輕易地替換為改良之硬體或韌體配置。
為了清楚解釋,說明性系統實施例係呈現包括獨立之功能方塊,包括標記為,處理器,或處理器110之功能方塊。這些方塊代表之功能可以透過共享或專用硬體之使用提供,其包括但不限於,能夠執行軟體及硬體之硬體,如處理器110,即專門用於在通用處理器上執行作為等效軟體之運算。例如,第1圖所呈現之一或多個處理器之功能,可由單個共享處理器或複數個處理器來提供;(使用術語「處理器」不應被解釋為專指能夠執行軟體之硬體)。例示性實施例可以包括微處理器及/或數位訊號處理器(DSP)硬體、用於儲存執行下述運算之軟體之唯讀記憶體(ROM)120、以及用於儲存結果之隨機存取記憶體(RAM)125。超大規模積體電路(VLSI)硬體實施例以及與通用DSP電路相結合之定制VLSI電路也可被提供。
各種實施例之邏輯運算被實行為:(1)電腦執行之步驟、運算及通用電腦內之可程式化電路上運行之程序之流程(2)電腦執行之步驟、運算及特殊用途之可程式化電路上運行之程序之流程;及/或(3)可程式化電路內之相互連接之機器模組或程式引擎。第1圖所示之電腦裝置100可以實踐全部或部分所列舉的方法,可以為所列舉的系統之一部分,及/或可以根據所列舉之有形電腦可讀取儲存裝置中之指令進行運算。這樣的邏輯運算可作為模組被執行,以配置為根據模組之程式來控制處理器110施行特定功能。例如,第1圖示出三個模組MOD1 132、MOD2 134及MOD3 136之這些模組配置以控制處理器110,這些模組可被儲存在儲存裝置130上,且運行時載入至RAM 125或記憶體115上,或者可以儲存在其他的電腦可讀取記憶體位置。
該例示性電腦裝置100中之一或多個部件,取決於且包括整個電腦裝置100,可被虛擬化。舉例而言,即使當如同虛擬處理器之相同類型之物理處理器無法使用下,虛擬處理器可為根據特定指令集執行之軟體物件。虛擬化層或虛擬的「主機」可以通過轉譯虛擬運算成實際運算以啟用一或多個不同的電腦裝置或裝置類型之虛擬組件。然而,最終,每一類型之虛擬化硬體透過一些底層物理硬體來實現或執行;因此,虛擬化計算層可以在物理計算層之頂部進行運算。虛擬化計算層可以包括一個或多個虛擬機器、疊加網路(overlay network)、管理程序、虛擬交換器、以及任何其他虛擬化的應用程式。
處理器110可包括本文公開之所有類型之處理器,包括虛擬處理器。然而,當參照虛擬處理器時,處理器110包括與在虛擬化層執行該虛擬處理器相關之軟體組件以及執行虛擬化層必要之底層硬體。電腦裝置100可以包括物理及虛擬處理器110以接收儲存在電腦可讀取儲存裝置之指令,其使處理器110執行特定運算。當論及虛擬處理器110,該系統亦包括執行該虛擬處理器110之底層物理硬體。
目前已揭示電腦系統之部分部件,本發明內容現在轉向第2圖,其揭示了第一TOR管理埠結構200。在此例示性管理埠結構200中,TOR機架並非依據本發明所述之原理構成。相反地,機架(rack)202具有TOR交換器204及十個多節點機箱206、208。例示性管理埠結構200之每一多節點機箱係四個單元高並包含八個節點,因此可以稱為4U8N機箱。然而,在其它結構及實施例中,其它類型之多節點機箱(諸如2U16N或5U5N)亦可被使用。每一多節點機箱之每一節點210需要個別之連接件212連接至TOR交換器204,結果為每一多節點機箱需要八個連接件212。以機架202中之十個多節點機箱206、208而言,意味著TOR交換器所需之連接埠總數至少為80(總數214),以連接80個連接件212(纜線或其它佈線)。顯而易見的,使用如此多的連接件之複雜應用係可進行改進。
第3圖揭示第二TOR管理埠結構300。在此例示性管理埠結構300中,TOR機架係根據本發明所述之原理配置。如第3圖所述,機架302包括TOR交換器304及十個多節點機箱306、308。所示之每一個多節點機箱306、308為4U8N機箱。然而,在其它之配置及實施例中,其它類型之多節點機箱(諸如6U12N或5U5N)亦可被使用。與第2圖之示例不同,每一單獨之多節點機箱306、308有單個連接件312連接至TOR交換器304,從而減少連接至TOR交換器304的連接件312(以及需要的連接埠)數量。在此例示性管理埠結構300中,TOR交換器所需之連接埠之總數為十個(總數 314)(十個多節點機箱306、308各別具一連接埠)。
位於每一多節點機箱306、308的單個連接件所需之連接能力,例如可使用機箱內路由(routing)加以實現。這種路由可以藉由使用標準IPMI(智慧平台管理介面)加以完成,例如IPMI工具(IPMItool)。 IPMI工具(IPMItool)係一命令提示(command prompt),其可以被用來管理支援IPMI之裝置。 IPMI工具可幫助管理系統硬體組件,監視系統狀況,且獨立於作業系統之外。IPMI規範描述了四個保留位元(reserved bit),該四個保留位元在IPMI請求資料通道數以描述Get NetFn支援命令(見智慧平台管理介面規範第二代2.0版的表21-2)。如本文所述系統配置可以使用保留位元以與多節點機箱之特定節點進行通訊。如果系統使用四個保留位元以用於定址每一多節點機箱之各節點,這將使節點/機箱之最大數目為16(2 4),且具有四位元建立節點/基板管理控制器標識(Identification)。
第4圖揭示出第一例示性通訊路徑400。於該通訊路徑400中,在多節點機箱402中,區域網路(LAN)主機(console)408發出請求/通訊於特定節點(BMC8)。多節點機箱402中每一節點404、406具有位址在機箱內,使用特定節點之位址與機箱管理控制器410直接通訊。多節點機箱具有對應於單個節點404(BMC1)之IP位址。而通訊從LAN主機408進入機箱之通訊節點404,而後至機箱管理控制器410,且至預計通訊之特定節點406,所通訊之訊息量逐漸減少(如通訊412、414、416、418、420及422所示)。考慮如下之示例。
當LAN主機408與特定節點通訊(例如本示例中之BMC8),LAN主機408發送第一通訊(1)412至指定的BMC節點404,其接收有關機箱402之通訊訊號。該第一通訊(1)412可以包括:對資料的請求,機箱402之對應於通訊節點404之BMC IP 位址,對應於預計請求之機箱中之特定BMC節點之BMC ID位址、通道編號及/或橋接器位址用於與特定之BMC節點進行通訊及/或命令。通訊節點404接收第一通訊(1)412,並接著發送該請求、BMC ID、通道編號、橋接器位址、及/或命令以作為第二通訊(2)至機箱管理控制器410。
機箱管理控制器410可以基於該BMC ID辯識,引導其中多節點機箱402中之節點之請求。具體地說,機箱管理控制器410可以多節點機箱402中對應於節點/基板管理控制器可用之節點位址之表格或列表比較從第二通訊(2)接收之BMC ID。當標識出預計通訊之節點,機箱管理控制器410發送該請求、通道編號、橋接器位址、及/或命令至所識別之節點(在本示例中為BMC 8),以作為第三通訊(3)416。被識別之節點接著根據所收到之訊息執行。如果訊息係對於資料之請求,所識別之節點可以進行回應通訊(4)418至機箱管理控制器410,回應通訊418對原始請求及/或命令間具有一回應。機箱管理控制器410可對於機箱402路由該回應通訊至通訊節點404作為第五通訊(5)420,其中通訊節點404可發送至LAN主機408作為第六通訊(6)422 。
值得注意的是該例示性通訊(412、414、416、418、420及422),以及在通訊中之特定資料係可改變的。例如,在一些配置中,對於資料請求可以包含額外的指令或訊息。同樣地,在某些情況下,通訊可以儲存資料或與第三節點進行通訊之指令,且與任何通訊相關連之特定資料路徑係可以改變。在LAN主機408及通訊節點404之間之通訊412、422可使用IPMI工具(或類似之通訊工具)來執行。多節點機箱內部之通訊414、416、418、420可經由佈線或光纖產生(諸如以乙太網路/匯流排連接)。
在一些構造中,並不是通過指定之通訊節點404而具有通訊路徑,而是該系統可具有通過機箱管理控制器410之全部通訊路徑。在這樣的配置下,為了多節點機箱導向IP位址之通訊,將接著會先行由機箱管理控制器410接收,然後發送至通訊中之各BMC標識之個別基板管理控制器/節點404、406。
第5圖揭示出第二例示性通訊路徑500。該第二例示性通訊路徑500類似於第4圖之通訊路徑,且同時進一步揭示出最後節點/基板管理控制器(BMC 8)與獨立之裝置進行通訊。當LAN主機508經由特定節點與裝置進行通訊(例如本實施例中之BMC 8),LAN主機508發送第一通訊(1)512至指定之BMC 節點504以對機箱502接收通訊。第一通訊(1)512可以包括:資料之請求;BMC IP位址,其對應於機箱502之通訊節點504;BMC ID位址,其對應於該機箱中預計請求之特定BMC節點;通道編號及/或用於與特定的BMC節點進行通訊的橋接器位址及/或命令。通訊節點504接收第一通訊(1)512,然後發送該請求,BMC ID、通道編號、橋接器位址、及/或命令作為第二通訊(2)514 至機箱管理控制器510。
機箱管理控制器510可以基於該BMC ID被辨識,引導其中該多節點機箱502中之節點之請求。具體地說,機箱管理控制器510可以多節點機箱502中對應於節點/基板管理控制器可用之節點位址之表格或列表比較從第二通訊(2)接收之BMC ID。當標識出預計通訊之節點,機箱管理控制器510發送該請求、通道編號、橋接器位址、及/或命令至所識別之節點(在本示例中為BMC 8),以作為第三通訊(3)516。被識別之節點接著透過第四通訊(4)518與裝置進行通訊,並且該裝置根據接收之通訊518之訊息來執行。如果通訊518之訊息係為對於資料之請求,所識別之節點可以進行回應通訊(5)520至被識別之節點(如BMC 8),回應通訊520對原始請求及/或命令具有一回應。被識別之節點可對於機箱管理控制器510發送該回應通訊(第六通訊(6)522),其可接著對該機箱502路由該回應通訊至該通訊節點504作為第七通訊(7) 524,其中該通訊節點504可接著發送至LAN主機508作為第八通訊(8)526 。
已揭示一些基本系統部件及概念,本公開現在轉向第6圖中所示之例示性方法600之實施例。為了清楚起見,該方法就第1圖中所示之例示性電腦裝置100進行描述,配置以實踐方法。本文所概述之步驟係例示性的,且可以任何組合來實現,包括排除、添加或修改某些步驟之組合。
根據該控制器所配置之電腦裝置100可在伺服器機架內之多節點機箱之機箱管理控制器接收一第一通訊,其中該第一通訊從多節點機箱內之複數個基板管理控制器之第一基板管理控制器接收(步驟602)。電腦裝置100可接著從機箱管理控制器向該複數個基板管理控制器之第二基板管理控制器進行第二通訊之通訊。第二通訊係可基於該第一通訊。第二基板管理控制器與第一基板管理控制器係為不同的(步驟604)。或者,第一及第二BMC可為相同之BMC。電腦裝置100可在機箱管理控制器接收從第二基板管理控制器回應該第二通訊之回應,並從機箱管理控制器向該第一基板管理控制器通訊回應(步驟608)。
第一通訊可以從區域網路主機所接收之區域網路請求作為基礎,其中於多節點機箱內該區域網路主機僅通過該第一基板管理控制器與複數個基板管理控制器通訊。在這種情況下,區域網路請求可以具有:一或多個資料請求;對應於第一基板管理控制器之基板管理控制器之IP位址;對應於該第二基板管理控制器之基板管理控制器節點標識;基板管理控制器智慧平台管理介面通道編號;目標裝置I2c位址及命令。
在某些配置中,該第二基板管理控制器可以發送請求至裝置,該請求係基於該第二通訊,其中該回應係因應於該請求在該裝置中產生。在一些配置中,伺服器機架可具有複數個多節點機箱,其中在該複數個多節點機箱之每一多節點機箱具有單一基板管理控制器,其與區域網路主機進行通訊。
該第一通訊及該第二通訊可以具有一基板管理控制器標識對應於該第二基板管理控制器,且基板管理控制器標識可使用智慧平台管理介面之保留位元。例如,基板管理控制器標識可以是一個、兩個、三個或四個位元長。在其它配置中,其中BMC標識可以是四個以上位元長。
本公開之範圍內之實施例亦可包括有形及/或非暫態之電腦可讀取儲存裝置以用於攜帶或具有儲存在其上之電腦可執行指令或資料結構。這種有形之電腦可讀取儲存裝置可以是可藉由通用或專用電腦存取之任何可用裝置,包括如上述任何專用處理器之功能設計。藉由示例而非限制,這樣的有形電腦可讀取裝置可以包括RAM、ROM、EEPROM、CD-ROM或其它光碟之儲存形式、磁碟儲存形式或其它磁性儲存裝置、以及任何其它裝置,其可用於攜帶或儲存為供電腦可執行之指令、資料結構及處理器晶片設計之形式的所需程式碼。當通過網路或另一通訊連接(實體連線、無線或其組合)來提供訊息或指令至電腦時,電腦適當地將該連接視為電腦可讀取媒體。因此,任何這樣的連接被適當地稱為電腦可讀取媒體。上述之組合也應包括在電腦可讀取儲存裝置之範疇內。
電腦可執行指令包括,例如,使通用電腦、專用電腦、或專用處理裝置以執行一特定函數或一組函數之指令及資料。電腦可執行指令亦包括由電腦在單機或網絡環境中執行之程式模組。一般而言,程序模組包括常駐程式、程式、組件、資料結構、物件及專用處理器固有設計之函數等,其執行特定任務或實現特定抽象資料類型。電腦可執行指令,相關資料結構及程式模組代表用於執行本文中所公開之方法步驟之程式碼裝置的示例。如此之可執行指令或相關資料結構之特定序列表現相對應作用於實現這樣之步驟中所述的功能之示例。
本公開之其他實施例可以在許多類型之電腦系統配置之網路計算環境中實踐,包括個人電腦、手持裝置、多處理器系統,基於微處理器或可程式之消費電子產品、網路個人電腦、小型電腦、大型電腦等。實施例也可以在分散式計算環境中實踐,其中任務透過通訊網路由連接之本地及遠端處理裝置(或者通過實體線路連接、無線連接、或通過其組合)來執行。在分散式計算環境中,程序模組可以位於本地及遠端記憶體儲存裝置中。
各種以上描述的實施例僅透過舉例說明的方式提供,並且不應當被解釋為限制本公開的範圍。例如,本文之原理可以應用到任何架頂式伺服器之配置。在不依循本公開所示及說明之列述例示性實施例及應用且不脫離本公開之精神及範疇下,可對本文所述之原則進行各種修改及變化。論及集合之「至少之一」的申請專利範圍之主張用語係表示該集合或多個元件之集合的一個構成滿足申請專利範圍之主張。
100‧‧‧電腦裝置
105‧‧‧匯流排
110‧‧‧處理器
112‧‧‧快取記憶體
115‧‧‧記憶體
120‧‧‧唯讀記憶體
125‧‧‧隨機存取記憶體
130‧‧‧儲存裝置
132‧‧‧模組1
134‧‧‧模組2
136‧‧‧模組3
135‧‧‧輸出裝置
140‧‧‧通訊介面
145‧‧‧輸入裝置
200、300‧‧‧管理埠結構
202、302‧‧‧機架
204、304‧‧‧TOR交換器
206、208、306、308‧‧‧多節點機箱
210、310‧‧‧節點
212、312‧‧‧連接件
214、314‧‧‧總數
400、500‧‧‧通訊路徑
402、502‧‧‧機箱
404、406、504、506‧‧‧節點
408、508‧‧‧LAN主機
410、510‧‧‧機箱管理控制器
412-422、512-526‧‧‧通訊
600‧‧‧方法
602、604、606、608‧‧‧步驟
根據本公開內容之各種實施例將參考圖式描述,其中:
第1圖係繪示一系統之例示性實施例之示意圖。
第2圖係繪示第一TOR管理埠之配置圖。
第3圖係繪示第二TOR管理埠之配置圖。
第4圖係繪示第一例示性通訊路徑之示意圖。
第5圖係繪示第二例示性通訊路徑之示意圖。
第6圖係繪示例示性實施方法之示意圖。
600‧‧‧方法
602、604、606、608‧‧‧步驟

Claims (10)

  1. 一種用於減少多節點機箱之連接埠之方法,其包含: 在一伺服器機架內之一多節點機箱之一機箱管理控制器接收一第一通訊,其中該第一通訊係從該多節點機箱內之複數個基板管理控制器之一第一基板管理控制器接收; 在該複數個基板管理控制器中從該機箱管理控制器向一第二基板管理控制器進行一第二通訊之通訊,其中該第二通訊係基於該第一通訊,且該第二基板管理控制器與該第一基板管理控制器係不同; 在該機箱管理控制器接收自該第二基板管理控制器對於該第二通訊之一回應;以及 從該機箱管理控制器通訊該回應至該第一基板管理控制器。
  2. 如申請專利範圍第1項所述之方法,其中該第一通訊係基於由一區域網路主機所接收之一區域網路請求,且其中該區域網路主機僅通過該多節點機箱內之該第一基板管理控制器而與該複數個基板管理控制器進行通訊。
  3. 如申請專利範圍第1項所述之方法,其中該伺服器機架包括複數個多節點機箱,其中該複數個多節點機箱之每一多節點機箱具有一單一基板管理控制器,該單一基板管理控制器與一區域網路主機進行通訊。
  4. 如申請專利範圍第1項所述之方法,其中該第一通訊及該第二通訊包括一基板管理控制器標識對應於該第二基板管理控制器。
  5. 一種用於減少多節點機箱之連接埠之系統,其包含: 一第一基板管理控制器,在一伺服器機架內; 一第二基板管理控制器,在該伺服器機架內;以及 一機箱管理控制器,其中該機箱管理控制器被配置以執行運算,其包括: 接收一第一通訊,其中該第一通訊從該第一基板管理控制器所接收; 從該機箱管理控制器向該第二基板管理控制器進行一第二通訊的通訊,其中該第二通訊係基於該第一通訊; 接收自該第二基板管理控制器對於該第二通訊之一回應;以及 從該機箱管理控制器通訊該回應至該第一基板管理控制器。
  6. 如申請專利範圍第5項所述之系統,其中該第一通訊係基於從一區域網路主機所接收之一區域網路請求,且其中該區域網路主機僅與該第一基板管理控制器進行通訊。
  7. 如申請專利範圍第5項所述之系統,其中該第一通訊及該第二通訊包括一基板管理控制器標識對應於該第二基板管理控制器。
  8. 一種具有指令儲存其中之電腦可讀取儲存裝置,當該指令由一電腦裝置執行時使得該電腦裝置執行以下運算,包括: 在一伺服器機架內之一多節點機箱之一機箱管理控制器上接收一第一通訊,其中該第一通訊係從該多節點機箱內之複數個基板管理控制器之一第一基板管理控制器所接收; 在該複數個基板管理控制器中自該機箱管理控制器向一第二基板管理控制器進行一第二通訊的通訊,其中該第二通訊係基於該第一通訊,且其中該第二基板管理控制器與該第一基板管理控制器係不同; 該機箱管理控制器接收自該第二基板管理控制器對該第二通訊之一回應;以及 從該機箱管理控制器向該第一基板管理控制器通訊該回應。
  9. 如申請專利範圍第8項所述之電腦可讀取儲存裝置,其中該第一通訊係基於從一區域網路主機所接收之一區域網路請求,且其中該區域網路主機僅與該第一基板管理控制器通訊。
  10. 如申請專利範圍第8項所述之電腦可讀取儲存裝置,其中該第一通訊及該第二通訊包括一基板管理控制器標識對應於該第二基板管理控制器。
TW105120761A 2016-04-27 2016-06-30 用於減少多節點機箱系統之管理埠之電腦可讀取儲存裝置、系統及方法 TWI591485B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US15/140,259 US10432479B2 (en) 2016-04-27 2016-04-27 System and method for reducing management ports of a multiple node chassis system

Publications (2)

Publication Number Publication Date
TWI591485B true TWI591485B (zh) 2017-07-11
TW201738762A TW201738762A (zh) 2017-11-01

Family

ID=58709751

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105120761A TWI591485B (zh) 2016-04-27 2016-06-30 用於減少多節點機箱系統之管理埠之電腦可讀取儲存裝置、系統及方法

Country Status (5)

Country Link
US (1) US10432479B2 (zh)
EP (1) EP3240238B1 (zh)
JP (1) JP6383834B2 (zh)
CN (1) CN107315697A (zh)
TW (1) TWI591485B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10666727B2 (en) * 2017-03-21 2020-05-26 Intel Corporation Distributed processing network operations
CN108491307A (zh) * 2018-03-14 2018-09-04 郑州云海信息技术有限公司 一种集中管理各节点信息的方法及系统
US10402357B1 (en) * 2018-04-12 2019-09-03 Dell Products L.P. Systems and methods for group manager based peer communication
US10979497B2 (en) 2018-07-19 2021-04-13 Cisco Technology, Inc. Multi-node discovery and master election process for chassis management
CN109117289B (zh) * 2018-08-15 2022-02-22 英业达科技有限公司 服务器系统及管理双基板管理控制器的方法
US10924435B2 (en) * 2019-05-15 2021-02-16 Dell Products, L.P. System and method for port reduction using multiple chassis link aggregation group for stacked devices
US11409471B2 (en) * 2020-03-02 2022-08-09 Silicon Motion, Inc. Method and apparatus for performing data access management of all flash array server

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030130969A1 (en) * 2002-01-10 2003-07-10 Intel Corporation Star intelligent platform management bus topology
JP2003345422A (ja) * 2002-05-23 2003-12-05 Hitachi High-Technologies Corp 装置内分散制御装置
JP4537425B2 (ja) 2007-06-28 2010-09-01 株式会社日立製作所 ディスクアレイ装置
US8023434B2 (en) * 2007-09-18 2011-09-20 International Business Machines Corporation Arrangements for auto-merging and auto-partitioning processing components
JP2012022445A (ja) * 2010-07-13 2012-02-02 Hitachi Ltd サーバシステム、及び、サーバシステムのi/o構成の構築方法
CN102333105B (zh) * 2010-07-14 2014-02-19 华为技术有限公司 业务通信的方法、系统、推送客户端和用户设备
CN102375787A (zh) 2010-08-12 2012-03-14 鸿富锦精密工业(深圳)有限公司 利用内存窗口实现接口的系统及方法
WO2011100921A2 (zh) 2011-04-13 2011-08-25 华为技术有限公司 多业务节点管理系统、装置及方法
US9935901B2 (en) 2011-12-30 2018-04-03 Dell Products, Lp System and method of enabling a multi-chassis virtual switch for virtual server network provisioning
JP2013206073A (ja) * 2012-03-28 2013-10-07 Nec Corp ネットワーク管理システム、ネットワーク管理方法、ネットワーク監視システム、及び、ネットワーク管理プログラム
KR101915473B1 (ko) * 2012-06-29 2018-11-06 삼성전자주식회사 간섭 중화를 수행하는 멀티 홉 네트워크에서 대상 송신 노드 및 대상 수신 노드의 페어를 분산적으로 결정하는 방법 및 협력 헤더를 통하여 중앙 집중적으로 결정하는 방법
US9384018B2 (en) * 2012-07-27 2016-07-05 Vmware, Inc. Virtual intelligent platform management interface for hardware components
US9582010B2 (en) * 2013-03-14 2017-02-28 Rackspace Us, Inc. System and method of rack management
US9430313B2 (en) * 2013-09-10 2016-08-30 International Business Machines Corporation Generation of debugging log list in a blade server environment
US10015023B2 (en) 2014-09-08 2018-07-03 Quanta Computer Inc. High-bandwidth chassis and rack management by VLAN
US9734093B2 (en) * 2015-09-18 2017-08-15 Dell Products, L.P. Management of secured storage devices in an information handling system

Also Published As

Publication number Publication date
CN107315697A (zh) 2017-11-03
JP2017199368A (ja) 2017-11-02
TW201738762A (zh) 2017-11-01
US10432479B2 (en) 2019-10-01
JP6383834B2 (ja) 2018-08-29
EP3240238A1 (en) 2017-11-01
EP3240238B1 (en) 2020-09-09
US20170317892A1 (en) 2017-11-02

Similar Documents

Publication Publication Date Title
TWI591485B (zh) 用於減少多節點機箱系統之管理埠之電腦可讀取儲存裝置、系統及方法
US11128555B2 (en) Methods and apparatus for SDI support for automatic and transparent migration
US11977923B2 (en) Cloud-based scale-up system composition
US11630702B2 (en) Cloud-based scale-up system composition
US20190042136A1 (en) Technologies for dividing memory across socket partitions
US10621138B2 (en) Network communications using pooled memory in rack-scale architecture
KR102074468B1 (ko) 계산 작업을 처리하기 위한 컴퓨터 클러스터 장치 및 이를 작동시키기 위한 방법
US11113089B2 (en) Sharing data via virtual machine to host device bridging
US10534541B2 (en) Asynchronous discovery of initiators and targets in a storage fabric
JP2012521611A5 (zh)
US9892079B2 (en) Unified converged network, storage and compute system
US9940275B2 (en) System and method to avoid SMBus address conflicts via a baseboard management controller
US9928206B2 (en) Dedicated LAN interface per IPMI instance on a multiple baseboard management controller (BMC) system with single physical network interface
WO2016082169A1 (zh) 内存访问方法、交换机及多处理器系统
JP7448653B2 (ja) サーバ内の仮想ドロワー
JP6878570B2 (ja) リソース再構成のための方法およびデバイス
JP2019175427A (ja) コンピュータシステム及びその動作方法
WO2013101091A1 (en) Advanced programmable interrupt controller identifier (apic id) assignment for a multi-core processing unit
US11314455B2 (en) Mapping of RAID-CLI requests to vSAN commands by an out-of-band management platform using NLP
US20180181440A1 (en) Resource allocation system, apparatus allocation controller and apparatus recognizing method
JP2013206454A (ja) 情報処理装置、装置管理方法および装置管理プログラム
JP2014095997A (ja) 情報処理装置、制御装置及び情報処理装置の制御方法