CN102411481B - 一种基于并口打印数据的透明传输方法 - Google Patents
一种基于并口打印数据的透明传输方法 Download PDFInfo
- Publication number
- CN102411481B CN102411481B CN201110199327.2A CN201110199327A CN102411481B CN 102411481 B CN102411481 B CN 102411481B CN 201110199327 A CN201110199327 A CN 201110199327A CN 102411481 B CN102411481 B CN 102411481B
- Authority
- CN
- China
- Prior art keywords
- data
- parallel port
- processing module
- transmission method
- method based
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Communication Control (AREA)
Abstract
本发明公开了一种基于并口打印数据的透明传输方法,它是在PC机发送端,发出的并口数据接入逻辑处理模块,首先进入复接单元进行复接,复接后的数据再进入到扰码单元进行扰码,最后通过接口处理模块,将数据传输到远端;在接收端,首先通过接口处理模块将传输介质上的数据接收下来,再将接收下来的数据送入逻辑处理模块中的扰码单元进行解扰码。在解扰码后的数据中找同步,恢复出原始数据,再将恢复出的原始数据根据时隙定义,分接到并口接口模块。本发明可兼容现有的几种并口的工作模式,并可根据应用中具体并口传输协议的需求进行通信传输,可扩展至目前的任一种并口工作模式,具有易于系统扩展和升级的优点。
Description
技术领域
本发明涉及并口打印数据的传输方法,具体涉及一种基于并口打印数据的透明传输方法。
背景技术
现有技术中,针对并口数据处理一般都是使用单片机来与PC机通信的。该技术可以实现单片机中的数据传送到PC机中用于统计分析处理,又可以将PC机中的数据载入单片机系统中,利用单片机进行解析与处理。
该技术针对较早公布的标准并行口SPP(Standard Parallel Port)方式可以很方便的实现了由PC机向外设的单向传输。但随着新的并口通信协议的出台,这种利用单片机来控制处理并口数据的模式已经越来越不能满足需求了。例如现在常用的并口EPP模式,其数据传输速度可以达到2MB/s,使用一般的单片机来控制外设与EPP的通讯显然不能满足高速的要求。当然,对于继EPP之后出台的可以达到4MB/s的ECP模式,一般的单片机更是无法满足通信要求了。
现有技术中还有使用大量的逻辑分立元件来设计并口的外围电路的方案。当计算机的主频越来越高,由该技术实现的并口通信模式在高速数据传输中可靠性明显下降,不易于系统扩展和升级,不利于广泛用于数据采集、D/A转换以及数字控制等的应用。
发明内容
本发明的目的在于克服现有技术中存在的上述问题,提供一种基于并口打印数据的透明传输方法,其可兼容时下已有的几种并口的工作模式,并且可根据应用中具体并口传输协议的需求进行通信传输,可扩展至目前的任一种并口工作模式,易于系统扩展和升级,它的具体技术方案包括以下步骤:
①、PC机输出的并口数据,进入逻辑处理模块中的复接单元进行复接;
②、复接后的数据进入到扰码单元进行扰码;
③、扰码处理后的数据由接口处理模块通过传输介质将数据传输到远端外设设备;
④、外设设备处的接口处理模块将传输介质上的数据接收下来送入逻辑处理模块中的扰码单元进行解扰码;
⑤、逻辑处理模块在解扰码后的数据中找同步,恢复出原始数据,分接单元将恢复出的原始数据根据时隙定义,分接到并口接口模块,完成整个并口数据的传输。
进一步地,所述PC机输出的信号数据在逻辑处理模块接收下来进行复接、扰码处理后,进入Serdes,再通过光模块进行电光转换将数据通过光纤介质传输到远端。
进一步地,所述逻辑处理模块以及Serdes均采用统一时钟源。
进一步地,所述统一时钟源采用本地时钟。
进一步地,所述远端外设设备通过Serdes接收数据以及通过Serdes提取接收时钟。
进一步地,所述接收时钟采用环回时钟。
进一步地,所述PC机输出的并口数据时采用12根信号线,其中8根数据线即D0~D7和4根状态、控制线即nWrite、nDStrb、Spare、nAstrb。
更进一步地,所述PC机输出的并口数据帧结构采用2.5M为基础时隙,数据信号(D0~D7)和状态信号M1、控制信号M2占用一个时隙。
更进一步地,所述状态信号M1包括四个信号,每个信号采用2.5MHz的4分频传输。
更进一步地,控制信号M2包括四个信号,每个信号采用2.5MHz的4分频传输
本发明采用上述技术方案具有下述的优点:
本发明可兼容现有的几种并口的工作模式,可兼容的工作模式包括标准并行接口(SPP)、简单双向接口(PS2,即EPP1.7)、增强并行接口(EPP1.9)以及扩展功能接口(ECP)。并且可根据应用中具体并口传输协议的需求进行通信传输,可扩展至目前的任一种并口工作模式,不会因为改变并口工作模式后造成传输速率的增加,而导致现有的方案不能使用,易于系统扩展和升级。
附图说明
图1是本发明的整体机构示意图;
图2是本发明并口打印数据的透明传输方法中信号流程图;
图3:EPP并口模式信号PC端信号处理框图;
图4:EPP并口模式信号帧结构。
具体实施方式
下面结合附图和实施例对本作发明进一步的详细说明。
如图1所示,本发明针对并口工作模式,PC机与远端外设设备之间的并口通信,主要采用逻辑处理模块进行并口数据收发的处理。由于逻辑芯片对并行数据的较强的处理能力,使得其可以保证高速的并口数据的可靠传输。图1中所示的介质两端的每个逻辑处理模块是既包括并口发送处理单元又包括并口接收处理单元的。
参阅图2所示的并口打印数据的透明传输方法中信号流程图,在PC机发送端,发出的并口数据接入逻辑处理模块,首先进入复接单元进行复接,复接后的数据再进入到扰码单元进行扰码,最后通过接口处理模块,将数据传输到远端;在接收端,首先通过接口处理模块将传输介质上的数据接收下来,再将接收下来的数据送入逻辑处理模块中的扰码单元进行解扰码。在解扰码后的数据中找同步,恢复出原始数据,再将恢复出的原始数据根据时隙定义,分接到并口接口模块,至此完成了整个并口数据传输的流程。至于各个工作模式的扩展,可通过并口数据占用时隙的范围来进行扩展,需要兼容各种模式,通过拨码来选择。
具体实施方式中,一般采用的光纤传输,如图3所示,发射端的基本时钟采用本地时钟,接收端用环回时钟,PC端的DB25接口是用来收发并口数据的接口。以EPP并口工作模式为例,PC机到远端外设设备打印机正向传输12根信号线,其中包括8根数据线D0~D7和4根状态、控制线nWrite、nDStrb、Spare、nAstrb以及反相传输10根信号线(包括8根数据线D0~D7和2根状态、控制线Interrupt、nWait)。
正向传输的信号数据在逻辑处理模块接收下来进行复接、扰码处理后,进入Serdes,再通过光模块进行电光转换将数据通过光纤介质传输到远端,其中逻辑处理模块以及Serdes均采用统一时钟源。反向传输过程中,Serdes接收数据以及提取接收时钟,其时钟环回到逻辑处理模块以供其使用,另外作为接收的数据则通过逻辑处理模块中的解扰码、找同步、分接后发送回PC机的并行接口。
对于传输信号的帧结构如图4所示,以2.5M为基础时隙,数据信号D0~D7和状态、控制信号M1、M2占用一个时隙,采用2.5MHz的速率。M1即包括正向状态、控制信号(PC->printer)C0~C3四个信号,即每个信号采用2.5MHz的4分频即625KHz的速率;M2即包括反向状态、控制信号(PC<-printer)C4~C5、同步信号S,同样采用2.5MHz的4分频即625KHz的速率传输。
本实施例以EPP并口工作模式为例,其对下是兼容SPP模式的,当需要扩展成ECP模式时,只要提高对应信号的传输速率(ECP扩充型工作模式,ECP采用双向全双工数据传输,传输速率比EPP要高,其传输速率2~4MB/s),即占用更多的时隙即可。
当需要经常切换不同的并口工作模式时,也可以采用拨码开关对逻辑处理模块进行指示,以便逻辑响应不同的并口处理模式。
上述Serdes为串行/并行数据编码解码器;
上述SPP为Standard Parallel Port,标准并行端口;
上述EPP为Enhanced Parallel Port,增强并行端口;
上述ECP为Enhanced Capability Port,扩展性能端口。
以上表述是本发明的一种具体实施方法,仅为本法发明的设计思想阐述方便而做的假设,并不用于限定本发明的保护范围,凡是在本发明的精神和原则之内所做的任何修改,等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种基于并口打印数据的透明传输方法,其特征在于包括以下步骤:
①、PC机输出的并口数据,进入逻辑处理模块中的复接单元进行复接;
②、复接后的数据进入到扰码单元进行扰码;
③、扰码处理后的数据由接口处理模块通过传输介质将数据传输到远端外设设备;
④、外设设备处的接口处理模块将传输介质上的数据接收下来送入逻辑处理模块中的扰码单元进行解扰码;
⑤、逻辑处理模块在解扰码后的数据中找同步,恢复出原始数据,分接单元将恢复出的原始数据根据时隙定义,分接到并口接口模块,完成整个并口数据的传输。
2.根据权利要求1所述的基于并口打印数据的透明传输方法,其特征在于:所述PC机输出的信号数据在逻辑处理模块接收下来进行复接、扰码处理后,进入Serdes,再通过光模块进行电光转换将数据通过光纤介质传输到远端。
3.根据权利要求2所述的基于并口打印数据的透明传输方法,其特征在于:所述逻辑处理模块以及Serdes均采用统一时钟源。
4.根据权利要求3所述的基于并口打印数据的透明传输方法,其特征在于:所述统一时钟源采用本地时钟。
5.根据权利要求1所述的基于并口打印数据的透明传输方法,其特征在于:所述远端外设设备通过Serdes接收数据以及通过Serdes提取接收时钟。
6.根据权利要求5所述的基于并口打印数据的透明传输方法,其特征在于:所述接收时钟采用环回时钟。
7.根据权利要求1所述的基于并口打印数据的透明传输方法,其特征在于:所述PC机输出的并口数据时采用12根信号线,其中8根数据线即D0~D7和4根状态控制线即nWrite、nDStrb、Spare、nAstrb。
8.根据权利要求7所述的基于并口打印数据的透明传输方法,其特征在于:所述PC机输出的并口数据帧结构采用2.5M为基础时隙,数据信号(D0~D7)和状态信号(M1)、控制信号(M2)占用一个时隙。
9.根据权利要求8所述的基于并口打印数据的透明传输方法,其特征在于:所述状态信号(M1)包括四个信号,每个信号采用2.5MHz的4分频传输。
10.根据权利要求8所述的基于并口打印数据的透明传输方法,其特征在于:控制信号(M2)包括四个信号,每个信号采用2.5MHz的4分频传输。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110199327.2A CN102411481B (zh) | 2011-07-07 | 2011-07-07 | 一种基于并口打印数据的透明传输方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110199327.2A CN102411481B (zh) | 2011-07-07 | 2011-07-07 | 一种基于并口打印数据的透明传输方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102411481A CN102411481A (zh) | 2012-04-11 |
CN102411481B true CN102411481B (zh) | 2014-03-19 |
Family
ID=45913573
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110199327.2A Active CN102411481B (zh) | 2011-07-07 | 2011-07-07 | 一种基于并口打印数据的透明传输方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102411481B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107391058B (zh) * | 2017-07-25 | 2023-09-12 | 上海慧银信息科技有限公司 | 并口监听装置以及打印系统 |
CN112181884A (zh) * | 2020-10-23 | 2021-01-05 | 华东师范大学 | 数据传输装置及数据传输系统 |
CN118585479A (zh) * | 2024-08-02 | 2024-09-03 | 广东匠芯创科技有限公司 | 基于可配置状态信号的并行接口信号传输方法及相关设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1487405A (zh) * | 2003-06-13 | 2004-04-07 | 上海北大方正科技电脑系统有限公司 | 提升打印机并行口干扰适应性和数据速率的方法和系统 |
CN2671008Y (zh) * | 2003-06-13 | 2005-01-12 | 上海北大方正科技电脑系统有限公司 | 抗干扰的打印机并行接口控制系统 |
US7499191B2 (en) * | 2004-01-20 | 2009-03-03 | Samsung Electronics Co., Ltd. | Apparatus for transmitting print data using multiple virtual connections and a method thereof |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7268900B1 (en) * | 2000-09-29 | 2007-09-11 | Marvell International Technology Ltd. | Printer formatter in a cable |
-
2011
- 2011-07-07 CN CN201110199327.2A patent/CN102411481B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1487405A (zh) * | 2003-06-13 | 2004-04-07 | 上海北大方正科技电脑系统有限公司 | 提升打印机并行口干扰适应性和数据速率的方法和系统 |
CN2671008Y (zh) * | 2003-06-13 | 2005-01-12 | 上海北大方正科技电脑系统有限公司 | 抗干扰的打印机并行接口控制系统 |
US7499191B2 (en) * | 2004-01-20 | 2009-03-03 | Samsung Electronics Co., Ltd. | Apparatus for transmitting print data using multiple virtual connections and a method thereof |
Also Published As
Publication number | Publication date |
---|---|
CN102411481A (zh) | 2012-04-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101595701B (zh) | 差分对作为单端数据路径以传输低速数据之运用 | |
KR101800157B1 (ko) | 데이터 심볼 트랜지션 기반 클록킹에 의한 멀티-와이어 싱글 엔드 푸시-풀 링크 | |
CN103141066B (zh) | 发送电路、接收电路、发送方法、接收方法、通信系统及其通信方法 | |
EP2186242B1 (en) | Changing hardware settings based on data preamble | |
RU2014109917A (ru) | Архитектура расширения оптической памяти | |
CN106066838B (zh) | 基于fpga多路uart的扩展模件及扩展方法 | |
CN107171728B (zh) | 1b4b与曼彻斯特编码的正向、反向传输方法及装置、系统 | |
WO2005096575A1 (en) | A circuit arrangement and a method to transfer data on a 3-level pulse amplitude modulation (pam-3) channel | |
CN102411481B (zh) | 一种基于并口打印数据的透明传输方法 | |
CN113572486B (zh) | 具有低速SerDes接口的发送器、接收器及其电路设计方法 | |
CN208969834U (zh) | 用于惯性测量系统的通讯控制器和惯性测量系统 | |
CN101369948A (zh) | 一种实现低功耗的通信系统 | |
CN102098055A (zh) | 一种数据波特率自适应数模转换装置 | |
CN201708806U (zh) | 时钟同步信号传输电路 | |
CN102883110A (zh) | 一种视频信号交换矩阵系统及其系统主板和业务子板 | |
CN104144137B (zh) | 一种高速lvds串行同步通讯控制器 | |
CN103078667A (zh) | 一种基于超五类线的lvds高速数据传输方法 | |
CN104883222A (zh) | 一种串口调制解调式数据光电转换装置 | |
CN201622783U (zh) | 一种led模组通信电路及led显示屏 | |
CN206097099U (zh) | Uart扩展模件 | |
CN201937592U (zh) | 新型千兆宽带隔离的pdh光端机 | |
CN107453832B (zh) | 一种pcm接口主从模式自适应方法、可编程逻辑器件和系统 | |
CN202889489U (zh) | 一种视频信号交换矩阵系统及其系统主板和业务子板 | |
CN102053942B (zh) | Mil-std-1553b总线与高速智能统一总线的直接接口方法 | |
CN206379950U (zh) | 一种误码仪系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |