CN102034444A - 液晶显示器源驱动方法及驱动装置 - Google Patents

液晶显示器源驱动方法及驱动装置 Download PDF

Info

Publication number
CN102034444A
CN102034444A CN2009102356185A CN200910235618A CN102034444A CN 102034444 A CN102034444 A CN 102034444A CN 2009102356185 A CN2009102356185 A CN 2009102356185A CN 200910235618 A CN200910235618 A CN 200910235618A CN 102034444 A CN102034444 A CN 102034444A
Authority
CN
China
Prior art keywords
counter
signal
value
pixel
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2009102356185A
Other languages
English (en)
Other versions
CN102034444B (zh
Inventor
陈明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing BOE Optoelectronics Technology Co Ltd filed Critical Beijing BOE Optoelectronics Technology Co Ltd
Priority to CN 200910235618 priority Critical patent/CN102034444B/zh
Publication of CN102034444A publication Critical patent/CN102034444A/zh
Application granted granted Critical
Publication of CN102034444B publication Critical patent/CN102034444B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种液晶显示器源驱动方法及驱动装置,其中方法包括:步骤101、在一帧画面的一行像素显示时,第一计数器记录当前显示的像素行中无效像素的个数,当所述第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1;步骤102、当所述第二计数器的值大于或等于第一预设值时,将POL信号复位。本发明提供的方法和装置,能够消除由于VGA信号不稳定导致的第一行像素的显示效果与其他行的不同,消除显示噪声。

Description

液晶显示器源驱动方法及驱动装置
技术领域
本发明涉及驱动控制技术,尤其涉及一种液晶显示器源驱动方法及驱动装置。
背景技术
现有技术中液晶显示器通常采用行反转驱动方式,对于液晶显示器的第m行像素,在第x帧显示时间内,液晶显示器源驱动集成电路(源驱动集成电路即用于驱动液晶显示器数据线的集成电路,源驱动集成电路简称SDIC(Source Driver IC))输出的信号的极性为正(用+表示),液晶两侧施加正向电压(即像素电极上施加的电压高于公共电极上施加的电压);对于第m+1行像素,在第x帧显示时间内,SDIC输出的信号的极性为负(用-表示),液晶两侧施加负向电压(即像素电极上施加的电压低于公共电极上施加的电压)。对于液晶显示器的第m行像素,在第x+1帧显示时间内,SDIC输出的信号的极性为负,液晶两侧施加负向电压,对于第m+1行像素,在第x+1帧显示时间内,SDIC输出的信号的极性为正,液晶两侧施加正向电压。这样就实现了相邻两帧的行反转驱动。还有一些液晶显示器采用两行反转驱动方式,即第m行和第m+1行像素,在第X帧显示时间内,SDIC输出的极性为正,第m+2行和第m+3行像素,在第x帧显示时间内,SDIC输出的极性为负;第m行和第m+1行像素,在第x+1帧显示时间内,SDIC输出的极性为负,第m+2行和第m+3行像素,在第x+1帧显示时间内,SDIC输出的极性为正。
SDIC输出的信号的极性是由时序控制器(Timing Controller,简称TCON)产生的极性反转信号(本领域中通常称为POL信号)来决定的。POL信号为高电平时,SDIC输出的信号的极性为正,POL信号为低电平时,SDIC输出的信号的极性为负。通常SDIC输出的信号的极性在TP信号(TP信号在本领域中又称作LOAD信号,是用于控制显示数据输出的信号,显示数据是输入到TFT-LCD中各个像素的待显示的数据)的上升沿被锁存。根据SDIC制作工艺的不同,SDIC输出信号有两种。如图1a、1b所示分别为现有技术中SDIC输出信号的两种方式,图1a中,在TP信号的上升沿锁存用于驱动相邻下一行像素的SDIC输出信号的极性,TP信号上升沿锁存的极性根据POL信号的电平来确定。图1a所示的是一种延迟POL(Delay POL)SDIC,这种SDIC制作工艺比较简单。图1b中,在TP信号的上升沿锁存用于驱动当前行像素的SDIC输出的信号的极性,TP信号上升沿锁存的极性根据POL信号的电平来决定。图1b所示的是一种当前POL(Current POL)SDIC,这种SDIC制作工艺复杂,成本较高。
为了降低成本,液晶显示器中通常采用延迟POL SDIC。为了保证同一行像素在帧与帧之间的极性不同,POL信号需要在每一帧开始的时候进行复位,使得POL信号代表的极性与相邻前一帧画面的第一行像素对应的极性相反。
为了进一步降低成本,液晶显示器中TCON的内部的存储模块被减少。但是,由于存储模块减少,TCON无法对输入数据的有效性进行判断,特别是视频图行阵列(Video Graphic Array,简称VGA)信号。例如,在输入VGA信号时,每一帧画面的行数是不确定的,对于一个分辨率为1440x900的液晶显示器来说,一帧画面的有效行为900行,假设目标无效(Dummy)行数为25行(将VGA信号稳定的液晶显示器的无效行称为目标无效行数),这样一帧画面总行数为925行。但是由于VGA信号的不稳定性,一帧画面的总行数不一定是925,有可能出现一行像素的误差,即一帧画面的总行数可能是924、925或926。
如果TCON能够存储一行像素的数据,那么即使输入数据的行数不稳定,由于TCON中存储了一行待显示的数据,TCON也可以判断出一帧有效画面的到来,这样可以提前对该帧画面的POL信号进行反转。但是,由于存储模块减少之后的TCON无法存储一行像素的数据(大约只能存储约1/5行像素的数据),这样TCON无法提前判断一帧有效画面的到来,只能等到有效数据到来之后再将POL信号复位。
现有技术中这种驱动方式存在的问题是:当VGA信号不稳定引起一帧画面总行数不稳定时,容易导致一帧画面的第一行显示效果与其他行不同,出现显示噪声。
例如,如果采用两行反转的方式,两行反转的方式中,第一行为单行反转,其余行为两行反转。第一帧画面第一行像素的极性为正,第924行和第925行像素的极性为正,在第一帧画面结束后,POL信号复位。第二帧画面第一行像素的极性应该为负,如图2所示为现有技术中两行反转方式示意图。但是,当总行数不稳定时,如果第一帧画面总行数为926行,第926行像素的极性为负,由于采用了延迟POL,第一帧画面结束后,POL信号复位,第二帧画面第一行像素的极性为正。如果第一帧画面总行数为925行,那么第二帧画面第一行像素的极性为负。如果第一帧画面总行数为924行,那么第二帧画面第一行像素的极性为负。第二帧画面第一行像素虽然极性是正负交替的,但是极性是不规则的,这样会在第一行像素产生直流分量。由于POL信号在第二帧画面第一行像素开始时复位,所以第二帧画面第二行像素的极性是正常的。这样,第一行像素的显示效果与其他行不同,出现显示噪声。
发明内容
本发明的目的是针对现有技术中存在的问题,提供一种液晶显示器源驱动方法及驱动装置,能够消除由于VGA信号不稳定导致的第一行像素的显示效果与其他行的不同,能够消除显示噪声。
为了实现上述目的,本发明提供了一种液晶显示器源驱动方法,包括:
步骤101、在一帧画面的一行像素显示时,第一计数器记录当前显示的像素行中无效像素的个数,当所述第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1;
步骤102、当所述第二计数器的值大于或等于第一预设值时,将POL信号复位。
其中,步骤101可以包括:
步骤1011、将所述第一计数器清零;
步骤1012、判断DE信号高电平还是低电平;如果所述DE信号是低电平,执行步骤1013;如果所述DE信号是高电平,继续判断DE信号是高电平还是低电平;
步骤1013、判断当前是否是第一计数器的时钟信号的上升沿;如果当前是第一计数器的时钟信号的上升沿,执行步骤1014;如果当前不是第一计数器的时钟信号的上升沿,继续判断当前是否是第一计数器的时钟信号的上升沿;
步骤1014、所述第一计数器加1;
步骤1015、判断所述DE信号是高电平还是低电平;如果所述DE信号为高电平,执行步骤1011;如果所述DE信号为低电平,执行步骤1016;
步骤1016、判断所述第一计数器的值是否大于当前显示的像素行的目标像素数;如果所述第一计数器的值大于当前显示的像素行的目标像素数,执行步骤1017;如果所述第一计数器的值不大于当前显示的像素行的目标像素数,执行步骤1013;
步骤1017、第二计数器加1。
所述第一预设值为自然数,所述第一预设值大于或等于1,并且小于或等于液晶显示器的目标无效行数的值减去1之后的值。
步骤102之后还可以包括:
步骤103、判断所述DE信号是高电平还是低电平;如果所述DE信号是高电平,将所述第二计数器清零,执行步骤1011;如果所述DE信号是低电平,继续判断所述DE信号是高电平还低电平。
所述第一计数器的时钟信号的频率与液晶显示器的无效像素数据的输出频率相同。
本发明还提供了一种液晶显示器源驱动装置,包括:
计数模块,用于在一帧画面的一行像素显示时,通过第一计数器记录当前显示的像素行中无效像素的个数;当所述第一计数器的值大于当前显示的像素行的目标像素数时,将第二计数器加1;
设置模块,与所述计数模块连接,用于当所述第二计数器的值大于或等于第一预设值时,将POL信号复位。
本发明提供的液晶显示器源驱动方法及驱动装置,采用第一计数器记录当前显示的像素行中无效像素的个数,当第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1。当第二计数器的值大于或等于第一预设值时,将POL信号复位。本发明中,当当前帧画面显示无效像素行时,将POL信号复位,而不是如同现有技术那样,等到当前帧画面显示结束时才将POL信号复位。这样,即使由于VGA信号不稳定,引起当前帧画面总行数不稳定,POL信号的极性也可以保持与相邻前一帧画面的第一行像素对应的极性相反,相邻下一帧画面第一行像素的极性可以保持一致,从而能够消除由于VGA信号不稳定导致的第一行像素的显示效果与其他行的不同,消除显示噪声。
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
附图说明
图1a、1b所示分别为现有技术中SDIC输出信号的两种方式;
图2所示为现有技术中两行反转方式示意图;
图3所示为本发明各实施例中涉及到的源驱动时序图;
图4所示为本发明液晶显示器源驱动方法流程图;
图5所示为本发明液晶显示器源驱动装置实施例一流程图;
图6所示为本发明液晶显示器源驱动装置结构示意图。
具体实施方式
如图3所示为本发明各实施例中涉及到的源驱动时序图,液晶显示器一行像素中包括有效(active)像素和无效(dummy)像素,高电平有效(Data Enable,简称DE)信号为高电平(如图3中A线段所示)时,有效像素显示,DE信号为低电平(如图3中B线段所示)时,代表输入的是无效像素,对于无效像素时序控制器是不做处理的。每一个DE信号的高电平,显示一行像素。在帧与帧之间的空白时间(如图3中C线段所示)里,DE信号保持低电平。在帧与帧的空白时间里,显示无效行的像素。
如图4所示为本发明液晶显示器源驱动方法流程图,包括:
步骤101、在一帧画面的一行像素显示时,第一计数器记录当前显示的像素行中无效像素的个数,当第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1;
步骤102、当所述第二计数器的值大于或等于第一预设值时,将POL信号复位。
本发明各实施例中,将POL信号复位是指:通过设置,使得POL信号代表的极性与相邻前一帧画面的第一行像素对应的极性相反。
采用第一计数器记录当前显示的像素行中无效像素的个数,当第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1。当第二计数器的值大于或等于第一预设值时,将POL信号复位。当当前帧画面显示无效像素行时,将POL信号复位,从而使得液晶显示器源驱动装置输出的信号的极性能够一直保持在POL信号被复位后的状态,而不是如同现有技术那样,等到当前帧画面显示结束时才将POL信号复位。这样,即使由于VGA信号不稳定,引起当前帧画面总行数不稳定,POL信号的极性也可以保持一致,相邻下一帧画面第一行像素的极性可以保持一致,从而能够消除由于VGA信号不稳定导致的第一行像素的显示效果与其他行的不同,消除显示噪声。
如图5所示为本发明液晶显示器源驱动装置实施例一流程图,包括:
步骤201、将第二计数器清零。步骤201之后,执行步骤101。
在实施例一中,步骤101具体包括:
步骤1011、将第一计数器清零。
步骤1012、判断DE信号高电平还是低电平;如果DE信号是低电平,执行步骤1013;如果DE信号是高电平,继续判断DE信号是高电平还是低电平。
步骤1013、判断当前是否是第一计数器的时钟信号的上升沿;如果当前是第一计数器的时钟信号的上升沿,执行步骤1014;如果当前不是第一计数器的时钟信号的上升沿,继续判断当前是否是第一计数器的时钟信号的上升沿。本发明实施例一中,第一计数器的时钟信号的频率与液晶显示器的无效像素数据的输出频率相同,所以第一计数器在每个时钟信号的上升沿加1,即可实现对无效像素的计数。
步骤1014、第一计数器加1。
步骤1015、判断DE信号是高电平还是低电平;如果DE信号为高电平,执行步骤1011;如果DE信号为低电平,执行步骤1016。
步骤1016、判断第一计数器的值是否大于当前显示的像素行的目标像素数;如果第一计数器的值大于当前显示的像素行的目标像素数,执行步骤1017;如果第一计数器的值不大于当前显示的像素行的目标像素数,执行步骤1013。当前显示的像素行的目标像素数是指预先设定的液晶显示器当前显示的像素行的总的像素数,是有效像素数和无效像素数之和。例如,对于一个分辨率为1440x900的液晶显示器,每行像素中有效像素数为1440,无效像素数为160,那么当前显示行的行像素的目标像素数为1440+160=1600。
步骤1017、第二计数器加1。
步骤102具体可以包括:判断第二计数器的值是否大于或等于第一预设值,如果第二计数器的值不大于也不等于第一预设值,执行步骤1011;如果第二计数器的值大于或等于第一预设值,将POL信号复位。第一预设值为自然数,第一预设值的值可以是大于或等于1,并且小于或等于液晶显示器的目标无效行数的值减去1之后的值。
步骤102之后执行步骤103,步骤103具体可以包括:判断DE信号是高电平还是低电平;如果DE信号是高电平,执行步骤201;如果DE信号是低电平,继续判断DE信号是高电平还低电平。
下面结合具体的例子来说明本发明实施例一的实现方式。
以背景技术中提及的采用两行反转的液晶显示器为例,显示器的分辨率为1440x900,每行像素包括1440个有效像素和160个无效像素,液晶显示器包括900个有效行和25个无效行。在DE信号为高电平时,显示有效行中的有效像素,在DE信号为低电平时,显示有效行中的无效像素,在DE信号的空白时间,显示无效像素行。
对于第一帧画面,第一行像素的极性为正,当DE信号为低电平时,第一计数器记录第一行像素中无效像素的个数。由于第一行为有效行,所以第一计数器的值不会大于1600(1600即是第1行的目标像素数)。当DE信号变为高电平时,第一计数器清零。当DE信号变为低电平时,继续记录第二行像素中无效像素的个数。对于第一帧画面中的有效行,第一计数器的值都不会大于1600。
当第900行的有效像素显示完之后,DE信号变为低电平,开始显示第900行的无效像素,第一计数器开始计数。第901行为无效行,所以从第900行的无效像素显示开始,DE信号保持低电平,直到所有无效行显示完,下一帧画面显示时,DE信号变为高电平。第一计数器记录完第900行的160个无效像素后,第901行像素也是无效像素,由于第一计数器的值小于1600,第一计数器继续计数,第901行像素的第1441个像素显示完毕后,第一计数器的值大于1600,第二计数器加1。判断第二计数器是否大于第一预设值,例如第一预设值为2。此时第二计数器为1,所以将第一计数器清零。
第一计数器继续判断DE是否是低电平,由于处于空白时间内,DE信号仍然保持低电平,第一计数器继续计数,同时液晶显示器显示第901行像素的第1441~1600个像素。第901行像素的第1441~1600个像素显示完之后,第一计数器的值大于160,第一计数器的值小于1600,第一计数器继续计数,第902行像素的第1441个像素显示完之后,第一计数器的值大于1600,第二计数器加1,第二计数器的值变为2,将POL信号复位,使得第二帧的第一行像素的POL信号代表的极性与相邻前一帧画面的第一行像素对应的极性相反。
如果VGA信号不稳定,导致液晶显示器一帧画面的行数不稳定时,不管行数是924、925还是926,第二帧画面第一行像素的极性始终保持为与第一帧第1行像素相反的极性,这样就可以能够消除由于VGA信号不稳定导致的第一行像素的显示效果与其他行的不同,能够消除显示噪声。
如图6所示为本发明液晶显示器源驱动装置结构示意图,包括计数模块11和设置模块12。计数模块11用于在一帧画面的一行像素显示时,通过第一计数器记录当前显示的像素行中无效像素的个数;当第一计数器的值大于当前显示的像素行的目标像素数时,将第二计数器加1。设置模块12与计数模块11连接,用于当第二计数器的值大于或等于第一预设值时,将POL信号复位。
本发明采用第一计数器记录当前显示的像素行中无效像素的个数,当第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1。当第二计数器的值大于或等于第一预设值时,将POL信号复位。本发明中,当当前帧画面显示无效像素行时,将POL信号复位,而不是如同现有技术那样,等到当前帧画面显示结束时才将POL信号复位。这样,即使由于VGA信号不稳定,引起当前帧画面总行数不稳定,POL信号的极性也可以保持与相邻前一帧画面的第一行像素对应的极性相反,相邻下一帧画面第一行像素的极性可以保持一致,从而能够消除由于VGA信号不稳定导致的第一行像素的显示效果与其他行的不同,消除显示噪声。
最后应说明的是:以上实施例仅用以说明本发明的技术方案而非对其进行限制,尽管参照较佳实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对本发明的技术方案进行修改或者等同替换,而这些修改或者等同替换亦不能使修改后的技术方案脱离本发明技术方案的精神和范围。

Claims (6)

1.一种液晶显示器源驱动方法,其特征在于,包括:
步骤101、在一帧画面的一行像素显示时,第一计数器记录当前显示的像素行中无效像素的个数,当所述第一计数器的值大于当前显示的像素行的目标像素数时,第二计数器加1;
步骤102、当所述第二计数器的值大于或等于第一预设值时,将POL信号复位。
2.根据权利要求1所述的液晶显示器源驱动方法,其特征在于,所述步骤101包括:
步骤1011、将所述第一计数器清零;
步骤1012、判断DE信号高电平还是低电平;如果所述DE信号是低电平,执行步骤1013;如果所述DE信号是高电平,继续判断DE信号是高电平还是低电平;
步骤1013、判断当前是否是第一计数器的时钟信号的上升沿;如果当前是第一计数器的时钟信号的上升沿,执行步骤1014;如果当前不是第一计数器的时钟信号的上升沿,继续判断当前是否是第一计数器的时钟信号的上升沿;
步骤1014、所述第一计数器加1;
步骤1015、判断所述DE信号是高电平还是低电平;如果所述DE信号为高电平,执行步骤1011;如果所述DE信号为低电平,执行步骤1016;
步骤1016、判断所述第一计数器的值是否大于当前显示的像素行的目标像素数;如果所述第一计数器的值大于当前显示的像素行的目标像素数,执行步骤1017;如果所述第一计数器的值不大于当前显示的像素行的目标像素数,执行步骤1013;
步骤1017、第二计数器加1。
3.根据权利要求2所述的液晶显示器源驱动方法,其特征在于,所述第一预设值为自然数,所述第一预设值大于或等于1,并且小于或等于液晶显示器的目标无效行数的值减去1之后的值。
4.根据权利要求3所述的液晶显示器源驱动方法,其特征在于,步骤102之后还包括:
步骤103、判断所述DE信号是高电平还是低电平;如果所述DE信号是高电平,将所述第二计数器清零,执行步骤1011;如果所述DE信号是低电平,继续判断所述DE信号是高电平还低电平。
5.根据权利要求4所述的液晶显示器源驱动方法,其特征在于,所述第一计数器的时钟信号的频率与液晶显示器的无效像素数据的输出频率相同。
6.一种液晶显示器源驱动装置,其特征在于,包括:
计数模块,用于在一帧画面的一行像素显示时,通过第一计数器记录当前显示的像素行中无效像素的个数;当所述第一计数器的值大于当前显示的像素行的目标像素数时,将第二计数器加1;
设置模块,与所述计数模块连接,用于当所述第二计数器的值大于或等于第一预设值时,将POL信号复位。
CN 200910235618 2009-09-30 2009-09-30 液晶显示器源驱动方法及驱动装置 Expired - Fee Related CN102034444B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200910235618 CN102034444B (zh) 2009-09-30 2009-09-30 液晶显示器源驱动方法及驱动装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200910235618 CN102034444B (zh) 2009-09-30 2009-09-30 液晶显示器源驱动方法及驱动装置

Publications (2)

Publication Number Publication Date
CN102034444A true CN102034444A (zh) 2011-04-27
CN102034444B CN102034444B (zh) 2013-01-23

Family

ID=43887259

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200910235618 Expired - Fee Related CN102034444B (zh) 2009-09-30 2009-09-30 液晶显示器源驱动方法及驱动装置

Country Status (1)

Country Link
CN (1) CN102034444B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102708834A (zh) * 2012-06-28 2012-10-03 天马微电子股份有限公司 液晶显示器源驱动方法、源驱动装置及液晶显示面板
CN105353300A (zh) * 2015-10-21 2016-02-24 珠海格力电器股份有限公司 交流接触器检测方法及系统
WO2018161394A1 (zh) * 2017-03-09 2018-09-13 深圳市华星光电半导体显示技术有限公司 具有电荷共享的扫描驱动电路及显示面板

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3726910B2 (ja) * 2003-07-18 2005-12-14 セイコーエプソン株式会社 表示ドライバ及び電気光学装置
JP4894183B2 (ja) * 2005-07-25 2012-03-14 三菱電機株式会社 ノイズ除去回路およびこれを用いたマトリックス表示装置、ならびに解像度弁別回路
JP4853028B2 (ja) * 2006-01-18 2012-01-11 三菱電機株式会社 アクティブマトリクス表示装置、およびそのタイミング制御用半導体装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102708834A (zh) * 2012-06-28 2012-10-03 天马微电子股份有限公司 液晶显示器源驱动方法、源驱动装置及液晶显示面板
CN102708834B (zh) * 2012-06-28 2015-03-25 天马微电子股份有限公司 液晶显示器源驱动方法、源驱动装置及液晶显示面板
CN105353300A (zh) * 2015-10-21 2016-02-24 珠海格力电器股份有限公司 交流接触器检测方法及系统
CN105353300B (zh) * 2015-10-21 2018-04-20 珠海格力电器股份有限公司 交流接触器检测方法及系统
WO2018161394A1 (zh) * 2017-03-09 2018-09-13 深圳市华星光电半导体显示技术有限公司 具有电荷共享的扫描驱动电路及显示面板
US10249227B2 (en) 2017-03-09 2019-04-02 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd Scanning driving circuits having charge sharing and display panels

Also Published As

Publication number Publication date
CN102034444B (zh) 2013-01-23

Similar Documents

Publication Publication Date Title
KR100602761B1 (ko) 액정 표시 장치 및 그 구동 방법
JP4904641B2 (ja) 液晶表示制御回路
KR101344674B1 (ko) 시프트 레지스터 및 그것을 포함한 주사 신호선 구동 회로, 및 표시 장치
US8344986B2 (en) Portable electronic display device having a timing controller that reduces power consumption
JP5306762B2 (ja) 電気光学装置及び電子機器
JP5122396B2 (ja) ドライバ及び表示装置
JP5676189B2 (ja) シフト・レジスタおよびゲートライン駆動装置
TW201525963A (zh) 顯示裝置及其閘極移位暫存器的初始化方法
US20100020110A1 (en) Liquid crystal display device and method for driving the same
JP2011085680A (ja) 液晶表示装置、走査線駆動回路および電子機器
CN101546056A (zh) 液晶显示器及其液晶显示面板的驱动方法
JP2015018064A (ja) 表示装置
TWI288389B (en) Method for eliminating residual image and liquid crystal display therefor
CN102034444B (zh) 液晶显示器源驱动方法及驱动装置
JP4620974B2 (ja) 表示パネル用制御装置及びそれを有する表示装置
US8994706B2 (en) Display panel and driving method thereof
JP2007140192A (ja) アクティブマトリクス型液晶表示装置
CN102368125A (zh) 液晶显示器及其液晶显示面板的驱动方法
JP2009069562A (ja) 液晶表示装置
JP2006133673A (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
TW201312540A (zh) 顯示裝置及其驅動方法
JPH0990411A (ja) アクティブマトリクス表示装置
JP4605199B2 (ja) 液晶表示装置及びその駆動方法
JPH08179364A (ja) アクティブマトリックス液晶表示装置とその駆動方法
JP2017067958A (ja) 液晶表示装置及びテレビジョン受像機

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JINGDONGFANG SCIENCE AND TECHNOLOGY GROUP CO., LTD

Free format text: FORMER OWNER: BEIJING BOE PHOTOELECTRICITY SCIENCE + TECHNOLOGY CO., LTD.

Effective date: 20150623

Owner name: BEIJING BOE PHOTOELECTRICITY SCIENCE + TECHNOLOGY

Effective date: 20150623

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20150623

Address after: 100015 Jiuxianqiao Road, Beijing, No. 10, No.

Patentee after: BOE Technology Group Co., Ltd.

Patentee after: Beijing BOE Photoelectricity Science & Technology Co., Ltd.

Address before: 100176 Beijing economic and Technological Development Zone, West Central Road, No. 8

Patentee before: Beijing BOE Photoelectricity Science & Technology Co., Ltd.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130123

Termination date: 20200930

CF01 Termination of patent right due to non-payment of annual fee