CN101976543B - 驱动控制电路模组及其等离子显示屏 - Google Patents

驱动控制电路模组及其等离子显示屏 Download PDF

Info

Publication number
CN101976543B
CN101976543B CN2010105041476A CN201010504147A CN101976543B CN 101976543 B CN101976543 B CN 101976543B CN 2010105041476 A CN2010105041476 A CN 2010105041476A CN 201010504147 A CN201010504147 A CN 201010504147A CN 101976543 B CN101976543 B CN 101976543B
Authority
CN
China
Prior art keywords
layer
signal
printed circuit
chip
parts
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2010105041476A
Other languages
English (en)
Other versions
CN101976543A (zh
Inventor
许亮
徐世文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan COC Display Devices Co Ltd
Original Assignee
Sichuan COC Display Devices Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan COC Display Devices Co Ltd filed Critical Sichuan COC Display Devices Co Ltd
Priority to CN2010105041476A priority Critical patent/CN101976543B/zh
Publication of CN101976543A publication Critical patent/CN101976543A/zh
Application granted granted Critical
Publication of CN101976543B publication Critical patent/CN101976543B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种驱动控制电路模组及其等离子显示屏,其中,驱动控制电路模组包括驱动印刷电路板,该印刷电路板具有一个多层印刷电路结构,印刷电路板上设置有元器件,多层印刷电路结构为三层或四层结构,包括:一个或两个信号层,印刷电路板上的元器件均设置在信号层上,用于获取并行数据信号;电源层,用于连接各个元器件的电源端的电源引线分布在该电源层中;地层,用于连接各个元器件的接地端的接地引线分布在该地层中。通过本发明,能够实现不降低控制电路工作效率的基础上,简化控制电路结构,减少电路板层数。

Description

驱动控制电路模组及其等离子显示屏
技术领域
本发明涉及数字电子技术领域,具体而言,涉及一种驱动控制电路模组及其等离子显示屏。
背景技术
目前等离子显示器PDP模组电路中,由于最核心的控制电路板上的控制信号非常多,并且大多信号频率很到,因而控制电路通常都是结构复杂,功能繁多,而且由于控制电路本身的面积受模组体积所限,目前大多数厂家的控制电路都采用了六层电路板甚至八层电路板结构来完成相关设计,这样的控制电路造价昂贵,从而使得整个模组的成本增加,影响产品在市场上的竞争力。另外由于电路板层数较多,其可靠性也随之下降。
在相关的技术方案中,控制电路中电路板层数较多、电路结构复杂且可靠性不足的问题,目前尚未提出有效的解决方案
发明内容
针对相关的技术方案中,控制电路中电路板层数较多、电路结构复杂且可靠性不足的问题而提出本发明,为此,本发明的主要目的在于提供一种驱动控制电路模组及其等离子显示屏,以解决上述问题。
为了实现上述目的,根据本发明的一个方面,提供了一种驱动控制电路模组。
根据本发明的驱动控制电路模组包括:印刷电路板,该印刷电路板具有一个多层印刷电路结构,印刷电路板上设置有元器件,多层印刷电路结构为三层或四层结构,包括:一个或两个信号层,印刷电路板上的元器件均设置在信号层上,用于获取并行数据信号;电源层,用于连接各个元器件的电源端的电源引线分布在该电源层中;地层,用于连接各个元器件的接地端的接地引线分布在该地层中。
进一步地,两个信号层包括第一信号层和第二信号层,第一信号层中设置第一类元器件,第二信号层中设置第二类元器件,第一类元器件的尺寸大于第二类元器件的尺寸。
进一步地,第一信号层设置在四层结构的顶层,第二信号层设置在四层结构的底层。
进一步地,四层印刷电路结构按照第一信号层、地层、电源层、第二信号层的顺序依次排布。
进一步地,四层印刷电路结构按照第一信号层、地层、第二信号层、电源层的顺序依次排布。
进一步地,三层印刷电路结构按照信号层、地层、电源层的顺序依次排布。
进一步地,印刷电路板上的元器件包括:主控芯片,用于接收视频信号,并将视频信号转换成并行数据信号;处理芯片,获取并行数据信号,通过比较并行数据信号之间的信号的数据压缩率,得到显示的图像信号;存储芯片,用于存储图像信号,以及波形数据和电路的配置数据;通讯装置,用于将接收到的视频信号发送给主控芯片,并将获取的图像信号发送至显示板上。
进一步地,主控芯片采用可编程芯片,包括FPGA和/或DSP芯片。
进一步地,控制电路还包括连接件,与主控芯片连接,用于接收LVDS视频信号。
进一步地,存储芯片包括随机存储芯片和非易失存储芯片,其中,随机存储芯片包括SRAM和/或DDR,非易失存储芯片包括串行FLASH芯片和/或并行FLASH芯片。
为了实现上述目的,根据本发明的另一方面,提供了一种等离子显示屏。该等离子显示屏具有上述控制电路模组的所有技术特征以及技术方案。
通过本发明,采用印刷电路板,该印刷电路板具有一个多层印刷电路结构,印刷电路板上设置有元器件,多层印刷电路结构为三层或四层结构,包括:一个或两个信号层,印刷电路板上的元器件均设置在信号层上,用于获取并行数据信号;电源层,用于连接各个元器件的电源端的电源引线分布在该电源层中;地层,用于连接各个元器件的接地端的接地引线分布在该地层中,解决了相关的技术方案中,控制电路中电路板层数较多、电路结构复杂且可靠性不足的问题,进而达到了在不降低控制电路工作效率的基础上,简化控制电路结构,减少电路板层数的效果。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的三层驱动印刷电路结构的示意图;
图2是根据本发明实施例的四层驱动印刷电路结构的示意图;
图3是根据本发明实施例的信号层的结构示意图;
图4是根据本发明实施例的驱动控制电路的结构示意图。
具体实施方式
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本发明。
根据本发明的实施例,提供了一种驱动控制电路模组及其等离子显示屏。
图1是根据本发明实施例的三层驱动印刷电路结构的示意图。如图1所示,该驱动控制电路模组包括印刷电路板,该印刷电路板具有一个多层印刷电路结构,驱动印刷电路板上设置有元器件,多层印刷电路结构为三层或四层结构,可以包括:一个或两个信号层,印刷电路板上的元器件均设置在信号层上,用于获取并行数据信号;电源层,用于分布连接各个元器件的电源端的电源引线;地层,用于分布连接各个元器件的接地端的接地引线。
本发明实施例通过将驱动印刷电路结构设置成由三层印刷电路板构成的控制电路,解决了因为现有的控制电路的电路板本身的面积所限使得电路及其信号复杂,导致控制电路中使用电路板的层数较多、电路结构复杂且可靠性不足的问题,进而达到了在不降低控制电路工作效率的基础上,简化控制电路结构,减少电路板层数的效果,这样使得电路加工费用降低,提高了产品的价格竞争力。本申请在简化控制电路的电路结构,减少电路板层数的同时并不降低电路的工作效率。
图2是根据本发明实施例的四层驱动印刷电路结构的示意图;图3是根据本发明实施例的信号层的结构示意图。如图2所示,该印刷电路结构的两个信号层可以包括第一信号层和第二信号层,第一信号层中设置第一类元器件,第二信号层中设置第二类元器件,第一类元器件的尺寸大于第二类元器件的尺寸。优选的,本发明实施例中第一信号层设置在四层结构的顶层,第二信号层设置在四层结构的底层,而电源层和地层设置在第一信号层和第二信号层之间。上述实施例中将所有信号层尽可能与地平面相邻,而且尽量避免两信号层直接相邻,以防止信号电磁干扰的问题和信号完整性等问题。
优选的,四层印刷电路结构可以按照第一信号层、地层、电源层、第二信号层的顺序依次排布。
优选的,四层印刷电路结构可以按照第一信号层、地层、第二信号层、电源层的顺序依次排布。
优选的,三层印刷电路结构可以按照信号层、地层、电源层的顺序依次排布。
本发明实施例优选的可以将电源层或地层设置在第一信号层的下部,这样便于电源层散热,延长元器件的寿命。
综上所述,本发明的控制电路可以采用四层印制电路板实现,其中顶层和底层是信号层,可以通过走线将各元器件连接起来。中间的两层分别是电源层和地层,电源层用于连接各元件的电源端,给各元器件供电或者输出,各元器件通过孔连接到电源层,从而获得电源。地层则是信号和电源公共的接地层,各元器件可以通过过孔的方式连接到地层。
元器件摆放在顶层和底层,对于较大的芯片或者高大的元器件都摆放在顶层,而较小的元器件可以摆放在顶层和底层,本申请中低层只摆放贴片电容和贴片电阻器件,其它器件均摆放在顶层,贴片电阻和电容也可以摆放在顶层。
图4是根据本发明实施例的驱动控制电路的结构示意图。如图4所示的印刷电路板上的元器件可以包括:主控芯片,用于接收视频信号,并将视频信号转换成并行数据信号;处理芯片,获取并行数据信号,通过比较并行数据信号之间的信号的数据压缩率,得到显示的图像信号;存储芯片,用于存储图像信号,以及波形数据和电路的配置数据;通讯装置,用于将接收到的视频信号发送给主控芯片,并将获取的图像信号发送至显示板上。
上述实施例可知,在四层电路印刷板上其结构主要可以包括以下模块:主控制模块,LVDS视频信号输入解码模块,DDR存储模块,FLASH存储模块,电源模块,控制信号输出模块等。优选的,主控芯片采用可编程芯片,包括FPGA和/或DSP芯片,存储芯片包括随机存储芯片和非易失存储芯片,其中,随机存储芯片包括SRAM和/或DDR,非易失存储芯片包括串行FLASH芯片和/或并行FLASH芯片。
该在四层电路印刷板上还包括连接件,与主控芯片连接,用于接收LVDS视频信号,将该视频信号发送给主控芯片,主控芯片实现将LVDS输入的视频信号进行处理,即将视频信号转换成控制驱动电路的控制信号输出,控制电路从而在PDP屏幕上显示相应的图像。该电路同时可以对图像进行画质处理等,提高图像质量,使观看更舒适等。
其中,图像数据可以通过LVDS方式输入到该电路,通过控制芯片内置的解码电路将LVDS信号转换成普通的并行数据,这样便于在内部进行数字信号处理,DDR存储芯片用于存储图像信号,通过对相邻的两幅或多幅画面进行比较,经过一定的算法,得到最适合屏幕显示的图像数据,并以控制信号的方式分别输出到Y板、X板和A板,从而在PDP屏幕上显示响应的图像。FLASH芯片用于存储波形数据以及电路的配置数据等。
上述实施例中的控制电路的电源部分通过DC-DC芯片将输入的电源转换到需要的电压,并连接到电路板的电源层,从而给电路的各部分供电。
该控制电路的核心控制芯片可以选择专用芯片或者可编程芯片,如FPGA等。
LVDS视频信号通过接插件输入到该控制板,在控制板上通过走线连接到控制芯片。
与控制芯片相连的RAM存储器芯片可以选择DDR或者SRAM等各种随机存储芯片。
RAM存储芯片与控制芯片之间通过走线互连,在信号走线上,尽量使各信号线的长度相等,可以通过走蛇形线或者弯角的方式实现,这样可以提高电路工作的速率。
FLASH存储芯片可以使用串行或者并行的FLASH芯片。
FLASH存储芯片与控制芯片之间通过走线连接。
控制芯片处理后输出的控制信号通过走线连接到各接插件,分别输出到X驱动板、Y驱动板和A驱动板电路上。
根据上述实施例本发明还可以提供一种等离子显示屏,包括驱动控制电路模组所有技术特征以及技术方案。
本申请的印刷电路板的设计原理以及所有实施例均可以适用于其他规格等离子控制电路的设计,不仅可以使用在等离子显示屏中,还可以应用在其他电器中。
从以上的描述中,可以看出,本发明实现了如下技术效果:从以上描述可以看出,本发明在三层或四成印刷电路板上实现控制电路结构简单,易于实现并且具有较好的可靠性。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (5)

1.一种驱动控制电路模组,包括印刷电路板,其特征在于,所述印刷电路板具有一个多层印刷电路结构,印刷电路板上设置有元器件,所述多层印刷电路结构为三层或四层结构,包括:
一个或两个信号层,所述印刷电路板上的所述元器件均设置在所述信号层上,用于获取并行数据信号;
电源层,用于连接各个所述元器件的电源端的电源引线分布在该电源层中;
地层,用于连接各个所述元器件的接地端的接地引线分布在该地层中,
所述印刷电路板上的元器件包括:
主控芯片,用于接收视频信号,并将所述视频信号转换成并行数据信号,所述主控芯片采用可编程芯片,包括FPGA和/或DSP芯片;
连接件,与所述主控芯片连接,用于接收LVDS视频信号;
处理芯片,获取所述并行数据信号,通过比较所述并行数据信号之间的信号的数据压缩率,得到显示的图像信号;
存储芯片,用于存储所述图像信号,以及波形数据和电路的配置数据,所述存储芯片包括随机存储芯片和非易失存储芯片,其中,所述随机存储芯片包括SRAM和/或DDR,所述非易失存储芯片包括串行FLASH芯片和/或并行FLASH芯片;
通讯装置,用于将接收到的所述视频信号发送给所述主控芯片,并将获取的所述图像信号发送至显示板上。
2.根据权利要求1所述的驱动控制电路模组,其特征在于,所述两个信号层包括第一信号层和第二信号层,所述第一信号层中设置第一类元器件,所述第二信号层中设置第二类元器件,所述第一类元器件的尺寸大于所述第二类元器件的尺寸,所述第一信号层设置在所述四层结构的顶层,所述第二信号层设置在所述四层结构的底层。
3.根据权利要求2所述的驱动控制电路模组,其特征在于,所述四层印刷电路结构按照所述第一信号层、所述电源层、所述地层、所述第二信号层从顶层至底层的顺序排布。
4.根据权利要求1所述的驱动控制电路模组,其特征在于,所述三层印刷电路结构按照所述信号层、所述电源层、所述地层从顶层至底层的顺序排布。
5.一种等离子显示屏,其特征在于,包括权利要求1-4中任一项所述的驱动控制电路模组。
CN2010105041476A 2009-12-31 2010-09-30 驱动控制电路模组及其等离子显示屏 Expired - Fee Related CN101976543B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010105041476A CN101976543B (zh) 2009-12-31 2010-09-30 驱动控制电路模组及其等离子显示屏

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN200910261852.5 2009-12-31
CN200910261852 2009-12-31
CN2010105041476A CN101976543B (zh) 2009-12-31 2010-09-30 驱动控制电路模组及其等离子显示屏

Publications (2)

Publication Number Publication Date
CN101976543A CN101976543A (zh) 2011-02-16
CN101976543B true CN101976543B (zh) 2013-03-20

Family

ID=43576425

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010105041476A Expired - Fee Related CN101976543B (zh) 2009-12-31 2010-09-30 驱动控制电路模组及其等离子显示屏

Country Status (1)

Country Link
CN (1) CN101976543B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108566724B (zh) * 2018-06-13 2020-12-04 晶晨半导体(深圳)有限公司 Ddr存储器的布线板、印刷电路板及电子装置
CN113516947B (zh) * 2021-04-22 2023-01-17 武汉天马微电子有限公司 显示面板和显示装置
CN114040566A (zh) * 2021-11-15 2022-02-11 无锡江南计算技术研究所 一种针对电源模块噪声抑制的pcb电路板
CN114442983A (zh) * 2022-01-28 2022-05-06 深圳市爱协生科技有限公司 应用于工业屏的图像显示控制方法、装置和计算机设备

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2414585Y (zh) * 2000-01-07 2001-01-10 神达电脑股份有限公司 多层印刷电路板的噪音抑制装置
CN1960600A (zh) * 2005-11-04 2007-05-09 鸿富锦精密工业(深圳)有限公司 印刷电路板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2414585Y (zh) * 2000-01-07 2001-01-10 神达电脑股份有限公司 多层印刷电路板的噪音抑制装置
CN1960600A (zh) * 2005-11-04 2007-05-09 鸿富锦精密工业(深圳)有限公司 印刷电路板

Also Published As

Publication number Publication date
CN101976543A (zh) 2011-02-16

Similar Documents

Publication Publication Date Title
CN101976543B (zh) 驱动控制电路模组及其等离子显示屏
TW443083B (en) Printed circuit board structure
US8942002B2 (en) Three dimensional passive multi-component structures
US8777452B2 (en) Printed circuit board for providing ambient light
CN109102781B (zh) 一种显示面板及显示装置
CN205105456U (zh) 电子装置
CN111316443B (zh) 显示装置、显示装置的制造方法和电子设备
CN207689661U (zh) 一种高集成度瓦片式tr组件
KR20060048204A (ko) 계층형 모듈
CN1719310A (zh) 液晶模块
CN103533746A (zh) 改进叠层结构的高密度互连集成印制电路板及其制作方法
CN204994085U (zh) 一种pcb板互连结构及pcb板
CN102355794A (zh) 一种双层柔性线路板
CN102404930B (zh) 一种多层柔性印刷电路板的改进结构
CN104486465A (zh) 一种移动终端
KR20140003955A (ko) 커패시터 내장형 기판
US9510462B2 (en) Method for fabricating circuit board structure
CN207117649U (zh) Can总线隔离收发器
CN206212410U (zh) 带缓冲区的柔性电路板
JP2006228960A (ja) 積層チップ型トランス、積層チップ型コイル及び電子回路ユニット
CN103079342A (zh) 一种柔性电路板及电路连接设备
CN212115782U (zh) 一种电路板以及显示面板
CN103747193A (zh) 电视机
CN214846519U (zh) 一种低成本cpu模组
KR100841504B1 (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130320

Termination date: 20160930