CN101854353A - 一种基于fpga的多芯片并行加密方法 - Google Patents
一种基于fpga的多芯片并行加密方法 Download PDFInfo
- Publication number
- CN101854353A CN101854353A CN201010159256A CN201010159256A CN101854353A CN 101854353 A CN101854353 A CN 101854353A CN 201010159256 A CN201010159256 A CN 201010159256A CN 201010159256 A CN201010159256 A CN 201010159256A CN 101854353 A CN101854353 A CN 101854353A
- Authority
- CN
- China
- Prior art keywords
- chip
- fpga
- data
- encryption
- crypto
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Storage Device Security (AREA)
Abstract
本发明公开了一种基于FPGA的多芯片并行加密方法。主机通过PCI Express接口,将待加密的明文数据送给数据加密卡上的FPGA芯片。由数据加密卡的FPGA芯片把收到的待加密明文编队,根据四个密码芯片的工作状态判断,当有密码芯片处于空闲状态的时候,FPGA芯片就将数据发给空闲的密码芯片,同时设置该密码芯片为工作忙状态。FPGA内的状态机循环判断密码芯片是否完成加密,当密码芯片完成加密后,FPGA从密码芯片内读出加密后的数据,同时将密码芯片设置为空闲状态。FPGA通过PCI Express接口将加密完后的数据传送给主机。本发明可以在不提高密码芯片自身速度的情况下,成倍提高数据加密卡的运算速度。
Description
技术领域
本发明涉及多芯片数据加密卡的并行运算技术,运用多片加密芯片并行工作的原理,可以实现数据加密卡运算速度的成倍增长,数据加密卡的运算速度接近相同数量密码芯片的运算能力之和。
背景技术
随着网络信息化的发展,现阶段网络通信流量呈现出几何级数的增长,网络信息安全中的加密技术也对于高性能加密模块的需求也越来越迫切。传统的加密卡,都是采用PCI总线接口,采用DSP控制单片密码芯片完成加解密。目前,受制于密码芯片自身的加解密速度限制,单片密码芯片的速度很难在短期内得到提升。为了能够满足日益增长的网络通信流量的要求,必须采用其他方法,尽可能的提高加密卡的加解密速度。
发明内容
发明目的
本发明是一项用于提高加密卡运算速度的技术,利用基于FPGA的多密码芯片并行运算技术,可以实现应用单片FPGA芯片控制四片及以上的密码芯片同时并行运算,解决单片加密芯片在速度上的瓶颈。此外,传统的加密卡采用PCI总线,PCI总线实际只能支持双向200Mbps左右的带宽,无法满足高性能加密卡的要求,因此利用FPGA内部集成有PCI Express接口总线,可以实现更高速度的数据传输,解决总线的传输瓶颈。
技术方案
通常情况下,数据加密卡都是采用DSP加上PCI传输接口的方式。这种方式下,一片DSP只能控制一片密码芯片,PCI总线的传输速度最高只能达到双向传输数据速度200Mbps。随着现在网络报文数据量以几何级方式的增长,受制于密码芯片速度难以在短期内得到提升,以及PCI总线传输速度的限制,传统的DSP加上PCI传输的接口的方式难以满足新的网络报文数据加密的需求。因此,提出一种新的处理数据加解密的方法,即利用FPGA并行工作的原理,应用四片及以上的密码芯片同时并行工作,利用FPGA自身集成的PCI Express总线,提供高传输带宽。实现多芯片的并行加密传输,速度可以高达多片芯片独立加解密速度之和,可以满足高速网络报文加密的要求。
本发明采用如下技术方案:
1.主机首先通过PCI Express接口,将待加密的明文数据送给数据加密卡上的FPGA芯片。
2.由数据加密卡的FPGA芯片把收到的待加密明文编队,根据四个密码芯片的工作状态判断,当有密码芯片处于空闲状态的时候,FPGA芯片就将数据发给空闲的密码芯片,同时设置该密码芯片为工作忙状态。FPGA内的状态机循环判断密码芯片是否完成加密,当密码芯片完成加密后,FPGA从密码芯片内读出加密后的数据,同时将密码芯片设置为空闲状态,为下一次加密做准备。
3.FPGA通过PCI Express接口将加密完后的数据传送给主机。
4.应用同样的方法,主机将密文送给数据加密卡,由数据加密卡的CPU控制密码芯片解密,可以将解密后的明文返回主机,从而实现数据加解密的功能。
利用FPGA的多线程并行处理能力以及PCI Express接口的高传输带宽,可以实现多片密码芯片的高速并行运算,且每片密码芯片都可以满负荷运算。利用这种方法,可以在不提高密码芯片自身速度的情况下,成倍提高数据加密卡的运算速度。
有益效果
本发明提供了一种技术,利用FPGA的多线程并行处理能力以实现多片密码芯片的调度并行运算;利用FPGA带有的PCI Express接口,实现数据加密卡与主机之间数据的高速传输;利用网络报文分组的特性解决CBC模式下的并行加解密问题;利用密码芯片乒乓调度算法,使得每片密码芯片都可以满负荷运算。利用本发明的这些技术方法,可以在不提高密码芯片自身速度的情况下,成倍提高数据加密卡的运算速度,具有广阔的应用前景。
本发明可以实现多片密码芯片并行工作,且每片密码芯片都可以实现满负荷工作。即可以在单块数据加密卡上实现加解密速度成倍的增长,满足了大流量数据加密对高性能数据加密卡的需求。
本发明不仅可以应用于提高数据加密卡的性能,同样也适用于其他需要并行处理的计算机系统中,可以为其他需要利用并行处理技术提高性能的系统提供解决方案。
附图说明
图1是高速数据加密卡原理图;
图2是网络加密通信示意图;
图3是CBC模式下的加密流程图;
图4是乒乓调度算法示意图。
具体实施方式
本发明主要用于解决系统对数据加解密速度要求较高的场合。适用于对于加解密有高速需求的,单片加密芯片的加解密能力无法满足系统要求的情况。
根据本发明设计的高速数据加密卡主要是用在网络通讯加密机上,如图2所示。将高速数据加密卡插入网络通讯主机的PCI Express插槽,作为网络通讯主机的一个加密模块使用。网络通讯主机可以根据需要对经过该主机的报文选择是否加密。如果经过主机的报文需要加密,则主机将报文通过PCI Express接口传递给数据加密卡,由数据加密卡对报文进行加密。加密完成后,数据加密卡再把数据通过PCI Express接口返回给主机,最后主机再将加密后的数据发给网络对端的另一台网络通讯加密机。对端的网络通讯主机收到加密的报文以后,再将数据通过PCI Express接口传递给对该机上的数据加密卡,由数据加密卡解密后,对端主机得到解密后的数据。通过这个流程,两端的网络通讯密码机实现对网络传输的报文进行加密。
利用FPGA实现多片密码芯片的并行加解密运算需要采用以下多项关键技术。
1.选用内部集成有PCI Express模块的高性能FPGA
FPGA为高速加密卡的主控制器,本发明选用内部集成有PCI Express模块的高性能FPGA。凭借FPGA的高性能以及多引脚,可以在FPGA外部连接四个或者更多的密码芯片,实现对多个密码芯片的控制。该FPGA芯片内部集成有PCI Express模块。利用FPGA的PCI Express接口,可以实现加解密数据在主机与FPGA之间的高速传输,PCI Express接口高达32GBps的传输速度,足可以满足现阶段高速加密卡的需求。
2.CBC模式下的连续数据的并行加密
本发明的高速加密卡采用四片密码芯片并行运算,为了克服电子密码本模式(ECB模式)的安全性缺陷,加密卡采用密码分组链接模式(CBC模式),CBC模式运算方法如图3所示。CBC模式下,后续数据的加密依赖前一次加密结果作为后一组报文加密的IV(Initialization Vector)向量,因此,后一组数据必须要等前一组数据加密完成后方能再进行加密。受制于这种连续性加密的要求,大段连续的明文无法通过多片密码芯片并行运算的方法进行加密,必须要进行特殊处理。在本方法中,利用了网络报文的特性,采用分段加密的方法。大段数据在网络传输中会被分片,切割成多组报文,网卡再将多组报文分批发送出去。可以利用网络报文传输的这种特性通过对大段明文数据进行分组,对每个分组单独进行加密处理,利用这种方式,可以实现多片密码芯片的并行加密。
3.密码芯片的乒乓调度
报文首先由PCI Express接口输入FPGA,由FPGA对报文进行调度,判断当前有无加密芯片工作队列有空余。如果有则送往该加密芯片工作队列,否则等待。此外,FPGA再分别控制每个加密芯片的运算。加密芯片运算完成后,再将报文通过PCI Express接口返回给主机。
FPGA支持4密码芯片全速工作。每个密码芯片对应2个接收缓存buf_r0、buf_r1和2个发送缓存buf_t0、buf_t1,大小均为2KB字节。buf_r0与buf_t0相对应,密码芯片从buf_r0得到数据,计算结果存入buf_t0。同理buf_r1与buf_t1相对应。系统以2KB数据包单元进行乒乓操作。如图4所示:
在T0时间单位,主机往FPGA内的buf_r0写入数据包vec0。
在T1时间单位,主机往FPGA内的buf_r1写入数据包vec1;密码芯片从buf_r0读取数据vec0,操作完毕将计算结果写入buf_t0。
在T2时间单位,主机从FPGA内的buf_t0读出数据包vec0;主机往FPGA内的buf_r0写入数据包vec2;密码芯片从buf_r1读取数据vec1,操作完毕将计算结果写入buf_t1。
在T3时间单位,主机从FPGA内的buf_t1读出数据包vec1;主机往FPGA内的buf_r1写入数据包vec3;密码芯片从buf_r0读取数据vec2,操作完毕将计算结果写入buf_t0。
从这个流程可以看出密码芯片从T1时间段开始即可连续不间断全速进行加解密工作。
Claims (4)
1.一种基于FPGA的多芯片并行加密方法,其特征在于,包括以下步骤:
1)主机通过PCI Express接口,将待加密的明文数据送给数据加密卡上的FPGA芯片;
2)由数据加密卡上的FPGA芯片把收到的待加密明文编队,根据四个密码芯片的工作状态判断,当有密码芯片处于空闲状态的时候,FPGA芯片就将数据发给空闲的密码芯片,同时设置该密码芯片为工作忙状态;FPGA内的状态机循环判断密码芯片是否完成加密,当密码芯片完成加密后,FPGA从密码芯片内读出加密后的数据,同时将密码芯片设置为空闲状态,为下一次加密做准备;
3)FPGA通过PCI Express接口将加密完后的数据传送给主机;
4)应用同样的方法,主机将密文送给数据加密卡,由数据加密卡的CPU控制密码芯片解密,可以将解密后的明文返回主机,从而实现数据加解密的功能。
2.根据权利要求1所述的一种基于FPGA的多芯片并行加密方法,其特征在于,所述FPGA芯片内部集成有PCI Express模块。
3.根据权利要求1所述的一种基于FPGA的多芯片并行加密方法,其特征在于,所述数据加密卡采用密码分组链接模式进行加密。
4.根据权利要求1所述的一种基于FPGA的多芯片并行加密方法,其特征在于,所述数据加密卡采用以乒乓调度方式控制密码芯片进行加密。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010101592569A CN101854353B (zh) | 2010-04-28 | 2010-04-28 | 一种基于fpga的多芯片并行加密方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010101592569A CN101854353B (zh) | 2010-04-28 | 2010-04-28 | 一种基于fpga的多芯片并行加密方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101854353A true CN101854353A (zh) | 2010-10-06 |
CN101854353B CN101854353B (zh) | 2013-01-16 |
Family
ID=42805620
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010101592569A Active CN101854353B (zh) | 2010-04-28 | 2010-04-28 | 一种基于fpga的多芯片并行加密方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101854353B (zh) |
Cited By (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102724035A (zh) * | 2012-06-15 | 2012-10-10 | 中国电力科学研究院 | 一种加密卡的加解密方法 |
CN103220150A (zh) * | 2013-04-08 | 2013-07-24 | 浪潮集团有限公司 | 一种基于fpga的税收校验卡 |
CN103237021A (zh) * | 2013-04-08 | 2013-08-07 | 浪潮集团有限公司 | 一种基于fpga芯片的pci-e的高速密码卡 |
CN103324593A (zh) * | 2013-06-27 | 2013-09-25 | 成都林海电子有限责任公司 | 一种基于FPGA的PCI Express数据传输控制方法 |
CN103544417A (zh) * | 2012-06-20 | 2014-01-29 | 微软公司 | 用可重新编程的密码操作来管理对现场可编程门阵列的使用 |
CN105871539A (zh) * | 2016-03-18 | 2016-08-17 | 华为技术有限公司 | 一种密钥处理方法及装置 |
CN105939189A (zh) * | 2016-06-06 | 2016-09-14 | 苏州健雄职业技术学院 | 一种密码芯片安全风险量化方法 |
CN106254061A (zh) * | 2016-08-14 | 2016-12-21 | 北京数盾信息科技有限公司 | 一种高速网络存贮加解密方法 |
CN106453258A (zh) * | 2016-09-12 | 2017-02-22 | 中国电子科技集团公司第三十二研究所 | 高速数据加解密系统及方法 |
CN106529314A (zh) * | 2016-10-28 | 2017-03-22 | 成都力雅信息技术有限公司 | 一种应用fpga加密卡的微型股市数据处理系统 |
CN106874792A (zh) * | 2016-12-28 | 2017-06-20 | 北京握奇智能科技有限公司 | 一种电子签名方法及电子签名终端 |
CN107256363A (zh) * | 2017-06-13 | 2017-10-17 | 杭州华澜微电子股份有限公司 | 一种由加解密模块阵列组成的高速加解密装置 |
CN107577951A (zh) * | 2017-09-12 | 2018-01-12 | 郑州云海信息技术有限公司 | 一种加解密服务器和实现数据加解密的方法及装置 |
CN107679424A (zh) * | 2017-09-25 | 2018-02-09 | 中孚信息股份有限公司 | 一种pcie转sata密码卡及系统 |
CN108011716A (zh) * | 2016-10-31 | 2018-05-08 | 航天信息股份有限公司 | 一种密码装置及实现方法 |
CN108197502A (zh) * | 2018-01-11 | 2018-06-22 | 苏州国芯科技有限公司 | 一种spi传输方法、装置、控制器、加密芯片及通信设备 |
CN109460680A (zh) * | 2018-10-30 | 2019-03-12 | 天津津航计算技术研究所 | 一种基于pci总线的硬件加解密实现方法及硬件加密板卡 |
WO2019061271A1 (zh) * | 2017-09-29 | 2019-04-04 | 深圳大学 | 一种数据加密的加速方法和系统 |
CN110086752A (zh) * | 2018-01-26 | 2019-08-02 | 北京数盾信息科技有限公司 | 一种基于多核网络处理fpga的硬件平台 |
CN110365480A (zh) * | 2019-07-19 | 2019-10-22 | 中安云科科技发展(山东)有限公司 | 一种多芯片密钥同步方法、系统及密码设备 |
CN111124606A (zh) * | 2019-12-12 | 2020-05-08 | 海光信息技术有限公司 | 基于安全处理器的虚拟机数据处理方法、装置、cpu芯片及服务器 |
CN111158853A (zh) * | 2019-12-13 | 2020-05-15 | 海光信息技术有限公司 | 虚拟机内存数据迁移方法、cpu芯片及服务器 |
CN113014307A (zh) * | 2021-02-23 | 2021-06-22 | 兴唐通信科技有限公司 | 一种适用于卫星移动通信终端的数据安全传输方法及系统 |
CN113010292A (zh) * | 2021-03-19 | 2021-06-22 | 广州万协通信息技术有限公司 | 一种对多加密芯片的并发机制调度方法、装置及存储介质 |
CN113177213A (zh) * | 2021-04-29 | 2021-07-27 | 杭州迪普科技股份有限公司 | 加密卡及其加密报文的处理方法 |
CN113721983A (zh) * | 2021-08-19 | 2021-11-30 | 支付宝(杭州)信息技术有限公司 | 外部存储器、提供密码服务的方法及业务处理设备 |
CN116226940A (zh) * | 2022-12-08 | 2023-06-06 | 广州万协通信息技术有限公司 | 一种基于pcie的数据安全处理方法以及数据安全处理系统 |
CN116488794A (zh) * | 2023-06-16 | 2023-07-25 | 杭州海康威视数字技术股份有限公司 | 基于fpga的高速sm4密码模组实现方法及装置 |
CN116684074A (zh) * | 2023-07-25 | 2023-09-01 | 杭州海康威视数字技术股份有限公司 | 硬件密码模组多核调度算法驱动方法、装置及电子设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020181709A1 (en) * | 2000-01-14 | 2002-12-05 | Toru Sorimachi | Method and apparatus for encryption, method and apparatus for decryption, and computer-readable medium storing program |
CN201063780Y (zh) * | 2007-06-04 | 2008-05-21 | 北京市博汇科技有限公司 | 基于ip组播的嵌入式数字电视码流监测设备 |
CN101290569A (zh) * | 2008-05-06 | 2008-10-22 | 国网南京自动化研究院 | 一种采用多密码芯片并行数据处理的方法 |
-
2010
- 2010-04-28 CN CN2010101592569A patent/CN101854353B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020181709A1 (en) * | 2000-01-14 | 2002-12-05 | Toru Sorimachi | Method and apparatus for encryption, method and apparatus for decryption, and computer-readable medium storing program |
CN201063780Y (zh) * | 2007-06-04 | 2008-05-21 | 北京市博汇科技有限公司 | 基于ip组播的嵌入式数字电视码流监测设备 |
CN101290569A (zh) * | 2008-05-06 | 2008-10-22 | 国网南京自动化研究院 | 一种采用多密码芯片并行数据处理的方法 |
Cited By (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102724035A (zh) * | 2012-06-15 | 2012-10-10 | 中国电力科学研究院 | 一种加密卡的加解密方法 |
CN103544417A (zh) * | 2012-06-20 | 2014-01-29 | 微软公司 | 用可重新编程的密码操作来管理对现场可编程门阵列的使用 |
CN103544417B (zh) * | 2012-06-20 | 2017-01-18 | 微软公司 | 用可重新编程的密码操作来管理对现场可编程门阵列的使用 |
CN103220150A (zh) * | 2013-04-08 | 2013-07-24 | 浪潮集团有限公司 | 一种基于fpga的税收校验卡 |
CN103237021A (zh) * | 2013-04-08 | 2013-08-07 | 浪潮集团有限公司 | 一种基于fpga芯片的pci-e的高速密码卡 |
CN103324593A (zh) * | 2013-06-27 | 2013-09-25 | 成都林海电子有限责任公司 | 一种基于FPGA的PCI Express数据传输控制方法 |
CN105871539A (zh) * | 2016-03-18 | 2016-08-17 | 华为技术有限公司 | 一种密钥处理方法及装置 |
CN105939189A (zh) * | 2016-06-06 | 2016-09-14 | 苏州健雄职业技术学院 | 一种密码芯片安全风险量化方法 |
CN106254061B (zh) * | 2016-08-14 | 2019-08-23 | 北京数盾信息科技有限公司 | 一种高速网络存贮加解密方法 |
CN106254061A (zh) * | 2016-08-14 | 2016-12-21 | 北京数盾信息科技有限公司 | 一种高速网络存贮加解密方法 |
CN106453258A (zh) * | 2016-09-12 | 2017-02-22 | 中国电子科技集团公司第三十二研究所 | 高速数据加解密系统及方法 |
CN106453258B (zh) * | 2016-09-12 | 2020-04-03 | 中国电子科技集团公司第三十二研究所 | 高速数据加解密系统 |
CN106529314A (zh) * | 2016-10-28 | 2017-03-22 | 成都力雅信息技术有限公司 | 一种应用fpga加密卡的微型股市数据处理系统 |
CN108011716B (zh) * | 2016-10-31 | 2021-04-16 | 航天信息股份有限公司 | 一种密码装置及实现方法 |
CN108011716A (zh) * | 2016-10-31 | 2018-05-08 | 航天信息股份有限公司 | 一种密码装置及实现方法 |
CN106874792A (zh) * | 2016-12-28 | 2017-06-20 | 北京握奇智能科技有限公司 | 一种电子签名方法及电子签名终端 |
CN107256363A (zh) * | 2017-06-13 | 2017-10-17 | 杭州华澜微电子股份有限公司 | 一种由加解密模块阵列组成的高速加解密装置 |
CN107256363B (zh) * | 2017-06-13 | 2020-03-06 | 杭州华澜微电子股份有限公司 | 一种由加解密模块阵列组成的高速加解密装置 |
CN107577951A (zh) * | 2017-09-12 | 2018-01-12 | 郑州云海信息技术有限公司 | 一种加解密服务器和实现数据加解密的方法及装置 |
CN107679424A (zh) * | 2017-09-25 | 2018-02-09 | 中孚信息股份有限公司 | 一种pcie转sata密码卡及系统 |
WO2019061271A1 (zh) * | 2017-09-29 | 2019-04-04 | 深圳大学 | 一种数据加密的加速方法和系统 |
CN108197502A (zh) * | 2018-01-11 | 2018-06-22 | 苏州国芯科技有限公司 | 一种spi传输方法、装置、控制器、加密芯片及通信设备 |
CN110086752A (zh) * | 2018-01-26 | 2019-08-02 | 北京数盾信息科技有限公司 | 一种基于多核网络处理fpga的硬件平台 |
CN109460680A (zh) * | 2018-10-30 | 2019-03-12 | 天津津航计算技术研究所 | 一种基于pci总线的硬件加解密实现方法及硬件加密板卡 |
CN110365480A (zh) * | 2019-07-19 | 2019-10-22 | 中安云科科技发展(山东)有限公司 | 一种多芯片密钥同步方法、系统及密码设备 |
CN111124606A (zh) * | 2019-12-12 | 2020-05-08 | 海光信息技术有限公司 | 基于安全处理器的虚拟机数据处理方法、装置、cpu芯片及服务器 |
CN111124606B (zh) * | 2019-12-12 | 2024-06-28 | 海光信息技术股份有限公司 | 基于安全处理器的虚拟机数据处理方法、装置、cpu芯片及服务器 |
CN111158853A (zh) * | 2019-12-13 | 2020-05-15 | 海光信息技术有限公司 | 虚拟机内存数据迁移方法、cpu芯片及服务器 |
CN111158853B (zh) * | 2019-12-13 | 2024-09-24 | 海光信息技术股份有限公司 | 虚拟机内存数据迁移方法、cpu芯片及服务器 |
CN113014307A (zh) * | 2021-02-23 | 2021-06-22 | 兴唐通信科技有限公司 | 一种适用于卫星移动通信终端的数据安全传输方法及系统 |
CN113014307B (zh) * | 2021-02-23 | 2023-02-14 | 兴唐通信科技有限公司 | 一种适用于卫星移动通信终端的数据安全传输方法及系统 |
CN113010292A (zh) * | 2021-03-19 | 2021-06-22 | 广州万协通信息技术有限公司 | 一种对多加密芯片的并发机制调度方法、装置及存储介质 |
CN113177213B (zh) * | 2021-04-29 | 2022-06-24 | 杭州迪普科技股份有限公司 | 加密卡及其加密报文的处理方法 |
CN113177213A (zh) * | 2021-04-29 | 2021-07-27 | 杭州迪普科技股份有限公司 | 加密卡及其加密报文的处理方法 |
CN113721983A (zh) * | 2021-08-19 | 2021-11-30 | 支付宝(杭州)信息技术有限公司 | 外部存储器、提供密码服务的方法及业务处理设备 |
CN116226940A (zh) * | 2022-12-08 | 2023-06-06 | 广州万协通信息技术有限公司 | 一种基于pcie的数据安全处理方法以及数据安全处理系统 |
CN116226940B (zh) * | 2022-12-08 | 2024-04-26 | 广州万协通信息技术有限公司 | 一种基于pcie的数据安全处理方法以及数据安全处理系统 |
CN116488794A (zh) * | 2023-06-16 | 2023-07-25 | 杭州海康威视数字技术股份有限公司 | 基于fpga的高速sm4密码模组实现方法及装置 |
CN116488794B (zh) * | 2023-06-16 | 2023-09-19 | 杭州海康威视数字技术股份有限公司 | 基于fpga的高速sm4密码模组实现方法及装置 |
CN116684074A (zh) * | 2023-07-25 | 2023-09-01 | 杭州海康威视数字技术股份有限公司 | 硬件密码模组多核调度算法驱动方法、装置及电子设备 |
CN116684074B (zh) * | 2023-07-25 | 2023-10-20 | 杭州海康威视数字技术股份有限公司 | 硬件密码模组多核调度算法驱动方法、装置及电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN101854353B (zh) | 2013-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101854353B (zh) | 一种基于fpga的多芯片并行加密方法 | |
CN102724035B (zh) | 一种加密卡的加解密方法 | |
CN101290569A (zh) | 一种采用多密码芯片并行数据处理的方法 | |
CN101114903A (zh) | 一种吉比特无源光网络系统中高级加密标准加密装置及其实现方法 | |
CN106788975B (zh) | 基于sm4密码算法的加解密装置 | |
CN101478392B (zh) | 利用vlsi实现128位密钥长度aes算法的装置 | |
CN107256363A (zh) | 一种由加解密模块阵列组成的高速加解密装置 | |
CN102737270B (zh) | 一种基于国产算法的银行智能卡芯片安全协处理器 | |
CN103973432A (zh) | 一种基于fpga和usb接口芯片的sm4算法加密设备 | |
CN107632957A (zh) | 一种基于大规模fpga芯片的计算加速系统及其加速方法 | |
CN112367155B (zh) | 一种基于fpga的zuc加密系统ip核构建方法 | |
CN102664729A (zh) | 一种基于fpga的aes加解密网络通讯装置及其实现方法 | |
CN107832248A (zh) | 一种带有加解密功能的数据摆渡模块及其数据处理方法 | |
CN103530245A (zh) | 一种基于fpga的srio互联交换装置 | |
CN108809642A (zh) | 一种基于fpga的多通道数据万兆加密认证高速传输实现方法 | |
CN101729242A (zh) | 对称分组密码的生成方法及其装置 | |
CN102739393B (zh) | 基于apb总线的硬件加密uart装置 | |
CN105577363A (zh) | 针对sm4密码算法的可扩展流水线电路及其实现方法 | |
CN101515853B (zh) | 信息终端及其信息安全装置 | |
CN110287721B (zh) | 硬件加解密系统及方法 | |
CN101950279B (zh) | 均衡数据信息流量的方法、总线系统和译码器 | |
CN101482909B (zh) | 加密算法模块加速器及其数据高速加解密方法 | |
CN104426654A (zh) | 一种基于多缓冲方式的加密卡的加解密方法 | |
CN102013973A (zh) | 一种加密解密转接器 | |
CN103942106B (zh) | 一种分布式加密方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |