CN101816030A - 显示驱动集成电路及显示驱动系统 - Google Patents

显示驱动集成电路及显示驱动系统 Download PDF

Info

Publication number
CN101816030A
CN101816030A CN200880108410A CN200880108410A CN101816030A CN 101816030 A CN101816030 A CN 101816030A CN 200880108410 A CN200880108410 A CN 200880108410A CN 200880108410 A CN200880108410 A CN 200880108410A CN 101816030 A CN101816030 A CN 101816030A
Authority
CN
China
Prior art keywords
data
signal
produces
enable signal
ddi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200880108410A
Other languages
English (en)
Inventor
安容星
金大成
韩大根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LX Semicon Co Ltd
Original Assignee
Silicon Works Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Silicon Works Co Ltd filed Critical Silicon Works Co Ltd
Publication of CN101816030A publication Critical patent/CN101816030A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供了一种高分辨率的显示驱动系统,不需重新设计时序控制器和DDI之间的接口,尤其,不需要整体改变具有确定DDI的阶度表现和通道之间偏移量角色的DAC单元。所述高分辨率显示驱动系统包括一时序控制器和一DDI单元。所述时序控制器产生一差动频率信号和差动数据。所述DDI单元产生多个对应于所述差动数据的转换信号,以响应一操作指示信号、一重设/致能信号、以及该差动频率信号。从该时序控制器至该DDI单元的数据传输的方案至少为一多点下传方案和一m-LVDS(微型低电压差动信号)方案的其中之一。

Description

显示驱动集成电路及显示驱动系统
技术领域
本发明涉及一种显示驱动集成电路(IC),尤其涉及一种能够实现高分辨率的一显示驱动IC以及具有此显示驱动IC的一显示驱动系统。
背景技术
显示装置将包括有影像信息的数字信号转换为模拟信号,以便使人在显示面板上观看影像。一数字至模拟转换器(DAC)透过利用电阻串来产生对应于数字信号的模拟信号,该电阻串包括多个串联的电阻。为了将N位(N为整数)的数字信号转换为对应的模拟信号,电阻串需要包括至少(2N+1)个电阻。
显示装置的分辨率根据颜色的多样性和亮度来确定,颜色的多样性和亮度可经每一个图像元素在显示面板中呈现出来。颜色的多样性和亮度还与表示每个图像元素的位数目有关。当可由一个图像元素所代表的影像数据的位数目增加一时,电阻串中的电阻数目需要增加两倍。因此,当显示装置的分辨率增加时,电阻串的面积需要增加两倍。另外,当电阻串中的电阻数目增加时,连接到电阻上的开关数目也要增加。因此,连接到开关以驱动开关的金属线的数目增加,使得包括在DAC中的显示驱动IC(DDI)大幅地增加。
为了解决此问题,已提出一种DAC,其透过使用连接在其上的两个电容和开关将数字信号转换为模拟信号。所述具有电容和开关的DAC的优点是实现增加分辨率的显示装置所需的面积不再增加,从而与使用电阻串的DAC相较,减小DDI所占用的面积是可行的。
在使用电容和开关的DAC中,为了将数字信号转换为对应的模拟信号,所需的过程是利用与数字信号对应的预定电压来充电一个电容,进而将储存在电容中的电荷分配给另一个电容。该过程可藉由打开和关闭连接于两电容的开关来执行。然而,充电和放电这些电容占用太多的时间。为了解决DAC的问题,即是,减少信号转换所占的时间,已提出了一种PPDS(点对点差动信号)方案。此处,在所述「PPDS」方案中,两个相关的功能方块以一对一通信的方式彼此连接,所述「PPDS」方案相当于一多点下传方案,在所述多点下传方案中,一个功能方块同时连接至多个功能方块。
图1为一局部视图,表示一种应用PPDS方案的传统高分辨率显示驱动系统。
参考图1,所述显示驱动系统100包括多个DDI 121至128和一时序控制器110,其将差动数据DData和差动频率信号DClk加至多个DDI 121至128。所述时序控制器110和多个DDI 121至128构成点对点接口方案。
所述时序控制器110将差动数据DData和差动频率信号DClk以一对一通信的方式传输至DDI 121至128。每个DDI 121至128透过使用差动数据DData和差动频率信号DClk输出与差动数据DData对应的多个转换信号A0至AN(N为整数)。所述转换信号A0至AN传输至显示面板中对应的图像元素。此处,转换信号的参考标号中的「A」代表模拟信号。
图2为一方块图,表示图1中所表示的DDI的内部架构。
参考图2,所述DDI包括一输入单元210、一数据处理器220、一DAC单元230、一参考电压/电流产生电路240、以及一伽玛参考电压产生电路250。
为了响应一参考电压Vref、一参考电流Iref、以及一频率校正信号Clk_CR,输入单元210处理一差动数据DData和一差动频率信号DClk,以产生一内部频率信号CLK和一数据信号DATA。所述差动数据DData和差动频率信号DClk具有不同的信号格式。所述内部频率信号CLK和数据信号DATA变为CMOS位阶信号。
所述数据处理器220根据内部频率信号CLK和数据信号DATA产生串行数据总线控制信号DATA_BUS、DAC控制信号DAC_control、和频率校正信号Clk_CR。所述DAC单元230包括多个DAC时钟,其根据多个伽玛参考电压VHH、VHM、VHL、VLH、VLM、和VLL,以及串行数据总线控制信号DATA_BUS、和DAC控制信号(DAC_control),产生多个转换信号A0至AN。所述参考电压/电流产生电路240产生参考电压Vref和参考电流Iref。所述伽玛参考电压产生电路250产生多个伽玛参考电压VHH、VHM、VHL、VLH、VLM、和VLL。
图3为一电路图,表示包括在图2中所表示的DAC单元中的DAC方块。
参考图3,所述DAC方块300包括一VH DAC 310和一VL DAC 320。
为了响应为MSB的一符号位SIGN,以及响应包括在串行数据总线信号DATABUS中的剩余位BIT,以及包括在DAC控制信号DAC_control中的切换控制信号S1和S2,VH DAC 310切换三个伽玛参考电压VHH、VHM、和VHL,以输出一第一转换电压A0。
依据由MSB(SIGN)和剩余位BIT所控制的两个开关SW1和SW2以及由第一切换控制信号所控制的一第三开关SW3的切换操作,所述三个伽玛参考电压VHH、VHM、和VHL对一第一电容C1充电。依据由第二切换控制信号S2所控制的一第四开关SW4的切换操作,储存在第一电容C1中的电荷分配至一第二电容C2。通常,第一和第二电容C1和C2设计具有相同的电容量。
为了响应为MSB的符号位SIGN以及响应包括在串行数据总线信号DATA BUS中的剩余位BIT,以及包括在DAC控制信号DAC_control中的切换控制信号S1和S2,所述VL DAC 320切换三个伽玛参考电压VLH、VLM、和VLL,以输出一第二转换电压A1。
VL DAC 320的操作与VH DAC 310的操作相同,除了伽玛参考电压不同。因此,VL DAC 320操作的描述即省略。此处,所述伽玛参考电压VHH、VHM、和VHL具有较伽玛参考电压VLH、VLM、和VLL更高的电压位阶。在某些情况下,这些伽玛参考电压可由具有不同极性的电压如正极性和负极性电压所构成。
如以上所述,使用电容的DAC可用于减少牵涉增加分辨率的电阻串所占用的面积,以及时序控制器110和DDI 121至128之间的接口可实现为PPDS方案。
然而,由于显示系统目前的接口标准为一m-LVDS方案,所以需要在时序控制器和DDI之间设计新接口以用于将PPDS方案用于显示系统。尤其存在的问题是,需要整体改变具有DDI阶度表现和通道之间偏移量的角色的DAC单元。
发明内容
本发明提供一种能够实现高分辨率而不需重新设计时序控制器和DDI之间接口的显示驱动IC,尤其,不需要完全改变具有确定DDI阶度表现和通道之间偏移量角色的DAC单元。
本发明提供一种显示驱动系统,其具有能够实现高分辨率的显示驱动IC。
依据本发明的一个特征,提供有一种显示驱动IC,其包括时序控制器和DDI单元。所述时序控制器产生一差动频率信号和差动数据。所述DDI单元产生多个对应于差动数据的转换信号,以响应操作指令信号、一重设/致能信号、以及差动频率信号。从时序控制器到DDI单元的数据传输方案为多点下传方案和m-LVDS方案的至少其中之一。
依据本发明的另一个特征,提供有一种显示驱动系统,其包括:一时序控制器,其产生一差动频率信号和差动数据;以及一DDI单元,其产生多个对应于差动数据的转换信号,以响应操作指令信号、一重设/致能信号、一极性选择信号、以及差动频率信号,其中,所述DDI单元包括多个DDI,其中每个DDI包括:多个电容;多个用于选择对应于数据的伽玛参考电压的伽玛参考电压选择开关;以及多个将选择的伽玛参考电压充电和配电到多个电容以响应切换控制信号的充电/配电开关,以及其中从时序控制器到DDI单元的数据传输方案为多点下传方案和m-LVDS方案的至少其中之一。
依据本发明,实现高分辨率显示驱动IC和一具有此显示驱动IC而不需要改变m-LVDS接口方案的显示驱动系统是可行的,该m-LVDS接口方案为时序控制器和DDI之间的标准接口方案。
附图说明
藉由详细描述其中的示例性实施例以及参考所附图式,有关本发明的上述及其它特征和优点将变得更明显。所附图式中:
图1为一局部视图,表示一种应用PPDS方案的传统高分辨率显示驱动系统;
图2为一方块图,表示图1中所表示的DDI的内部架构;
图3为一电路图,表示包括在图2中所表示的DAC单元中的DAC方块;
图4为一局部视图,表示依据本发明的显示驱动系统;
图5为一方块图,表示依据本发明的显示驱动IC;
图6为一电路图,表示图5中所表示依据本发明的实际显示驱动IC;
图7为一示意图,表示包括在图6中所表示的数据串行转换电路640中的一单位转换电路;以及
图8为一波形图,表示用于图7中所表示的单位转换电路的信号。
主要组件符号说明:
100      显示驱动系统
110      时序控制器
121-128  DDI
210      输入单元
220      数据处理器
230      DAC单元
240      参考电压/电流产生电路
250      伽玛参考电压产生电路
300      DAC方块
310      VH DAC
320      VL DAC
400      显示驱动系统
410      时序控制器
421-428  DDI
510      移位缓存器数组
520      数据处理器
530      列缓存器
540      数据串行转换电路
550      DAC单元
560      伽玛参考电压产生电路
570      输出单元
610      移位缓存器数组
611      移位缓存器
612      移位缓存器
630      列缓存器
631      主要储存移位缓存器数组
632      辅助储存移位缓存器数组
640      数据串行转换电路
650      DAC单元
670      输出电路
710      多任务器
720      D正反器
具体实施方式
以下参考所附图式及组件符号对本发明的示例性实施例做更详细的描述。
图4为一局部视图,表示依据本发明的显示驱动系统。
参考图4,所述显示驱动系统400包括一时序控制器410,其具有一m-LVDS型接口和多个DDI 421至428。
在多点下传方案中,透过时序控制器410所产生的差动频率信号DClk和差动数据DData经传输至多个DDI 421至428。与传统技术中差动频率信号DClk在多点下传方案中经传输至多个DDI 421至428类似,在本发明中,所述差动频率信号DClk在多点下传方案中传输。然而,不同于传统技术,在本发明中,时序控制器410和多个DDI 421至428之间的接口构成m-LVDS方案。
除了差动频率信号DClk和差动数据DData,DDI 421至428的每一个接收一操作指示信号LOAD。DDI的操作启动系根据致能指令信号R/En和Eo1至Eo7来控制。
在DDI 421至428中,一第一DDI 421的操作根据用于指示重设和致能的一重设/致能信号R/En来控制。所述第一DDI 421产生用于控制串联的一第二DDI 422的控制操作的一第一致能信号Eo1。为了响应所述第一致能信号Eo1,所述第二DDI 422产生用于控制串行连接的一第三DDI 423的操作的一第二致能信号Eo2。其它串联的DDI 423至428也依次以相同方案来致能和操作。分别从DDI 421至428输出的多个转换信号A0至AN(N为整数)经传输至一显示面板。
所述加入于DDI 421至428的操作指示信号LOAD是用于指示开始处理数据的信号。
所述2位差动频率信号DClk和所述2(或以上)位差动数据DData从时序控制器410经并行传输至DDI 421至428。
虽然所述差动数据DData为图4中的12位数据,但差动数据中的位数目可依系统有所不同。
由于用于在传统时序控制器IC和接口IC之间通信的信号在最高电源电压和最低电源电压之间摆动,所以存在的问题是数据传输率低、功率消耗高、而且电磁干扰(EMI)特性差。为解决上述问题,已提出了一种LVDS方案,其减小了用于通信的信号大小。因此,所述LVDS方案称作缩减摆动差动信号(RSDS)方案。与传统技术中使用晶体管-晶体管级(TTL)或者CMOS级相较,所述LVDS方案增进了EMI特性并实现了高传输率。
与LVDS方案相较,在用作显示系统接口的电流标准的m-LVDS方案中,摆动电压的数值进一步减小。由于摆动电压的数值非常小,所以m-LVDS具有的优点是功率消耗减小、低EMI特性、低成本、以及高传输率。因此,m-LVDS方案被认为适用于高分辨率液晶显示(LCD)面板。
图5为一方块图,表示依据本发明的显示驱动IC。
图5中所表示的显示驱动IC意在设法实现高分辨率。所述显示驱动IC作为每一个DDI 421至428来使用。
参考图5,所述显示驱动IC 421为图4中所表示的DDI的一第一DDI 421。所述驱动IC 421包括一移位缓存器数组510、一数据处理器520、一列缓存器530、一数据串行转换电路540、一DAC单元550、一伽玛参考电压产生电路560、以及一输出电路570。
为响应一重设/致能信号R/En,移位缓存器数组510产生用于致能列缓存器530的一列缓存器致能信号LEN以及用于指示致能串联的DDI(图4中的422)的一第一致能信号Eo1。虽然图5中的移位缓存器数组510中包括图中所表示的一信号移位缓存器,但所述移位缓存器数组包括多个移位缓存器。另外,所述列缓存器致能信号LEN在每个移位缓存器中产生。参考图4,所述第一致能信号Eo1经传输至第二DDI 422。
所述数据处理器520产生R位数据DATA(R为整数),其透过k条线(k为整数)以并行输出,和切换控制信号S,其利用差动数据m-DATA1~m-DATAM(M为整数)透过I条线(I为整数)输出,以及差动频率信号m-DClk,其从时序控制器410并行输入。
所述对应于图像元素的单位数据DATA透过列缓存器530和数据串行转换电路540传输至DAC单元550。参考图3,所述数据DATA包括为最高有效位(MSB)的一符号位SIGN和剩余数据位BIT。所述符号位SIGN用于控制开启和关闭第一开关SW1,以选择第一至第三伽玛参考电压VHH和VHL的其中之一。所述随后的剩余数据位BIT用于在第一开关SW1和第二伽玛参考电压VHM所选择的电压中选择其中之一。所述数据DATA透过多条信号线传输至列缓存器530。
用于代表一个图像元素的单位图像元素数据透过一条信号线串行传输,而用于代表相邻图像元素的单位图像元素数据通过另一条信号线串行传输。即是,用于代表多个图像元素的图像元素数据透过多条并行信号线来串行传输。
所述开关控制信号S对应于一第三切换控制信号S1和一第四切换控制信号S2。所述第三切换控制信号S1用于控制第三开关SW3的开启和关闭,从而将透过第二开关SW2加入的预定电荷传输至第一电容C1。如以上所述,在对应的数据DATA的电荷透过第二开关SW2传输至第一电容C1的一埠的期间,所述第三开关SW3需要开启。在对应一个图像元素的单位数据DATA所对应的电荷储存在第一电容C1中之后,所述第四切换控制信号S2用于控制第四开关SW4的开启和关闭,以将储存在第一电容C1中的电荷分配至第二电容C2。
由于在图4中所表示的所述差动数据DData并行加入,所以差动数据DData可更具体地透过参考标号m-DATA1至m-DATAM来表示。此处,「m」为「mini」的缩写,表示出信号在m-LVDS方案中传输。差动数据m-DATA1至m-DATAM透过两条线并行输入至数据处理器520。
为响应列缓存器致能信号LEN和操作指示信号LOAD,所述列缓存器530储存并行加入的数据DATA。
为响应操作指示信号LOAD,所述数据串行转换电路540将列缓存器530所传输的数据DATA转换为一串行数据。
所述DAC单元550产生多个对应数据DATA的模拟转换信号C0至CN,其透过使用切换控制信号S和伽玛参考电压VHH至VLL,该些转换信号C0至CN透过数据串行转换电路540来串行转换并加入。
所述伽玛参考电压产生电路560产生伽玛参考电压VHH至VLL。在所述伽玛参考电压VHH至VLL中,三个伽玛参考电压VHH、VHM、和VHL具有较剩余三个伽玛参考电压VLH、VLM、和VLL较高的电压位阶。在某些情况下,这些伽玛参考电压可由具有不同极性的电压所构成,如正极性电压和负极性电压。
为响应操作指示信号LOAD和选择控制信号POL,所述输出电路570缓冲模拟转换信号C0至CN,以输出多个转换信号A0至AN。所述选择控制信号用于确定模拟转换信号C0至CN的极性。
为了便于描述依据本发明的高分辨率显示驱动系统,从时序控制器至DDI单元的数据传输方案将结合多点下传方案和m-LVDS方案来描述。然而,所述方案可能要单独地应用于依据本发明的高分辨率显示驱动系统中。
图6为一电路图,表示图5中所表示依据本发明的实际显示驱动IC。
在图6中所表示的一移位缓存器数组610、一列缓存器630、一数据串行转换电路640、一DAC单元650、和一输出电路670对应于图5中所表示的移位缓存器数组510、列缓存器530、数据串行转换电路540、DAC单元550、和输出电路570。图5中所表示的所述数据处理器520和伽玛参考电压产生电路560没有在图6中表示出来。
所述移位缓存器数组610包括多个串联的移位缓存器611至612。所述由移位缓存器611至612所产生的致能信号OUTF依据一移位方向控制信号LbR从左向右的方向或相反的方向中输出。输入至移位缓存器数组610的重设/致能信号Shx_in对应于图5中所表示的重设/致能信号R/En。
所述列缓存器630包括一主要储存移位缓存器数组631,其依次储存从数据处理器520所接收的数据DATA(DA至DF),并包括一辅助储存移位缓存器数组632,其储存在主要储存移位缓存器数组631中所储存的数据,以响应操作指示信号LOAD。一用于代表一个图像元素的6位数据DA[5:0]经并行传输并储存在主要储存移位缓存器数组631的第一移位缓存器中。虽然图式中表示一单一移位缓存器,但可并联六个移位缓存器。类似地,一代表相邻一个图像元素的6位数据DB[5:0]经串行输出并储存在第二移位缓存器中。依次地,代表其它相邻图像元素的6位数据DC[5:0]至DF[5:0]储存在第三至第六移位缓存器中。
储存在主要储存移位缓存器数组631中的数据用于代表一单一帧。因此,为了在接收代表下一帧的资料的同时代表电流帧,代表电流帧的数据储存在辅助储存移位缓存器数组632中。
所述数据串行转换电路640将从辅助储存移位缓存器632中并行输出的图像元素数据转换为串行数据并储存此串行数据。所述DAC单元650产生对应于图像元素数据的模拟信号,该图像元素数据从数据串行转换电路640串行传输。所述DAC 650分类为两种DAC。参考图3,一上DAC可称为一PDAC,而一下DAC可称为一NDAC。所述输出电路670缓冲和输出从DAC电路650所输出的模拟信号。
参考以上所述的移位缓存器数组610和列缓存器630,所述从包括在移位缓存器数组610中的移位缓存器所输出的致能信号LEN用于控制主要储存移位缓存器数组631的六个移位缓存器的操作。所述储存在主要储存移位缓存器数组631中的图像元素数据透过对应的辅助储存移位缓存器、DAC和缓冲器以输出为对应的图像元素。
参考图6的描述中,术语「数组」用于表示多个包括在数组中的缓存器。因此,可了解到的是,称为数组的一单一方块包括多个具有相同功能的功能方块。
参考图6,包括在移位缓存器数组610中的每一个移位缓存器用于控制数据传输至六个图像元素。
图7为一示意图,表示包括在图6中所表示的数据串行转换电路640中的一单位转换电路。
参考图7,所述单位转换电路P2S包括一多任务器710和一D正反器720。所述多任务器710依次选择5位图像元素数据DATA[4]至DATA[0],其为并行输入,以响应由数据处理器所产生的选择控制信号SEL[1:5]。所述D正反器720储存从多任务器710串行输出的图像元素数据并依据数据处理器所产生的频率信号SCLK输出数据BIT。一单一图像元素可由6位的图像元素数据来代表。在图7中,数据BIT表示除了MSB的符号位SIGN的剩余位。
图8为一波形图,表示用于图7中所表示的单位转换电路的信号。
参考图8,其中表示了对应四帧的图像元素数据的转换。所述头两帧的图像元素数据的MSB DATA[5]为1,而下两帧的图像元素数据的MSB为0。
具有MSB为1的第一帧的剩余5位图像元素数据为01010,而第二帧的剩余5位图像元素数据为11101。具有MSB为0的第三帧的剩余5位图像元素数据为10111,以及第四帧的剩余5位图像元素数据为01111。所述5个位根据数据处理器所产生的选择控制信号SEL[1:5]依次地选择并依据了根据输入至DDI的m-DCLK由数据处理器所产生的频率信号SCLK以加入和储存至正反器720。
由于本发明可具体化为各种形式而不脱离其特点,所以可理解为上述示例性实施例并不限于前面所描述的任意细节,除非另作说明,但宁愿广泛地解释为本发明意图保护之范畴。在不脱离本发明精神和范围的情况下可对本发明内容做任何修饰或变更。是以,凡有在相同之发明精神下所作有关本发明之任何修饰或变更,皆仍应包括在本发明意图保护之范畴。

Claims (13)

1.一种显示驱动集成电路,包括:
一移位缓存器数组,其产生一致能信号和多个列缓存器致能信号,以响应重设/致能信号;
一数据处理器,其产生透过k条线(k为一整数)平行输出的R位数据(R为一整数)以及根据并行输入的多个差动资料和一差动频率信号透过I条线(I为一整数)输出的切换控制信号;
一列缓存器,其储存该数据以响应所述列缓存器致能信号和一操作指示信号;
一数据串行转换电路,其将从所述列缓存器所传输的所述数据转换为一串行数据,以响应所述操作指示信号;以及
一数字至模拟转换器(DAC)单元,其根据所述切换控制信号和多个伽玛参考电压,来产生对应于所述数据串行转换电路所获得的所述串行数据之多个转换信号。
2.如权利要求第1项所述的显示驱动集成电路,进一步包括
一伽玛参考电压产生电路,其产生多个伽玛参考电压。
3.如权利要求第1项所述的显示驱动集成电路,进一步包括
一输出电路,其缓冲和输出由所述DAC单元所输出的多个转换信号,以响应该操作指示信号和该极性选择信号。
4.如权利要求第1项所述的显示驱动集成电路,其中
所述移位缓存器数组包括多个串联的移位缓存器,其产生用于所述对应的列缓存器的列缓存器致能信号,以及
其中,两端移位缓存器的其中之一产生所述第一致能信号。
5.如权利要求第1项所述的显示驱动集成电路,其中,所述列缓存器包括:
一主要储存移位缓存器数组,其包括多个移位缓存器,储存数据以响应该列缓存器致能信号;以及
一辅助储存移位缓存器数组,其包括多个移位缓存器,储存从所述主要储存移位缓存器数组所输出的数据,以响应所述操作指示信号。
6.如权利要求第1项所述的显示驱动集成电路,其中,所述DAC单元包括多个DAC,其中每一个DAC包括:
多个电容;
多个伽玛参考电压选择开关,其选择对应于所述数据的所述伽玛参考电压;以及
多个充电/配电开关,其将所述所选择的伽玛参考电压充电并配电至所述多个电容,以响应所述切换控制信号。
7.一种显示驱动系统,包括:
一时序控制器,其产生一差动频率信号和差动数据;以及
一显示驱动集成电路(DDI)单元,其产生多个对应于所述差动数据的转换信号,以响应一操作指示信号、一重设/致能信号、一极性选择信号、以及该差动频率信号,
其中,所述DDI单元包括多个DDI,
其中,每个DDI包括:
多个电容;
多个伽玛参考电压选择开关,其选择对应于所述数据的所述伽玛参考电压;以及
多个充电/配电开关,其将所述所选择的伽玛参考电压充电并配电至所述多个电容,以响应所述切换控制信号,以及
其中,从所述时序控制器至所述DDI单元的数据传输的方案为一多点下传方案和一m-LVDS(微型低电压差动信号)方案的至少其中之一。
8.如权利要求第7项所述的显示驱动系统,其中,所述DDI单元包括:
一第一DDI,其产生一第一致能信号和多个对应于所述差动数据的所述转换信号以响应所述操作指示信号、所述重设/致能信号、以及所述差动频率信号;
一第二DDI,其产生一第二致能信号和多个对应于所述差动数据的所述转换信号以响应所述操作指示信号、所述重设/致能信号、以及所述差动频率信号;
一第(N-1)DDI,其产生一第(N-1)致能信号(N为一整数)以及多个对应于所述差动数据的所述转换信号以响应所述操作指示信号、一第(N-2)致能信号、以及所述差动频率信号;以及
一第N DDI,其产生多个对应于所述差动数据的所述转换信号以响应所述操作指示信号、一第(N-1)致能信号、以及所述差动频率信号。
9.如权利要求第7项所述的显示驱动系统,
其中,所述第一DDI包括:
一移位缓存器数组,其产生所述第一致能信号和列缓存器致能信号,以响应所述重设/致能信号;
一数据处理器,其根据并行输入的一差动频率信号和具有多个位的差动数据,产生透过k条线(k为一整数)并行输出的R位数据(R为一整数)以及透过I条线(I为一整数)所输出的切换控制信号;
一列缓存器,其储存所述并行差动数据,以响应所述列缓存器致能信号和所述操作指示信号;
一数据串行转换电路,其将从所述列缓存器所传输的所述并行差动数据转换为一串行数据,以响应所述操作指示信号;以及
一DAC单元,其根据所述切换控制信号和多个伽玛参考电压,产生多个对应于由所述数据串行转换电路所获得和应用的所述串行数据的转换信号,
其中,所述第二DDI包括:
一移位缓存器数组,其产生所述第二致能信号和列缓存器致能信号,以响应所述第一致能信号;
一数据处理器,其根据并行输入的一差动频率信号和具有多个位的差动数据,产生透过k条线并行输出的R位数据以及透过I条线所输出的切换控制信号;
一列缓存器,其储存所述并行差动数据,以响应所述列缓存器致能信号和所述操作指示信号;
一数据串行转换电路,其将从所述列缓存器所传输的所述并行差动数据转换为一串行数据,以响应所述操作指示信号;以及
一DAC单元,其根据所述切换控制信号和多个伽玛参考电压,产生多个对应于由所述数据串行转换电路所获得和应用的所述串行数据的转换信号,
其中,所述第(N-1)DDI,包括:
一移位缓存器数组,其产生所述第(N-1)致能信号和列缓存器致能信号,以响应所述第(N-2)重设/致能信号;
一数据处理器,其根据并行输入的一差动频率信号和具有多个位的差动数据,产生透过k条线并行输出的R位数据以及透过I条线所输出的切换控制信号;
一列缓存器,其储存所述并行差动数据,以响应所述列缓存器致能信号和所述操作指示信号;
一数据串行转换电路,其将从所述列缓存器所传输的所述数据转换为一串行数据,以响应所述操作指示信号;以及
一DAC单元,其根据所述切换控制信号和多个伽玛参考电压,产生多个对应于由所述数据串行转换电路所获得和应用的所述串行数据的转换信号,
其中,所述第NDDI,包括:
一移位缓存器数组,其产生所述列缓存器致能信号,以响应所述第(N-1)重设/致能信号;
一数据处理器,其根据并行输入的一差动频率信号和具有多个位的差动数据,产生透过k条线并行输出的R位数据以及透过I条线输出的切换控制信号;
一列缓存器,其储存所述并行差动数据,以响应所述列缓存器致能信号和所述操作指示信号;
一数据串行转换电路,其将从所述列缓存器所传输的所述数据转换为一串行数据,以响应所述操作指示信号;以及
一DAC单元,其根据所述切换控制信号和多个伽玛参考电压,产生多个对应于由所述数据串行转换电路所获得和应用的所述串行数据的转换信号。
10.如权利要求第9项所述的显示驱动系统,其中,
所述第一至第N DDI的每一个进一步包括一伽玛参考电压产生电路,其产生多个所述伽玛参考电压。
11.如权利要求第9项所述的显示驱动系统,其中,
所述第一至第N DDI的每一个进一步包括一输出电路,其缓冲和输出从所述DAC单元所输出的多个所述转换信号,以响应所述操作指示信号和所述极性选择信号。
12.如权利要求第9项所述的显示驱动系统,
其中,在所述第一至第N DDI的每一个中包括的所述移位缓存器数组都包括多个串联的移位缓存器,其产生用于所述对应的列缓存器的列缓存器致能信号,以及
其中,两端的移位缓存器的其中之一产生所述第二至第N致能信号。
13.如权利要求第9项所述的显示驱动系统,其中,在所述第一至第N DDI的每一个中所包括的列缓存器都包括:
一主要储存移位缓存器数组,其包括多个移位缓存器,储存数据以响应所述列缓存器致能信号;以及
一辅助储存移位缓存器数组,其包括多个移位缓存器,储存从所述主要储存移位缓存器数组中所输出的数据,以响应所述操作指示信号。
CN200880108410A 2007-10-05 2008-09-29 显示驱动集成电路及显示驱动系统 Pending CN101816030A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2007-0100082 2007-10-05
KR1020070100082A KR100926803B1 (ko) 2007-10-05 2007-10-05 디스플레이 구동 ic 및 디스플레이 구동시스템
PCT/KR2008/005728 WO2009045029A2 (en) 2007-10-05 2008-09-29 Display driving integrated circuit and display driving system

Publications (1)

Publication Number Publication Date
CN101816030A true CN101816030A (zh) 2010-08-25

Family

ID=40526818

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200880108410A Pending CN101816030A (zh) 2007-10-05 2008-09-29 显示驱动集成电路及显示驱动系统

Country Status (7)

Country Link
US (1) US20100259564A1 (zh)
EP (1) EP2193517A4 (zh)
JP (1) JP2011501820A (zh)
KR (1) KR100926803B1 (zh)
CN (1) CN101816030A (zh)
TW (1) TW200933570A (zh)
WO (1) WO2009045029A2 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101534150B1 (ko) * 2009-02-13 2015-07-07 삼성전자주식회사 하이브리드 디지털/아날로그 컨버터, 소스 드라이버 및 액정 표시 장치
JP5753656B2 (ja) 2009-12-21 2015-07-22 ザインエレクトロニクス株式会社 送受信システムおよび画像表示システム
TWI418970B (zh) * 2010-01-20 2013-12-11 Novatek Microelectronics Corp 可調整控制時序之矽智產架構及相關驅動晶片
KR101035856B1 (ko) * 2010-05-31 2011-05-19 주식회사 아나패스 타이밍 컨트롤러와 데이터 구동ic들 사이의 인터페이스 시스템 및 디스플레이 장치
US9305510B2 (en) * 2012-04-26 2016-04-05 Shenzhen China Star Optoelectronics Technology Co., Ltd. LCD driving module, LCD device, and method for driving LCD
US20130285991A1 (en) * 2012-04-26 2013-10-31 Yinhung Chen LCD Driving Module, LCD Device and Driving Method
CN112100112B (zh) * 2020-09-18 2022-05-27 中车株洲电力机车研究所有限公司 全双工总线及列车

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US507890A (en) * 1893-10-31 Henry dotjlton
US4568917A (en) * 1983-06-27 1986-02-04 Motorola, Inc. Capacitive digital to analog converter which can be trimmed up and down
JP3418676B2 (ja) * 1998-04-13 2003-06-23 シャープ株式会社 液晶駆動回路
JP3564347B2 (ja) * 1999-02-19 2004-09-08 株式会社東芝 表示装置の駆動回路及び液晶表示装置
JP2002099269A (ja) * 2000-09-25 2002-04-05 Toshiba Corp 表示システム及び情報処理装置
JP2004341251A (ja) * 2003-05-15 2004-12-02 Renesas Technology Corp 表示制御回路及び表示駆動回路
GB2409777A (en) * 2004-01-03 2005-07-06 Sharp Kk Digital/analog converter for a display driver
JP4993847B2 (ja) * 2004-04-30 2012-08-08 ルネサスエレクトロニクス株式会社 半導体集積回路装置
GB2419481A (en) * 2004-10-22 2006-04-26 Sharp Kk Digital-to-analogue conversion arrangement
US7800572B2 (en) * 2004-10-25 2010-09-21 Nec Electronics Corporation Liquid crystal display for implmenting improved inversion driving technique
TWI261796B (en) * 2005-05-23 2006-09-11 Sunplus Technology Co Ltd Control circuit and method for liquid crystal display
JP5087961B2 (ja) * 2005-08-05 2012-12-05 セイコーエプソン株式会社 基板の両面に実装可能な集積回路装置及び電子機器
KR100583631B1 (ko) * 2005-09-23 2006-05-26 주식회사 아나패스 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로
TWI342000B (en) * 2006-01-03 2011-05-11 Sunplus Technology Co Ltd Driving circuit for tft liquid crystal display
WO2007108574A1 (en) * 2006-03-23 2007-09-27 Anapass Inc. Display, timing controller and data driver for transmitting serialized multi-level data signal
KR20080001484A (ko) * 2006-06-29 2008-01-03 엘지.필립스 엘시디 주식회사 액정표시장치의 데이터 전송 방법 및 장치

Also Published As

Publication number Publication date
TW200933570A (en) 2009-08-01
JP2011501820A (ja) 2011-01-13
US20100259564A1 (en) 2010-10-14
KR100926803B1 (ko) 2009-11-12
WO2009045029A3 (en) 2009-05-28
EP2193517A4 (en) 2010-12-22
WO2009045029A2 (en) 2009-04-09
EP2193517A2 (en) 2010-06-09
KR20090035049A (ko) 2009-04-09

Similar Documents

Publication Publication Date Title
CN103325349B (zh) 液晶显示设备
CN101303826B (zh) 列驱动器
CN101816030A (zh) 显示驱动集成电路及显示驱动系统
CN100474386C (zh) 控制驱动器及显示装置
KR101286506B1 (ko) 액정 표시장치와 그의 구동방법
US7808493B2 (en) Displaying apparatus using data line driving circuit and data line driving method
US9875680B2 (en) Method and apparatus for generation of gray scale adjustment voltage and panel driver circuit
CN100541591C (zh) 显示装置用驱动装置
KR101482234B1 (ko) 표시 장치와 클락 임베딩 방법
CN102053413B (zh) 显示设备
KR20180024904A (ko) 터치 디스플레이 장치 및 그 구동 방법
CN101414448B (zh) 驱动设备及包括该驱动设备的显示装置
CN105489173B (zh) 具有低操作功率的源极驱动器和液晶显示装置
KR20150051462A (ko) 액정 표시 장치 및 그 구동 방법
CN1323379C (zh) 数据驱动电路及由其驱动数据的方法
KR101773522B1 (ko) 액정표시장치
KR101872993B1 (ko) 액정 표시 장치
WO2008150854A1 (en) Video display driver with data enable learning
KR20070111791A (ko) 표시 장치, 그 구동 장치 및 방법
KR20090088529A (ko) 데이터 구동부 및 이를 포함하는 액정 표시 장치
CN101540151B (zh) 液晶显示装置用源极驱动电路及具备它的液晶显示装置
CN102262851A (zh) 栅极驱动器及具有栅极驱动器的显示装置
KR101589752B1 (ko) 액정표시장치
KR102104976B1 (ko) 로우 리프레쉬 레이트 구동이 가능한 표시장치와 그 구동방법
KR20140025169A (ko) 디지털 아날로그 변환기, 디스플레이 구동 회로 및 그것을 포함하는 표시 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20100825