VDMOS晶体管测试结构
技术领域
本发明涉及晶体管器件的测试结构,具体涉及一种适用于VDMOS晶体
管(垂直双扩散场效应晶体管)的测试结构,属于半导体技术领域。
背景技术
在半导体集成电路中,以双扩散场效应晶体管为基础的电路,简称DMOS,利用两种杂质原子的侧向扩撒速度差,形成自对准的亚微米沟道,可以达到很高的工作频率和速度。
与普通MOS晶体管相比,DMOS在结构上有两个主要区别:一是将P型、N型杂质通过同一氧化层窗口顺次扩散,形成很短的沟道;二是在沟道与漏区之间加入一个轻掺杂的N-漂移区,其掺杂浓度远小于沟道区。这个区承受大部分所加的漏电压,从而使短沟道效应减弱,提高漏击穿电压,从而实现短沟道与高击穿电压结合而得到的一系列优点。
DMOS晶体管又可分为横向DMOS晶体管(简称LDMOS)和垂直DMOS晶体管(VDMOS)两种。其中,VDMOS晶体管由于其良好的性能和高集成度,在半导体集成电路领域中得到越来越多的应用。
图1为VDMOS晶体管结构示意图。如图1所示,VDMOS在N+硅衬底110上生长一层N-外延层120,电子由N+源掺杂区104流经沟道105后改为垂直方向由衬底110流出。因此,漏电极101由硅片底面引出,硅片表面只有源电极102和栅电极103,有利于提高集成度,其中,源电极102和栅电极103之间通过栅氧化层106隔开,半导体硅衬底上的所有源电极102连接在一起。
然而,由于VDMOS晶体管的源电极和漏电极在半导体硅衬底的不同表面引出,在对于VDMOS晶体管的测试中,CP(Circuit Probing,电路良率)测试及WAT(Wafer Acceptance Test,晶圆可接受性测试)中所的导通电阻Rdson数据等则通常在半导体硅衬底的背面研磨后才能得到,而普通器件的相关测试在背面研磨前即已经进行,半导体衬底背面研磨后得到的VDMOS相关测试数据与同一半导体衬底上其他器件在半导体衬底背面研磨之前进行的测试不匹配,且由于背面研磨后,晶圆厚度通常只有150μm~200μm,为测试带来了较大的难度和较高的成本。但若在半导体衬底背面研磨之前进行VDMOS器件的导通电阻Rdson等相关测试,则测试结果与器件实际参数有较大误差。
发明内容
本发明要解决的技术问题主要有两个,一是解决VMOS晶体管CP及WAT表征过程中,特别是在导通电阻Rdson测试过程中存在的较大误差;二是统一测试程序,解决VMOS晶体管在半导体衬底背面研磨后进行测试表征与大多半导体器件在半导体衬底背面研磨前进行的测试之间测试顺序不匹配的问题。
为解决上述技术问题,本发明提供了一种VDMOS晶体管测试结构,该结构中位于半导体器件上表面的相邻两有源区电极相互断开,分别用作测试用源电极和测试用漏电极,在位于上述两有源区之间的控制栅极电压作用下,半导体表面不反型,没有大量电荷积累现象,该结构包括:
第一导电类型的半导体衬底210;
位于半导体衬底210上表面301的第一导电类型的外延层220;
位于外延层220内且互不交叠的第一源掺杂区201和第二源掺杂区203,其中,第一源掺杂区201和第二源掺杂区203均为第一半导体类型掺杂;
位于第一源掺杂区201下方的第一沟道区202和位于第二源掺杂区203下方的第二沟道区204,其中,第一沟道区202和第二沟道区204均为第二半导体类型掺杂;
位于外延层220表面303的多晶硅栅230,且多晶硅栅230表面覆盖有夹层电介质层240;
覆盖在外延层220表面303用于引出第一源电极100a、第二源电极100b以及栅电极300的金属层;
覆盖在半导体衬底210底面302、用于引出漏电极200的背金属层。
其中,第一源电极100a和第二源电极100b相互断开,多晶硅栅230在垂直方向上位于第一源掺杂区201和第二源掺杂区203之间,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道和第二扩散沟道的长度均为1μm~3μm,且扩散沟道相互隔开,VDMOS晶体管多晶硅栅230覆盖该第一扩散沟道和第二扩散沟道的间隔部分208,多晶硅栅230长度远大于第一扩散沟道与第二扩散沟道的长度之和。此时,当所述晶体管为NMOS晶体管时,栅电极300上施加的栅压VG为负电压;当所述晶体管为PMOS晶体管时,栅电极300上施加的栅压VG为正电压,用以防止表面处电荷积累。
进一步地,第一沟道区202和第二沟道区204之间还包括一体注入区206,该体注入区206为第二半导体类型掺杂,位于多晶硅栅230下方,且与第一沟道区202、第二沟道区204互不交叠,在水平方向上均隔开一距离,该距离不小于0.5μm,此时,栅电极300上施加的栅电压VG为0V。
更进一步地,多晶硅栅230中间断开一窗口,分裂为第一多晶硅栅230a和第二多晶硅栅230b,其表面均覆盖金属层,分别引出第一栅电极300a和第二栅电极300b;该第一多晶硅栅230a和第二多晶硅栅230b间窗口宽度由制程能力决定,通常为1μm~8μm,且窗口处离子注入形成一有源区205,该有源区205位于体注入区206内,为第一半导体掺杂,且表面覆盖金属层,引出控制电极400。此时,当所述晶体管为NMOS晶体管时,第一栅电极300a和第二栅电极300b上施加的栅电压VG1、VG2以及有源区205连接的控制电极400上施加的控制电压VC均为负电压;当所述晶体管为PMOS晶体管时,第一栅电极300a和第二栅电极300b上施加的栅电压VG1、VG2以及有源区205连接的控制电极400上施加的控制电压VC均为正电压,其中,第一栅电极300a和第二栅电极300b上施加的栅电压用以防止表面处电荷积累,有源区205连接的控制电极400上施加的控制电压VC用以控制外延层220和有源区205之间的耗尽区宽度。
本发明提供的VDMOS测试结构中,半导体衬底210的掺杂浓度大于外延层220的掺杂浓度,第一源掺杂区201、第二源掺杂区203以及有源区205的掺杂浓度相当,均为重掺杂,其掺杂浓度约为1E21cm-3,远大于外延层220的掺杂浓度,第一沟道区202、第二沟道区204和体注入区206的掺杂浓度相当,均为轻掺杂,其掺杂浓度约为1E17cm-3。
本发明提供的VDMOS晶体管测试结构中,夹层电介质层240为栅氧化层,第一源掺杂区201、第二源掺杂区203、第一沟道区202、第二沟道区204、体注入区206及有源区205均通过离子注入方法实现,且第一沟道区202、第二沟道区204、体注入区206分别位于第一源掺杂区201、第二源掺杂区203、有源区205下方。
本发明提供的VDMOS晶体管测试结构中,覆盖半导体衬底210底面302的背金属层引出的才是该VDMOS晶体管真正的漏电极200,覆盖在外延层220表面303的金属层引出的第一源电极100a为测试用源电极,引出的第二源电极100b为测试用漏电极。
作为又一实施方案,覆盖半导体衬底210底面302的背金属层引出的才是该VDMOS晶体管真正的漏电极200,覆盖在外延层220表面303的金属层引出的第二源电极100b为测试用源电极,引出的第一源电极100a为测试用漏电极。
VDMOS晶体管的测试用源电极与测试用漏电极同位于半导体衬底的上表面,可与其他半导体器件一样,在背面研磨前进行WAT表征,使测试顺序相匹配。通过测试用源电极与测试用漏电极作为输出电极进行测试,并选取适当的栅电压和控制电压以保证测试晶体管工作状态,可有效实现对VDMOS晶体管实际参数的测试提取,并克服研磨后表征的困难,统一测试程序,解决VDMOS晶体管在半导体衬底背面研磨后进行测试表征与大多半导体器件在半导体衬底背面研磨前进行的测试之间测试顺序不匹配的问题,且无需等待电路良率测试结果,缩短测试周期,从而进一步降低维护、开发成本,提高产品测试、反馈的效率。
作为较佳技术方案,第一导电类型为N型,第二导电类型为P型。
作为又一实施方案,第一导电类型为P型,第二导电类型为N型。
本发明的技术效果是,通过引入与源电极位于同一表面的测试用漏电极,大大降低了对于器件导通电阻Rdson测试的困难,并使得对VDMOS晶体管的参数表征可在背面研磨前进行,通过测试用漏电极与源电极作为引出电极,在栅电压控制下进行测试,可有效避免外延层表面发生反型而造成的导通电阻Rdson测试不准确问题,同时避免了通过分别位于外延层表面的源电极和位于半导体衬底下表面的漏电极直接进行测试所带来的较大误差,也避免了在背面研磨后进行测试表征时所需的较高成本,对于VDMOS晶体管器件的导通电阻Rdson数据测试的精确性和便利性,都带来了极大的改善,除此之外,VDMOS晶体管的参数表征与其他半导体器件的测试一样,在半导体衬底背面研磨前进行,使导通电阻Rdson测试程序与同一半导体衬底上其他器件的测试程序得到统一,解决了VDMOS晶体管在半导体衬底背面研磨后进行测试表征与大多半导体器件在半导体衬底背面研磨前进行的测试之间测试顺序不匹配的问题,并摆脱了需要电路良率测试结果作为导通电阻Rdson测试基础的限制,缩短测试周期,从而进一步降低维护、开发成本,提高产品测试、反馈的效率。
附图说明
图1为VDMOS晶体管结构示意图;
图2为第一具体实施方式提供的VDMOS晶体管测试结构示意图;
图3为第二具体实施方式提供的VDMOS晶体管测试结构示意图;
图4为第三具体实施方式提供的VDMOS晶体管测试结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面结合附图对本发明作进一步的详细描述。
图2为本发明提供的VDMOS晶体管测试结构第一具体实施方式示意图。
如图2所示,本具体实施方式提供的VDMOS晶体管测试结构包括:第一导电类型的半导体衬底210;位于半导体衬底210上表面301的第一导电类型的外延层220;位于外延层220内且互不交叠的第一源掺杂区201和第二源掺杂区203,其中,第一源掺杂区201、第二源掺杂区203均为第一半导体类型掺杂;位于第一源掺杂区201下方的第一沟道区202和位于第二源掺杂区203下方的第二沟道区204,其中,第一沟道区202和第二沟道区204均为第二半导体类型掺杂;位于外延层220表面303的多晶硅栅230,且多晶硅栅230表面覆盖有夹层电介质层240;覆盖在外延层220表面303用于引出第一源电极100a、第二源电极100b以及栅电极300的金属层;覆盖在半导体衬底210底面302、用于引出漏电极200的背金属层。其中,第一源电极100a和第二源电极100b相互断开,多晶硅栅230在垂直方向上位于第一源掺杂区201和第二源掺杂区203之间,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道和第二扩散沟道的长度D1、D2均为1μm~3μm,且二者相互隔开。
在本具体实施方式中,半导体衬底210的掺杂浓度大于外延层220的掺杂浓度,第一掺杂区201和第二掺杂区203的掺杂浓度大致相当,均为重掺杂,其掺杂浓度约为1E21cm-3,远大于外延层220的掺杂浓度,第一沟道区202和第二沟道区204的掺杂浓度也大致相当,均为轻掺杂,其掺杂浓度约为1E17cm-3。
在本具体实施方式中,夹层电介质层240为栅氧化层,第一源掺杂区201和第二源掺杂区203以及第一沟道区202、第二沟道区204均通过离子注入方法实现,且第一沟道区202、第二沟道区204的离子注入和第一源掺杂区201、第二源掺杂区203的离子注入采用同一掩膜版、利用同一窗口先后注入完成。第一沟道区202位于第一源掺杂区201下方,第二沟道区204位于第二源掺杂区203下方。其中,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道长度D1和第二扩散沟道长度D2均为1μm~3μm,且第一扩散沟道和第二扩散沟道相互隔开,VDMOS晶体管多晶硅栅230覆盖第一扩散沟道和第二扩散沟道的间隔部分208,多晶硅栅230长度大于第一扩散沟道长度D1与第二扩散沟道长度D2之和。
在如图2所示VDMOS晶体管测试结构中,覆盖半导体衬底210底面302的背金属层引出的是VDMOS晶体管真正的漏电极200,覆盖在外延层220表面303的金属层所引出的第一源电极100a为测试用源电极,所引出的第二源电极100b为测试用漏电极。
作为最佳实施方案,本实施例中第一导电类型为N型,第二导电类型为P型。即:所采用的半导体硅衬底210为N型衬底,位于衬底上方的外延层220也为N型,第一源掺杂区201和第二源掺杂区203均为N型重掺杂区域,衬底硅210和第一源掺杂区201、第二源掺杂区203的掺杂浓度均大于外延层220的掺杂浓度,而分别位于第一源掺杂区201和第二源掺杂区203下方的第一沟道区202、第二沟道区204均为P型半导体轻掺杂,第一沟道区202、第二沟道区204位于多晶硅栅230下方的部分为第一扩散沟道和第二扩散沟道,两扩散沟道相互隔开,形成双沟道。对该VDMOS晶体管进行导通电阻Rdson的测试时,由于VGS的数值越大,表面处的电子密度越大,相对的沟道电阻越小,为防止测试数据出现偏差,在本具体实施方式的测试过程中,栅电极300上所加电压VG<0V,保证表面处不出现电荷积累状态,该区域电流路径被阻断,从而进一步保障导通电阻Rdson测试数据的准确性。在栅电压VG控制作用下,在测试用漏电极(即第二源电极100b)和测试用源电极(即第一源电极100a)上加所需电压,即可完成导通电阻的测试,该测试过程中,测试用VDMOS晶体管处于截止状态,电荷移动方向如图2中箭头所示。
VDMOS晶体管的测试用源电极(即第一源电极100a)与测试用漏电极(即第二源电极100b)同位于半导体衬底210的上表面301,可同其他半导体器件一样,在背面研磨前进行导通电阻Rdson的测试。采用栅电极300上施加适当的栅电压VG保证VDMOS晶体管的工作状态,并以测试用源电极(即第一源电极100a)与测试用漏电极(即第二源电极100b)作为输出电极测试得到的相关数据,有效实现了对VDMOS晶体管实际参数的监控,克服研磨后表征的困难,并统一测试程序,解决VDMOS晶体管在半导体衬底背面研磨后进行测试表征与大多半导体器件在半导体衬底背面研磨前进行的测试之间测试顺序不匹配的问题,从而进一步降低维护、开发成本,提高产品测试、反馈的效率。
图3为本发明提供的VDMOS晶体管测试结构第二具体实施方式示意图。
如图3所示,本具体实施方式提供的VDMOS晶体管测试结构包括:第一导电类型的半导体衬底210;位于半导体衬底210上表面301的第一导电类型的外延层220;位于外延层220内且互不交叠的第一源掺杂区201和第二源掺杂区203,其中,第一源掺杂区201、第二源掺杂区203均为第一半导体类型掺杂;位于第一源掺杂区201下方的第一沟道区202和位于第二源掺杂区203下方的第二沟道区204,其中,第一沟道区202和第二沟道区204均为第二半导体类型掺杂;位于外延层220表面303的多晶硅栅230,多晶硅栅230下方有一体注入区206,该体注入区206为第二半导体类型掺杂,位于第一沟道区202和第二沟道区204之间,且与二者均互不交叠,在水平方向上隔开一距离,该距离不小于0.5μm;多晶硅栅230表面覆盖有夹层电介质层240;覆盖在外延层220表面303用于引出第一源电极100a、第二源电极100b以及栅电极300的金属层;覆盖在半导体衬底210底面302、用于引出漏电极200的背金属层。其中,第一源电极100a和第二源电极100b相互断开,多晶硅栅230在垂直方向上位于第一源掺杂区201和第二源掺杂区203之间,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道和第二扩散沟道的长度D1、D2均为1μm~3μm。
在本具体实施方式中,半导体衬底210的掺杂浓度大于外延层220的掺杂浓度,第一掺杂区201和第二掺杂区203的掺杂浓度大致相当,均为重掺杂,其掺杂浓度约为1E21cm-3,远大于外延层220的掺杂浓度,第一沟道区202和第二沟道区204的掺杂浓度也大致相当,均为轻掺杂,其掺杂浓度约为1E17cm-3。
在本具体实施方式中,夹层电介质层240为栅氧化层,第一源掺杂区201和第二源掺杂区203以及第一沟道区202、第二沟道区204、体注入区206均通过离子注入方法实现,且第一沟道区202、第二沟道区204的离子注入和第一源掺杂区201、第二源掺杂区203的离子注入采用同一掩膜版、利用同一窗口先后注入形成。第一沟道区202位于第一源掺杂区201下方,第二沟道区204位于第二源掺杂区203下方,体注入区206位于第一沟道区202和第二沟道区204之间。其中,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道长度D1和第二扩散沟道长度D2均为1μm~3μm,体注入区206与两沟道区均隔开,无交叠区域,VDMOS晶体管多晶硅栅230覆盖第一扩散沟道和第二扩散沟道的间隔部分及体注入区206。
在如图3所示VDMOS晶体管测试结构中,覆盖半导体衬底210底面302的背金属层引出的是VDMOS晶体管真正的漏电极200,覆盖在外延层220表面303的金属层所引出的第一源电极100a为测试用漏电极,所引出的第二源电极100b为测试用源电极。
作为最佳实施方案,本实施例中第一导电类型为N型,第二导电类型为P型。即:所采用的半导体硅衬底210为N型衬底,位于衬底上方的外延层220也为N型,第一源掺杂区201和第二源掺杂区203均为N型重掺杂区域,衬底硅210和第一源掺杂区201、第二源掺杂区203的掺杂浓度均大于外延层硅220的掺杂浓度,而第一沟道区202、第二沟道区204和体注入区206均为P型半导体轻掺杂,第一沟道区202、第二沟道区204位于多晶硅栅230下方的部分为第一扩散沟道和第二扩散沟道,两扩散沟道相互隔开,形成双沟道。对该VDMOS晶体管进行导通电阻Rdson的测试时,栅电极300上所加电压可以为0V,位于多晶硅栅230中间部分下访的体注入区206将流经该区域的电流阻断,在测试用漏电极(即第一源电极100a)和测试用源电极(即第二源电极100b)上加所需电压,即可完成导通电阻的测试,该测试过程中,测试用VDMOS晶体管处于截止状态,电荷移动方向如图3中箭头所示。
由于VGS的数值越大,表面处的电子密度越大,相对的沟道电阻越小,为防止测试数据出现偏差,在本具体实施方式的测试过程中,栅电极300上所加电压VG为0V,测试用源电极(即第二源电极100b)上所加电压值使VGS处于特定范围内,保证表面处不出现电荷积累状态,进一步保障导通电阻Rdson测试数据的准确性。
VDMOS晶体管的测试用源电极(即第二源电极100b)与测试用漏电极(即第一源电极100a)同位于半导体衬底210的上表面301,可同其他半导体器件一样,在背面研磨前进行导通电阻Rdson的测试。采用栅电极300上施加适当的栅电压VG保证VDMOS晶体管的工作状态,并以测试用源电极(即第二源电极100b)与测试用漏电极(即第一源电极100a)作为输出电极测试得到的相关数据,有效实现了对VDMOS晶体管实际参数的监控,克服研磨后表征的困难,并统一测试程序,解决VDMOS晶体管在半导体衬底背面研磨后进行测试表征与大多半导体器件在半导体衬底背面研磨前进行的测试之间测试顺序不匹配的问题,从而进一步降低维护、开发成本,提高产品测试、反馈的效率。
图4为本发明提供的VDMOS晶体管测试结构第三具体实施方式示意图。
如图4所示,本具体实施方式提供的VDMOS晶体管测试结构包括:第一导电类型的半导体衬底210;位于半导体衬底210上表面301的第一导电类型的外延层220;位于外延层220内且互不交叠的第一源掺杂区201和第二源掺杂区203,其中,第一源掺杂区201、第二源掺杂区203均为第一半导体类型掺杂;位于第一源掺杂区201下方的第一沟道区202和位于第二源掺杂区203下方的第二沟道区204,其中,第一沟道区202和第二沟道区204均为第二半导体类型掺杂;位于外延层220表面303的多晶硅栅230,多晶硅栅230中间断开形成一窗口,分裂为第一多晶硅栅230a和第二多晶硅栅230b,其表面均覆盖金属层,分别引出第一栅电极300a和第二栅电极300b;该第一多晶硅栅230a和第二多晶硅栅230b之间断开窗口的宽度由制程能力决定,通常为1μm~8μm,且窗口处离子注入形成一有源区205,有源区205为第一半导体掺杂,其表面覆盖金属层,引出控制电极400,有源区205下方有一体注入区206,该体注入区206为第二半导体类型掺杂,位于第一沟道区202和第二沟道区204之间,且与二者均互不交叠,在水平方向上隔开一距离,体注入区206与第一沟道区202和第二沟道区204在水平方向上隔开的距离均不小于0.5μm;多晶硅栅230表面覆盖有夹层电介质层240;覆盖在外延层220表面303用于引出第一源电极100a、第二源电极100b以及栅电极300的金属层;覆盖在半导体衬底210底面302、用于引出漏电极200的背金属层。其中,第一源电极100a和第二源电极100b相互断开,多晶硅栅230在垂直方向上位于第一源掺杂区201和第二源掺杂区203之间,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道和第二扩散沟道的长度D1、D2均为1μm~3μm。
在本具体实施方式中,半导体衬底210的掺杂浓度大于外延层220的掺杂浓度,第一掺杂区201、第二掺杂区203和有源区205的掺杂浓度大致相当,均为重掺杂,其掺杂浓度约为1E21cm-3,远大于外延层220的掺杂浓度,第一沟道区202、第二沟道区204和体注入区206的掺杂浓度也大致相当,均为轻掺杂,其掺杂浓度约为1E17cm-3。
在本具体实施方式中,夹层电介质层240为栅氧化层,第一源掺杂区201、第二源掺杂区203、有源区205以及第一沟道区202、第二沟道区204、体注入区206均通过离子注入方法实现,且第一沟道区202、第二沟道区204的离子注入和第一源掺杂区201、第二源掺杂区203的离子注入采用同一掩膜版、利用同一窗口先后注入完成,有源区205的离子注入和体注入区206的离子注入采用同一掩膜版、利用同一窗口先后注入完成。第一沟道区202位于第一源掺杂区201下方,第二沟道区204位于第二源掺杂区203下方,体注入区206位于有源区下方,且位于第一沟道区202和第二沟道区204之间。其中,第一沟道区202位于多晶硅栅230下方的部分为第一扩散沟道,第二沟道区204位于多晶硅栅230下方的部分为第二扩散沟道,第一扩散沟道长度D1和第二扩散沟道长度D2均为1μm~3μm,体注入区206与两沟道区均隔开,无交叠区域,VDMOS晶体管多晶硅栅230覆盖第一扩散沟道和第二扩散沟道的间隔部分及有源区205和体注入区206。
在如图4所示VDMOS晶体管测试结构中,覆盖半导体衬底210底面302的背金属层引出的是VDMOS晶体管真正的漏电极200,覆盖在外延层220表面303的金属层所引出的第一源电极100a为测试用源电极,所引出的第二源电极100b为测试用漏电极。
作为最佳实施方案,本实施例中第一导电类型为P型,第二导电类型为N型。即:所采用的半导体硅衬底210为P型衬底,位于衬底上方的外延层220也为P型,第一源掺杂区201和第二源掺杂区203、有源区205均为P型重掺杂区域,衬底硅210和第一源掺杂区201、第二源掺杂区203、有源区205的掺杂浓度均大于外延层220的掺杂浓度,而第一沟道区202、第二沟道区204和体注入区206均为N型半导体轻掺杂,第一沟道区202、第二沟道区204位于多晶硅栅230下方的部分为第一扩散沟道和第二扩散沟道,两扩散沟道相互隔开,形成双沟道。对该VDMOS晶体管进行导通电阻Rdson的测试时,由于VGS的数值越大,表面处的电子密度越大,相对的沟道电阻越小,为防止测试数据出现偏差,在本具体实施方式的测试过程中,第一栅电极300a和第二栅电极300b上所加电压VG1、VG2均为正电压,保证表面处不出现电荷积累状态,进一步保障导通电阻Rdson测试数据的准确性。第一栅电极300a和测试用源电极(即第一源电极100a)之间加负压VGS1,当|VGS1|>阈值电压|Vt1|时,N型沟道区202反型成P型而成为反型层,第二栅电极300b和测试用漏电极(即第二源电极100b)之间也加负压VGS2,当|VGS2|>阈值电压|Vt2|时,N型沟道区204反型成P型而成为反型层,上述两反型层形成P沟道从而使测试用漏电极(即第二源电极100b)和测试用源电极(即第一源电极100a)导电,在测试用源电极(即第一源电极100a)和测试用漏电极(即第二源电极100b)上加所需电压,即可完成导通电阻的测试。此时,控制电极400上施加一控制电压VC,该控制电压Vc为正电压,用以控制外延层和有源区之间的耗尽区宽度,从而调整电路良率测试(CP)和晶圆可接受性测试(WAT)之间的相关性,该测试过程中,测试用VDMOS晶体管处于截止状态,电荷移动方向如图4中箭头所示。
VDMOS晶体管的测试用源电极(即第一源电极100a)与测试用漏电极(即第二源电极100b)同位于半导体衬底210的上表面301,可同其他半导体器件一样,在背面研磨前进行导通电阻Rdson的测试。采用栅电极300a/300b上施加适当的栅电压VG1/VG2,并在控制电极400上施加适当的控制电压,保证VDMOS晶体管的工作状态,并以测试用源电极(即第一源电极100a)与测试用漏电极(即第二源电极100b)作为输出电极测试得到的相关数据,有效实现了对VDMOS晶体管实际参数的监控,克服研磨后表征的困难,并统一测试程序,解决VDMOS晶体管在半导体衬底背面研磨后进行测试表征与大多半导体器件在半导体衬底背面研磨前进行的测试之间测试顺序不匹配的问题,从而进一步降低维护、开发成本,提高产品测试、反馈的效率。
在不偏离本发明的精神和范围的情况下还可以构成许多有很大差别的实施例。应当理解,除了如所附的权利要求所限定的,本发明不限于在说明书中所述的具体实施例。