CN101751902A - 一种带可调输入电阻的lvds接收电路 - Google Patents
一种带可调输入电阻的lvds接收电路 Download PDFInfo
- Publication number
- CN101751902A CN101751902A CN200910243096A CN200910243096A CN101751902A CN 101751902 A CN101751902 A CN 101751902A CN 200910243096 A CN200910243096 A CN 200910243096A CN 200910243096 A CN200910243096 A CN 200910243096A CN 101751902 A CN101751902 A CN 101751902A
- Authority
- CN
- China
- Prior art keywords
- resistance
- adjustable
- input
- signal
- diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Logic Circuits (AREA)
Abstract
本发明涉及一种带可调输入电阻的LVDS接收电路,在标准的LVDS信号输入下,LVDS接收电路设置了ESD保护模块、可调匹配电阻模块和信号转换模块,可调匹配电阻模块在一定的输入电流下,通过接收不同的控制信号选择不同的输入电阻产生合适的电压提供给下一级恢复比较器,由于输入电阻可调技术,通过选择不同的电阻,可以使该接收器在不同的输入电流下正常工作。这种技术既能扩大LVDS接收器的应用场合,又能在高速信号输入的情况实现阻抗匹配的功能,整个电路在结构上呈对称结构,方便了后端版图的设计工作,整个电路可以当成一个独立的功能模块应用于各种系统中。
Description
技术领域
本发明属于集成电路技术领域,尤其是涉及一种带可调输入电阻的LVDS接收电路。
背景技术
随着微处理器速度的不断提高,在一些大的系统中比如无线通信网络系统中对数据转换芯片的数据传输能力要求在不断提高。同时随着CMOS工艺的发展,使得芯片内部的工作的频率越来越高,因此需要实现数据在芯片与芯片或与外部数据源之间的高速传输。通过采用LVDS格式的信号能够有效地进行高速的数据传输,但是由于芯片内部处理的只能是CMOS形式的信号数据格式,所以需要采用LVDS接口电路来实现两者之间的格式转换。
进行数据传输可以选择的数据传输方式有:基本的CMOS信号传输方式、ECL(Emitter Couple Logic)传输方式、LVDS信号传输方式。它们的特点分别是:CMOS信号传输所需要的管脚少,即一路信号只需要一个管脚,同时其不需要相对应的编码和解码的电路,使用起来方便。但是COMS信号的对电路的干扰大,尤其是在高频的情况下。ECL传输方式需要的管脚小,该数据传输方式速度快,驱动能力强、且噪声小。但是缺点是功耗大和需要负电源。LVDS的传输方式需要相应的解码和译码电路,而且传输一路信号需要两个管脚,但是它有着高的传输能力、低噪声、低功耗、集成能力强的优点,因此非常适用于高频、高速的传输环境下。该方法提出了一种新的用于LVDS信号接收电路结构,而且实现也相对比较简单。
传统的LVDS接收电路存在的问题是:内部为固定且不可调的100Ω输入电阻,这样存在的问题是当芯片在使用时不能根据外部条件进行相应的调节,如当要考虑PCB走线电阻,尤其是在高速的情况下,这种输入的阻抗匹配功能显得尤为重要。
发明内容
本发明的目的在于克服现有技术的上述不足,提供一种带可调输入电阻的LVDS接收电路,可以对接收电路的输入阻抗进行一定范围的手动或者自动调节,能在高频的情况下实现阻抗匹配,减少信号的反射、增大电路的应用范围。
本发明的上述目的是通过如下技术方案予以实现的:
一种带可调输入电阻的LVDS接收电路,由ESD保护模块、可调匹配电阻模块和信号转换模块组成,其中ESD保护模块由二极管D1、D2、D3、D4、D5、D6和电阻R1、R2、R3、R4组成,二极管D1的正端接地,负端接信号I_in+的输入端,二极管D4的正端接地,负端接信号I_in-的输入端,二极管D2的正端接信号I_in+的输入端,负端接电源VDD,二极管D5的正端接信号I_in-的输入端,负端接电源VDD,电阻R1的一端接电源VDD,另一端接信号I_in+的输入端,电阻R3的一端接电源VDD,另一端接信号I_in-的输入端,电阻R2的一端接信号I_in+的输入端,另一端接二极管D3的正端和信号转换模块的一个输入端,二极管D3的负端接电源VDD,电阻R4的一端接信号I_in-的输入端,另一端接二极管D6的正端和信号转换模块的另一个输入端,二极管D6的负端接电源VDD;可调匹配电阻模块的两个输出端分别接输入信号I_in+与I_in-的输入端,并且可调匹配电阻模块由n个并联电路组成,其中前n-1个并联电路中每个并联电路包括两个电阻和连接在两个电阻之间的一个开关,第n个并联电路仅包括一个初始电阻R0,输入外部控制信号的n-1个输入控制端分别控制所述前n-1个并联电路中的n-1个开关,
n为正整数。
在上述带可调输入电阻的LVDS接收电路中,可调匹配电阻模块每个并联电路中的开关为NMOS开关或PMOS开关中的一个。
在上述带可调输入电阻的LVDS接收电路中,可调匹配电阻模块每个并联电路中的开关由NMOS开关和PMOS开关共同组成,NMOS开关和PMOS开关同时导通或关断,所述n-1个输入控制端中的每一个控制端分为两路,一路与所述NMOS开关直接连接,另外一路经反向器后与所述PMOS开关连接,其中NMOS开关与PMOS开关的位置可以互换。
在上述带可调输入电阻的LVDS接收电路中,二极管D1与D4构成对地的保护,二极管D2、D3、D5、D6和电阻R1、R2、R3、R4起到限流保护和对电源的ESD保护。
在上述带可调输入电阻的LVDS接收电路中,可调匹配电阻模块前n-1个并联电路中每一个并联电路的两个电阻的阻值相等,设第一路电阻为R,则第二路、第三路......第n-1路中电阻的阻值依次为2R、4R......2n-1R,
n为正整数。
本发明与现有技术相比的有益效果是:
(1)本发明LVDS接收电路中由于采用可调匹配电阻模块,可以通过向各个输入控制端输入控制信号,选择不同的输入电阻产生合适的电压提供给下一级恢复比较器,由于输入电阻可调,通过选择不同的电阻,可以使接收电路在不同的输入电流下正常工作,在高频情况下实现阻抗匹配,减少信号的反射,同时也可以更好地实现阻抗匹配并为下一级比较器提供适当的电压以便其更好的进行数据转换;
(2)本发明LVDS接收电路由于加入可调匹配电阻模块,可以对接收电路的输入阻抗进行一定范围的手动或者自动调节,这样能允许不同范围的输入信号,增大电路的应用范围、减少接收电路对输入信号的硬性要求,同时也适合重复利用,减少对LVDS接收电路的反复设计。
(3)本发明LVDS接收电路的整个电路为对称结构,能够在后期的版图设计和布局时充分利用对称性来减少失调误差,使整个电路模块可以当成一个独立功能单元应用于各种大的系统设计。
附图说明
图1为本发明带可调输入电阻的LVDS接收电路的结构示意图。
图2为本发明LVDS接收电路中可调匹配电阻模块结构示意图;
图3为本发明LVDS接收电路中可调匹配电阻模块的具体电路结构实现图;
图4为本发明当控制信号C2C1C0=000时可调匹配电阻模块等效电路图;
图5为本发明当控制信号C2C1C0=001时可调匹配电阻模块等效电路图;
图6为本发明当控制信号C2C1C0=010时可调匹配电阻模块等效电路图;
图7为本发明当控制信号C2C1C0=011时可调匹配电阻模块等效电路图;
图8为本发明当控制信号C2C1C0=100时可调匹配电阻模块等效电路图;
图9为本发明当控制信号C2C1C0=101时可调匹配电阻模块等效电路图;
图10为本发明当控制信号C2C1C0=110时可调匹配电阻模块等效电路图;
图11为本发明当控制信号C2C1C0=111时可调匹配电阻模块等效电路图。
具体实施方式
下面结合附图和具体实施方式对本发明作进一步详细的描述:
如图1所示为本发明带可调输入电阻的LVDS接收电路的结构示意图,由图可知可调输入电阻的LVDS接收电路包括二极管和电阻组成的ESD保护模块、由选择开关和电阻组成的可调匹配电阻模块和由比较器组成的信号转换模块,其中输入的电流信号I_in+和I_in-首先经过ESD保护模块,然后通可调匹配电阻模块转换成相应的电压信号传送给下级信号转换模块。
其中ESD保护模块由二极管D1、D2、D3、D4、D5、D6和电阻R1、R2、R3、R4组成,二极管D1的正端接地,负端接信号I_in+的输入端,二极管D4的正端接地,负端接信号I_in-的输入端,二极管D2的正端接信号I_in+的输入端,负端接电源VDD,二极管D5的正端接信号I_in-的输入端,负端接电源VDD;电阻R1的一端接电源VDD,另一端接信号I_in+的输入端,电阻R3的一端接电源VDD,另一端接信号I_in-的输入端,电阻R2的一端接信号I_in+的输入端,另一端接二极管D3的正端和信号转换模块的一个输入端,二极管D3的负端接电源VDD,电阻R4的一端接信号I_in-的输入端,另一端接二极管D6的正端和信号转换模块的另一个输入端,二极管D6的负端接电源VDD。
二极管D1与D4构成对地的保护,二极管D2、D3、D5、D6和电阻R1、R2、R3、R4起到限流保护和对电源的ESD保护。
可调匹配电阻模块的两个输出端分别接输入信号I_in+与I_in-的输入端,并且可调匹配电阻模块由n个并联电路组成,其中前n-1个并联电路中每个并联电路包括两个电阻和连接在两个电阻之间的一个开关,开关可以为NMOS开关或PMOS开关中的一个,第n个并联电路仅包括一个初始电阻R0,电阻R0的取值可以任意设定,接收外部控制信号的n-1个输入控制端分别控制前n-1个并联电路中的n-1个开关,如图2所示为本发明LVDS接收电路中可调匹配电阻模块结构示意图,控制信号由输入信号C2C1C0......组成,n个并联电路中第一路包括电阻R5、R6及两个电阻之间的开关,第二路包括电阻R7、R8及两个电阻之间的开关,第三路包括电阻R9、R10及两个电阻之间的开关......前n-1个并联电路中每一个并联电路的两个电阻的阻值相等,若设第一路电阻为R,则第二路、第三路......第n-1路中电阻的阻值依次为2R、4R......2n-1R。
前n-1个并联电路中每个并联电路中连接在两个电阻之间的开关也可以由NMOS开关和PMOS开关共同组成,NMOS开关和PMOS开关同时导通或关断,此时,n-1个输入控制端中的每一个控制端分为两路,一路与NMOS开关直接连接,另外一路经反向器后与PMOS开关连接,其中NMOS开关与PMOS开关的位置可以互换,反相器的一端接地,一端接电源VDD,如图3为本发明LVDS接收电路中可调匹配电阻模块的具体电路结构实现图,图中PMOS1的控制信号由控制端C0经第一反向器后产生,NMOS1的控制信号由控制端C0直接产生,NMOS1与PMOS1的两端分别为电阻R5与R6;PMOS2的控制信号由控制端C1经第二反向器后产生,NMOS2的控制信号由控制端C1直接产生,NMOS2与PMOS2的两端分别为电阻R7与R8;PMOS3的控制信号由控制端C2经第三反向器后产生,NMOS3的控制信号由控制端C2直接产生,NMOS3与PMOS3的两端分别为电阻R9与R10......
当可调匹配电阻模块的控制信号为三路C2C1C0值从000变化至111时一共可以选择8种不同的电阻接入电路,分别如图(4)~图(11)所示。
如图4是当控制信号C2C1C0=000时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=0,开关管NMOS1和PMOS1闭合,电阻R5、R6(阻值均为R)接入电路,控制位C1=0,开关管NMOS2和PMOS2闭合,电阻R7、R8(阻值均为2R)接入电路,控制位C2=0,开关管NMOS3和PMOS3闭合,电阻R9、R10(阻值均为4R)接入电路,可调电阻模块取得的电阻值为:(R5+R6)//(R7+R8)//(R9+R10)//R0。
如图5是当控制信号C2C1C0=001时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=1,开关管NMOS1和PMOS2断开,电阻R5、R6(阻值均为R)断开,控制位C1=0,开关管NMOS2和PMOS2闭合,电阻R7、R8(阻值均为2R)接入电路,控制位C2=0,开关管NMOS3和PMOS3闭合,电阻R9、R10(阻值均为4R)接入电路,可调电阻模块取得的电阻值为:(R7+R8)//(R9+R10)//R0。
如图6是当控制信号C2C1C0=010时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=0,开关管NMOS1和PMOS1闭合,电阻R5、R6(阻值均为R)接入电路,控制位C1=1,开关管NMOS2和PMOS2断开,电阻R7、R8(阻值均为2R)断开,控制位C2=0,开关管NMOS3和PMOS3闭合,电阻R9、R10(阻值均为4R)接入电路,可调电阻模块取得的电阻值为:(R5+R6)//(R9+R10)//R0。
如图7是当控制信号C2C1C0=011时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=1,开关管NMOS1和PMOS1断开,电阻R5、R6(阻值均为R)断开,控制位C1=1,开关管NMOS2和PMOS2断开,电阻R7、R8(阻值均为2R)断开,控制位C2=0,开关管NMOS3和PMOS3闭合,电阻R9、R10(阻值均为4R)接入电路,可调电阻模块取得的电阻值为:(R9+R10)//R0。
如图8是当控制信号C2C1C0=100时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=0,开关管NMOS1和PMOS1闭合,电阻R5、R6(阻值均为R)接入电路,控制位C1=0,开关管NMOS2和PMOS2闭合,电阻R7、R8(阻值均为2R)接入电路,控制位C2=1,开关管NMOS3和PMOS3断开,电阻R9、R10(阻值均为4R)断开,可调电阻模块取得的电阻值为:(R5+R6)//(R7+R8)//R0。
如图9是当控制信号C2C1C0=101时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=1,开关管NMOS1和PMOS1断开,电阻R5、R6(阻值均为R)断开,控制位C1=0,开关管NMOS2和PMOS2闭合,电阻R7、R8(阻值均为2R)接入电路,控制位C2=1,开关管NMOS3和PMOS3断开,电阻R9、R10(阻值均为4R)断开,可调电阻模块取得的电阻值为:(R7+R8)//(R9+R10)//R0。
如图10是当控制信号C2C1C0=110时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=0,开关管NMOS1和PMOS1闭合,电阻R5、R6(阻值均为R)接入电路,控制位C1=1,开关管NMOS2和PMOS2断开,电阻R7、R8(阻值均为2R)断开,控制位C2=1,开关管NMOS3和PMOS3断开,电阻R9、R10(阻值均为4R)断开,可调电阻模块取得的电阻值为:(R5+R6)//R0。
如图11是当控制信号C2C1C0=111时可调电阻模块接入电路的电阻值,在这种情况下,控制位C0=1,开关管NMOS1和PMOS1断开,电阻R5、R6(阻值均为R)断开,控制位C1=1,开关管NMOS2和PMOS2断开,电阻R7、R8(阻值均为2R)断开,控制位C2=1,开关管NMOS3和PMOS3断开,电阻R9、R10(阻值均为4R)断开,可调电阻模块取得的电阻值为:R0。
电流信号流过可调匹配电阻模块,产生适当的电压送给下一级信号转换模块,从而完成由LVDS信号向CMOS信号的转换过程。
本发明中可调匹配电阻模块的并联电路的每一路中电阻也可以为两个以上,电阻的阻值也可以不相等。
以上所述,仅为本发明最佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。
本发明说明书中未作详细描述的内容属于本领域专业技术人员的公知技术。
Claims (5)
1.一种带可调输入电阻的LVDS接收电路,其特征在于由ESD保护模块、可调匹配电阻模块和信号转换模块组成,其中ESD保护模块由二极管D1、D2、D3、D4、D5、D6和电阻R1、R2、R3、R4组成,二极管D1的正端接地,负端接信号I_in+的输入端,二极管D4的正端接地,负端接信号I_in-的输入端,二极管D2的正端接信号I_in+的输入端,负端接电源VDD,二极管D5的正端接信号I_in-的输入端,负端接电源VDD,电阻R1的一端接电源VDD,另一端接信号I_in+的输入端,电阻R3的一端接电源VDD,另一端接信号I_in-的输入端,电阻R2的一端接信号I_in+的输入端,另一端接二极管D3的正端和信号转换模块的一个输入端,二极管D3的负端接电源VDD,电阻R4的一端接信号I_in-的输入端,另一端接二极管D6的正端和信号转换模块的另一个输入端,二极管D6的负端接电源VDD;可调匹配电阻模块的两个输出端分别接输入信号I_in+与I_in-的输入端,并且可调匹配电阻模块由n个并联电路组成,其中前n-1个并联电路中每个并联电路包括两个电阻和连接在两个电阻之间的一个开关,第n个并联电路仅包括一个初始电阻R0,接收外部控制信号的n-1个输入控制端分别控制所述前n-1个并联电路中的n-1个开关;信号转换模块由比较器组成,n为正整数。
2.根据权利要求1所述的一种带可调输入电阻的LVDS接收电路,其特征在于:所述可调匹配电阻模块每个并联电路中的开关为NMOS开关或PMOS开关中的一个。
3.根据权利要求1所述的一种带可调输入电阻的LVDS接收电路,其特征在于:所述可调匹配电阻模块每个并联电路中的开关由NMOS开关和PMOS开关共同组成,NMOS开关和PMOS开关同时导通或关断,所述n-1个输入控制端中的每一个控制端分为两路,一路与所述NMOS开关直接连接,另外一路经反向器后与所述PMOS开关连接,其中NMOS开关与PMOS开关的位置可以互换。
4.根据权利要求1所述的一种带可调输入电阻的LVDS接收电路,其特征在于:所述二极管D1与D4构成对地的保护,二极管D2、D3、D5、D6和电阻R1、R2、R3、R4起到限流保护和对电源的ESD保护。
5.根据权利要求1所述的一种带可调输入电阻的LVDS接收电路,其特征在于:所述可调匹配电阻模块前n-1个并联电路中每一个并联电路的两个电阻的阻值相等,设第一路电阻为R,则第二路、第三路......第n-1路中电阻的阻值依次为2R、4R......2n-1R。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009102430963A CN101751902B (zh) | 2009-12-24 | 2009-12-24 | 一种带可调输入电阻的lvds接收电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2009102430963A CN101751902B (zh) | 2009-12-24 | 2009-12-24 | 一种带可调输入电阻的lvds接收电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101751902A true CN101751902A (zh) | 2010-06-23 |
CN101751902B CN101751902B (zh) | 2011-12-14 |
Family
ID=42478783
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009102430963A Expired - Fee Related CN101751902B (zh) | 2009-12-24 | 2009-12-24 | 一种带可调输入电阻的lvds接收电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101751902B (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102693976A (zh) * | 2011-03-22 | 2012-09-26 | 瑞昱半导体股份有限公司 | 具有静电防护能力的集成电路 |
CN103296984A (zh) * | 2012-02-28 | 2013-09-11 | 国际商业机器公司 | 低压差分信号接收器 |
US8861160B2 (en) | 2011-03-10 | 2014-10-14 | Realtek Semiconductor Corp. | Integrated circuit having ESD protection capability |
CN111243552A (zh) * | 2020-01-20 | 2020-06-05 | Tcl华星光电技术有限公司 | Vbo信号端口、控制板及电视机 |
WO2022047903A1 (zh) * | 2020-09-03 | 2022-03-10 | Tcl华星光电技术有限公司 | 差分信号接口及采用该差分信号接口的显示装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003204529A (ja) * | 2002-01-09 | 2003-07-18 | Hitachi Ltd | 信号変換装置および映像表示装置 |
JP2005354241A (ja) * | 2004-06-09 | 2005-12-22 | Sony Corp | 信号伝送装置および信号伝送方法 |
US7250660B1 (en) * | 2004-07-14 | 2007-07-31 | Altera Corporation | ESD protection that supports LVDS and OCT |
CN101388986A (zh) * | 2008-09-28 | 2009-03-18 | 深圳创维-Rgb电子有限公司 | 一种开机脉冲消除电路 |
-
2009
- 2009-12-24 CN CN2009102430963A patent/CN101751902B/zh not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8861160B2 (en) | 2011-03-10 | 2014-10-14 | Realtek Semiconductor Corp. | Integrated circuit having ESD protection capability |
CN102693976A (zh) * | 2011-03-22 | 2012-09-26 | 瑞昱半导体股份有限公司 | 具有静电防护能力的集成电路 |
CN102693976B (zh) * | 2011-03-22 | 2015-05-27 | 瑞昱半导体股份有限公司 | 具有静电防护能力的集成电路 |
CN103296984A (zh) * | 2012-02-28 | 2013-09-11 | 国际商业机器公司 | 低压差分信号接收器 |
CN111243552A (zh) * | 2020-01-20 | 2020-06-05 | Tcl华星光电技术有限公司 | Vbo信号端口、控制板及电视机 |
WO2022047903A1 (zh) * | 2020-09-03 | 2022-03-10 | Tcl华星光电技术有限公司 | 差分信号接口及采用该差分信号接口的显示装置 |
US11705049B2 (en) | 2020-09-03 | 2023-07-18 | Tcl China Star Optoelectronics Technology Co., Ltd. | Differential signal interface and display device adopting the differential signal interface |
Also Published As
Publication number | Publication date |
---|---|
CN101751902B (zh) | 2011-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101751902B (zh) | 一种带可调输入电阻的lvds接收电路 | |
CN205283520U (zh) | 可重配置发射机和双模驱动器及其系统 | |
US20100066450A1 (en) | High-Speed Low-Power Differential Receiver | |
CN110277988A (zh) | 具有从低功率待机到低频信号传输的快速转换的中继器 | |
US10790636B1 (en) | H-bridge integrated laser driver | |
CN102324922B (zh) | 低压差分信号驱动电路与数字信号传输器 | |
CN101635576A (zh) | 用于判决反馈均衡器的加法器的输入控制电路 | |
US20130099822A1 (en) | Cml to cmos conversion circuit | |
US6847225B2 (en) | CML (current mode logic) OCD (off chip driver)—ODT (on die termination) circuit for bidirectional data transmission | |
CN101741360A (zh) | 差动预加重驱动器 | |
CN101179269A (zh) | 实现差分电平信号到单端电平信号的转换电路 | |
CN101399545B (zh) | 低功率缓冲电路 | |
CN103281085B (zh) | 数模转换器 | |
CN102545883A (zh) | 基于cmos工艺实现的高速多选一复用器 | |
CN207399159U (zh) | 一种高速差分信号切换开关 | |
KR20200005212A (ko) | 저전력 펄스폭변조 송신기 | |
US10418976B1 (en) | Charge steering transmitter | |
US6366126B1 (en) | Input circuit, output circuit, and input/output circuit and signal transmission system using the same input/output circuit | |
CN218124699U (zh) | 一种单线串行收发电路 | |
CN202663433U (zh) | Rs-485通讯电路的接收模块 | |
CN113141190A (zh) | 一种用于单线供电通信的通信芯片 | |
CN105183682A (zh) | 一种基于微型变压器的rs-232收发器 | |
EP1524605B1 (en) | Low power, up full swing voltage CMOS bus receiver | |
CN107528580A (zh) | 电平转换电路 | |
CN206657349U (zh) | 一种增强型并行通信电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20111214 Termination date: 20181224 |
|
CF01 | Termination of patent right due to non-payment of annual fee |