CN101726654B - 用于测量电特性参数的装置和方法 - Google Patents
用于测量电特性参数的装置和方法 Download PDFInfo
- Publication number
- CN101726654B CN101726654B CN200910179011.XA CN200910179011A CN101726654B CN 101726654 B CN101726654 B CN 101726654B CN 200910179011 A CN200910179011 A CN 200910179011A CN 101726654 B CN101726654 B CN 101726654B
- Authority
- CN
- China
- Prior art keywords
- mdat
- clock
- analyzing
- converter
- logical circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/25—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
- G01R19/2506—Arrangements for conditioning or analysing measured signals, e.g. for indicating peak values ; Details concerning sampling, digitizing or waveform capturing
- G01R19/2509—Details concerning sampling, digitizing or waveform capturing
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
用于测量电特性参数的装置,具有将模拟信号转换成第一数字数据的第一转换器单元,其中第一转换器单元是Sigma-Delta调制器;将模拟信号转换成第二数字数据的第二转换器单元,其中第二转换器单元是Sigma-Delta调制器;和至少一个用于对从转换器单元所输出的信号进行处理的分析处理逻辑,其中分析处理逻辑具有至少一个积分环节和连接在所述至少一个积分环节后面的差分环节。根据本发明,分析处理逻辑处理两个转换器单元的数字信号,并且转换器单元分别具有用于时钟信号的输入端,其中设置时钟发生器装置,所述时钟发生器装置以预给定的相互关系为第一转换器单元和第二转换器单元提供时钟。
Description
技术领域
本发明涉及用于测量电特性参数并且尤其是电流和电压的装置和方法。
背景技术
由现有技术已知,所谓的Sigma-Delta方法被用来测量电流或电压。该方法的优点在于高采样率以及在采样单元即Sigma-Delta调制器与分析处理逻辑(Auswertlogik)之间的窄接口,因为只需要一用于传输测量结果的数据线和一时钟线。
发明内容
如果存在多个测量通道或多个Sigma-Delta调制器,则一般也需要多个分析处理逻辑。但是,该多个分析处理逻辑另一方面带来升高的消耗。因此,本发明所基于的任务在于,提供一种装置和一种方法,其使得用于测量电特性参数的消耗减少。这通过独立的装置权利要求和方法权利要求的主题实现。有利的实施方式和改进方案是从属权利要求的主题。
根据本发明的用于测量电特性参数的装置具有将模拟信号转换成数字数据的第一转换器单元,其中该第一转换器单元优选是Sigma-Delta调制器。另外设置有将模拟信号转换成数字数据的第二转换器单元和至少一个用于对从这些转换器单元所输出的信号进行处理的分析处理逻辑,其中该第二转换器单元同样优选是Sigma-Delta调制器,并且其中所述分析处理逻辑具有至少一个积分环节和连接在该积分环节后面的差分环节。
根据本发明,分析处理逻辑处理两个转换器单元的数字信号,并且这些转换器单元分别具有用于时钟信号的输入端,其中设置有时钟发生器装置,该时钟发生器装置以预给定的相互关系为第一转换器单元和第二转换器单元提供时钟,并优选提供相同的时钟。
因此在本发明的范围内,介绍了一种分析处理逻辑并且尤其是一种基于所谓正弦滤波器的分析处理逻辑,所述分析处理逻辑允许处理多个Sigma-Delta调制器的数据流,其中尤其是应用了基于流水线(Pipeline)的结构。在此,优选地只在分析处理逻辑的几个快速时钟单元的范围内存在单个通道的等待时间。通过用于时钟信号的输入端、即在这里通过使用具有时钟输入端的Sigma-Delta调制器来支持本发明的方法。因此,尤其针对可编程的逻辑模块,在这里优选按照正弦滤波器原理进行多通道的Sigma-Delta数据流分析处理。因此,建议对多个Sigma-Delta调制器的数据流进行同时分析处理,更确切地说是对正弦滤波器进行资源有效的多通道实现。
所述分析处理逻辑优选具有至少一个可寻址存储元件。在此,该可寻址存储元件例如可以连接在积分环节后面,并且允许为相继读入的数据分配不同地址,由此实现了对各个Sigma-Delta调制器的分配(Multiplexing,多路复用)。
因此,可寻址存储元件优选连接在分析处理逻辑的积分单元后面,并且尤其是直接连接在后面。因此,该存储元件有助于读入n个比特值。在另一有利实施方式中,设置有多个可寻址存储元件,并且利用相同的时钟来运行这些存储元件。于是,例如能在每个积分级的后面都设置相应的可寻址存储元件,从而所读入的数据可以以这种方式通过所有的积分级。
优选地,设置有具有预给定阶数的正弦滤波器作为分析处理逻辑,其中所述阶数大于1。
由于Sigma-Delta转换中的高的过采样率,所以由于量化而在高于频率fin(带宽)的频域中产生噪声,借助于数字低通滤波器来抑制该噪声。此外,通过所谓的抽取器(Dezimierer)将连续的比特序列转换成b比特宽的数据字。这两个任务通过使用正弦滤波器来解决。
在另一有利实施方式中,向这些转换器单元提供相同的时钟。在此还有可能的是,代替在这里所描述的两个Sigma-Delta调制器,而设置多个、即多于两个、还有可能多于五个或多于八个Sigma-Delta调制器。该方法原则上可扩展到任意数量的Sigma-Delta调制器。对测量通道数量的限制尤其是从Sigma-Delta时钟、分析处理逻辑的系统时钟、以及存储元件的寻址深度而得出。
此外,所述装置优选具有用于暂时存储数字数据的存储装置。该存储装置例如可以是连接在第一积分级前面的移位存储器。数字数据可以被并行地读入该移位寄存器中,接着按时钟地并连续地从该存储单元中被读出。该移位寄存器集合这些数据以用于按系统时钟地输送给处理流水线。
分析处理逻辑优选具有多个积分单元,并且为每个积分单元各分配有可寻址存储元件或者在每个积分单元后面分别连接有可寻址存储元件。
优选地,还在至少一个差分环节后面、优选是在每个差分环节后面分别连接有存储元件、优选是可寻址存储元件。在此,优选以与运行上述连接在积分单元后面的可寻址存储元件的时钟不同的时钟、并且尤其是以被数字2的幂次方、所谓的“抽取因子”除的Sigma-Delta时钟(einem umeine Potenzder Zahl 2,der sog.“Dezimation”,geteilten Sigma-Delta Takt)来运行其它可寻址存储元件的至少一个地址输入端。
优选地,用比运行连接在积分环节后面的存储元件的时钟少的时钟来运行连接在差分环节后面的可寻址存储元件。优选在积分环节、尤其是该链的最后一个积分环节与差分环节、即优选第一差分环节之间设置多路复用器。在此,也为该多路复用器提供时钟,并且尤其是用与也为上述连接在差分环节后面的可寻址存储元件的输入端所提供的时钟相同的那个时钟来为该多路复用器提供时钟。在该最后一个积分环节之后的该多路复用器单元的作用在于,在经过每个周期后、更确切地说在经过被抽取的Sigma-Delta时钟的每个周期之后,将在存储元件中所包含的、最后一个积分环节的中间值归位(复位)。
此外,本发明还针对一种用于分析处理多个转换器装置的数字输出信号的分析处理逻辑,其中所述分析处理逻辑具有至少一个积分环节和连接在该积分环节后面的差分环节。根据本发明,所述分析处理逻辑处理两个转换器单元的数字信号或数据,并且这些转换器单元分别具有用于时钟信号的输入端,其中设置有时钟发生器装置,所述时钟发生器装置以预给定的相互关系为第一转换器单元和第二转换器单元提供时钟。
优选地,该相同的时钟发生器单元也为分析处理逻辑的至少一个元件提供时钟,所述时钟与为转换器装置所提供的时钟相同。因此在这里,所有转换器单元的数据都运行经过分析处理逻辑的积分环节和差分环节。
此外,本发明还针对一种用于确定电特性参数的方法。在此,在第一步骤中提供多个数字数据,这些数字数据对于电特性参数来说是特征性的(charakteristisch),其中通过至少一个第一转换器装置和至少一个第二转换器装置来提供这些数据。
此外,将数字数据输送给分析处理逻辑并且接着通过分析处理逻辑来处理所述信号,其中所述分析处理逻辑具有至少一个积分环节和至少一个连接在所述积分环节后面的差分环节。最后,通过所述分析处理逻辑输出信号,其中该信号对于电特性参数来说是特征性的。
根据本发明,相同的分析处理逻辑处理两个转换器单元的数字信号,并且转换器单元分别具有用于时钟信号的输入端,其中时钟发生器装置以预给定的相互关系为第一转换器单元和第二转换器单元提供时钟、尤其是提供相同的时钟(即利用相同时钟)。然而,还可以考虑以另外的确定的、尤其也是保持不变的关系(例如相反的关系)来为这些转换器装置提供时钟。
优选地,将多个转换器装置的数据并行地载入移位寄存器中。从该移位寄存器,数据——如上所述——连续地载入分析处理逻辑或该分析处理逻辑的第一积分环节中。
在另一优选方法中,数据或从所述数据导出的数据被按时钟地被输送给第一积分环节,其中连接在所述积分环节后面的可寻址存储装置的地址随着每个时钟而改变。通过这种方式实现了对数据的单独化的、即在转换器装置之后的可分离的存储。
在另一有利的方法中,用与运行所述可寻址存储装置的时钟不同的时钟来运行至少一个连接在差分环节后面的存储装置。
附图说明
根据附图得出进一步的优点和实施方式。在此:
图1示出Sigma-Delta调制器的电路图;
图2示出用于解释由Sigma-Delta调制器所处理的信号的信号曲线;
图3示出根据现有技术的三阶正弦滤波器的电路图;
图4示出根据本发明的三阶正弦滤波器的电路图;
具体实施方式
图1示出Sigma-Delta调制器2,4的电路图。在此,这种Sigma-Delta调制器2,4如上所述用于测量例如电流和电压并且输出数据流MDAT。在此,在现有技术中,在这种Sigma-Delta调制器分别与单个的分析处理逻辑串联。因此,在现有技术中已知这种正弦滤波器的单通道实现方式。为了分析处理多个Sigma-Delta数据流,还需要多个正弦滤波器。
这种Sigma-Delta调制器通常具有减法器、积分单元、(比较器或比特量化器(Bit-Quantisierer)形式的)A/D转换器、以及反馈式D/A转换器。因此,在图1中示出一阶调制器的示意性结构。利用等于fMCLK/2fin的高的过采样率OSR(Over sampling rate)对具有带宽fin的模拟输入信号Uin进行采样。在此,fMCLK表示采样频率。所形成的连续的比特序列的在过采样中彼此相继的位分别包含信息,所述信息根据所谓的尼奎斯特准则对于描述带宽为fin的信号是必需的。
图2示出用于处理输入信号的图示。在此,Uin又是输入信号,而Uc是积分环节之后所输出的信号。附图标记MDAT又是所输出的数据,其中如果Uc为正,则这些数据分别用逻辑1占据,如果Uc为负,则这些数据用逻辑0占据,即参考电压在这里是图2所示的0线。
图3示出根据现有技术的三阶正弦滤波器。在此,该正弦滤波器具有3个积分环节112a、112b和112c。这些积分环节的后面分别连接有时钟控制的存储元件113。存储单元115与三个积分环节的方框相连,并且3个差分环节114a、114b和114c又与该存储单元115相连,其中为各个差分环节114a、114b、114c分别分配有存储装置117或者说各个差分环节114a、114b、114c连接在相应的存储装置117的后面。可以认识到,各个存储装置117分别被相同的时钟所占据。
在图3中示出的正弦滤波器对连续的比特流执行平滑的取平均值。在此,抽取因子(Dezimation)M表示累加的值的数量:
因此,得出了用于k阶正弦滤波器的传输函数:
所得出的频率特性是:
其中ω=2πf0/fMCLK。
为了避免所谓的混叠效应(Aliasing-Effekt),优选将正弦滤波器的阶数k选择得比那些Sigma-Delta调制器的提高一级(Grad)。
下面的表格借助于示例说明了所得出的参数或值:
阶数k | 3 | |
抽取因子M | 16 | |
临界频率fg | 81.8kHz | H≈0.70 |
采样频率fMCLK | 5MHz | |
数据传输率滤波器 | 312.5kHz | =fMCLK/M |
最大带宽输入fIN | 156.25kHz | =fMCLK/(2*M) |
位宽度滤波器b | 13 | 1+k*log2M |
312.5kHz的数据传输率相应对应于在滤波器输出端的间隔为3.2μs的新数据值。
图4示出根据本发明的多通道正弦滤波器的电路图。在此,附图标记32是存储装置、确切地说是移位寄存器,其中装载了n个Sigma-Delta调制器(未示出)的比特流MDAT_0,...,MDAT_n-1,因此可以对这些比特流进行分析处理。利用一个共同的频率为fMCLK的时钟信号MCLK来运行这些调制器。
利用频率为fCLK的快速系统时钟CLK来为滤波器实施中的存储元件(也就是移位寄存器、数据寄存器、触发器和RAM)提供时钟。随着时钟信号MCLK的每个上升沿,产生n个系统时钟长度的脉冲“DoCycle”。
随着MCLK的上升时钟沿将每个Sigma-Delta调制器的数据流的当前比特并行地载入位宽度为n的移位寄存器中。接着,各个调制器的比特值按时钟CLK连续地输送给第一积分环节12a。在此,附图标记22表示用于同样以系统时钟CLK被提供时钟的各个通道的计数装置。该计数装置的输出端与可寻址存储装置16a的输入端相连接,其中该连接在积分环节12a后面的存储装置16a的地址随着每个时钟而升高。
存储装置16a以时钟CLK接收积分环节12a的b比特宽的结果。另外两个积分环节12b,12c以及分别连接在其后面的可寻址存储装置16b、16c以相同模式工作。
差分环节14b,14c连接在三个积分级的后面,所述差分环节14b,14c利用频率为fMCLK/M的时钟工作。该时钟信号由时钟发生器24产生。在此,该时钟信号——与“DoCycle”类似地——是n个系统时钟长的脉冲,其区别在于该时钟信号只在时钟MCLK的每M个周期(其中M表示滤波器的抽取因子)才出现一次。
利用该时钟对差分环节14b,14c的控制更准确地通过RAM的写信号(WEN-写使能)进行,从而RAM在时钟MCLK的每第M个周期存入所有通道的相应被计算出的中间值。
这些附图标记28分别表示寄存器。这些寄存器用于缩短逻辑的组合路径。在此,通过所述寄存器28更准确地输送最后一个差分环节14c或者说连接在该差分环节14c后面的可寻址存储元件20c的所有输入值和输入信号,并因此延迟了一个时钟。以这种方式实现了更高的系统时钟。
附图标记34示出多路复用器,该多路复用器连接在第三积分环节12c的后面。在此,利用时钟fMCLK/M来运行该多路复用器34。该多路复用器34的作用是,使得在经过每“M个周期”后(即,总是在时钟MCLK的M个周期之后),在RAM、即存储装置16c中所保留的第三积分环节12c的中间值被复位。以这种方式,可以避免在从滤波器的积分部分到差分部分的过渡处的存储装置(如在图3中用附图标记115所示)。此外,由于在经过每M个周期之后最后一个积分环节12c不再传播式地(propagierte)进行累加,还可以节省第一差分环节(该第一差分环节在参见图3根据现有技术的装置中用附图标记114a表示)。
另外,还有能使用支持LUTRAM(look-up-table RAM,查找表RAM)的所谓的FPGA(Field programmable gate array,现场可编程门阵列)元件。该LUTRAM是资源高效的SRAM——用于FPGA元件的存储装置,其可以例如借助FPGA逻辑单元来实现。
总之,通过本发明可以节省在可编程逻辑中的资源。
只要在本申请文件中所公开的特征单独地或者以组合方式相对于现有技术来说是新的,全部的这些特征就作为本发明实质而被要求权利。
附图标记
1 装置
2 第一转换器装置
4 第二转换器装置
6 分析处理逻辑
12a,12b,12c 积分环节
14b,14c 差分环节
16a,16b,16c 可寻址存储元件
20a,20b,20c 其它可寻址存储元件
22 通道计数器
24 时钟发生器
28 寄存器
32 存储装置,移位寄存器
MDAT_0,...
MDAT_n-1 数字数据
Uin 模拟数据
fin 带宽
CLK 系统时钟
fCLK 系统时钟的频率
DoCycle 脉冲
MCLK 时钟信号
Claims (15)
1.一种用于测量电特性参数的装置(1),具有:将模拟信号(Uin)转换成第一比特流(MDAT_1)的第一转换器单元(2),其中该第一转换器单元(2)是Sigma-Delta调制器(2);将模拟信号(Uin)转换成第二比特流(MDAT_2)的第二转换器单元(4),其中该第二转换器单元(4)是Sigma-Delta调制器(4);以及至少一个用于对由这些转换器单元(2,4)所输出的比特流(MDAT_1,MDAT_2)进行处理的分析处理逻辑电路(6),其中该分析处理逻辑电路(6)具有至少一个积分环节(12a,12b,12c)和连接在所述至少一个积分环节(12a,12b,12c)后面的差分环节(14b,14c),
其特征在于,
所述分析处理逻辑电路(6)处理这两个转换器单元(2,4)的比特流(MDAT_1,MDAT_2),并且这些转换器单元(2,4)分别具有用于时钟信号的输入端,其中设置有时钟发生器装置,所述时钟发生器装置以预给定的相互关系为该第一转换器单元(2)和该第二转换器单元(4)提供时钟。
2.根据权利要求1所述的装置(1),
其特征在于,
该分析处理逻辑电路(6)具有至少一个可寻址存储元件(16a,16b,16c)。
3.根据权利要求2所述的装置,
其特征在于,
所述可寻址存储元件(16a,16b,16c)连接在该分析处理逻辑电路(6)的积分环节(12a,12b,12c)的后面。
4.根据权利要求1至3之一所述的装置,
其特征在于,
设置有多个可寻址存储元件(16a,16b,16c),并且以相同的时钟来运行这些存储元件(16a,16b,16c)。
5.根据权利要求1至3之一所述的装置(1),
其特征在于,
该分析处理逻辑电路(6)具有阶数为k的正弦滤波器(6),其中k大于1。
6.根据权利要求1至3之一所述的装置,
其特征在于,
为这些转换器单元(2,4)提供相同的时钟。
7.根据权利要求1至3之一所述的装置,
其特征在于,
所述装置具有用于暂时存储比特流(MDAT_1,MDAT_2)的存储装置。
8.根据权利要求1至3之一所述的装置,
其特征在于,
所述分析处理逻辑电路具有多个积分单元(12a,12b,12c),并且每个积分单元后面分别连接有可寻址存储元件(16a,16b,16c)。
9.根据权利要求2至3之一所述的装置,
其特征在于,
以与运行所述可寻址存储元件(16a,16b,16c)的时钟不同的时钟来运行至少一个连接在差分环节(14b,14c)后面的另外的可寻址存储元件(20a,20b,20c)。
10.根据权利要求1至3之一所述的装置,
其特征在于,
在积分环节(12a,12b,12c)和差分环节(14b,14c)之间设置有多路复用器(34)。
11.一种用于分析处理多个转换器装置(2,4)的比特流(MDAT_1,MDAT_2)的分析处理逻辑电路,其中所述分析处理逻辑电路(6)具有至少一个积分环节(12)和连接在所述积分环节(12)后面的差分环节(14),
其特征在于,
所述分析处理逻辑电路(6)处理两个转换器单元(2,4)的比特流(MDAT_1,MDAT_2),并且这些转换器单元(2,4)分别具有用于时钟信号的输入端,其中设置有时钟发生器装置(10),所述时钟发生器装置(10)以预给定的相互关系为第一转换器单元(2)和第二转换器单元(4)提供时钟。
12.一种用于确定电特性参数的方法,具有以下步骤:
-通过至少一个第一转换器装置(2)和至少一个第二转换器装置(4)来提供多个比特流(MDAT_1,MDAT_2),这些比特流(MDAT_1,MDAT_2)对于所述电特性参数来说是特征性的;
-将这些比特流(MDAT_1,MDAT_2)输送给分析处理逻辑电路并且通过该分析处理逻辑电路来处理这些比特流,其中所述分析处理逻辑电路具有至少一个积分环节(12a,12b,12c)和至少一个连接在所述积分环节(12a,12b,12c)后面的差分环节(14b,14c);
-通过所述分析处理逻辑电路输出信号,其中该信号对于电特性参数来说是特征性的,
其特征在于,
该分析处理逻辑电路(6)处理两个转换器单元(2,4)的比特流(MDAT_1,MDAT_2),并且这些转换器单元(2,4)分别具有用于时钟信号的输入端,其中时钟发生器装置(10)以预给定的相互关系为第一转换器单元(2)和第二转换器单元(4)提供时钟。
13.根据权利要求12所述的方法,
其特征在于,
将多个转换器装置(2,4)的比特流(MDAT_1,MDAT_2)并行地载入移位寄存器(32)中。
14.根据权利要求12-13之一所述的方法,
其特征在于,
这些比特流(MDAT_1;MDAT_2)或者从这些比特流导出的比特流按时钟地被输送给第一积分环节(12a,12b,12c),其中连接在所述积分环节后面的可寻址存储元件(16a,16b,16c)的地址随着每个时钟而改变。
15.根据权利要求14所述的方法,
其特征在于,
以与运行所述可寻址存储元件(16a,16b,16c)的时钟不同的时钟来运行至少一个连接在差分环节(14b,14c)后面的另外的存储装置(20b,20c)。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102008051421.7 | 2008-10-11 | ||
DE200810051421 DE102008051421A1 (de) | 2008-10-11 | 2008-10-11 | Vorrichtung und Verfahren zur Messung elektrischer Kenngrößen |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101726654A CN101726654A (zh) | 2010-06-09 |
CN101726654B true CN101726654B (zh) | 2014-09-10 |
Family
ID=41527718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910179011.XA Expired - Fee Related CN101726654B (zh) | 2008-10-11 | 2009-10-09 | 用于测量电特性参数的装置和方法 |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP2175287B1 (zh) |
CN (1) | CN101726654B (zh) |
DE (1) | DE102008051421A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102018218821A1 (de) | 2018-11-05 | 2020-05-07 | Volkswagen Aktiengesellschaft | Vorrichtung und Verfahren zum Ansteuern von Schaltelementen eines Stromrichters |
CN111308172A (zh) * | 2020-01-21 | 2020-06-19 | 广芯微电子(广州)股份有限公司 | 一种电流信号特性分析与检测系统及其控制方法 |
CN111426874A (zh) * | 2020-05-25 | 2020-07-17 | 湖南科技大学 | 一种强抗干扰宽范围交流永磁同步电机电流采样电路 |
DE102020129127B4 (de) | 2020-11-05 | 2022-06-02 | Dr. Ing. H.C. F. Porsche Aktiengesellschaft | Verfahren zur Strommessung und Messvorrichtung |
CN116627028B (zh) * | 2023-07-21 | 2023-09-29 | 阳谷新太平洋电缆有限公司 | 交联电缆生产线控制方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5485393A (en) * | 1990-08-30 | 1996-01-16 | Metricom, Inc. | Method and apparatus for measuring electrical parameters using a differentiating current sensor and a digital integrator |
US6321246B1 (en) * | 1998-09-16 | 2001-11-20 | Cirrus Logic, Inc. | Linear phase FIR sinc filter with multiplexing |
US6417792B1 (en) * | 2000-01-18 | 2002-07-09 | Cirrus Logic, Inc. | Single phase bi-directional electrical measurement systems and methods using ADCs |
CN2669481Y (zh) * | 2003-12-26 | 2005-01-05 | 上海复旦微电子股份有限公司 | 数字式梳状滤波器电路的结构 |
CN1964188A (zh) * | 2006-12-06 | 2007-05-16 | 北京中星微电子有限公司 | 一种增量调制型转换的抽取滤波装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW396276B (en) * | 1996-03-01 | 2000-07-01 | Toshiba Corp | Arithmetic unit |
GB9813982D0 (en) * | 1998-06-30 | 1998-08-26 | Mem Limited | Residual current detection device |
-
2008
- 2008-10-11 DE DE200810051421 patent/DE102008051421A1/de not_active Withdrawn
-
2009
- 2009-09-10 EP EP20090011578 patent/EP2175287B1/de active Active
- 2009-10-09 CN CN200910179011.XA patent/CN101726654B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5485393A (en) * | 1990-08-30 | 1996-01-16 | Metricom, Inc. | Method and apparatus for measuring electrical parameters using a differentiating current sensor and a digital integrator |
US6321246B1 (en) * | 1998-09-16 | 2001-11-20 | Cirrus Logic, Inc. | Linear phase FIR sinc filter with multiplexing |
US6417792B1 (en) * | 2000-01-18 | 2002-07-09 | Cirrus Logic, Inc. | Single phase bi-directional electrical measurement systems and methods using ADCs |
CN2669481Y (zh) * | 2003-12-26 | 2005-01-05 | 上海复旦微电子股份有限公司 | 数字式梳状滤波器电路的结构 |
CN1964188A (zh) * | 2006-12-06 | 2007-05-16 | 北京中星微电子有限公司 | 一种增量调制型转换的抽取滤波装置 |
Non-Patent Citations (2)
Title |
---|
A high resolution, integrated data acquisition system for aerospace applications;Sreelal Sreedharan Pillai,ect;《The 23rd Digital Avionics Systems Conference》;20041028;第2卷;正文第13.E.3-3页第1段至第13.E.3-5页倒数第2段及图2 * |
Sreelal Sreedharan Pillai,ect.A high resolution, integrated data acquisition system for aerospace applications.《The 23rd Digital Avionics Systems Conference》.2004,第2卷 |
Also Published As
Publication number | Publication date |
---|---|
CN101726654A (zh) | 2010-06-09 |
EP2175287B1 (de) | 2013-11-06 |
EP2175287A3 (de) | 2012-08-22 |
DE102008051421A1 (de) | 2010-04-15 |
EP2175287A2 (de) | 2010-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101726654B (zh) | 用于测量电特性参数的装置和方法 | |
CN101505152B (zh) | 模数转换器及模数转换的方法 | |
CN102053186B (zh) | 一种具有可变阶数数字滤波器的数字示波器 | |
US7847716B2 (en) | Asynchronous sigma-delta digital-analog converter | |
KR101099979B1 (ko) | 테스터, 테스트 대상 장치의 테스트 방법 및 컴퓨터 판독 가능한 저장 매체 | |
CN207677711U (zh) | 集成电路与用于测试模数转换器电路的内置自测电路 | |
CN101051059A (zh) | 波形压缩和显示 | |
CN104077492B (zh) | 一种基于fpga的采样数据内插方法 | |
US8806095B2 (en) | Electronic measuring device and method of converting serial data to parallel data for storage using the same | |
CN109030926A (zh) | 多通道电压采集模块 | |
CN109831207B (zh) | 一种集成sar adc与sd adc的多站点测试方法 | |
CN101621294B (zh) | 一种控制逻辑电路以及一种逐次逼近型模数转换器 | |
CN102684831B (zh) | 一种数字多通道相关处理系统及用于该系统中的缓存模块的输出方法 | |
CN103048506B (zh) | 一种用于校准并行采集系统数据拼合顺序的方法 | |
CN1248002C (zh) | 半导体芯片及使用该半导体芯片的自动测试系统 | |
US8237598B2 (en) | Sampling of multiple data channels using a successive approximation register converter | |
Rolíndez et al. | A 0.18/spl mu/m CMOS implementation of on-chip analogue test signal generation from digital test patterns | |
KR101133352B1 (ko) | 전자식 전력량계 및 전력량 계산 방법 | |
Rolindez et al. | A SNDR BIST for/spl Sigma//spl Delta/analogue-to-digital converters | |
CN104702283A (zh) | 随机编码非模拟到数字的转换 | |
Scholfield et al. | Low power decimator design using bit-serial architecture for biomedical applications | |
Mangca et al. | On-the-fly computation method in field-programmable gate array for analog-to-digital converter linearity testing | |
Lie et al. | Compact ultrasonic beamformer based on Delta-Sigma modulation. | |
Tabassum et al. | ADC Emulation on FPGA | |
Mir | A SNDR BIST for\Sigma\Delta Analogue-to-Digital Converters |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140910 Termination date: 20211009 |
|
CF01 | Termination of patent right due to non-payment of annual fee |