CN101707042B - 用于单线级联数据通讯的编码和数据存储再生转发方法 - Google Patents

用于单线级联数据通讯的编码和数据存储再生转发方法 Download PDF

Info

Publication number
CN101707042B
CN101707042B CN200910108922A CN200910108922A CN101707042B CN 101707042 B CN101707042 B CN 101707042B CN 200910108922 A CN200910108922 A CN 200910108922A CN 200910108922 A CN200910108922 A CN 200910108922A CN 101707042 B CN101707042 B CN 101707042B
Authority
CN
China
Prior art keywords
data
coding
local
chip
wire
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
CN200910108922A
Other languages
English (en)
Other versions
CN101707042A (zh
Inventor
权进国
门洪达
张伟
冯根强
田道璟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Titan Micro Electronics Co., Ltd
Original Assignee
SHENZHEN TITAN MICRO ELECTRONICS CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=42377263&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN101707042(B) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by SHENZHEN TITAN MICRO ELECTRONICS CO Ltd filed Critical SHENZHEN TITAN MICRO ELECTRONICS CO Ltd
Priority to CN200910108922A priority Critical patent/CN101707042B/zh
Publication of CN101707042A publication Critical patent/CN101707042A/zh
Application granted granted Critical
Publication of CN101707042B publication Critical patent/CN101707042B/zh
Ceased legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Communication Control (AREA)

Abstract

本发明公开了一种用于单线级联数据通讯的编码和数据存储再生转发方法,在单线的数据通讯过程中,芯片接收数据后先进行本地解码,利用芯片本地时钟资源重建并转发输入的数据,转发的数据波形是输入的数据波形进行本地解码并重建后再进行转发,为本地再生性的数据波形重建,配合特殊的编码方式,快速生成“1”和“0”数据,使数据信息在本地的延迟时间最短条件下数据完全恢复并传输到下一级,本地解码后的数据同时进行本地数据转换,转换采用快速识别的方法进行译码。本发明能实现高速、远距离的数据传输要求;且在LED驱动集成电路的显示数据的单线高速数据传输过程中的数据能无限级联、与无限远传输。

Description

用于单线级联数据通讯的编码和数据存储再生转发方法
技术领域
本发明是应用于户外、室内的LED驱动集成电路的显示数据的单线高速数据传输协议及数据处理方法,具体是指用于单线级联数据通讯的编码和数据存储再生转发方法。
背景技术
目前在户外、室内的LED驱动集成电路的显示数据的单线高速数据传输的技术方法中,主要采用的是DMX-512协议(灯光行业数字化设备的信号控制协议,是一种国际协议)或相类似的传输方法,实现该技术采用的传输方案的驱动集成电路一般直接采用输入到输出直接驱动的方式进行级联传输。在实际应用中,由于集成电路芯片的工艺加工不一致性和应用环境的变化等因素,会造成在传输数据过程中有效的表征数据信息的脉冲宽度会逐级变窄或变宽,以至在级联较多时,脉冲宽度会消失或不足以表征所携带的信息,最终的结果是数据传输受级联个数和传输距离限制,使数据不能无限级联,但该技术的优点是实现简单。而在实际的LED显示的数据传输过程中,不但要求高速传输,同样要求数据传输的更远。因此,本发明的技术方法能够实现该高速、远距离的数据传输要求。
发明内容
本发明目的是提供一种解决在LED驱动集成电路的显示数据的单线高速数据传输过程中的数据能无限级联、与无限远传输的用于单线级联数据通讯的编码和数据存储再生转发方法。
为实现上述目的,本发明的方法解决方案是:
一种用于单线级联数据通讯的编码和数据存储再生转发方法,在单线的数据通讯过程中,芯片接收数据后先进行本地解码,利用芯片本地时钟资源重建并转发输入的数据,转发的数据波形是输入的数据波形进行本地解码并重建后再进行转发,为本地再生性的数据波形重建,配合特殊的编码方式,快速生成“1”和“0”数据,使数据信息在本地的延迟时间最短条件下数据完全恢复并传输到下一级,本地解码后的数据同时进行本地数据转换,转换采用快速识别的方法进行译码。
输入数据在本地芯片进行短暂时间的存储延迟,在该延迟时间内对输入的数据进行判断,并用本地时钟资源重建,转发到下一级。
传输方法采用单线通讯方式,采用所述通讯编码协议方式及“1”码和“0”码及复位码数据格式发送信号。
所述的芯片包括有传输模块、协议转换模、控制模块、本地时钟。
所述的本地时钟包括高速时钟和低速时钟。
数据传输协议以24bit数据为一组数据指令单位结构,按照3个byte顺序发送数据,每个byte表达一路数据信息用于LED的显示,3个byte数据刚好表达3路RGB的信息。
电路设计成集成电路,其外部特征为具备一个数据输入口,一个数据输出口,一个高速和低速数据设置端和3个LED驱动端口,并采用SOP8或DIP8封装。
采用上述方案后,本发明采用在单线的数据通讯过程中,芯片接收数据后先进行本地解码,利用芯片本地时钟资源重建转发输入的数据,转发的数据波形是输入的数据波形进行本地解码后再进行再生性的转发,配合特殊的编码方式,快速生成“1”和“0”数据,使数据在本地的延迟时间最短条件下数据完全恢复并传输到下一级,本地解码后的数据同时进行转换,转换采用快速识别的方法进行译码,因此本发明能实现高速、远距离的数据传输要求;且在LED驱动集成电路的显示数据的单线高速数据传输过程中的数据能无限级联、与无限远传输。
下面结合附图和实施方式对本发明作进一步的详细说明:
附图说明
图1为本发明的基本原理图;
图2为本发明双相位结合高电平宽度编码原理图;
图3为本发明实施例级联示意图;
图4为图3的实现原理示意图;
图5-8为本发明实现方式电路图。
图号说明:
1芯片        11传输模块    12协议转换模
13控制模块   14本地时钟
具体实施方式
本发明用于单线级联数据通讯的编码和数据存储再生转发方法,基本原理是:在单线的数据通讯过程中,芯片1接收数据后先进行本地解码,利用芯片本地时钟资源(包括本地振荡器时钟资源、延时资源)重建转发输入的数据,转发的数据波形是输入的数据波形进行本地解码后再进行再生性的转发,配合特殊的编码方式,快速生成“1”和“0”数据,使数据在本地的延迟时间最短条件下数据完全恢复并传输到下一级,本地解码后的数据同时进行转换,转换采用快速识别的方法进行译码,所述的芯片1包括有传输模块11、协议转换模12、控制模块13、本地时钟14(包括高速时钟和低速时钟),如图1所示。其中传输模块11实现本地数据的截取,并转发后级的数据;协议转换模块12将本地的24bit数据进行本地转换成本地显示数据;控制模块13将协议转换模块12转换完成的数据进一步转换成PWM数据送到LED驱动端口,进行数据显示;本地时钟14主要为本地芯片工作提供高速模式和低速模式的时钟资源,同时提供给传输模块11、协议转换模块12、控制模块13使用。
本发明通讯编码协议:如图2所示:
前向传输编码(FTM):采用双相位结合高电平宽度编码的方式进行编码,分为“0”码,“1”码和复位码(RESET)。
时序波形说明:
  名称   描述   Min   TYP   MAX
  T0H   0码,高电平时间   0.1us   0.8us   1.0us
  T1H   1码,高电平时间   1.4us   1.6us
  TL   0/1码,低电平时间   0.2us   0.4us   8us
  Tcode   0/1码,高低电平总时间   2.0us   2.5us   8us
  Treset   Reset码,低电平时间   24us   24us
每个数据指令包括24bit,24bit的数据结构为:
  R7   R6   R5   R4   R3   R2   R1   R0   G7   G6   G5   G4   G3   G2   G1   G0   B7   B6   B5   B4   B3   B2   B1   B0
高位先发,按照3个byte顺序发送数据,每个byte表达一路数据信息用于LED的显示,3个byte数据刚好表达3路RGB的信息。
传输方法:采用单线通讯方式,采用归零码的方式发送信号。芯片在上电复位以后,接受芯片输入端(DIN)打来的数据,接受够24bit后,芯片存储该24bit数据,此时芯片将不接受新的数据,同时输出端口(DOUT)开始转发数据,供下一个芯片提供输入数据。在转发之前接收数据过程中,DOUT端口一直拉低。如果DIN端输入信号为RESET信号,芯片直接转发RESET信号,并将本次存储的24bit数据的刷新到显示端口的PWM控制器中,显示端口开始根据该PWM控制数据送新的PWM信号。芯片在该RESET信号结束后,可重新接受新的数据,在接受完开始的24bit数据后,再次通过DOUT口转发数据,并重复上述过程。
芯片1采用自动整形存储转发方法,使得该芯片的级联个数不受信号传送的限制,仅仅受限于转发延迟时间的要求。如,设计一个1024级联,它的转发延迟时间假设为0.4us,1024X0.4=0.4096ms,该时间是非常短暂的,对于人眼是不可察觉的,可见在人眼不可察觉的范围内,该芯片可级联多达10000片以上,如图3所示。
本发明实现原理:如图4所示:DIN:芯片的输入脚DOUT:芯片的输出脚ENH:芯片振荡器使能信号,高电平使能;CP:芯片内部振荡器输出信号,(图示中虚线部分为接、发0码状况,实线部分为接、发1码状况)。当DIN的上升沿到来时T1时刻,ENH跳高,芯片内部振荡器开始工作。在CP的第一个下降沿T2时刻,DOUT跳高。在CP的第2个下降沿T3时刻,判断DI的信号,如果DI信号为0,那么本次输入的是0码,同时DOUT跳低,如果DI信号为1,那么本次输入的是1码,DOUT继续维持高电平。在CP的第3个下降沿T4时刻,ENH跳低,芯片内部振荡器停止工作,DOUT跳低(无论0码1码),完成一次接收转发工作。因此DOUT的输出是直接本地生成,与输入数据的波形沿的状况无关。DOUT生成的数据直接传到下一级芯片。
本发明实现方法:如图5-8所示:
图5为控制状态机部分电路图,I359、I360是状态寄存器,PRSTH是上电复位信号,当DIN一跳高,振荡器使能,状态机开始工作。该状态机是个同步状态机,在时钟的下降沿跳转。初始状态为00,在第1个时钟到来时(T2)时刻,状态机跳入下一个状态01,在01状态下,在第2个时钟到来时(T3)时刻,如果DI为1进入状态11,否则进入状态10,在第3个时钟到(T4)来时,无论是10还是11状态都跳转回到00状态,同时振荡器停止使能。
电路实现部分:配合图5-8所示:
在DI上升沿到来时,电路I364(延时)、I369、I365产生一个高电平脉冲,置位RS触发(I370与I371构成),ENH输出为高电平,使能振荡器。
在状态机从10或11状态跳转回00状态时,也就是状态机高位寄存器MQ<1>从1调为0,电路I379(延时)、I381、I380产生一个高电平脉冲,清零RS触发器(I370与I371构成),ENH输出为低电平,振荡器停止工作。
CHIPENDH是芯片收满24bit数据时,产生结束信号(高电平为结束)。芯片开始转发数据,使用I351、I355电路,在CHIPENDH为高电平时,MQ<0>信号传到DOUT端口,MQ<0>信号就是芯片再生的信号。
以上实施例仅供说明本发明之用,而非对发明的限制,有关技术领域的技术人员,在不脱离本发明的精神和范围的情况下,还可以作出各种变换或变化。因此,所有等同的技术方案也应该属于本发明的范畴,应由各权利要求限定。

Claims (7)

1.一种用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:在单线的数据通讯过程中,芯片接收数据后先进行本地解码,利用芯片本地时钟资源重建并转发输入的数据,转发的数据波形是输入的数据波形进行本地解码并重建后再进行转发,为本地再生性的数据波形重建,配合特殊的编码方式,快速生成“1”和“0”数据,使数据信息在本地的延迟时间最短条件下数据完全恢复并传输到下一级,本地解码后的数据同时进行本地数据转换,转换采用快速识别的方法进行译码。
2.如权利要求1所述用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:输入数据在本地芯片进行短暂时间的存储延迟,在该延迟时间内对输入的数据进行判断,并用本地时钟资源重建输入的数据,转发到下一级。
3.如权利要求1所述用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:传输方法采用单线通讯方式,采用所述特殊的编码方式及“1”码和“0”码及复位码数据格式来发送信号。
4.如权利要求1所述用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:所述的芯片包括有传输模块、协议转换模块、控制模块、本地时钟。
5.如权利要求4所述用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:所述的本地时钟包括高速时钟和低速时钟。
6.如权利要求1所述用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:数据传输协议以24bit数据为一组数据指令单位结构,按照3个byte顺序发送数据,每个byte表达一路数据信息用于LED的显示,3个byte数据刚好表达3路RGB的信息。
7.如权利要求1所述用于单线级联数据通讯的编码和数据存储再生转发方法,其特征在于:电路设计成集成电路,其外部特征为具备一个数据输入口,一个数据输出口,一个高速和低速数据设置端和3个LED驱动端口,并采用SOP8或DIP8封装。
CN200910108922A 2009-07-20 2009-07-20 用于单线级联数据通讯的编码和数据存储再生转发方法 Ceased CN101707042B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200910108922A CN101707042B (zh) 2009-07-20 2009-07-20 用于单线级联数据通讯的编码和数据存储再生转发方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200910108922A CN101707042B (zh) 2009-07-20 2009-07-20 用于单线级联数据通讯的编码和数据存储再生转发方法

Publications (2)

Publication Number Publication Date
CN101707042A CN101707042A (zh) 2010-05-12
CN101707042B true CN101707042B (zh) 2012-09-26

Family

ID=42377263

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200910108922A Ceased CN101707042B (zh) 2009-07-20 2009-07-20 用于单线级联数据通讯的编码和数据存储再生转发方法

Country Status (1)

Country Link
CN (1) CN101707042B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102141969B (zh) * 2011-03-02 2013-04-03 浪潮(北京)电子信息产业有限公司 串行电路中的数据传输方法及系统
CN102129838B (zh) * 2011-04-28 2013-01-23 深圳市天微电子有限公司 Led显示数据的处理方法及装置
CN102279834A (zh) * 2011-06-10 2011-12-14 深圳市骏普科技开发有限公司 一种串行通讯方法
CN103646626A (zh) * 2013-12-27 2014-03-19 苏州天微工业技术有限公司 显示屏和显示屏矩阵显示驱动方法
US9524015B2 (en) * 2014-02-19 2016-12-20 Western Digital Technologies, Inc. Device optimized power management
TWI572153B (zh) * 2014-04-29 2017-02-21 立錡科技股份有限公司 單傳輸線傳輸介面與單傳輸線傳輸方法以及使用單傳輸線傳輸方法之電源供應系統
CN104064150A (zh) * 2014-07-08 2014-09-24 苏州卓能微电子技术有限公司 一种led驱动芯片双通道信号传输方法
CN105246186A (zh) * 2014-07-08 2016-01-13 苏州卓能微电子技术有限公司 一种led驱动芯片输出电流的精确控制技术
CN104517569B (zh) * 2014-12-15 2017-08-25 深圳市明微电子股份有限公司 串联显示系统及其数据传输方法
CN109982491A (zh) * 2018-06-07 2019-07-05 杨玲 一种基于新型电力线载波的调光控制器及灯光控制系统
CN113207209B (zh) * 2021-04-30 2022-08-30 深圳市美矽微半导体有限公司 一种单线级联电路的数据传输方法及led芯片级联系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7260660B1 (en) * 2004-05-21 2007-08-21 Zilog, Inc. Flow control by supplying a remote start bit onto a single-wire bus
EP1909444A1 (en) * 2005-07-27 2008-04-09 Matsushita Electric Industrial Co., Ltd. Communication apparatus
CN101340757A (zh) * 2008-07-21 2009-01-07 北京巨数数字技术开发有限公司 一种灯点显示芯片级联信号的单线传输协议
CN101365274A (zh) * 2008-07-21 2009-02-11 北京巨数数字技术开发有限公司 一种led芯片级联信号的单线传输方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7260660B1 (en) * 2004-05-21 2007-08-21 Zilog, Inc. Flow control by supplying a remote start bit onto a single-wire bus
EP1909444A1 (en) * 2005-07-27 2008-04-09 Matsushita Electric Industrial Co., Ltd. Communication apparatus
CN101340757A (zh) * 2008-07-21 2009-01-07 北京巨数数字技术开发有限公司 一种灯点显示芯片级联信号的单线传输协议
CN101365274A (zh) * 2008-07-21 2009-02-11 北京巨数数字技术开发有限公司 一种led芯片级联信号的单线传输方法

Also Published As

Publication number Publication date
CN101707042A (zh) 2010-05-12

Similar Documents

Publication Publication Date Title
CN101707042B (zh) 用于单线级联数据通讯的编码和数据存储再生转发方法
CN106411740B (zh) 基于以太网控制器的网络端口扩展方法
KR101874765B1 (ko) 데이터 심볼 트랜지션 기반 클록킹에 의한 멀티-와이어 싱글 엔드 푸시-풀 링크
CN102129838B (zh) Led显示数据的处理方法及装置
RU2014109917A (ru) Архитектура расширения оптической памяти
CN103049414A (zh) Fc总线与can总线间数据的转换及传输方法
CN103825696A (zh) 一种基于fpga实现光纤高速实时通信的装置
CN203120211U (zh) 一种柔性led驱动器的数据转换装置及调光系统
CN102681971A (zh) 一种基于aurora协议进行FPGA板间高速互连的方法
CN104780333A (zh) 基于fpga的高带宽视频源接口适配装置
JP5544446B2 (ja) クロックゲーティングのためにフリットを利用する技法
US20160371220A1 (en) UART with Automated Protocols
CN107622032A (zh) 一种i2c总线的三线扩展方法及电路
CN104536924A (zh) 面向板级高速传输总线的多通道延迟斜偏纠正方法及装置
CN113765582A (zh) 一种国产化设计的冗余光口单向传输数据实现系统和方法
CN109800195A (zh) 一种基于fpga的光纤通道适配器及数据传输方法
CN103279442A (zh) 一种高速互联总线的报文过滤系统及方法
CN105306421A (zh) 一种基于pci-e接口的信号处理方法及信号处理装置
CN102308538B (zh) 报文处理方法及装置
JP4447341B2 (ja) 情報処理装置
CN107947900A (zh) 一种用于advb协议的端口状态机控制电路
JPWO2021042110A5 (zh)
CN100349470C (zh) 基于双环全光缓存器的弹性光分组交换的方法和节点装置
CN103389962B (zh) 基于标准正交基的cdma片上网络架构及其实现方法
CN101950485B (zh) 交通信号灯数字组网设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP03 Change of name, title or address

Address after: 518057, Nanshan District hi tech Zone, Guangdong, Shenzhen, road, 13 Thunis Road, A1001, A1003, A1005

Patentee after: Shenzhen Titan Micro Electronics Co., Ltd

Address before: 518000, room 4, building 522, Shenzhen Software Park, Shizhong District, Nanshan District hi tech Zone, Guangdong, Shenzhen

Patentee before: Shenzhen Titan Micro Electronics Co., Ltd.

IW01 Full invalidation of patent right

Decision date of declaring invalidation: 20210506

Decision number of declaring invalidation: 49005

Granted publication date: 20120926

IW01 Full invalidation of patent right