CN101567172B - 液晶显示器的驱动电路 - Google Patents

液晶显示器的驱动电路 Download PDF

Info

Publication number
CN101567172B
CN101567172B CN2008101859341A CN200810185934A CN101567172B CN 101567172 B CN101567172 B CN 101567172B CN 2008101859341 A CN2008101859341 A CN 2008101859341A CN 200810185934 A CN200810185934 A CN 200810185934A CN 101567172 B CN101567172 B CN 101567172B
Authority
CN
China
Prior art keywords
transistor
signal
gate
driving circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008101859341A
Other languages
English (en)
Other versions
CN101567172A (zh
Inventor
金珍浩
慎弘縡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020080038958A external-priority patent/KR101408260B1/ko
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN101567172A publication Critical patent/CN101567172A/zh
Application granted granted Critical
Publication of CN101567172B publication Critical patent/CN101567172B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

液晶显示器的驱动电路包括:定时控制器,其输出选通控制信号和数据控制信号以控制选通驱动单元和数据驱动单元的驱动,并输出数字视频数据;一对选通驱动单元,响应于选通控制信号通过利用至少一帧作为向液晶面板的选通线提供选通信号的周期来交替驱动该对选通驱动单元;以及数据驱动单元,其响应于数据控制信号向液晶面板的数据线提供像素信号。本发明可以避免构成各选通驱动器的晶体管的特性劣化。

Description

液晶显示器的驱动电路
技术领域
本发明涉及用于驱动液晶显示器(LCD)的液晶面板的技术,具体地说,涉及能够避免构成选通驱动单元的晶体管、选通驱动单元元件的特性劣化的LCD的驱动电路。 
背景技术
近来,随着信息技术(IT)的不断进步,平板显示装置作为视觉信息传输介质的重要性得到进一步加强,并且为了在将来获得竞争优势,要求平板显示装置具有低功耗、更薄更轻以及具有高图像质量。液晶显示器(LCD)(平板显示装置的典型显示装置)通过使用液晶的光学各向异性来显示图像。利用更薄和更小、具有低功耗和高图像质量的优点,LCD被广泛应用于各种移动端(例如,TV接收器等)的显示装置中。 
LCD是这样一种显示装置,即,向以矩阵形式排列的液晶像素单独提供图像信息来控制液晶像素的透光率,从而显示期望的图像。因此,LCD包括具有以矩阵形式排列的液晶像素(用于实现图像的最小单元)的液晶面板,以及用于驱动液晶面板的驱动器。因为LCD本身不发光,所以其包括背光单元以向LCD提供光。驱动器包括数据驱动单元和选通驱动单元以及定时控制器。 
图1是相关技术LCD的框图。如图1所示,相关技术LCD包括:定时控制器11,其用于输出控制选通驱动单元12和数据驱动单元13的驱动的选通控制信号GDC和数据控制信号DDC,对数字视频数据RGB进行采样、重新排列(realign)并且输出;选通驱动单元12,其用于响应选通控制信号GDC向液晶面板14的选通线GL0~GLn提供选通信号;数据驱动单元13,其响应于数据控制信号DDC向液晶面板14的数据线DL1~DLm提供像素信号;以及液晶面板14,其包括以矩阵形式排列并且由选 通信号和像素信号驱动以显示图像的液晶单元。现在参照图2至图7描述LCD的操作。 
定时控制器11通过利用从系统提供的垂直/水平同步信号(Hsync/Vsync)来输出用于控制选通驱动单元12的选通控制信号GDC和用于控制数据驱动单元13的数据控制信号DDC。并且,定时控制器11对从系统输入的数字像素数据RGB进行采样、重新排列并且将该数字像素数据提供给数据驱动单元13。 
选通控制信号GDC包括选通启动脉冲GSP、选通移位时钟信号GSC、选通输出使能信号GOE等,而数据控制信号DDC包括源启动脉冲SSP、源移位时钟信号SSC、源输出使能信号SOE和极性信号POL。 
选通驱动单元12响应于从定时控制器11输入的选通控制信号GDC来向选通线GL1~GLn顺序提供选通信号,相应地,水平线中的薄膜晶体管TFT导通。相应地,经由TFT将通过数据线DL1~DLm提供的像素信号存储在各存储电容器Cst中。 
具体地说,选通驱动单元12根据选通移位时钟GSC对选通启动脉冲GSP进行移位以生成移位脉冲。选通驱动单元12响应于移位时钟,在各水平周期向对应选通线GL提供包括选通开启间隔和选通关闭间隔(信号)的选通信号。在此情况下,选通驱动单元响应于选通输出使能信号GOE只在使能周期期间提供选通开启信号,并且在其他周期期间提供选通关闭信号。 
数据驱动单元13响应于从定时控制器11输入的数据控制信号DDC,将像素数据RGB转换为与像素数据RGB的灰度值相对应的模拟像素信号(数据信号或数据电压),并且向液晶面板14上的数据线DL1~DLm提供转换后的像素信号。 
液晶面板14包括以矩阵形式排列的多个液晶单元CLC,以及在数据线DL1~DLm与选通线GL1~GLn的各交叉部形成、并且连接到各液晶单元CLC的TFT。当从选通线GL提供选通信号时,TFT导通以向液晶单元CLC提供通过数据线DL提供的像素信号。当通过选通线GL提供选通关闭信号时,TFT被截止以使得保持在液晶单元CLC中充入的像素信号。 
液晶单元CLC包括与TFT连接的公共电极和像素电极,在两个电极之间插入液晶。液晶单元CLC还包括存储电容器CST,以稳定地保持充入的像素信号直到充入下一个像素信号。存储电容器CST被形成在像素电极和前级选通线之间。在液晶单元CLC中,具有介电各向异性的液晶的排列根据通过TFT充入的像素信号而变化,并且透光率也随之调整以实现灰度。 
如图2所示,选通驱动单元12包括根据移位寄存器方法运行的选通驱动器GD1~GDn,并且以与图3所示从定时控制器11提供的时钟信号CLK、启动信号VST和复位信号RST相同的定时输出选通信号VGOUT[1]~VGOUT[N]。即,在输入启动信号VST之后,选通驱动器GD1~GDn与对应时钟信号CLK[1]~CLK[N]同步地顺序输出选通信号VGOUT[1]~VGOUT[N]。通过由此输出的选通信号VGOUT[1]~VGOUT[N]来驱动液晶显示面板14上的选通线GL1~GLn。逐帧重复生成选通信号VGOUT[1]~VGOUT[N]的操作。 
图4是示出选通驱动器GD1~GDn的详细电路图。第一与(AND)门AD11对从定时控制器11提供的控制信号CTL进行“与”(AND)运算,并且向RS触发器FF11提供置位信号(S),第二与门AD12对控制信号CTL进行“与”运算,并且向触发器FF11提供复位信号(R)。通过提供的置位信号(S)和复位信号(R)来操作RS触发器FF11,以将如图5中所示的相反逻辑信号输出给它的输出端Q和QB。 
换句话说,当向RS触发器FF11的输出端(Q)输出选通高电压VGH时,则大尺寸充电晶体管TU导通,同时,小尺寸放电晶体管TPD因从RF触发器FF11的反向输出端QB输出的选通低电压VGL而截止。在此状态下,当施加时钟信号CLK时,从充电晶体管TU向对应的选通线GL提供选通高电压VGH。 
其后,在放电模式中,放电晶体管TPD因从RS触发器FF11的反向输出端QB输出的选通高电压VGH而导通。相应地,通过放电晶体管TPD对选通高电压VGH(选通线GL的充电电压)进行放电,并且被保持为选通低电压VGL。 
将充电晶体管TPU和放电晶体管TPD实施为a-Si:H TFT。当在这样的晶体管中的源极与栅极之间提供正极性DC电压时,阈值电压增加从而使特性劣化以减少了输出电流。 
在这方面,如图5所示,应该注意的是,在与选通线的充电时间相对应的短时间期间,将高电平电压从RS触发器FF11的输出端(Q)输出到充电晶体管TU的栅极。因此,充电晶体管TU可以在短时间周期期间接收到应力电压(stress voltage)。 
作为对比,应该注意的是,在除选通线充电时间以外的长时间期间,将高电平电压从RF触发器FF11的输出端QB输出到放电晶体管TPD的栅极。因此,放电晶体管TPD在比充电晶体管TU的充电时间长得多的时间期间接收应力电压。 
因此,在相关技术LCD中,当选通驱动单元将选通信号输出到液晶面板的各选通线时,在短时间周期期间,向充电晶体管提供高电平选通电压,因此特性劣化相对缓慢地进行。同时,各选通驱动单元的放电晶体管在与充电晶体管的充电时间相比更长时间期间接收高电平的选通电压,因此特性劣化进行得要快得多。这造成延长了选通线的放电时间,从而导致要保持在OFF状态的间隔未截止从而输出异常电压的问题。 
此外,充电晶体管TU和放电晶体管TD都通过a-Si:H来实现,造成具有充电晶体管TPU和放电晶体管TPD具有低迁移率的缺点。因此,相关技术LCD具有未在行时间内对选通线进行放电的问题。 
发明内容
因此,为了解决以上问题,考虑到这里描述的各种特征。示例性实施方式的一方面是为了在实现向液晶显示器(LCD)的液晶面板提供选通信号的选通驱动单元时避免构成各选通驱动器的晶体管、选通驱动单元的元件的特性劣化。 
本说明书提供了一种LCD的驱动电路,该驱动电路包括:定时控制器,其输出选通控制信号和数据控制信号以控制选通驱动单元和数据驱动单元的驱动,并输出数字视频数据;一对选通驱动单元,响应于选通控制 信号通过利用至少一帧作为向液晶面板的选通线提供选通信号的周期来交替驱动该对选通驱动单元;以及数据驱动单元,其响应于数据控制信号向液晶面板的数据线提供像素信号。 
结合附图,根据本发明的以下详细描述,本发明的前述及其他目标、特征、方面和优点将更加显见。 
附图说明
图1是相关技术液晶显示器(LCD)的驱动框图; 
图2是图1中选通驱动单元的详细框图; 
图3示出图2中每部分的波形; 
图4是图2中的选通驱动器的电路图; 
图5是示出图4中RS触发器的输出信号定时的图; 
图6是根据本发明的第一实施方式的LCD的驱动电路的框图; 
图7是图6中选通驱动单元的详细框图; 
图8是图7中的选通驱动器的电路图; 
图9示出图8中各部分的波形; 
图10是图9中的两个选通驱动单元的各帧的时序图; 
图11是示出图8中选通驱动器实施的示例的详细电路图; 
图12A到图12C示出了从根据本发明的第一实施方式的选通驱动单元的仿真结果获得的波形; 
图13是示出根据本发明的第一实施方式的选通驱动器的晶体管的累积应力电压的波形的图; 
图14是根据本发明的第二实施方式的LCD的选通驱动电路的框图; 
图15是图14中的选通驱动器的电路图; 
图16示出从图15中的各部分输出的信号的波形; 
图17是示出图15中的选通驱动器的实施的示例的详细电路图; 
图18是示出图15中的选通驱动器的实施的另一个示例的详细电路图; 
图19示出了关于根据本发明的第二实施方式的选通驱动电路的仿真 结果的波形;以及 
图20是以比较方式示出根据本发明的第二实施方式的选通驱动器的输出信号的波形的图。 
具体实施方式
现在将参照附图对本发明的示例性实施方式进行详细说明。 
首先,将参照图6到图13对根据本发明第一实施方式的液晶显示器(LCD)的驱动电路进行说明。 
图6是根据本发明的第一实施方式的LCD的驱动电路的框图。参照图6,根据本发明的第一实施方式的LCD的驱动电路包括:定时控制器91,其用于输出控制选通驱动单元92和数据驱动单元93的驱动的选通控制信号GDC和数据控制信号DDC、对数字视频数据RGB进行采样、重新排列并且输出;一对选通驱动单元92A和92B,响应于选通控制信号GDC向液晶面板94的选通线GL0~GLn交替提供选通信号;数据驱动单元93,其响应于数据控制信号DDC向液晶面板94的数据线DL1~DLm提供像素信号;以及液晶面板94,其包括以矩阵形式排列、并且由选通信号和像素信号驱动来显示图像的液晶单元。 
图7是图6中选通驱动单元的详细框图。参照图7,选通驱动单元92A和92B包括选通驱动器GD11~GD1n和GD21~GD2n,这些选通驱动器根据移位寄存器方法驱动,并且通过使用单个帧作为输出选通信号VGOUT[1]~VGOUT[N]的周期由从定时控制器91提供的使能信号ENA交替选择进行驱动。选通驱动单元92A和92B包括第一选通驱动单元91和第二选通驱动单元92,选通驱动器GD11~GD1n和GD21~GD2n包括第一选通驱动器GD11~GD1n和第二选通驱动器GD21~GD2n。 
图8是图7中的选通驱动器GD11~GD1n和GD21~GD2n的电路图。如图所示,各选通驱动器包括:根据置位信号和复位信号向两个输出端Q和QB输出相反逻辑信号的RS触发器FF21;与门AD21,其对从RS触发器FF21的反向输出端QB输出的信号和使能信号ENA进行“与”运算,以对处于奇数帧周期或偶数帧周期的信号进行有效化(validate)(确认); 以及在时钟信号CLK端和接地端之间串联连接的充电晶体管TPU和放电晶体管TPD,充电晶体管TPU和放电晶体管TPD分别具有连接到RS触发器FF21的输出端Q和反向输出端QB的栅极,以从漏极和源极的公共连接点生成选通信号G[N]。 
现在将参照图9到图13对根据本发明的第一实施方式的LCD驱动电路的操作进行详细说明。 
参照图6,通过利用至少一帧作为向液晶面板94的选通线GL1~GLn输出选通信号的周期来交替驱动第一选通驱动单元92A和第二选通驱动单元92B。通过与普通LCD相同的方式执行其他部分的操作。 
即,定时控制器19通过使用从系统提供的垂直/水平同步信号(Hsync/Vsync)和时钟信号CLK来输出用于控制选通驱动单元92A和92B的选通控制信号GDC和用于控制数据驱动单元93的数据控制信号DDC。并且,定时控制器91对从系统输入的数字像素数据RGB进行采样、重新排列并向数据驱动单元93提供这些数据。 
选通控制信号包括选通启动脉冲GSP、选通移位时钟信号GSC、选通输出使能信号GOE等,数据控制信号DDC包括源启动脉冲SSP、源移位时钟信号SSC、源输出使能信号SOE和极性信号POL。 
响应于从定时控制器91输入的选通控制信号GDC,通过使用至少一帧作为向液晶面板94的选通线GL1~GLn提供选通信号的周期来交替驱动第一驱动单元92A和第二驱动单元92B。相应地,在对应水平线中的对应TFT导通。相应地,经由TFT将通过数据线DL1~DLm提供的像素信号存储在各存储电容器CST中。 
响应于从定时控制器91输入的数据控制信号DDC,数据驱动单元93将像素数据转换为与灰度值相对应的模拟像素信号,并且向液晶面板94的数据线DL1~DLm提供转换后的像素信号。 
液晶面板94包括以矩阵形式排列的多个液晶单元CLC以及在数据线DL1~DLm与选通线GL1~GLn的各交叉部形成并且连接到液晶单元CLC的TFT。TFT在从选通线GL提供选通信号时被导通以向液晶单元CLC提供通过数据线DL提供的像素信号。当通过选通线GL提供选通截止信号 时,TFT被截止以使得保持在液晶单元CLC中充入的像素信号。在液晶单元CLC中,具有介电各向异性的液晶的排列根据通过TFT充入的像素信号而变化,相应地,调整透光率以实现灰度。 
在本发明中,提供了一对选通驱动单元92A和选通驱动单元92B,并且通过使用单个帧作为每次向液晶面板94的选通线GK1~GLn提供选通信号的周期来交替驱动这对选通驱动单元。 
这里,采用第一选通驱动单元92A在奇数帧期间工作而第二选通驱动单元92B在偶数帧期间工作的情况作为示例,但是,本发明不限于此。可以存在各种其他示例,例如,在不脱离本发明精神或范围的情况下,第一选通驱动单元92A可以在偶数帧期间工作而第二选通驱动单元92B可以在奇数帧期间工作。 
如图10所示,该对选通驱动单元92A和选通驱动单元92B分别包括根据移位寄存器方法工作的选通驱动器GD11~GD1n和GD21~GD2n,通过从定时控制器91提供的使能信号ENA驱动,并根据时钟信号CLK、启动信号VST和复位信号RST将选通信号VGOUT[1]~VGOUT[N]输出到液晶面板94的选通线GL1~GLn。 
图8示出了选通驱动器GD11~GD1n和GD21~GD2n的示例。为了简洁起见,只示出了选通驱动器GD11~GD1n和GD21~GD2n中的其中一个。现在参照图9描述选通驱动器的操作。 
图8所示的选通驱动器电路是构成在各个奇数帧或偶数帧工作的选通驱动单元92A和选通驱动单元92B的选通驱动器GD11~GD1n和GD21~GD2n中的一个。如图9所示,在操作帧模式中,从定时控制器91向使能信号ENA提供高电平。 
在充电模式中的间隔t1,以高电平向RS触发器FF21的置位端(S)输入前级选通信号G[N-1],因此向输出端(Q)输出中间电平的电压VM,相应地,大尺寸的充电晶体管TU导通。通过从施加的电压中减去输入端晶体管的阈值电压得到中间电平的电压VM(VDD-VTH)。 
此时,以低电平向RS触发器FF21的复位端(R)输入复位信号RESET,因此向反向输出端QB输出低电平信号,相应地,因为向“与” 门AD21的输出端Gd输出了低电平信号,因此小尺寸的充电晶体管TPD截止。 
其后,在充电模式中的间隔t2,通过高电平输入时钟信号(CLK=CLK[1])。相应地,因为充电晶体管TPU的栅极与漏极之间的寄生电容Cgd的耦合现象,所以输出端(Q)的电压被自举(bootstrap)为对中间电平的电压VM和时钟信号CLK的电压VGH进行求和得到的具有更高电平的电压VH。相应地,在间隔t2,从对应的选通驱动器以时钟信号CLK的电压电平VGH输出选通信号G[N]。 
向液晶面板84的对应选通线和下一级的选通驱动器的RS触发器FF21的置位端(S)共同施加从对应的选通驱动器输出的选通信号G[N]。 
其后,在放电模式中的间隔t3,将时钟信号(CLK=CLK[1])降低为低电平电压VGL,将向下一级的选通驱动器提供的时钟信号(CLK=CLK[2])增加为高电平电压。此时,以低电平向RS触发器FF21的置位端(S)输入前级的选通信号G[N-1]。相应地,充电晶体管TU截止。 
此时,以高电平向RS触发器FF21的复位端(R)输入复位信号RESET,因此向反向输出端QB输出高电平信号,相应地,因为将高电平信号输出到与“门”AD21的输出端Gd,所以放电晶体管TPD导通。相应地,通过放电晶体管TPD进行选通信号G[N]的放电操作,因此,对应选通线的电势转变为低电平。 
其后,当使能信号ENA转变为低电平时,选通信号G[N]端变为浮置态(即,高阻抗状态(Hi-Z))。 
图10通过区分奇数帧和偶数帧而示出了如图8所示操作的选通驱动器的操作时序图。为了说明的目的,将第一选通驱动器GD11~GD1n的输出表示为GO[1]~GO[N],将第二选通驱动器GD21~GD2n的输出表示为GE[1]~GE[N]。 
即,在奇数帧中,以高电平向任意选通驱动单元(例如,第一选通驱动单元92A的第一选通驱动器GD11~GD1n)提供使能信号ENAO,并且第一选通驱动器GD11~GD1n与时钟信号CLKO同步地顺序生成选通信号G0[1]~G0[N]。此时,第二选通驱动单元92B的第二选通驱动器 GD21~GD2n的输出端处于浮置态(Hi-Z)。 
相反,在偶数帧的情况,以高电平向第二选通驱动单元92B的第二选通驱动器GD21~GD2n提供使能信号ENAO,并且第二选通驱动器GD21~GD2n与时钟信号CLKE同步地顺序生成选通信号G0[1]~G0[N]。此时,第一选通驱动单元92A的第一选通驱动器GD11~GD1n的输出端处于浮置态(Hi-Z)。 
图11是示出图8中实施选通驱动器GD11~GD1n和GD21~GD2n的示例的详细电路图,并且现在参照图9到图11对其操作进行说明。这里,第一到第五晶体管T1~T5是RS触发器FF21的元件,第六到第七晶体管T6~T7是“与”门AD21的元件,以及充电晶体管TPU和放电晶体管TPD是选通信号输出单元111的元件。在图11中,图中未区分第一选通驱动器GD11~GD1n与第二选通驱动器GD21~GD2n。 
当以高电平输入前级选通信号G[N-1]时,二极管连接类型第一晶体管T1导通,通过该晶体管将中间电平的电压VM输出到输出端(Q)。前级选通信号G[N-1]是被输入给置位端(S)的信号。 
此时,以低电平输入复位信号RESET,因此第三晶体管T3保持在截止状态。在此状态下,第五晶体管T5由经由第一晶体管T1输出的高电平信号导通,以将反向输出端QB的电势保持在低电平,相应地,第六晶体管T6截止,以避免将使能信号ENA被传送给输出端Gd。此时,因为第七晶体管T7由前级的高电平的选通信号G[N-1]导通,所以“与”门AD21的输出端Gd的电势保持在低电平。因此,选通信号输出单元111的充电晶体管TPU导通,而放电晶体管TPD截止。 
其后,当前级选通信号G[N-1]转变为低电平,并且随后以高电平输入时钟信号CLK时,由于充电晶体管TPU的栅极与漏极之间的寄生电容Cgd的耦合现象,RS触发器FF21的输出端(Q)的电压被自举为对中间电平的电压VM和时钟信号CLK的电压VGH进行求和得到的具有更高电平的电压VH。相应地,以时钟信号CLK的电压电平VGH从选通信号输出单元111输出选通信号G[N]。 
其后,时钟信号CLK转变为低电平,以高电平输入复位信号RESET。 相应地,第三晶体管T3导通,从而输出端(Q)的电压经由第三晶体管T3而减弱为接地端Vss,因此,输出端(Q)的电压转变为低电平。相应地,充电晶体管TPU截止。 
如上所述,当在前级状态的选通信号G[N-1]转变为低电平时,二极管连接类型的第一晶体管T1截止。相应地,第五晶体管T5截止,并且因此,经由二极管连接类型的第四晶体管T4向反向输出端QB输出高电平信号。 
相应地,第六晶体管T6导通,并且在前级选通信号G[N-1]转变为低电平之后,第七晶体管T7保持在截止状态。相应地,向“与”门AD21的输出端Gd输出高电平信号,并因此,放电晶体管TPD导通。相应地,通过放电晶体管TPD进行选通信号G[N]的放电操作。 
图12A到12C示出了从根据本发明的第一实施方式的LCD的驱动电路中的选通驱动单元92A和92B的操作的仿真结果获得的波形。即,注意当如上所述正常生成RS触发器FF21的输出节点(Q)和反向输出节点QB,以及“与”门AD21的输出节点Gd的电势并且使能信号ENA转变为低电平时,“与”门AD21的输出节点Gd变为低电平,因此选通信号G[N]端变为高阻抗状态(Hi-Z)。 
图13是示出在根据本发明的第一实施方式的LCD的驱动电路中,选通驱动单元92A和92B的选通驱动器GD11~GD1n和GD21~GD2n中的选通信号输出单元111的充电晶体管TPU和放电晶体管TPD的累积应力电压的波形的图。 
如图所示,充电晶体管TPU的累积应力电压几乎未从初始低值增加,放电晶体管TPD的累积应力电压稍微增加然后被完全除去。据此,可以注意到,在根据本发明的第一实施方式的LCD的驱动电路中,可以迅速地进行选通线的放电操作。 
具有这种构造的根据本发明的第一实施方式的LCD的优点在于逐帧交替驱动为单个液晶面板提供的该对选通驱动单元,以避免向选通驱动单元的各选通驱动器的放电晶体管和充电晶体管连续提供累积应力电压。 
因此,可以避免放电晶体管和充电晶体管的特性劣化,选通线被迅速 放电,从而提高了可靠性。 
现在将参照图14到图19对根据本发明的第二实施方式的LCD的驱动电路进行说明。 
图14示出了作为根据本发明的第二实施方式的LCD的驱动电路的选通驱动电路。参照图14,根据本发明的第二实施方式的LCD的驱动电路包括与时钟信号CLK1~CLK4同步顺序驱动以向液晶面板的选通线输出选通信号VGOUT[1]~VGOUT[N]的选通驱动器GD21~GD2n,并且在放电间隔中通过选通驱动器GD21~GD2n的充电晶体管和放电晶体管对选通信号进行放电。 
图15是示出根据本发明的第二实施方式的LCD的驱动电路中的选通驱动器GD21~GD2n的详细电路图。参照图15,选通驱动器包括:RS触发器FF1,其根据置位信号和复位信号向两个输出端Q和QB输出相反的逻辑信号;或(OR)门OR1,其对从RS触发器FF1的反向输出端QB输出的信号和下一级的选通信号G[N+1]进行“或”(OR)运算;充电晶体管TPU,其在充电间隔根据从RS触发器FF1的输出端(Q)输出的信号和时钟信号来向液晶面板的对应选通线输出选通信号G[N],并且通过在放电间隔保持导通状态来对选通信号G[N]进行放电;以及放电晶体管TPD,其由“或”门OR1的输出信号导通,以在放电间隔对选通信号G[N]进行放电。 
现在将参照图16到图20对根据本发明的第二实施方式的LCD的驱动电路的驱动进行详细说明。 
参照图14,在利用移位寄存器与时钟信号CLK1~CLK4同步进行驱动的同时向液晶面板的相应选通线输出选通信号VGOUT[1]~VGOUT[N]的选通驱动器GD21~GD2n被实施为:在放电间隔通过选通驱动器GD21~GD2n的所有充电晶体管和放电晶体管对选通信号进行放电,由此进行迅速放电。 
为了简洁起见,图15只示出了选通驱动器GD21~GD2n中的一个,现在将参照图18对其操作进行说明。 
首先,在间隔t1,以高电平向RS触发器FF21的置位端(S)输入前 级选通信号G[N-1],因此向输出端(Q)输出中间电平的电压VM,并且相应地,大尺寸的充电晶体管TU导通。然而,因为仍然以低电平输入时钟信号(CLK=CLK[1]),所以将选通信号G[N]输出为低电平电压VGL。通过从电源电压中减去输入端晶体管的阈值电压得到中间电平的电压VM(VDD-VTH)。 
此时,以低电平向RS触发器FF21的复位端(R)输入复位信号RESET,因此向反向输出端QB输出低电平信号,并且以低电平输出下一级的选通信号G[N+1],并且相应地,向“或”门OR1的输出端Gd输出低电平信号,并因此,小尺寸的充电晶体管TPD截止。 
其后,在间隔t2,以高电平输入时钟信号(CLK)。相应地,因为充电晶体管TPU的栅极与漏极之间的寄生电容Cgd的耦合现象,输出端(Q)的电压被自举为对中间电平的电压VM和时钟信号CLK的电压VGH进行求和得到的具有更高电平的电压VH。相应地,在间隔t2从对应选通驱动器以时钟信号CLK的电压电平VGH输出选通信号G[N]。 
其后,在间隔t3,时钟信号CLK被降低为低电平电压VGL,并且由于寄生电容器Cgd的耦合现象,向充电晶体管TPU的栅极提供的电压降低并保持在中间电平电压VM。 
相应地,将充电晶体管TPU保持在导通状态,并且相应地,通过充电晶体管TPU将选通信号G[N]放电为低电平电压VGL。 
同时,从被提供时钟信号CLK[2]的下一级选通驱动器以高电平输出选通信号G[N+1],并且相应地,向“或”门OR1的输出端Gd输出高电平信号。相应地,放电晶体管TPD导通,通过该放电晶体管TPD进行选通信号G[N]的放电操作。 
因为在放电间隔t3通过充电晶体管TPU和放电晶体管TPD二者同时进行选通信号G[N]的放电操作,所以与仅通过一个放电晶体管TPD进行放电操作的通常情况相比,可以迅速进行放电操作,因此可以缩短选通信号G[N]的下降时间。 
其后,在间隔t4,从第二级的选通驱动器以高电平向RS触发器FF1的复位端(R)输入选通信号G[N+2]。相应地,向RS触发器FF1的输出 端(Q)输出低电平信号以截止充电晶体管TPU。然而在此情况下,因为高电平信号被连续输出到反向输出端QB,因此从“或”门OR1也连续输出高电平信号。相应地,放电晶体管TPD保持在导通状态,以连续进行选通信号G[N]的放电操作。 
图17是示出图15中选通驱动器的实施的示例的详细电路图。如图17所示,选通驱动器包括:具有第一到第七晶体管T1~T7的RS触发器FF1;包括第八到第十五晶体管T8~T15的“或”门OR1;以及包括充电晶体管TPU和放电晶体管TPD的选通信号输出单元71。 
在图15中的RS触发器FF1中,当以高电平输入与在前级的选通信号G[N-1]对应的启动信号VST时,第一晶体管T1导通以向输出端(Q)输出高电平信号。其后,当以高电平输入复位信号RESET时,第三晶体管T3导通以经由第三晶体管T3使输出端(Q)的信号减弱为接地端,因此输出端(Q)具有低电平信号。此时,第五晶体管T5被从输出端(Q)输出的低电平信号截止,因此经由二极管连接类型的第四晶体管T4向第六晶体管T6的栅极提供高电平信号以使第六晶体管T6导通。此时,以低电平输入启动信号VST以使第七晶体管T7截止。相应地,经由第六晶体管T6向反向输出端QB输出高电平信号。 
在“或”门OR1中,当RS触发器FF1的反向输出端QB的输出信号使第九晶体管T9导通时,或者当以高电平输入下一级的选通信号G[N+1]来使第十晶体管T10导通时,第十二晶体管T12和第十五晶体管T15截止。此时,经由二极管连接类型的第十一晶体管向第十三晶体管T13的栅极提供高电平信号以使第十三晶体管T13导通。相应地,经由第十三晶体管T13向输出端Gd输入高电平信号。 
参照图15以如上所述方式操作选通信号输出单元71。即,在充电模式中,充电晶体管TPU被RS触发器FF1的输出端Q的信号导通,以向液晶面板的对应选通线输出选通信号G[N]。在放电模式中,放电晶体管TPD被“或”门OR1的输出信号导通以经由放电晶体管TPD对选通信号G[N]进行放电。此时,充电晶体管TPU也保持在导通状态,并且通过充电晶体管TPU进行放电。 
图18是示出图15中选通驱动器的实施的另一个示例的详细电路图。如图18所示,选通驱动器包括:具有第一到第五晶体管T1~T5的RS触发器FF1;包括第六到第十晶体管T6~T10的“或”门OR1;以及包括充电晶体管TPU和放电晶体管TPD的选通信号输出单元71。 
与图17所示的选通驱动器相比,图18所示的选通驱动器的区别在于:RS触发器FF1和“或”门OR1具有简单结构,因此可以减少功耗。 
在图15的RS触发器中,当以高电平输入与选通信号G[N-1]对应的启动信号VST时,第一晶体管T1导通以向输出端(Q)输出高电平信号。其后,因为当以高电平输入复位信号RESET时,第三晶体管T3导通以经由第三晶体管T3使输出端(Q)的信号减弱为接地端,因此输出端(Q)具有低电平。此时,第五晶体管T5被从输出端(Q)输出的低电平信号截止,经由二极管连接类型的第四晶体管T4向反向输出端QB输出高电平信号。 
在“或”门OR1中,当以高电平输入RS触发器FF1的反向输出端QB的输出信号以导通第七晶体管T7时,或者当以高电平输入下一级的选通信号G[N+1]以导通第八晶体管T8时,第十晶体管T10截止。此时,经由二极管连接类型的第九晶体管T9向输出端Gd输出高电平信号。 
选通信号输出单元71以参照图15到图17的上述方式工作。 
图19示出了关于根据本发明的第二实施方式的选通驱动电路的仿真结果的波形。应该注意的是,各输出端Q节点、QB节点和Gd节点的电压如图16所示,相应地,在放电间隔对选通信号VGOUT[N]进行迅速放电。 
图20示出了关于选通驱动器GD21~GD2n的输出特性的仿真结果。如图所示,从相关技术的选通驱动器输出的选通信号G1和从根据本发明的选通驱动器输出的选通信号G2进行比较时,可以注意到下降时间显著缩短。 
如上所述,在根据本发明第二实施方式的LCD的驱动电路中,当在将向选通线输出选通信号之后经由放电晶体管对选通信号进行放电时,也通过充电晶体管进行放电,因此可以对选通线进行迅速放电,因此改善了 可靠性。 
由于可以在不脱离本发明特征的情况下以多种形式实施本发明,因此应该理解的是,除非另外指出,上述实施方式不限于任何前述细节,而是应该在所附权利要求规定的范围内进行宽泛地解释,因此希望所附权利要求包含落入权利要求的范围和界限内、或等同范围和界限内的所有的修改例和变型例。 

Claims (12)

1.一种液晶显示装置的驱动电路,该驱动电路包括:
定时控制器,其输出选通控制信号和数据控制信号以控制选通驱动单元和数据驱动单元的驱动,并输出数字视频数据;
一对选通驱动单元,响应于所述选通控制信号通过利用至少一帧作为向液晶面板的选通线提供选通信号的周期来交替驱动该对选通驱动单元,其中在奇数帧或偶数帧驱动所述一对选通驱动单元中的一个选通驱动单元;以及
数据驱动单元,其响应于所述数据控制信号向所述液晶面板的数据线提供像素信号,
其中,所述一对选通驱动单元包括分别以移位寄存器的方式驱动的选通驱动器,并且根据从所述定时控制器提供的使能信号通过利用至少一帧作为周期来交替地选择以被驱动,
其中,所述选通驱动器包括:
RS触发器,其根据置位信号和复位信号向输出端和反向输出端输出相反的逻辑信号;
“与”门,其对从所述RS触发器的反向输出端输出的信号与所述使能信号进行“与”运算,以对具有奇数帧周期或偶数帧周期的信号进行确认;以及
选通信号输出单元,其通过所述RS触发器的输出信号和所述“与”门的输出信号而被驱动以生成选通信号。
2.根据权利要求1所述的驱动电路,其中将所述RS触发器构造为:经由二极管连接类型的第一晶体管将置位端连接到输出端,并经由并联连接的第二晶体管和第三晶体管将连接点连接到接地端;经由第四晶体管将电源端连接到所述反向输出端,以及经由第五晶体管将连接点连接到接地端。
3.根据权利要求1所述的驱动电路,其中将所述“与”门构造为:经由第六晶体管将使能端连接到所述“与”门的输出端以及经由第七晶体管将连接点连接到接地端,并分别将所述第六晶体管和所述第七晶体管的栅极连接到所述反向输出端和所述RS触发器的置位端。
4.根据权利要求1所述的驱动电路,其中所述选通信号输出单元包括在时钟信号端与接地端之间串联连接的充电晶体管和放电晶体管,并且所述充电晶体管和所述放电晶体管分别具有与所述RS触发器的所述输出端和所述“与”门的输出端连接的栅极以从漏极和源极的公共连接点生成选通信号。
5.根据权利要求4所述的驱动电路,其中所述充电晶体管构造为:利用从所述RS触发器的输出端输出的电压而导通所述充电晶体管以输出中间电平的电压,并且接着输出一电压,该电压增加了输入到源端的时钟信号的电压电平,其中,所述中间电平的电压是通过从施加的电压中减去输入端晶体管的阈值电压得到的电压。
6.根据权利要求4所述的驱动电路,其中当使能信号转变为低电平时,所述放电晶体管使输出信号端转变为浮置态。
7.一种液晶显示器的驱动电路,该驱动电路包括:
多个选通驱动器,其与输入时钟信号同步地顺序被驱动以向液晶面板的选通线输出选通信号,并且当对选通信号进行放电时,通过充电晶体管和放电晶体管二者对所述选通信号进行放电,
其中,所述选通驱动器包括:
RS触发器,其根据置位信号和复位信号来输出一输出信号和一反向输出信号;
“或”门,其对所述RS触发器的反向输出信号与下一级的选通信号进行“或”运算;
充电晶体管,其在充电间隔根据所述RS触发器的输出信号和时钟信号向所述液晶面板的对应选通线输出选通信号,并且在放电间隔通过保持导通状态对所述选通信号进行放电;以及
放电晶体管,其在放电间隔利用所述“或”门的输出信号而导通以对所述选通信号进行放电。
8.根据权利要求7所述的驱动电路,其中在放电间隔所述充电晶体管利用从所述RS触发器输出的中间电平的电压而导通以执行放电功能,其中,所述中间电平的电压是通过从施加的电压中减去输入端晶体管的阈值电压得到的电压。
9.根据权利要求7所述的驱动电路,其中将所述RS触发器构造为:经由第一晶体管将电源端连接到所述RS触发器的输出端,并且经由并联连接的第二晶体管和第三晶体管将连接点连接到接地端;经由二极管连接类型的第四晶体管将所述电源端连接到第六晶体管的栅极,经由连接到所述输出端的第五晶体管将连接点连接到接地端;经由所述第六晶体管将所述电源端与反向输出端和所述第二晶体管的栅极连接,经由第七晶体管将连接点与接地端连接;将启动信号端与所述第一晶体管和所述第七晶体管的栅极连接;以及将复位端与所述第三晶体管的栅极连接。
10.根据权利要求7所述的驱动电路,其中将RS触发器构造为:经由第一晶体管将所述电源端与所述RS触发器的输出端和第五晶体管的栅极公共连接,经由并联连接的第二晶体管和第三晶体管将连接点与接地端连接;经由二极管连接类型的第四晶体管将所述电源端与所述RS触发器的反向输出端和第二晶体管的栅极连接,经由第五晶体管将连接点与接地端连接;将启动信号端与第一晶体管的栅极连接;并将复位端与所述第三晶体管的栅极连接。
11.根据权利要求7所述的驱动电路,其中将所述“或”门构造为:经由具有与所述RS触发器的输出端连接的栅极的第八晶体管将电源端(VGH)与第十二和第十五晶体管的栅极公共连接,经由具有分别与所述RS触发器的反向输出端和下一级的选通端连接的栅极的第九和第十晶体管将连接点与接地端连接;经由二极管连接类型的第十一晶体管将所述电源端(VGH)与第十三晶体管的栅极连接,并且经由所述第十二晶体管将连接点与接地端连接;经由所述第十三晶体管将所述电源端(VGH)与所述“或”门的输出端(Gd)连接,并且经由所述第十五晶体管将连接点与接地端连接。
12.根据权利要求7所述的驱动电路,其中将所述“或”门构造为:经由具有与输出端连接的栅极的第六晶体管将电源端与第十晶体管的栅极连接,并经由具有分别与反向输出端和下一级的选通端连接的栅极的第七和第八晶体管将连接点与接地端连接;并且经由二极管连接类型的第九晶体管将所述电源端与所述“或”门的输出端连接,并且经由所述第十晶体管将连接点与接地端连接。
CN2008101859341A 2008-04-25 2008-12-25 液晶显示器的驱动电路 Active CN101567172B (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
KR10-2008-0038958 2008-04-25
KR1020080038958A KR101408260B1 (ko) 2008-04-25 2008-04-25 액정표시장치의 게이트 구동 회로
KR1020080038957 2008-04-25
KR1020080038958 2008-04-25
KR10-2008-0038957 2008-04-25
KR1020080038957A KR101366851B1 (ko) 2008-04-25 2008-04-25 액정표시장치

Publications (2)

Publication Number Publication Date
CN101567172A CN101567172A (zh) 2009-10-28
CN101567172B true CN101567172B (zh) 2012-07-18

Family

ID=41283310

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101859341A Active CN101567172B (zh) 2008-04-25 2008-12-25 液晶显示器的驱动电路

Country Status (2)

Country Link
KR (1) KR101366851B1 (zh)
CN (1) CN101567172B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5839896B2 (ja) 2010-09-09 2016-01-06 株式会社半導体エネルギー研究所 表示装置
TWI424423B (zh) * 2010-10-20 2014-01-21 Chunghwa Picture Tubes Ltd 液晶顯示裝置及其驅動方法
CN101976555B (zh) * 2010-11-09 2013-02-06 华映视讯(吴江)有限公司 液晶显示装置及其驱动方法
CN103460602A (zh) * 2012-04-10 2013-12-18 松下电器产业株式会社 缓冲电路以及缓冲电路的驱动方法
KR102005390B1 (ko) * 2012-10-31 2019-07-30 엘지디스플레이 주식회사 리셋제어부를 포함하는 표시장치 및 그 구동방법
KR102055383B1 (ko) 2013-08-22 2019-12-13 삼성디스플레이 주식회사 화소 회로 및 이를 이용한 표시장치
CN103680442B (zh) * 2013-12-06 2015-09-30 合肥京东方光电科技有限公司 一种选通驱动电路、栅极驱动电路及显示装置
CN103700358B (zh) * 2013-12-31 2016-06-15 合肥京东方光电科技有限公司 一种gip型液晶显示装置
CN103928001B (zh) * 2013-12-31 2016-12-07 上海天马微电子有限公司 一种栅极驱动电路和显示装置
US11201618B2 (en) * 2020-03-16 2021-12-14 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-gated I/O system, semiconductor device including and method for generating gating signals for same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1892798A (zh) * 2005-06-30 2007-01-10 Lg.菲利浦Lcd株式会社 显示装置的驱动电路和显示装置的驱动方法
CN1892787A (zh) * 2005-06-30 2007-01-10 Lg.菲利浦Lcd株式会社 液晶显示器及其驱动方法
CN1920933A (zh) * 2005-08-22 2007-02-28 三星电子株式会社 液晶显示装置及其驱动方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2535683B2 (ja) * 1991-07-25 1996-09-18 株式会社半導体エネルギー研究所 電気光学装置の画像表示方法
JP3160337B2 (ja) * 1991-12-25 2001-04-25 富士通株式会社 アクティブマトリックス液晶表示方法及び装置
KR100945581B1 (ko) * 2003-06-23 2010-03-08 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR20060041435A (ko) * 2004-11-08 2006-05-12 엘지.필립스 엘시디 주식회사 액정표시장치의 구동장치 및 구동방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1892798A (zh) * 2005-06-30 2007-01-10 Lg.菲利浦Lcd株式会社 显示装置的驱动电路和显示装置的驱动方法
CN1892787A (zh) * 2005-06-30 2007-01-10 Lg.菲利浦Lcd株式会社 液晶显示器及其驱动方法
CN1920933A (zh) * 2005-08-22 2007-02-28 三星电子株式会社 液晶显示装置及其驱动方法

Also Published As

Publication number Publication date
CN101567172A (zh) 2009-10-28
KR101366851B1 (ko) 2014-02-24
KR20090113079A (ko) 2009-10-29

Similar Documents

Publication Publication Date Title
CN101567172B (zh) 液晶显示器的驱动电路
US8432343B2 (en) Liquid crystal display device and driving method thereof
US9070341B2 (en) Liquid crystal display device and driving method thereof
KR101326075B1 (ko) 액정 표시 장치 및 이의 구동 방법
KR100312344B1 (ko) 다단계 전하 재활용을 이용한 tft-lcd 및 그 방법
CN1909054B (zh) 液晶显示器以及驱动该液晶显示器的方法
KR102131874B1 (ko) 액정 표시 장치 및 그 구동 방법
US8952948B2 (en) Liquid crystal display device
US8624819B2 (en) Driving circuit of liquid crystal display
CN101093649A (zh) 液晶显示装置及其驱动方法
US20090219237A1 (en) Electro-optical device, driving method thereof, and electronic apparatus
KR101509116B1 (ko) 표시 장치와 그 구동 장치 및 구동 방법
US20200035138A1 (en) Gate Drive Circuit, Display Device and Method for Driving Gate Drive Circuit
TW201501105A (zh) 電子紙顯示裝置、顯示裝置及其驅動方法
KR101264691B1 (ko) 쉬프트 레지스터
US20050046647A1 (en) Method of driving data lines, apparatus for driving data lines and display device having the same
US10134350B2 (en) Shift register unit, method for driving same, gate driving circuit and display apparatus
KR20140036729A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR101589752B1 (ko) 액정표시장치
KR100789153B1 (ko) 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
KR101408260B1 (ko) 액정표시장치의 게이트 구동 회로
CN116229904A (zh) 栅极驱动器及包括该栅极驱动器的显示装置
US20070205973A1 (en) Method for driving lcd panels
KR102480834B1 (ko) 저속 구동이 가능한 표시장치
KR100831284B1 (ko) 액정표시장치의 구동방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant