CN101515547B - 制备超结vdmos器件的方法 - Google Patents

制备超结vdmos器件的方法 Download PDF

Info

Publication number
CN101515547B
CN101515547B CN2008100578815A CN200810057881A CN101515547B CN 101515547 B CN101515547 B CN 101515547B CN 2008100578815 A CN2008100578815 A CN 2008100578815A CN 200810057881 A CN200810057881 A CN 200810057881A CN 101515547 B CN101515547 B CN 101515547B
Authority
CN
China
Prior art keywords
photoetching
boron
region
thickness
preparing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008100578815A
Other languages
English (en)
Other versions
CN101515547A (zh
Inventor
蔡小五
海潮和
陆江
王立新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Zhongke Xinweite Science & Technology Development Co ltd
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN2008100578815A priority Critical patent/CN101515547B/zh
Publication of CN101515547A publication Critical patent/CN101515547A/zh
Application granted granted Critical
Publication of CN101515547B publication Critical patent/CN101515547B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种制备超结VDMOS器件的方法,包括:在衬底上外延生长体硅,场区氧化形成场区氧化层;刻蚀形成有源区,在有源区氧化,LPCVD淀积多晶硅,光刻形成栅氧化层,等离子刻蚀多晶硅和氧化层形成栅氧化层;光刻P-区,淡硼注入,形成P阱区,光刻P+区,浓硼注入,形成P-体区;淀积氮化硅硬掩模层,氮化硅光刻,高能硼注入,形成外延层中的P-柱;高温推进,使结深控制在Xjp=2μm;光刻并进行浓磷注入,对多晶硅和器件源区进行掺杂,形成VDMOS器件源区,通过扩散形成器件有效的MOS沟道区;PECVD淀积硼磷硅玻璃,850度半小时回流;光刻与刻蚀接触孔,淀积金属层,形成金属布线层,合金,进行背面处理。

Description

制备超结VDMOS器件的方法
技术领域
本发明涉及半导体器件及其制造工艺技术领域,尤其是涉及功率金属氧化物半导体场效应晶体管(VDMOS)器件的制备方法。
背景技术
功率金属氧化物半导体场效应晶体管是近几年迅速发展起来的新型功率器件,由于它比双极型功率器件具有许多优良性能:如高输入阻抗,低驱动电流,没有少子存储效应,开关速度快,工作频率高,具有负的电流温度系数,并具有良好的电流自调节能力,可有效地防止电流局部集中和热点的产生,电流分布均匀,容易通过并联方式增加电流容量,具有较强的功率处理能力,热稳定性好,安全工作区大,没有二次击穿等,已广泛应用于各种电子设备中,例如高速开关电路,开关电源,不间断电源,高功率放大电路,高保真音响电路,射频功放电路,电力转换电路,电机变频电路,电机驱动电路,固体继电器,控制电路与功率负载之间的接口电路等。
导通电阻是VDMOS开关器件的一个重要指标,其大小与信号通过器件引起多少衰减、产生多大功耗有直接关系。为了减小器件本身的功耗和提高开关速度,希望器件的导通电阻越小越好。
另一个重要特征指标是单位面积的导通电阻(Ron x面积),较小的单位面积的导通电阻会使器件生产成本减小的同时,也减小了功耗。
传统的VDMOS功率器件导通电阻受击穿电压限制而存在一个极限——称之为“硅限(silicon limit)”,而无法再降低。为了突破这一极限,许多新结构器件不断涌现出来,其中超结VDMOS就是其中比较成功的一种。超结VDMOS导通电阻Ron可以大大降低,甚至突破“硅限(silicon limit)”。同样,在相同的击穿电压、相同的导通电阻Ron下超结器件使用更小的管芯面积,从而减小栅电荷,提高开关频率。
超结器件可以同时获得低通态功耗和高开关速度的优点,本发明也是在目前这种情况下提出了一种新颖的超结VDMOS器件制备方法。
发明内容
(一)要解决的技术问题
在功率电路中,功率MOSFET主要用作开关器件,由于它是多子器件,所以其开关功耗相对较小。然而,它的通态功耗比较高,要降低通态功耗就必须减小导通电阻。对于理想N沟功率MOSFET,导通电阻与击穿电压之间的关系为Ron∝BV2.5,导通电阻受击穿电压限制而存在一个极限——称之为“硅限”(Silicon limit),而无法再降低。本发明的主要目的在于提供一种超结VDMOS器件的制备方法,以突破“硅限(Silicon limit)”,在保持击穿电压不变的情况下,降低导通电阻,减小通态功耗。
(二)技术方案
为达到上述目的,本发明提供了一种制备超结VDMOS器件的方法,该方法包括下列步骤:
步骤1、在衬底1上外延生长体硅2,对外延层2的表面进行场区氧化,形成场区氧化层3;
步骤2、经过光刻刻蚀形成有源区,在有源区氧化,LPCVD淀积多晶硅,光刻形成栅氧化层4区域,等离子刻蚀多晶硅5和氧化层,形成栅氧化层4;
步骤3、光刻P-区,淡硼注入,形成P阱区7,光刻P+区,浓硼注入,形成P+体区6;其中,淡硼注入的剂量是5E13cm-2,注入能量为40kev,浓硼注入的剂量是2E15cm-2,注入能量是45Kev;
步骤4、淀积氮化硅硬掩模层9,氮化硅光刻,高能硼注入,注入能量达到2至4Mev,注入剂量随器件要求而调,形成外延层中的P-柱8;其中,高能硼注入能量达到2至4Mev,剂量从1e12cm-2到1e13cm-2
步骤5、高温度推进,使结深控制在Xjp=2μm左右;其中,高温推进温度为1050度,时间为100分钟,气氛为N2
步骤6、光刻并进行浓磷注入,对多晶硅和器件源区进行掺杂,形成VDMOS器件源区11,并通过扩散形成器件有效的MOS沟道区;其中浓磷注入剂量是5.5E14cm-2,注入能量是90Kev;
步骤7、PECVD淀积硼磷硅玻璃12,并进行850度半小时回流,使器件表面平坦化;
步骤8、光刻与刻蚀接触孔,淀积金属层13,然后形成金属布线层,合金,并进行背面处理。
优选地,步骤1中所述外延层2的厚度为10μm,外延层电阻率为4Ω·cm。
优选地,步骤2中所述栅氧化层4的厚度为100nm,多晶硅5的厚度为400nm。
优选地,步骤4中所述PECVD氮化硅硬掩模层9的厚度为100nm。
优选地,步骤6中所述浓磷注入剂量是5.5E14cm-2,注入能量是90Kev,以形成VDMOS的源区11,双扩散形成MOS沟道,同时实现多晶硅的掺杂。
优选地,步骤7中所述硼磷硅玻璃12的厚度为500nm。
优选地,步骤8中所述金属层13的材料为铝硅铜,厚度为2μm,背面金属化材料为Ag,厚度为4μm。
(三)有益效果
从上述技术方案可以看出,本发明具有以下效果:
1、本发明提供的这种超结VDMOS的制备方法,能够突破“硅限”,在保持击穿电压不变的情况下,大大降低了导通电阻,减小了通态功耗。
2、采用国际通用的专业工艺器件模拟软件ISE对本器件进行了仿真模拟,导通电阻模拟结果如图10所示,可以看出,在相同的击穿电压下,超结VDMOS导通电阻比一般常规结构导通电阻小。
附图说明
图1是本发明提供的制备超结VDMOS的方法流程图;
图2是外延和场氧化示意图;
图3是栅氧化、多晶硅淀积、栅刻蚀示意图;
图4是P-注入形成阱区、P+注入P-体区域示意图;
图5是高能注入形成P-柱示意图;
图6是N+注入形成源区和双扩散形成沟道区示意图;
图7是淀积BPSG并回流示意图;
图8是正面金属化示意图;
图9是器件纵向结构掺杂示意图;
图10是超结和常规VDMOS器件特征导通电阻示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
如图1所示,图1是本发明提供的制备超结VDMOS的方法流程图,该方法包括下列步骤:
步骤1、在衬底1上外延生长体硅2,对外延层2的表面进行场区氧化,形成场区氧化层3;
步骤2、经过光刻刻蚀形成有源区,在有源区氧化,LPCVD淀积多晶硅,光刻形成栅氧化层4区域,等离子刻蚀多晶硅5和氧化层,形成栅氧化层4;
步骤3、光刻P-区,淡硼注入,形成P阱区7,光刻P+区,浓硼注入,形成P+体区6;
步骤4、淀积氮化硅硬掩模层9,氮化硅光刻,高能硼注入,注入能量达到2至4Mev,注入剂量随器件要求而调,形成外延层中的P-柱8;
步骤5、高温度推进,使结深控制在Xjp=2μm;
步骤6、光刻并进行浓磷注入,对多晶硅和器件源区进行掺杂,形成VDMOS器件源区11,并通过扩散形成器件有效的MOS沟道区;
步骤7、PECVD淀积硼磷硅玻璃12,并进行850度半小时回流,使器件表面平坦化;
步骤8、光刻与刻蚀接触孔,淀积金属层13,然后形成金属布线层,合金,并进行背面处理。
以下结合附图详细说明本发明提供的制备超结VDMOS的方法。
如图2所示,在重掺杂N+型衬底1上外延生长外延层2,外延层2的厚度为10μm,外延层2的电阻率为4Ω·cm,然后高温热氧化生成场氧化层SiO2,厚度为500nm。
如图3所示,经过一次光刻刻蚀形成有源区,在有源区热氧化,形成热氧化层,栅氧化层4的厚度为100nm,LPCVD淀积多晶硅5,多晶硅5的厚度为400nm,光刻形成栅氧化层4,等离子刻蚀多晶硅5和氧化层,形成栅氧化层区域4。
如图4所示,光刻P-区,淡硼注入,形成P阱区7,P-注入的剂量是5E13cm-2,注入能量为40kev,光刻P+区,浓硼注入,形成P+体区6,P+注入剂量是2E15cm-2,注入能量是45Kev。
如图5所示,淀积氮化硅硬掩模层9,厚度为100nm,氮化硅光刻,高能硼注入,注入能量达到2至4Mev,注入剂量随器件要求而调,从1e12cm-2到1e13cm-2,形成外延层中的P-柱8;高温1050度推进,推进时间为100分钟,气氛为N2,使结深控制在Xjp=2μm左右。
如图6所示,光刻并进行浓磷注入,浓磷注入的剂量是5.5E14cm-2,注入能量是90Kev,对多晶硅和器件源区进行掺杂,形成VDMOS器件源区11,并通过扩散形成器件有效的MOS沟道区。
如图7所示,PECVD淀积硼磷硅玻璃12,厚度为500nm,并进行850度半小时回流,使器件表面充分平坦化。
如图8所示,光刻与刻蚀接触孔,淀积金属层13,然后形成金属布线层,合金,并进行背面处理,金属层13的材料为铝硅铜,厚度为2μm,背面金属化材料为Ag,厚度为4μm。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (7)

1.一种制备超结VDMOS器件的方法,其自征在于,该方法包括下列步骤:
步骤1、在衬底(1)上外延生长体硅(2),对外延层(2)的表面进行场区氧化,形成场区氧化层(3);
步骤2、经过光刻刻蚀形成有源区,在有源区氧化,LPCVD淀积多晶硅,光刻形成栅氧化层(4)区域,等离子刻蚀多晶硅(5)和氧化层,形成栅氧化层(4);
步骤3、光刻P-区,淡硼注入,形成P阱区(7),光刻P+区,浓硼注入,形成P+体区(6);其中,淡硼注入的剂量是5E13cm-2,注入能量为40kev,浓硼注入的剂量是2E15cm-2,注入能量是45Kev;
步骤4、淀积氮化硅硬掩模层(9),氮化硅光刻,高能硼注入,形成外延层中的P-柱(8);其中,高能硼注入能量达到2至4Mev,剂量从1e12cm-2到1e13cm-2
步骤5、高温度推进,使结深控制在Xjp=2μm;其中,高温推进温度为1050度,时间为100分钟,气氛为N2
步骤6、光刻并进行浓磷注入,对多晶硅和器件源区进行掺杂,形成VDMOS器件源区(11),并通过扩散形成器件有效的MOS沟道区;其中浓磷注入剂量是5.5E14cm-2,注入能量是90Kev;
步骤7、PECVD淀积硼磷硅玻璃(12),并进行850度半小时回流,使器件表面平坦化;
步骤8、光刻与刻蚀接触孔,淀积金属层(13),然后形成金属布线层,合金,并进行背面处理。
2.根据权利要求1所述的制备超结VDMOS器件的方法,其自征在于,步骤1中所述外延层(2)的厚度为10μm,外延层电阻率为4Ω·cm。
3.根据权利要求1所述的制备超结VDMOS器件的方法,其特征在于,步骤2中所述栅氧化层(4)的厚度为100nm,多晶硅(5)的厚度为400nm。
4.根据权利要求1所述的制备超结VDMOS器件的方法,其特征在于,步骤4中所述PECVD氮化硅硬掩模层(9)的厚度为100nm。
5.根据权利要求1所述的制备超结VDMOS器件的方法,其特征在于,步骤6中所述浓磷注入剂量是5.5E14cm-2,注入能量是90Kev,以形成VDMOS的源区(11),双扩散形成MOS沟道,同时实现多晶硅的掺杂。
6.根据权利要求1所述的制备超结VDMOS器件的方法,其特征在于,步骤7中所述硼磷硅玻璃(12)的厚度为500nm。
7.根据权利要求1所述的制备超结VDMOS器件的方法,其特征在于,步骤8中所述金属层(13)的材料为铝硅铜,厚度为2μm,背面金属化材料为Ag,厚度为4μm。
CN2008100578815A 2008-02-20 2008-02-20 制备超结vdmos器件的方法 Active CN101515547B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100578815A CN101515547B (zh) 2008-02-20 2008-02-20 制备超结vdmos器件的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100578815A CN101515547B (zh) 2008-02-20 2008-02-20 制备超结vdmos器件的方法

Publications (2)

Publication Number Publication Date
CN101515547A CN101515547A (zh) 2009-08-26
CN101515547B true CN101515547B (zh) 2011-02-16

Family

ID=41039941

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100578815A Active CN101515547B (zh) 2008-02-20 2008-02-20 制备超结vdmos器件的方法

Country Status (1)

Country Link
CN (1) CN101515547B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102097319B (zh) * 2009-12-15 2012-06-06 中芯国际集成电路制造(上海)有限公司 半导体器件的制作方法
CN102117751B (zh) * 2010-01-06 2012-12-12 上海华虹Nec电子有限公司 小线宽沟槽dmos的实现方法
CN102299073A (zh) * 2010-06-25 2011-12-28 无锡华润上华半导体有限公司 Vdmos器件及其制作方法
CN102386096A (zh) * 2010-08-31 2012-03-21 上海华虹Nec电子有限公司 改善ldmos性能一致性和稳定性的方法
CN102142459A (zh) * 2010-12-23 2011-08-03 上海北京大学微电子研究院 CoolMOS结构
CN104810286B (zh) * 2014-01-23 2019-04-09 北大方正集团有限公司 一种mos管及其制造方法
CN104867832B (zh) * 2014-02-21 2017-10-20 北大方正集团有限公司 垂直双扩散金属氧化物半导体场效应管的制造方法
CN106298517B (zh) * 2015-05-13 2019-04-02 北大方正集团有限公司 平面型vdmos器件的制作方法
JP6512025B2 (ja) * 2015-08-11 2019-05-15 富士電機株式会社 半導体素子及び半導体素子の製造方法
CN106783947A (zh) * 2016-12-13 2017-05-31 中国电子科技集团公司第四十七研究所 一种具有双层绝缘层结构的抗总剂量辐照的vdmos器件
CN107863378B (zh) * 2017-09-14 2023-06-02 华羿微电子股份有限公司 超结mos器件及其制造方法
CN108198759A (zh) * 2017-12-04 2018-06-22 重庆中科渝芯电子有限公司 一种提高平面vdmos柵氧击穿的制造方法
CN108493113A (zh) * 2018-03-30 2018-09-04 北京时代民芯科技有限公司 一种低电阻抗辐照vdmos芯片的制造方法
CN109087866B (zh) * 2018-04-19 2021-01-05 北京工业大学 一种外延前硼注入复合双层外延的n-MOSFET制备方法
CN108598148B (zh) * 2018-04-19 2021-01-05 北京工业大学 一种具有p型岛缓冲层结构的抗辐射mosfet结构
CN111725318B (zh) * 2020-06-18 2024-04-09 湖南国芯半导体科技有限公司 一种功率半导体器件的元胞结构及其制作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6391723B1 (en) * 1999-05-31 2002-05-21 Stmicroelectronics S.R.L. Fabrication of VDMOS structure with reduced parasitic effects
CN2836242Y (zh) * 2005-10-14 2006-11-08 西安电子科技大学 可集成的高压vdmos晶体管结构

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6391723B1 (en) * 1999-05-31 2002-05-21 Stmicroelectronics S.R.L. Fabrication of VDMOS structure with reduced parasitic effects
CN2836242Y (zh) * 2005-10-14 2006-11-08 西安电子科技大学 可集成的高压vdmos晶体管结构

Also Published As

Publication number Publication date
CN101515547A (zh) 2009-08-26

Similar Documents

Publication Publication Date Title
CN101515547B (zh) 制备超结vdmos器件的方法
CN101383287B (zh) 一种垂直双扩散金属氧化物半导体器件的制造方法
CN104409501B (zh) 碳化硅金属氧化物半导体场效应晶体管
CN102364688B (zh) 一种垂直双扩散金属氧化物半导体场效应晶体管
CN107507861B (zh) 肖特基接触注入增强型SiC PNM-IGBT器件及其制备方法
CN108933170A (zh) 窄的有源单元ie型沟槽栅极igbt及其制造方法
CN107248533A (zh) 一种碳化硅vdmos器件及其制作方法
CN106711207B (zh) 一种纵向沟道的SiC结型栅双极型晶体管及其制备方法
CN108807505A (zh) 一种碳化硅mosfet器件及其制造方法
CN109119463A (zh) 一种横向沟槽型mosfet器件及其制备方法
CN104409507B (zh) 低导通电阻vdmos器件及制备方法
CN101859703B (zh) 低开启电压二极管的制备方法
CN102779839A (zh) 一种具有深能级杂质注入的绝缘栅双极性晶体管
CN103928309B (zh) N沟道碳化硅绝缘栅双极型晶体管的制备方法
CN102130153A (zh) 绝缘体上硅的n型横向绝缘栅双极晶体管及其制备方法
CN107305909A (zh) 一种逆导型igbt背面结构及其制备方法
CN105957894A (zh) 一种具有复合介质层结构的dmos
CN103928321B (zh) 碳化硅绝缘栅双极型晶体管的制备方法
CN103515443A (zh) 一种超结功率器件及其制造方法
CN109065608A (zh) 一种横向双极型功率半导体器件及其制备方法
CN108155230A (zh) 一种横向rc-igbt器件及其制备方法
CN103681811A (zh) 一种非完全发射区的绝缘栅双极晶体管及其制备方法
CN111129137B (zh) 具有NiO/SiC pn异质结的SiC绝缘栅双极晶体管
CN102054702A (zh) 沟槽功率mosfet器件制造方法
CN104517832A (zh) 功率二极管的制备方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20150922

Address after: 100029 Beijing city Chaoyang District Beitucheng No. 11 Institute of microelectronics building 4 layer

Patentee after: BEIJING ZHONGKE XINWEITE SCIENCE & TECHNOLOGY DEVELOPMENT Co.,Ltd.

Address before: 100029 Beijing city Chaoyang District Beitucheng West Road No. 3

Patentee before: Institute of Microelectronics of the Chinese Academy of Sciences