CN101498952B - 一种同步时钟的装置和方法 - Google Patents
一种同步时钟的装置和方法 Download PDFInfo
- Publication number
- CN101498952B CN101498952B CN 200910078974 CN200910078974A CN101498952B CN 101498952 B CN101498952 B CN 101498952B CN 200910078974 CN200910078974 CN 200910078974 CN 200910078974 A CN200910078974 A CN 200910078974A CN 101498952 B CN101498952 B CN 101498952B
- Authority
- CN
- China
- Prior art keywords
- clock
- cpu
- external unit
- clock frequency
- division information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Information Transfer Systems (AREA)
Abstract
本发明提供了一种CPU,所述CPU的时钟频率和外部设备的时钟频率是同相位的,所述CPU包括:时钟分频信息获取模块,用于获取外部设备的时钟分频信息;时钟域控制模块,用于根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的时钟频率上。本发明可以动态地适应CPU与外部设备的不同时钟域,从而在有效降低成本的基础上,提高访问效率,简化系统结构,并有效节约硬件资源。
Description
技术领域
本发明涉及CPU设计技术领域,特别是涉及一种CPU、一种SoC芯片及一种同步时钟的方法。
背景技术
目前,CPU的应用非常广泛,例如,CPU作为重要器件应用在各种SoC(数字集成系统芯片)中。SoC芯片中包括多个不同的模块,如CPU、总线、时钟控制电路、中断控制器、I/O端口及其它外部设备,不同的模块工作在不同的时钟频率下,如CPU工作的时钟频率为300MHz,而某个外设或总线工作的频率为100MHz。为满足CPU运算速度的要求,在实际中,CPU的时钟频率往往高于其它外部设备的时钟频率。在这种情况下,在一个芯片上采用单时钟设计基本上是不可能实现的,所以多时钟域的设计是SoC芯片设计中的一个重要环节。
为使CPU与外部设备能在不同的时钟域上工作,现有技术中提出了跨时钟域的总线桥技术,这种技术是采用总线桥将外部设备与CPU相连接。总线桥一般包含两个接口单元和一个同步单元,其中,两个接口单元分别用于连接来自CPU的时钟域A和外部设备的时钟域B的信号,例如,A时钟为200MHz,B时钟为100MHz;同步单元用于同步从B时钟到A时钟的信号,通常是将来自B时钟域的信号存入寄存器,然后等待若干个B时钟周期,再送入A时钟域。
尽管采用这种总线桥结构有助于多时钟域的实现,但相对于单一的AHB总线(SoC的片上系统总线),桥的引入也带来一些新的问题,如桥的访问延迟、新增系统复杂度、硬件资源开销等。并且,由于CPU上通常会设置多个总线接口分别连接相应的高速总线和低速总线,采用现有技术必须针对这些不同速度的总线,分别设计相应的桥模块,从而使得 上述问题更为突出,成本也非常高。
因而,目前需要本领域技术人员迫切解决的一个技术问题就是:如何能够创新地提出一种跨时钟域的时钟同步机制,用以动态地适应CPU与外部设备的不同时钟域,从而在有效降低成本的基础上,提高访问效率,简化系统结构,并有效节约硬件资源。
发明内容
本发明所要解决的技术问题是提供一种CPU、一种SoC芯片及一种同步时钟的方法,用以动态地适应CPU与外部设备的不同时钟域,从而在有效降低成本的基础上,提高访问效率,简化系统结构,并有效节约硬件资源。
为了解决上述技术问题,本发明实施例公开了一种CPU,所述CPU的时钟频率和外部设备的时钟频率是同相位的,CPU的时钟频率是外部设备时钟频率的整数倍,所述CPU包括:
时钟分频信息获取模块,用于获取外部设备的时钟分频信息;
时钟域控制模块,用于根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
优选的,所述时钟域控制模块包括:
采样子模块,用于根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
同步子模块,用于根据采样信号调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
优选的,所述数据传输接口为CPU的总线接口。
本发明实施例还公开了一种SoC芯片,所述SoC芯片包括CPU内核,所述CPU内核的时钟频率和芯片内其它外部设备的时钟频率是同相位的,CPU的时钟频率是外部设备时钟频率的整数倍,所述CPU内核包括:
时钟分频信息获取模块,用于获取外部设备的时钟分频信息;
时钟域控制模块,用于根据所述时钟分频信息调整所述CPU与外部 设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
优选的,所述芯片还包括时钟控制模块,用于产生时钟,以及,产生外部设备的时钟分频信息。
优选的,所述时钟域控制模块包括:
采样子模块,用于根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
同步子模块,用于根据采样信号调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
优选的,所述外部设备为总线,所述数据传输接口为CPU的总线接口。
本发明实施例还公开了一种同步时钟的方法,所述时钟涉及不同时钟域的CPU与外部设备的时钟频率,并且,所述CPU的时钟频率和外部设备的时钟频率是同相位的,CPU的时钟频率是外部设备时钟频率的整数倍,所述方法包括:
获取外部设备的时钟分频信息;
根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
优选的,所述外部设备的时钟分频信息从SoC芯片内的时钟控制器中获得。
优选的,所述调整数据传输接口使CPU和外部设备同步运行在相应的时钟频率上的步骤包括:
根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
根据采样信号调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
与现有技术相比,本发明具有以下优点:
本发明通过在CPU接口增加外部设备时钟分频信息的输入端口,使 得每个CPU接口都可以分别连接满足以下条件的外部设备:1)CPU的时钟频率和外部设备的时钟频率同相;2)CPU的时钟频率是外部设备时钟频率的整数倍;并进一步在CPU与外部设备的数据传输接口增加时钟域控制模块,用来根据输入端口获得的外部设备的时钟分频信息,调整该CPU与外部设备的数据传输接口,使所述CPU和外部设备跨时钟域同步运行在其各自的时钟频率上。本发明实施例可替换现有技术中跨时钟域的桥模块设计方案,从而能有效避免诸如桥的访问延迟、新增系统复杂度、硬件资源开销等问题。
再者,本发明实施例的输入端口和时钟域控制模块的设计不仅简单易行,还能根据实际情况非常灵活地设计相应的输入端口,并能相应动态地适应CPU与外部设备的不同时钟域,尤其对于CPU分别连接的多条高速总线和低速总线,可以根据相应总线工作的时钟频率,分别配置相应的输入端口,并分别提供相应的时钟分频信息;然后交由时钟域控制模块调整CPU的相应总线接口,即可使所述CPU和高速或低速总线同步运行在相应的时钟频率上。从而能有效降低成本,节约硬件资源及降低芯片功耗。
附图说明
图1是本发明的一种CPU器件的结构图;
图2是一种2倍时钟分频信息的波形示意图;
图3是一种3倍时钟分频信息的波形示意图;
图4是应用本发明的一种CPU实例的结构图;
图5是本发明的一种SoC芯片的结构图;
图6是应用本发明的一种SoC芯片实例的结构图;
图7是本发明的一种同步时钟的方法实施例的流程图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合 附图和具体实施方式对本发明作进一步详细的说明。
本发明实施例的核心构思之一在于,通过在CPU接口增加外部设备时钟分频信息的输入端口,使得每个CPU接口都可以分别连接满足以下条件的外部设备:1)CPU的时钟频率和外部设备的时钟频率同相;2)CPU的时钟频率是外部设备时钟频率的整数倍;并进一步在CPU与外部设备的数据传输接口增加时钟域控制模块,用来根据输入端口获得的外部设备的时钟分频信息,调整该CPU与外部设备的数据传输接口,使所述CPU和外部设备跨时钟域同步运行在其各自的时钟频率上。本发明实施例可替换现有技术中跨时钟域的桥模块设计方案,从而能有效避免诸如桥的访问延迟、新增系统复杂度、硬件资源开销等问题;并且,本发明实施例的输入端口和时钟域控制模块的设计不仅简单易行,还能根据实际情况非常灵活地设计相应的输入端口,并能动态地适应CPU与外部设备的不同时钟域,从成本角度而言也大有裨益。
参考图1,示出了本发明的一种CPU器件的结构框图,所述CPU的时钟频率和外部设备的时钟频率是同相位的,所述CPU具体可以包括以下模块:
时钟分频信息获取模块101,用于获取外部设备的时钟分频信息;
时钟域控制模块103,用于根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的时钟频率上。
在实际中,所述时钟分频信息获取模块可以设置为在CPU接口增加的输入端口,使得每个CPU接口都可以分别连接满足以下条件的外部设备:1)CPU的时钟频率和外部设备的时钟频率同相;2)CPU的时钟频率是外部设备时钟频率的整数倍。其中,所述同相是指时钟相位相同,公知的是,时钟相位是决定数据是在SCK(时钟控制线)的上升沿采样还是在SCK的结束沿采样。
例如,假设一个CPU包括三个接口:两个Master接口Maser0和 Master1,和一个Slave接口,应用本发明实施例,则可以在CPU接口增加3个输入端口:clock_divider_master0、clock_divider_master1和clock_divider_slave。为使不同的CPU接口可以连接不同速度(工作在不同时钟频率)的外部设备,每个输入端口可以通过波形将时钟分频信息传送给时钟域控制模块。具体可以参考图2所示的波形图,即示出了clock_divider_master0这个输入端口通过相应的波形,通知时钟域控制模块CPU时钟频率是与Master0连接的外部设备时钟频率的2倍;还可以参考图3所示的波形图,即示出了clock_divider_master1这个输入端口通过相应的波形,通知时钟域控制模块CPU时钟频率是与Master1连接的外部设备时钟频率的3倍。
当然,本发明实施例对所述外部设备的时钟分频信息的获取方式不作限制,例如,可以来自芯片中的时钟控制器,也可以为相应输入端口预置的时钟分频信息,本发明对此无需加以限制。
现代SOC芯片设计中,通常采用一个或者多个CPU内核。CPU内核通常具有两个或者多个总线接口,与外部设备或者其它CPU内核进行通信,因而在本发明的一种优选实施例中,所述数据传输接口可以为CPU的总线接口。
为使本领域技术人员更好地理解本发明,以下结合图4所示的CPU结构图为例进一步说明本发明优选实施例。
在本例中,CPU40分别与高速总线BUS 1以及低速总线BUS2通信,CPU40上具有相应的高速总线接口41与低速总线接口42,并且,所述CPU的时钟频率分别是各总线时钟频率的整数倍,例如,所述CPU的时钟频率是高速总线时钟频率的2倍,是低速总线时钟频率的4倍,并且CPU的时钟频率与各总线时钟频率的相位是相同的;应用本发明,可以在CPU40上设置两个输入端口:第一输入端口43,用于获取高速总线的时钟分频信息;以及,第二输入端口44,用于获取低速总线的时钟分频信息;并分别将所述时钟分频信息通知至高速总线接口41的第一时钟域控制模块46和低速总线接口42的第二时钟域控制模块47,所述第一时 钟域控制模块46根据高速总线的时钟分频信息,调整所述高速总线接口41,使所述CPU和高速总线BUS1同步运行在相应的时钟频率上;所述第二时钟域控制模块47根据低速总线的时钟分频信息,调整所述低速总线接口42,使所述CPU和低速总线BUS2同步运行在相应的时钟频率上。
在本发明的一种优选实施例中,所述时钟域控制模块103可以包括以下子模块:
采样子模块,用于根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
同步子模块,用于根据所述采样信号调整所述CPU与各外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的时钟频率上。
以设置在CPU总线接口的时钟域控制模块为例,即可以将根据输入端口的时钟分频信号从低电平到高电平的跃升,将来自相应总线的信号进行采样并存入寄存器,然后等待若干个时钟周期,再送入CPU的时钟域,从而完成同步调整。
当然,本领域技术人员根据实际情况或经验采用任一种调整数据传输接口使CPU和外部设备同步运行在相应的时钟频率上的方式都是可行的,例如,通过产生分频时钟并在分频时钟的上升沿采样实现同步调整等,本发明对此亦无需加以限制。
图1所示的CPU器件可以应用在各种嵌入式系统开发中。例如,其可以应用到ARM嵌入式系统中。
参考图5,示出了本发明的一种SoC芯片的结构框图,所述SoC芯片51包括CPU内核52,所述CPU内核的时钟频率和芯片内其它外部设备的时钟频率是同相位的,所述CPU内核52具体可以包括以下模块:
时钟分频信息获取模块501,用于获取外部设备的时钟分频信息;
时钟域控制模块503,用于根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的 时钟频率上。
本实施例提供了将图1所示的实施例应用于SoC芯片中的一种实现方式。现代SOC芯片设计中,通常采用一个或者多个CPU内核。CPU内核通常具有两个或者多个总线接口,与外部设备或者其它CPU内核进行通信,因而在本发明的一种优选实施例中,所述数据传输接口可以为CPU的总线接口。
一个CPU内核通常使用一个时钟,即在一个时钟域中,而一个SOC芯片中为了达到性能、功耗和成本的平衡,通常必须采用多个时钟域设计。因而现代SOC芯片设计中,同步时钟的设计非常重要。同步时钟是指在传送数据时,通信双方使用同一个时钟信号进行同步,通信双方送出与接收地址信号、控制命令信号和数据信号,都是使用这一时钟信号完成的。
在本发明实施例中,所述同步时钟主要是通过时钟分频信息获取模块和时钟域控制模块实现的。具体而言,所述时钟分频信息获取模块可以设置为在CPU接口增加的输入端口,使得每个CPU接口都可以分别连接满足以下条件的外部设备:1)CPU的时钟频率和外部设备的时钟频率同相;2)CPU的时钟频率是外部设备时钟频率的整数倍。
为使不同的CPU接口可以连接不同速度(工作在不同时钟频率)的外部设备,每个输入端口可以将时钟分频信息的波形传送给时钟域控制模块。在本发明的一种优选实施例中,所述时钟域控制模块可以通过采样子模块根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;然后通过同步子模块根据所述采样信号调整所述CPU与各外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的时钟频率上。
当然,本领域技术人员根据实际情况或经验采用任一种调整数据传输接口使CPU和外部设备同步运行在相应的时钟频率上的方式都是可行的,本发明对此亦无需加以限制。
在本发明的一种优选实施例中,所述外部设备的时钟分频信息可以 由芯片内的时钟控制模块产生,在实际中,所述时钟控制模块还可以用于产生CPU和相应外部设备的时钟。
为使本领域技术人员更好地理解本发明,以下结合图6所示的CPU结构图为例进一步说明本发明优选实施例。
在本例中,SoC芯片49包括时钟控制器48和CPU内核40,该CPU40分别与高速总线BUS1以及低速总线BUS2通信,CPU40上具有相应的高速总线接口41与低速总线接口42,并且,所述CPU的时钟频率分别是各总线时钟频率的整数倍,例如,所述CPU的时钟频率是高速总线时钟频率的2倍,是低速总线时钟频率的4倍,并且CPU的时钟频率与各总线时钟频率的相位是相同的;应用本发明,所述时钟控制器48用于产生时钟,以及,高速总线的时钟分频信息和低速总线的时钟分频信息;在CPU40上设置有两个输入端口:第一输入端口43,用于获取高速总线的时钟分频信息;以及,第二输入端口44,用于获取低速总线的时钟分频信息;并分别将所述时钟分频信息通知至高速总线接口41的第一时钟域控制模块46和低速总线接口42的第二时钟域控制模块47,所述第一时钟域控制模块46根据高速总线的时钟分频信息,调整所述高速总线接口41,使所述CPU和高速总线BUS1同步运行在相应的时钟频率上;所述第二时钟域控制模块47根据低速总线的时钟分频信息,调整所述低速总线接口42,使所述CPU和低速总线BUS2同步运行在相应的时钟频率上。
当然,本发明实施例对所述外部设备的时钟分频信息的获取方式不作限制,例如,可以来自相应输入端口预置的时钟分频信息,本发明对此无需加以限制。
参考图7,示出了本发明的一种同步时钟的方法实施例的流程图,所述时钟涉及不同时钟域的CPU与外部设备的时钟频率,并且,所述CPU的时钟频率和外部设备的时钟频率是同相位的,本实施例具体可以包括以下步骤:
步骤701、获取外部设备的时钟分频信息;
步骤702、根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的时钟频率上。
在本发明的一种优选实施例中,所述外部设备的时钟分频信息可以从所述芯片内的时钟控制器中获得。
在具体实现中,所述步骤702可以包括以下子步骤:
子步骤7021、根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
子步骤7022、根据所述采样信号调整所述CPU与各外部设备的数据传输接口,使所述CPU和各外部设备同步运行在相应的时钟频率上。
对于方法实施例而言,由于其与装置实施例基本相似,所以描述的比较简单,相关之处参见装置实施例的部分说明即可。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
以上对本发明所提供的一种CPU、一种SoC芯片及一种同步时钟的方法进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (6)
1.一种同步时钟的装置,其特征在于,所述时钟涉及不同时钟域的CPU与外部设备的时钟频率,并且,所述CPU的时钟频率和外部设备的时钟频率是同相位的,CPU的时钟频率是外部设备时钟频率的整数倍,所述装置包括:
时钟分频信息获取模块,用于获取外部设备的时钟分频信息;
时钟域控制模块,用于根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上;
其中,所述时钟域控制模块包括:
采样子模块,用于根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
同步子模块,用于根据采样信号调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
2.如权利要求1所述的装置,其特征在于,所述数据传输接口为CPU的总线接口。
3.如权利要求1所述的装置,其特征在于,所述外部设备的时钟分频信息从SoC芯片内的时钟控制器中获得。
4.一种同步时钟的方法,其特征在于,所述时钟涉及不同时钟域的CPU与外部设备的时钟频率,并且,所述CPU的时钟频率和外部设备的时钟频率是同相位的,CPU的时钟频率是外部设备时钟频率的整数倍,所述方法包括:
获取外部设备的时钟分频信息;
根据所述时钟分频信息调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上;
其中,所述调整数据传输接口使CPU和外部设备同步运行在各自的时钟频率上的步骤包括:
根据所述时钟分频信息从低电平到高电平的跃升,对来自相应外部设备的时钟信号进行采样;
根据采样信号调整所述CPU与外部设备的数据传输接口,使所述CPU和各外部设备同步运行在各自的时钟频率上。
5.如权利要求4所述的方法,其特征在于,所述数据传输接口为CPU的总线接口。
6.如权利要求4所述的方法,其特征在于,所述外部设备的时钟分频信息从SoC芯片内的时钟控制器中获得。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910078974 CN101498952B (zh) | 2009-03-02 | 2009-03-02 | 一种同步时钟的装置和方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200910078974 CN101498952B (zh) | 2009-03-02 | 2009-03-02 | 一种同步时钟的装置和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101498952A CN101498952A (zh) | 2009-08-05 |
CN101498952B true CN101498952B (zh) | 2012-12-26 |
Family
ID=40946051
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200910078974 Expired - Fee Related CN101498952B (zh) | 2009-03-02 | 2009-03-02 | 一种同步时钟的装置和方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101498952B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103543982B (zh) * | 2012-07-16 | 2016-12-21 | 安凯(广州)微电子技术有限公司 | 一种时钟频率管理方法及移动设备 |
CN103078700A (zh) * | 2012-12-28 | 2013-05-01 | 中国航空工业集团公司第六三一研究所 | 一种时钟同步处理方法 |
CN103678249B (zh) * | 2013-12-31 | 2017-06-09 | 赵建东 | 基于存储器接口的扩展设备及其时钟调试方法 |
CN108233898B (zh) * | 2017-12-21 | 2023-10-13 | 新岸线(北京)科技集团有限公司 | 一种多时钟动态切换电路 |
CN110445492B (zh) * | 2019-09-09 | 2023-04-07 | Oppo广东移动通信有限公司 | 跨时钟域分频时钟保护电路、分频电路、方法及终端设备 |
CN113934671B (zh) * | 2021-11-01 | 2024-02-23 | 新华三技术有限公司合肥分公司 | 一种接口控制芯片及网络设备 |
CN116679820B (zh) * | 2022-09-05 | 2024-04-16 | 荣耀终端有限公司 | 处理器主频的调整方法、装置及终端设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5428751A (en) * | 1990-08-31 | 1995-06-27 | Ncr Corporation | Work station including a direct memory access controller and interfacing means to a data channel |
US5884100A (en) * | 1996-06-06 | 1999-03-16 | Sun Microsystems, Inc. | Low-latency, high-throughput, integrated cache coherent I/O system for a single-chip processor |
CN1759368A (zh) * | 2003-01-23 | 2006-04-12 | 罗切斯特大学 | 多时钟域微处理器 |
CN101056164A (zh) * | 2007-05-31 | 2007-10-17 | 北京中星微电子有限公司 | 一种跨异步时钟域信号的同步装置 |
-
2009
- 2009-03-02 CN CN 200910078974 patent/CN101498952B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5428751A (en) * | 1990-08-31 | 1995-06-27 | Ncr Corporation | Work station including a direct memory access controller and interfacing means to a data channel |
US5884100A (en) * | 1996-06-06 | 1999-03-16 | Sun Microsystems, Inc. | Low-latency, high-throughput, integrated cache coherent I/O system for a single-chip processor |
CN1759368A (zh) * | 2003-01-23 | 2006-04-12 | 罗切斯特大学 | 多时钟域微处理器 |
CN101056164A (zh) * | 2007-05-31 | 2007-10-17 | 北京中星微电子有限公司 | 一种跨异步时钟域信号的同步装置 |
Also Published As
Publication number | Publication date |
---|---|
CN101498952A (zh) | 2009-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101498952B (zh) | 一种同步时钟的装置和方法 | |
JP2610213B2 (ja) | 同期装置及び同期方法 | |
US8392739B2 (en) | Multi-core processor, its frequency conversion device and a method of data communication between the cores | |
EP2510417B1 (en) | Device configured to switch a clock speed for multiple links running at different clock speeds and methods for switching the clock speed | |
CN102243619A (zh) | 一种基于fpga实现多路i2c总线端口扩展的方法 | |
CN104850524A (zh) | 一种跨时钟域的ahb总线桥接方法和装置 | |
CN104022775A (zh) | 一种面向SerDes技术中基于FIFO协议的数字接口电路 | |
CN104915303A (zh) | 基于PXIe总线的高速数字I/O系统 | |
KR20210002515A (ko) | 수신 회로, 수신 회로의 재구성 방법 및 전자 기기 | |
Bhadra et al. | A low power UART design based on asynchronous techniques | |
CN102253910A (zh) | 一种i2c传输方法及其装置 | |
CN101710311B (zh) | 一种非对称多元资源节点体系结构 | |
CN107370651B (zh) | 一种spi从机之间的通信方法 | |
JP2012181724A (ja) | クロック同期化回路及び半導体集積回路 | |
CN110888831B (zh) | 一种多电源域异步通信装置 | |
CN102110070A (zh) | 一种提高串行外围设备接口传输效率的实现方法 | |
CN103064477B (zh) | 一种服务器主板设计方法 | |
US6788109B2 (en) | Asynchronous data transfer between logic box with synchronization circuit | |
CN105389155B (zh) | 一种利用spi接口实现tdm音频数据接收的方法及系统 | |
CN202617157U (zh) | 一种pcie交换电路 | |
CN102541788A (zh) | Apb桥以及利用apb桥执行读取或写入的方法 | |
CN209640857U (zh) | 一种ulsic时序收敛装置 | |
EP3173895B1 (en) | Clock tree implementation method, system-on-chip and computer storage medium | |
TWI352295B (en) | Data transmission system and method | |
WO2009069094A1 (en) | Method and device for routing data between components |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121226 Termination date: 20190302 |
|
CF01 | Termination of patent right due to non-payment of annual fee |