CN103064477B - 一种服务器主板设计方法 - Google Patents
一种服务器主板设计方法 Download PDFInfo
- Publication number
- CN103064477B CN103064477B CN201310028824.5A CN201310028824A CN103064477B CN 103064477 B CN103064477 B CN 103064477B CN 201310028824 A CN201310028824 A CN 201310028824A CN 103064477 B CN103064477 B CN 103064477B
- Authority
- CN
- China
- Prior art keywords
- logic controller
- programmable logic
- plc
- master board
- server master
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 19
- 238000012938 design process Methods 0.000 claims abstract description 7
- 230000010354 integration Effects 0.000 claims description 8
- 238000006243 chemical reaction Methods 0.000 claims description 7
- 239000013078 crystal Substances 0.000 claims description 6
- 230000002093 peripheral effect Effects 0.000 claims description 6
- 230000003139 buffering effect Effects 0.000 claims description 5
- 238000012544 monitoring process Methods 0.000 claims description 3
- 230000001934 delay Effects 0.000 claims 1
- 238000013461 design Methods 0.000 abstract description 15
- 238000005457 optimization Methods 0.000 abstract description 3
- 238000012827 research and development Methods 0.000 abstract 1
- 238000013519 translation Methods 0.000 abstract 1
- 239000003990 capacitor Substances 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000004899 motility Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Landscapes
- Programmable Controllers (AREA)
Abstract
本发明提供一种服务器主板设计方法,其具体设计过程为:首先将服务器主板的逻辑功能进行整合划分;完成电压水平转换,使各逻辑信号保持一致电位水平;将划分的各逻辑功能模块所需控制信号集中连接于可编程逻辑控制器,由可编程逻辑控制器编程实现各逻辑功能;可编程逻辑控制器完成调试工作;调试服务器主板,完成设计过程。该一种服务器主板设计方法和现有技术相比,不仅达到了对服务器成本优化的要求,而且节省了研发新服务器主板的成本,提高了工作效率,提高了系统设计的灵活性。
Description
技术领域
本发明涉及计算机通信技术领域,具体的说是一种基于可编程逻辑控制器的服务器主板设计方法。
背景技术
当今的服务器产品,成本控制上要求越来越严格,如何在实现预定性能需求的同时,最大程度的节省服务器主板设计成本成为各大服务器生产设计厂商的首要课题;在服务器主板上各种门电路不停的做着各种逻辑运算与信号转换,源源不断为保障服务器长期不间断的稳定运行提供支持;为了保证服务器主板系统数据的稳定传输,74等系列基本逻辑器件形成的周边电路多种多样,复杂程度高,在主板所有物料使用中,此类电子元件占据了大部分、成本比例也较高,当前整合此类电路应用以降低设计成本,同时提高服务器主板周边电路的稳定性,成为提高服务器产品竞争力的重要因素之一。
在之前的服务器主板设计应用中,服务器主板的开机时序及延时电路、数据采集电路一般是采用阻容件、74系列逻辑器件等搭建而成,尤其是延时电路对阻容件参数准确性要求较高,当服务器工作温度超出规定范围时,阻容件参数随温度变动,使延时时间不再准确,会影响服务器正常运行;因而,现提供一种可解决上述问题的基于可编程逻辑控制器的服务器主板低成本设计方法。
发明内容
本发明的技术任务是解决现有技术的不足,提供一种基于可编程逻辑控制器的服务器主板设计方法。
本发明的技术方案是按以下方式实现的,该一种服务器主板设计方法,其具体设计过程为:
步骤一、首先按照服务器主板周边电路的搭建需求及可编程逻辑控制器的功能实现方式,将服务器主板的逻辑功能进行整合划分;
步骤二、完成电压水平转换,使各逻辑信号保持一致电位水平,可编程逻辑控制器平滑控制各信号源;
步骤三、将划分的各逻辑功能模块所需控制信号集中连接于可编程逻辑控制器,由可编程逻辑控制器编程实现各逻辑功能;
步骤四、可编程逻辑控制器完成调试工作;
步骤五、调试服务器主板,完成设计过程;
所述步骤一中服务器主板根据逻辑功能划分成逻辑运算单元、延时触发单元、数据缓冲锁存单元、中断触发单元、故障信息采集单元,逻辑运算单元通过在可编程逻辑控制器处增加外置的4.7K上拉电阻连接3.3V电平,其中数据缓冲锁存单元通过在可编程逻辑控制器输入端加入施密特触发器,在可编程逻辑控制器输出端加入高阻态输出方式,实现数据的总线驱动隔离。
所述步骤二中的电压水平转换是指将5V电压、1.8V电压信号转换至TTL 3.3V电压水平,使各逻辑信号保持一致电位水平。
所述步骤三中的各功能模块分别连接于可编程逻辑控制器的GPIO管脚。
所述延时触发单元采用对外置晶振输入分频计数的方式实现,晶振频率选为32.768k。
所述中断触发单元触发过程中,在首次检测到中断输入信号后,可编程逻辑控制器在等待30ms后,再次采集该中断输入信号,若该中断输入信号仍有效,则启动中断处理程序。
所述故障信息采集单元的采集信息时,采用并/串数据流转换的方式,将外置的并行监测点信息通过一片可编程逻辑控制器,将并行的数据转换为串行数据流输入到控制核心可编程逻辑控制器,控制核心可编程逻辑控制器内部采用串数据流解码转换,实现并行数据的输入。
本发明与现有技术相比所产生的有益效果是:
本发明的一种服务器主板设计方法解决服务器系统设计中逻辑芯片使用成本高、系统连接复杂等问题,极大提高了服务器系统设计的灵活性,同时降低了产品升级成本,不仅达到了对服务器成本优化的要求,而且节省了研发新服务器主板的成本,提高了工作效率,提高了系统设计的灵活性。
附图说明
附图1是本发明的设计过程流程图。
具体实施方式
下面结合附图对本发明的一种服务器主板设计方法作以下详细说明。
本发明是以可编程逻辑控制器理论支撑点,利用一种基于可编程逻辑控制器的服务器主板低成本设计方法,来解决服务器系统设计中逻辑芯片使用成本高、系统连接复杂等问题,其具体设计过程如附图1所示:
步骤一、按照服务器主板周边电路搭建需求,同时根据可编程逻辑控制器的功能实现方式,将逻辑功能进行整合划分,具体重新划分为逻辑运算单元、延时触发单元、数据缓冲锁存单元、中断触发单元、故障信息采集单元。
步骤二、将5V电压、1.8V电压信号至TTL 3.3V电压水平,使各逻辑信号保持一致电位水平,可编程逻辑控制器平滑控制各信号源
步骤三、将各功能模块所需的控制信号集中,分别连接于可编程逻辑控制器的GPIO管脚,根据各逻辑功能的实现,分别编程予以实现。
步骤四、可编程逻辑控制器完成调试工作。
步骤五、调试服务器主板,完成设计过程。
将逻辑功能进行整合划分后,实现逻辑运算单元的过程中,在靠近可编程逻辑控制器位置附近增加外置4.7K上拉电阻到3.3V电平,增强输入/输出信号的驱动能力及提高电平稳定性;保持与传统外围接口电平的兼容。
将逻辑功能进行整合划分后,实现延时触发单元的过程中,采用对外置晶振输入分频计数的方式实现,该方式可获得准确计数周期,晶振频率选为32.768k,利于单位统一。
将逻辑功能进行整合划分后,实现数据缓冲锁存单元的过程中,在可编程逻辑控制器输入端加入施密特触发器,以滤除输入的杂波干扰,在可编程逻辑控制器输出端加入高阻态输出方式,实现数据的总线驱动隔离;
将逻辑功能进行整合划分后,实现中断触发单元的过程中,为了提高中断的捕捉率,在首次检测到中断输入信号后,可编程逻辑控制器并不立即利用此信号,在等待30ms后,再次采集该中断输入信号,若该中断输入信号仍有效,则启动中断处理程序。
将逻辑功能进行整合划分后,实现故障信息采集单元的过程中,由于检测信号较多,采用并/串数据流转换的方式,将外置的并行监测点信息通过一片小容量可编程逻辑控制器,将并行的数据转换为串行数据流输入到控制核心可编程逻辑控制器,控制核心可编程逻辑控制器内部采用串数据流解码转换,实现并行数据的输入。
经过上面详细的实施,我们可以很方便的进行服务器主板的设计及升级操作,不仅达到了对服务器成本优化的要求,而且节省了研发新服务器主板的成本,提高了工作效率,提高了系统设计的灵活性。
除说明书所述的技术特征外,均为本专业技术人员的公知技术。
Claims (6)
1.一种服务器主板设计方法,其特征在于:其具体设计过程为:
步骤一、首先按照服务器主板周边电路的搭建需求及可编程逻辑控制器的功能实现方式,将服务器主板的逻辑功能进行整合划分;
步骤二、完成电压水平转换,使各逻辑信号保持一致电位水平,可编程逻辑控制器平滑控制各信号源;
步骤三、将划分的各逻辑功能模块所需控制信号集中连接于可编程逻辑控制器,由可编程逻辑控制器编程实现各逻辑功能;
步骤四、可编程逻辑控制器完成调试工作;
步骤五、调试服务器主板,完成设计过程;
所述步骤一中服务器主板根据逻辑功能划分成逻辑运算单元、延时触发单元、数据缓冲锁存单元、中断触发单元、故障信息采集单元,逻辑运算单元通过在可编程逻辑控制器处增加外置的4.7K上拉电阻连接3.3V电平,其中数据缓冲锁存单元通过在可编程逻辑控制器输入端加入施密特触发器,在可编程逻辑控制器输出端加入高阻态输出方式,实现数据的总线驱动隔离。
2.根据权利要求1所述的一种服务器主板设计方法,其特征在于:所述步骤二中的电压水平转换是指将5V电压、1.8V电压信号转换至TTL 3.3V电压水平,使各逻辑信号保持一致电位水平。
3.根据权利要求1所述的一种服务器主板设计方法,其特征在于:所述步骤三中的各功能模块分别连接于可编程逻辑控制器的GPIO管脚。
4.根据权利要求1所述的一种服务器主板设计方法,其特征在于:所述延时触发单元采用对外置晶振输入分频计数的方式实现,晶振频率选为32.768k。
5.根据权利要求1所述的一种服务器主板设计方法,其特征在于:所述中断触发单元触发过程中,在首次检测到中断输入信号后,可编程逻辑控制器在等待30ms后,再次采集该中断输入信号,若该中断输入信号仍有效,则启动中断处理程序。
6.根据权利要求1所述的一种服务器主板设计方法,其特征在于:所述故障信息采集单元的采集信息时,采用并/串数据流转换的方式,将外置的并行监测点信息通过一片可编程逻辑控制器,将并行的数据转换为串行数据流输入到控制核心可编程逻辑控制器,控制核心可编程逻辑控制器内部采用串数据流解码转换,实现并行数据的输入。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310028824.5A CN103064477B (zh) | 2013-01-25 | 2013-01-25 | 一种服务器主板设计方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310028824.5A CN103064477B (zh) | 2013-01-25 | 2013-01-25 | 一种服务器主板设计方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103064477A CN103064477A (zh) | 2013-04-24 |
CN103064477B true CN103064477B (zh) | 2017-05-10 |
Family
ID=48107135
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310028824.5A Active CN103064477B (zh) | 2013-01-25 | 2013-01-25 | 一种服务器主板设计方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103064477B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106774631A (zh) * | 2016-12-06 | 2017-05-31 | 郑州云海信息技术有限公司 | 一种主板及一种主板的时序控制方法 |
CN107544881B (zh) * | 2017-07-21 | 2021-04-27 | 郑州云海信息技术有限公司 | 一种用来模拟服务器输入电压异常debug卡电路及方法 |
CN108021386B (zh) * | 2017-11-30 | 2021-01-26 | 英业达科技有限公司 | 具有节点锁存功能的服务器及其节点锁存方法 |
CN109510750B (zh) * | 2018-11-22 | 2020-09-08 | 苏州浪潮智能科技有限公司 | 一种电路板、服务器以及服务器网络 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN201477481U (zh) * | 2009-08-27 | 2010-05-19 | 深圳市科思科技有限公司 | 一种计算机主板 |
CN102073349A (zh) * | 2011-01-27 | 2011-05-25 | 浪潮电子信息产业股份有限公司 | 一种节省服务器主板的外围电路的方法 |
CN102768633A (zh) * | 2012-06-29 | 2012-11-07 | 浪潮电子信息产业股份有限公司 | 一种基于时序监测的服务器主板开关机测试方法 |
-
2013
- 2013-01-25 CN CN201310028824.5A patent/CN103064477B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN201477481U (zh) * | 2009-08-27 | 2010-05-19 | 深圳市科思科技有限公司 | 一种计算机主板 |
CN102073349A (zh) * | 2011-01-27 | 2011-05-25 | 浪潮电子信息产业股份有限公司 | 一种节省服务器主板的外围电路的方法 |
CN102768633A (zh) * | 2012-06-29 | 2012-11-07 | 浪潮电子信息产业股份有限公司 | 一种基于时序监测的服务器主板开关机测试方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103064477A (zh) | 2013-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102621974B (zh) | 基于通信总线的工业自动化实时控制装置及控制方法 | |
CN102243619A (zh) | 一种基于fpga实现多路i2c总线端口扩展的方法 | |
CN103064477B (zh) | 一种服务器主板设计方法 | |
CN103678238B (zh) | 一种LXI-PXI\PXIe适配系统 | |
CN103092175B (zh) | I2c主设备与从设备之间串行时钟线scl控制的方法及装置 | |
CN103677916A (zh) | 一种基于fpga的在线重配置系统及方法 | |
CN103454996A (zh) | 主从机系统及其控制方法 | |
CN104865457A (zh) | 一种通用检测板卡 | |
CN204086920U (zh) | 一种可编程逻辑控制器 | |
CN205692166U (zh) | 基于PowerPC架构中央处理器的核心板 | |
CN101630182A (zh) | 一种可配置sio的计算机系统 | |
CN104484303A (zh) | 一种基于SoC芯片的1553B节点电路 | |
CN202205050U (zh) | 一种电力系统保护控制用核心板 | |
CN102445981B (zh) | 数据传输系统以及数据传输方法 | |
CN204066271U (zh) | 一种面向pos机或溯源秤定制的装置 | |
CN102662894B (zh) | 总线从单元通用接口 | |
CN102882623B (zh) | 基于fpga的可配置的时钟频率合成装置 | |
CN103869883B (zh) | 一种扩展主板及扩展系统 | |
CN115858426A (zh) | 一种硬盘接口、硬盘及电子设备 | |
CN109471820A (zh) | 一种支持多种模块的mini-pcie接口以及包含该接口的电脑主板 | |
CN202904319U (zh) | 一种基于cpld开发的pci总线多轴电机控制卡 | |
CN207302035U (zh) | 一种支持多种模块的mini-pcie接口以及包含该接口的电脑主板 | |
CN103019994B (zh) | 基于fpga的可变波特率串行通讯接口电路 | |
CN108628793A (zh) | Spi通信电路及方法 | |
CN102364452A (zh) | 一种ps2接口键盘鼠标可热插拔使用的实现方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |