CN101494042A - 接收电路 - Google Patents

接收电路 Download PDF

Info

Publication number
CN101494042A
CN101494042A CNA2008101843485A CN200810184348A CN101494042A CN 101494042 A CN101494042 A CN 101494042A CN A2008101843485 A CNA2008101843485 A CN A2008101843485A CN 200810184348 A CN200810184348 A CN 200810184348A CN 101494042 A CN101494042 A CN 101494042A
Authority
CN
China
Prior art keywords
clock
circuit
receiving circuit
receiving
ddc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2008101843485A
Other languages
English (en)
Inventor
猪濑浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Electronics Corp
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN101494042A publication Critical patent/CN101494042A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Power Sources (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

本发明涉及一种接收电路。在此公开了一种接收数据的接收电路,所述数据包括为数字信号的视频数据。每个传统的接收电路在其连接检测电路中要求使用比其它电路的耐压元件更高的高耐压元件。因此,这些传统的接收电路面临增加线路规模的问题。另一方面,为了解决以上传统的问题,本发明的接收电路包括第一时钟检测电路,其检测用于读取每个接收端设备的独有ID的读取时钟的存在;第二时钟检测电路,其检测发送数据的时钟的存在;和链路状态检测电路,其输入第一和第二时钟检测电路中每一个的检测结果并根据读取时钟和发送时钟中的至少一个检测与对象发送端设备的链路的状态。

Description

接收电路
技术领域
本发明涉及一种接收电路,更具体地涉及一种根据从发送端设备输出的信号检测链路状态的接收电路。
背景技术
近年来,常常根据在每个本体发送和接收端设备中是否连接第三方通信的判定来执行各种控制。DVI(数字视频接口)标准是在控制操作中包括这样的连接检查的标准之一。HDMI(高清晰多媒体接口)标准是包括作为视频数据传递相关功能的DVI标准的内容的另一标准。
在下面,将描述在这些DVI和HDMI标准的情况下如何检测连接。
图4示出传统示例中接收符合DVI标准的信号的接收电路100的方框图。如图4所示,接收电路100通过连接器连接到其对象发送端设备。接收电路100包括+5V检测电路101、TMDS时钟接收电路102、DDC接收电路103、和显示设备控制电路104。+5V接收电路通过连接器的+5V端子并通过另一端子P101接收从发送端设备输出的+5V信号。+5V检测电路101在检测+5V信号时,向显示设备控制电路104输出+5V检测信号。于是显示设备104由该+5V检测信号激活。+5V端子和HPD端子通过电阻器R彼此连接。因此,5V的信号作为HPD(热插拔检测)信号通过HPD端子输出到发送端设备。于是,发送端设备根据HPD信号识别到对象接收端设备的连接状态。
TMDS时钟接收电路接收TMDS(最小化传输差分信号)时钟并向显示设备控制电路104输出TMDS信号,其中,所述TMDS时钟为发送数据的发送时钟。该TMDS时钟是差分信号;其正相位侧时钟通过TMDS+端子和另一端子P102提供给对象,而其反相位侧时钟通过TMDS-端子和另一端子P103提供给对象。DDC接收电路103接收用于从EDID(扩展显示识别数据)ROM 110读取信息的DDC(显示数据通道)时钟,并向显示设备控制电路104输出DDC信号。EDID ROM 110存储与接收端设备(例如显示设备)相关的信息。发送端设备根据从EDID ROM 110读取的信息确定待发送到发送端设备的数据格式。DDC时钟分别通过DDC时钟端子和通过端子104输出到DDC接收电路103,并且从EDID ROM 110读取的信息通过DDC数据端子输出到发送端设备,然后通过端子P105输出到DDC接收电路103。
图5示出用于示出该接收电路中控制状态如何变化的时序。如图5所示,如果没有检测到+5V信号输入,则接收电路100判定相对于对象发送端设备的链路断开状态,然后,例如,停止显示设备控制电路104的操作。当检测+5V的信号输入时,接收电路100识别与对象发送端设备的链路的建立(接通),然后向显示设备控制电路104报告链路激活状态并导通显示设备。此外,当从发送端设备指示接收电路100进入链路未激活状态时,该接收电路100进入节能模式,以降低操作中的功率消耗。如果没有从发送端设备指示接收电路100进入链路激活状态达到预定的时间,则该接收电路100进入进一步降低功率消耗的操作模式。另一方面,如果在节能模式中从发送端设备指示接收电路100进入链路激活状态,则该接收电路100再次导通显示设备。
传统的接收电路以根据+5V信号的方式识别到本体发送端设备的连接状态。非专利技术的文献1(Digital Visual Interface SpecificationRevision 1.0 Appendix C.Digital Monitor Power State)详细公布了根据DVI标准的该连接状态检查方法。专利文献1(JP-A-2007-225980)也公布了发送端设备中如何识别连接状态的另一示例。具体地,专利文献1公布了当接收端设备接收到为模拟信号的视频信号时,发送端设备如何识别连接状态。用于发送DDC时钟和DDC数据的路由在接收端设备中通常采用上拉构造。在上拉构造这样的发送路由中,发送路由的电势根据发送端设备的连接状态而改变。因此,在专利文献1中,根据该发送路由的电势识别连接状态。然而,在接收端设备中,发送路由通常保持上拉,因而接收端设备不能识别该电势变化。因此,接收端设备不能使用专利文献1中所公布的方法。
发明内容
如上所述,DVI和HDMI标准使得通过使用+5V信号能够识别接收电路与发送端电路之间的连接状态。然而,近年来,半导体设备的制造工艺已越来越微小化并且当形成能承受5V电压的高耐压元件时,元件的尺寸比其它低耐压电路大得多。因此,在以上的接收电路100中,+5V检测电路在电路规模上比其它电路大得多,因而未减小接收电路100的半导体设备芯片尺寸。这是成问题的。
在这样的情况下,本发明的目的是提供一种接收电路,其能接收包括为数字信号的视频数据的发送数据。该接收电路包括第一时钟检测电路,其检测用于读取每个接收端设备的独有ID的读取时钟的存在;第二时钟检测电路,其检测发送数据的发送时钟的存在;以及链路状态检测电路,其输入第一和第二时钟检测电路中每一个的检测结果并根据读取时钟和发送时钟中的至少一个检测相对于发送端设备的链路状态。
接收电路能根据第一和第二时钟中的至少一个识别与对象发送端设备的链路的状态。换句话说,本发明的接收电路能在不利用5V电压的情况下识别链路的状态,因此能在不利用任何5V耐压元件的情况下配置该接收电路。
本发明能实现紧凑的接收电路,其能识别与每个发送端设备的链路的状态。
附图说明
图1是本发明的第一实施例中的接收电路的方框图;
图2是用于示出在本发明的第一实施例的接收电路中、接收电路的操作状态如何改变的时序图;
图3是本发明的第二实施例中的接收电路的方框图;
图4是传统的接收电路的方框图;以及
图5是用于示出在传统的接收电路中、接收电路的操作状态如何改变的时序图。
具体实施方式
第一实施例
在下面,将参考附图说明本发明的第一实施例。图1是该第一实施例中的接收电路1的方框图。在以下的说明中,假定根据符合DVI或HDMI标准的方法发送/接收数据。如图1所示,接收电路1包括第一时钟接收电路(例如DDC接收电路)10;第一时钟检测电路(例如DDC时钟检测电路)11;第二时钟接收电路(例如TMDS时钟接收电路)12;第二时钟检测电路(例如TMDS时钟检测电路)13;链路状态检测电路14;控制电路(例如显示设备控制电路)15;和端子P1至P4。
具有接收电路1的接收端设备包括连接器和EDID ROM 20。连接器具有+5V端子、HPD端子、TMDS+端子、TMDS-端子、DDC时钟端子、和DDC数据端子。接收电路1通过连接器连接到发送端设备。在连接器的端子当中,+5V和HPD端子不连接到接收电路1。+5V端子和HPD端子通过电阻器R彼此连接。
DDC接收电路10接收通过DDC时钟端子和端子P3输入的读取时钟(例如DDC(显示数据通道)时钟),并向显示设备控制电路15输出DDC信号。DDC接收电路10通过端子P4接收信息。通过DDC数据端子从EDID(扩展显示识别数据)ROM 20读取信息。存储在EDID ROM20中的数据是,例如,与这样的接收端设备相关的、作为它们独有的ID的信息。EDID ROM 20通过连接在DDC时钟端子与端子P3之间的线路接收DDC时钟,并通过在DDC数据端子与端子P4之间连接的线路输出该信息。
DDC时钟检测电路11通过在端子P3与DDC接收电路10之间连接的线路接收DDC时钟,并检测该DDC时钟,然后输出检测信号A。DDC时钟检测电路11通过诸如时钟计数器和频率检测电路的电路检测DDC时钟。只有当检测DDC时钟时,DDC时钟检测电路11才输出检测信号A。
TMDS时钟接收电路12接收发送数据的发送时钟(例如TMDS(最小化传输差分信号)时钟)并向显示设备控制电路15输出TMDS信号。TMDS时钟是通过另一路由(未示出)从发送端设备发送到接收电路1的发送数据的发送时钟。该TMDS时钟是差分信号;分别地,其正相位侧时钟通过TMDS+端子和通过端子P1输入,而其反相位侧时钟通过TMDS-端子和通过端子P2输入。
TMDS时钟检测电路13接收TMDS信号并检测TMDS时钟,然后输出检测信号B。TMDS时钟检测电路13通过诸如时钟计数器、频率检测电路等的电路检查TMDS时钟的存在,并且当检测到TMDS时钟时输出检测信号B。
链路状态检测电路14根据检测信号A和B中的至少一个,检测接收电路1和对象发送端设备的链路的状态,然后向显示设备控制电路15输出链路检测信号LD。更具体地,如果检测信号A和B中的至少一个指示时钟发送,则链路状态检测电路14输出链路检测信号LD。
显示设备控制单元15根据TMDS信号、DDC信号、和发送数据(未示出)控制连接在后续步骤中的设备(例如显示设备)。显示设备控制单元15控制其本身的电源状态和在其后续步骤中的设备的电源状态。
接下来,将说明该第一实施例中的接收电路1的操作。图2示出在该接收电路1中控制状态如何变化的时序。如图所示,如果接收电路1没有接收到DDC时钟和TMDS时钟,则其判定相对于对象发送端设备的链路断开状态。然后,例如,接收电路1将显示设备控制电路15改变成诸如待机等的低功耗模式。然后,在检测到DDC时钟或TMDS时钟的输入时,检测信号A或B指示时钟输入的检测。因此,链路状态检测电路14识别与发送端设备的链路的建立并向显示设备控制电路15输出链路检测信号LD。然后,显示设备控制电路15识别所指示的链路激活状态并导通显示设备。另一方面,当从发送端设备指示进入链路激活状态时或者当DDC时钟和TMDS时钟停止时,接收电路1将显示设备控制电路15和显示设备改变成节能模式,以降低功率消耗。然后,如果没有接收到来自发送端设备的进入链路激活状态的指示达到预定的时间,则该接收电路1驱动显示设备控制电路15和显示设备进入进一步降低功率消耗的操作模式。另一方面,如果在节能模式中,从发送端设备指示接收电路1进入链路激活状态时或者当输入任何的DDC时钟和TMDS时钟时,接收电路1再次导通显示设备。
如上所述,该实施例中的接收电路1能通过检测DDC时钟和TMDS时钟中至少一个的输入、识别与对象发送端设备的链路的状态。因此,本发明使得能够在不利用在传统接收电路中包括的任何5V耐压元件的情况下、配置接收电路1。换句话说,本发明能在通过只使用尺寸小的低耐压元件来配置接收电路1。这是接收电路1为什么能在尺寸上大大减小的原因。
该实施例中的接收电路1能够识别表示没有DDC时钟或TMDS时钟输入到该接收电路1的链路断开状态。在这样的链路断开状态下,接收电路1基本上不从任何发送端设备接收数据。因此,在检测到这样的状态时,该实施例中的接收电路1能根据数据发送状态将诸如显示设备控制电路15的电路改变成低功耗模式。因此,该实施例中的接收电路1能精确地控制每个接收端设备的电源,从而降低接收端设备的功率消耗。另一方面,当传统的接收电路忽视DDC时钟或TMDS时钟的检测,而接收+5V信号时,其识别链路接通(建立)状态。因此,这些传统的接收电路不能根据是否检测到任何DDC时钟和TMDS时钟而控制任何设备的电源。
第二实施例
图3示出该第二实施例中的接收电路1的方框图。如图形所示,该第二实施例中的链路状态检测电路14包括定时器16。在DVI标准和HDMI标准的情况下,在本体发送端设备操作开始时在DDC时钟发送停止与TMDS信号发送开始之间存在微小的时间差。因此,第一实施例中的接收电路1将这样的时滞识别为链路断开状态。
这是为什么在该第二实施例的链路状态检测电路14中提供定时器16的原因,由此计数预定时间段,其中所述预定时间段开始在通过检测信号A通知DDC时钟发送停止之处。并且防止接收电路1判定这样的链路断开状态,直到计数值达到预定的值为止,即使当通过检测信号B没有通知TMDS时钟的检测时。
该第二实施例中的接收电路1还可配置为用以在通过检测信号B通知TMDS时钟停止之后,利用定时器16计数预定的时间段,并且直到下一次DDC时钟或TMDS时钟输入为止,不将没有时钟输入的时间段判定为链路断开状态。
以这样的方式利用定时器16能在没有DDC时钟和TMDS时钟输入期间保持预定的时间段为链路接通状态,从而防止操作在节能模式与显示接通模式之间频繁地切换。如果重复这样的频繁模式切换,接收端设备操作可能变得不稳定。然而,定时器16能防止这种频繁的模式切换,以便使接收端设备操作稳定。
尽管已说明了本发明的优选形式,但要理解的是,在不偏离本发明的精神的情况下,修改对本领域的技术人员来说是显而易见的。例如,时钟检测方法能根据本体电路构造而按要求改变。

Claims (5)

1.一种用于对发送数据进行接收的接收电路,所述发送数据包括作为数字信号的视频数据,所述接收电路包括:
第一时钟检测电路,该第一时钟检测电路检测用于对接收端设备的独有ID进行读取的读取时钟的存在;
第二时钟检测电路,该第二时钟检测电路检测所述发送数据的发送时钟的存在;以及
链路状态检测电路,该链路状态检测电路输入所述第一时钟检测电路和所述第二时钟检测电路中的每一个的检测结果,并根据所述读取时钟和所述发送时钟中的至少一个来检测关于发送端设备的链路状态。
2.根据权利要求1所述的接收电路,
其中,所述链路状态检测电路包括定时器,该定时器对于在所述第一时钟检测电路和所述第二时钟检测电路的每一个的检测结果的输入处开始的预定时间段进行计数;以及
其中,如果所述定时器计数值超过所述预定的值,则所述链路状态检测电路判定所述接收电路与所述发送设备之间为链路断开状态。
3.根据权利要求1所述的接收电路,
其中,所述接收电路包括:用于接收所述读取时钟的第一时钟电路、用于接收所述发送时钟的第二时钟接收电路、以及用于接收来自所述第一时钟接收电路和第二时钟接收电路的信号进而控制与其连接的后续设备的控制电路;以及
其中,所述控制电路根据所述链路状态检测电路的所述检测结果来控制所述后续设备的电源状态。
4.根据权利要求1至3中任一项所述的接收电路,
其中,所述接收电路符合HDMI标准和DVI标准,以接收所述发送数据以及所述读取时钟和发送时钟。
5.根据权利要求1至3中任一项所述的接收电路,
其中,所述读取时钟是符合所述HDMI标准和DVI标准的DDC时钟信号,而所述发送时钟是符合所述HDMI标准和DVI标准的TMDS时钟信号。
CNA2008101843485A 2008-01-21 2008-12-10 接收电路 Pending CN101494042A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008010512A JP2009177229A (ja) 2008-01-21 2008-01-21 受信回路
JP2008010512 2008-01-21

Publications (1)

Publication Number Publication Date
CN101494042A true CN101494042A (zh) 2009-07-29

Family

ID=40876495

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2008101843485A Pending CN101494042A (zh) 2008-01-21 2008-12-10 接收电路

Country Status (5)

Country Link
US (1) US20090185628A1 (zh)
JP (1) JP2009177229A (zh)
KR (1) KR101007162B1 (zh)
CN (1) CN101494042A (zh)
TW (1) TW200933594A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103152539A (zh) * 2013-01-30 2013-06-12 南通同洲电子有限责任公司 一种数字电视接收终端的高标清制式切换方法和装置
CN103152539B (zh) * 2013-01-30 2016-11-30 南通同洲电子有限责任公司 一种数字电视接收终端的高标清制式切换方法和装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011035452A (ja) * 2009-07-29 2011-02-17 Toshiba Corp 電子機器および電子機器の制御方法
JPWO2011033561A1 (ja) * 2009-09-16 2013-02-07 Necディスプレイソリューションズ株式会社 消費電力低減回路、消費電力低減方法
CN112099387B (zh) * 2019-06-17 2022-12-09 Oppo广东移动通信有限公司 控制方法、穿戴设备和存储介质

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088398B1 (en) * 2001-12-24 2006-08-08 Silicon Image, Inc. Method and apparatus for regenerating a clock for auxiliary data transmitted over a serial link with video data
JP3745279B2 (ja) * 2002-01-16 2006-02-15 日本航空電子工業株式会社 Dvi光延長ケーブル接続および外部電源入力確認システム
KR100452721B1 (ko) * 2002-01-24 2004-10-14 삼성전자주식회사 디스플레이장치 및 그 제어방법
US7283566B2 (en) * 2002-06-14 2007-10-16 Silicon Image, Inc. Method and circuit for generating time stamp data from an embedded-clock audio data stream and a video clock
US7412053B1 (en) * 2002-10-10 2008-08-12 Silicon Image, Inc. Cryptographic device with stored key data and method for using stored key data to perform an authentication exchange or self test
KR100587547B1 (ko) * 2004-04-07 2006-06-08 삼성전자주식회사 컨텐츠별로 싱크 디바이스로의 출력을 제어하는 소스디바이스 및 그 방법
KR101111913B1 (ko) * 2006-01-05 2012-02-15 삼성전자주식회사 디스플레이장치 및 그 전원제어방법
JP4885706B2 (ja) * 2006-12-28 2012-02-29 富士通株式会社 表示装置の電源監視制御装置
US20080250184A1 (en) * 2007-04-03 2008-10-09 Vizionware, Inc. Adaptive two-wire bus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103152539A (zh) * 2013-01-30 2013-06-12 南通同洲电子有限责任公司 一种数字电视接收终端的高标清制式切换方法和装置
CN103152539B (zh) * 2013-01-30 2016-11-30 南通同洲电子有限责任公司 一种数字电视接收终端的高标清制式切换方法和装置

Also Published As

Publication number Publication date
KR20090080471A (ko) 2009-07-24
US20090185628A1 (en) 2009-07-23
TW200933594A (en) 2009-08-01
KR101007162B1 (ko) 2011-01-12
JP2009177229A (ja) 2009-08-06

Similar Documents

Publication Publication Date Title
CN110728938B (zh) 显示控制系统及显示屏
US10176140B2 (en) HDMI apparatus of high-definition TV has switching circuit that outputs low-level/ground potential to second pin of HDMI connector if a first signal is not outputted
CN109490763B (zh) 一种继电器单板通用测试装置及测试方法
US10897243B2 (en) Cable and connection device
CN105096882B (zh) 液晶显示面板的驱动系统以及液晶显示装置
CN110032533A (zh) C型通用序列汇流排接口电路及其接脚旁路方法
CN103176885A (zh) 网卡故障提示系统
CN101494042A (zh) 接收电路
CN101118528A (zh) 一种i2c总线被从器件锁定后的恢复方法及装置
US11442523B2 (en) Cable and connection device
CN101339542A (zh) 一种数据传输设备、控制电路芯片及工作模式控制方法
CN111508418B (zh) 显示装置的驱动电路及驱动方法
CN101471060B (zh) 显示处理装置及时序控制器
EP1876512A1 (en) Network control apparatus and method for enabling network chip
KR20120128677A (ko) 영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치
CN115525099B (zh) 一种终端设备及检测键盘接入的方法
US20210135708A1 (en) Cable, method for controlling cable, transmission device, method for controlling transmission device, reception device, and method for controlling reception device
CN203535935U (zh) 液晶显示模块的控制电路和控制系统
CN105336301A (zh) 液晶显示装置
CN102879705B (zh) 柔性线路板触摸屏ic通道短/断路测试方法
CN102693117B (zh) 接口电路及具有接口电路的电子装置
CN101464473B (zh) 应用于电路板测试中的电压异常保护装置
JP6823729B2 (ja) 映像機器および接続判定方法
CN110690883A (zh) 基于复合信号的ec复位电路以及电子设备
CN213305559U (zh) 一种基于hdmi检测电源自动识别hdmi外部连接处理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20090729