CN101471060B - 显示处理装置及时序控制器 - Google Patents

显示处理装置及时序控制器 Download PDF

Info

Publication number
CN101471060B
CN101471060B CN2007103052135A CN200710305213A CN101471060B CN 101471060 B CN101471060 B CN 101471060B CN 2007103052135 A CN2007103052135 A CN 2007103052135A CN 200710305213 A CN200710305213 A CN 200710305213A CN 101471060 B CN101471060 B CN 101471060B
Authority
CN
China
Prior art keywords
picture signal
signal
pins
time schedule
schedule controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2007103052135A
Other languages
English (en)
Other versions
CN101471060A (zh
Inventor
周裕彬
林佐柏
吴明勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN2007103052135A priority Critical patent/CN101471060B/zh
Publication of CN101471060A publication Critical patent/CN101471060A/zh
Application granted granted Critical
Publication of CN101471060B publication Critical patent/CN101471060B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

一种显示处理装置,包含:一连接器,用来接收一第一格式的图像信号或一第二格式的图像信号;一时序控制器,耦接至该连接器,依据该第一格式的图像信号或第二格式的图像信号,以输出一时序控制信号;以及一驱动器,耦接至该时序控制器,依据时序控制信号,以输出图像。当图像信号为第一格式的图像信号时,时序控制器通过多个预定的管脚,接收并处理第一格式的图像信号,当图像信号为第二格式的图像信号时,时序控制器通过该些预定的管脚中的部分管脚,接收并处理第二格式的图像信号。此外,一种时序控制器也被公开。

Description

显示处理装置及时序控制器
技术领域
本发明是有关于一种显示处理装置,特别是指一种可支持多种传输界面与多种图像信号格式的显示处理装置。
背景技术
随着图像技术不断的发展,图像信号传输接口的种类也变得相当的多,例如:数字视频接口(Digital Visual Interface,DVI)、高画质多媒体接口(High Definition Multimedia Interface,HDMI)...等,都是常见的传输接口。为了增加使用上的弹性,一个显示器或播放器上可能会需要多种传输接口的存在,因此,能够支持多种接口或支持多种信号格式的系统模块也不断的被发展出来。
然而,系统模块为了增加支持多种接口或多种信号格式的功能,通常需要多颗的控制芯片与较多的连接器管脚以处理不同种格式的信号,如此一来,所花费的成本也会随之增加。故如何在能够支持多种接口或多种信号格式的功能需求下,节省面积的成本实为一重要的课题。
发明内容
因此,本发明目的之一,在于提供一种具有低成本且能支持低电压差分信号(Low Voltage Differential Signal,以下简称LVDS信号)及显示端口格式信号(以下简称DisplayPort信号)的显示处理装置及时序控制器。
于是,本发明显示处理装置,适用于处理一第一格式的图像信号或一第二格式的图像信号,以显示一图像于一显示器上,该显示处理装置包含:一连接器,用来接收该第一格式的图像信号或该第二格式的图像信号;一时序控制器,耦接至该连接器,用以依据该连接器所接收的该第一格式的图像信号或该第二格式的图像信号,以输出一时序控制信号;以及一驱动器,耦接至该时序控制器,用以依据该时序控制信号,以输出该图像至该显示器上;其中,当图像信号为该第一格式的图像信号时,该时序控制器通过多个预定的管脚,接收并处理该第一格式的图像信号,当图像信号为该第二格式的图像信号时,该时序控制器通过该些预定的管脚中的部分管脚,接收并处理该第二格式的图像信号。
而本发明的时序控制器,适用于处理一图像信号以输出一时序控制信号,该图像信号为一第一格式的图像信号或一第二格式的图像信号,该时序控制器包含:多个管脚,以共用管脚的方式接收该第一格式的图像信号或该第二格式的图像信号;一检测器,耦接至该多个管脚,用以检测该多个管脚中的至少一个管脚所接收的一信号,以判断该图像信号为该第一格式的图像信号或该第二格式的图像信号,并输出一检测结果;以及一处理单元,耦接至该多个管脚与该检测器,用以依据该检测结果,处理该第一格式的图像信号或该第二格式的图像信号,以输出该时序控制信号。
附图说明
图1是本发明显示处理装置的第一优选实施例的示意图;
图2是本发明显示处理装置中的时序控制器,其共用管脚配置的一实施例;
图3是本发明显示处理装置的第二优选实施例的示意图;
图4是本发明显示处理装置的第三优选实施例的示意图。
主要元件符号说明
1     图像缩放器
2     连接器
3     时序控制器
31、36接收器
311   LVDS处理单元
312   DisplayPort处理单元
313   选择单元
32    控制单元
33    差动单元
34    检测器
341   插拔检测单元
342   信号摆动检测单元
343    频率检测单元
344    解码检测单元
35     管脚
351    LVDS处理单元
352    DisplayPort处理单元
353    解多工器
4      驱动器
5      显示器
6      电阻单元
R1     接地电阻
R2     上拉电阻
具体实施方式
有关本发明的前述及其他技术内容、特点与功效,在以下配合参考附图的三个优选实施例的详细说明中,将可清楚的呈现。
第一优选实施例
请先参阅图1,图1为本发明显示处理装置的第一优选实施例,显示处理装置适用于接收并处理一第一格式的图像信号D1和一第二格式的图像信号D2。以一实施例而言,该第一格式的图像信号D1是一HDMI的接口信号,但本发明不以此为限,该第一格式的图像信号D1亦可为VGA或DVI...等,其他格式的接口信号。另外,该第二格式的图像信号D2,以一实施例而言,为一显示端口(DisplayPort)格式信号,DisplayPort格式信号包括一主要通道(Main Link,ML)、一辅助通道(auxiliary channel,简称AUX通道)以及一检测通道(Hot Plug Detect,HPD)。该主要通道ML具有四组差分对,用于传递视频与音频串流;该辅助通道AUX具有一组差分对,用于传递状态信息与控制命令;而该检测通道HPD为一个一位的信号路径,用于传送热插拔检测信号。因此,以本实施例来说,该第二格式的图像信号D2的信号路径总数为11。
如图1所示,显示处理装置的第一实施例包含一图像缩放器1、一连接器2、一时序控制器3及一驱动器4,其耦接关系如图中所示。图像缩放器1用来接收该第一格式的图像信号D1,并配合第一格式的图像信号D1中的一设定通道SC的参数设定,将该第一多媒体数据D1进行画面缩放、改善图像品质、色彩调整等处理,并输出一低电压差分信号(Low Voltage DifferentialSignal,LVDS)格式的图像信号D3至连接器2。
LVDS格式的图像信号D3可采用八位或十位的规格。本优选实施例采用八位规格来做说明,所以LVDS格式的图像信号D3具有八组数据差分对及二组时脉差分对,再搭配上设定通道SC,因此,LVDS格式的图像信号D3的信号路径总数为22。
连接器2具有多个管脚,且以共用管脚的方式接收LVDS格式的图像信号D3,或是接收DisplayPort格式的图像信号D2,作为一待处理信号并转送至该时序控制器3。
时序控制器3包括多个管脚35,以共用管脚(Pin-share)的方式接收连接器2所输出的LVDS格式的图像信号D3或DisplayPort格式的图像信号D2;一接收器31,用以接收并处理多个管脚35所接收到的图像信号(LVDS或DisplayPort的图像信号);一控制单元32,用以依据接收器31所输出的处理信号以输出一像素信号与一时序控制信号;一差动单元33,用以转换控制单元32所输出的像素信号与时序控制信号格式,以输出一抑制摆幅差分信号(Reduced Swing Differential Signaling,RSDS)格式的时序控制信号;以及一检测器34,用以检测多个管脚35所接收到的信号格式,以输出一检测信号至接收器31。且该检测器34可由一固件实现。
以下将对时序控制器3共用管脚的技术与操作原理与做一较详细的说明。首先,请先参考图2,图2显示时序控制器3共用管脚的信号配置图之一实施例。其中,LVDS格式的图像信号的十组差分对分别由{L0P,L0N}、{L1P,L1N}、{L2P,L2N}...与{L9P,L9N}所表示,而设定通道SC的时脉流和数据流分别由{SCL,SDA}所表示;DisplayPort格式的图像信号的主要通道ML之四组差分对分别由{M0P,M0N}、{M1P,M1N}、{M2P,M2N}和{M3P,M3N}所表示,辅助通道AUX之差分对由{A0P,A0N}所表示以及检测通道HPD由{HD}所表示。如图2的实施例所示,DisplayPort的{M0P,M0N}差分对与LVDS的{L7P,L7N}的差分对共用管脚15、管脚16;DisplayPort的{M1P,M1N}差分对与LVDS的{L5P,L5N}的差分对共用管脚11、管脚12;DisplayPort的{M2P,M2N}差分对与LVDS的{L9P,L9N}的差分对共用管脚19、管脚20;DisplayPort的{M3P,M3N}差分对与LVDS的{L0P,L0N}的差分对共用管脚1、管脚2;DisplayPort的{A0P,A0N}差分对与LVDS的{L8P,L8N}的差分对共用管脚17、管脚18。请注意,以本实施例中检测通道HPD{HD}虽然未与LVDS格式信号共用管脚,但本发明并不以此为限,检测通道HPD{HD}亦可与LVDS格式信号共用管脚。
接着,请再次参考图1,当图像信号由连接器2通过多个预定的管脚35输入至时序控制器3之后,检测器34将检测所输入的图像信号为LVDS格式的图像信号或DisplayPort格式的图像信号以产生一检测结果TYP至接收器31中。该接收器31具有一LVDS处理单元311、一DisplayPort处理单元312及一选择单元313。LVDS处理单元311用以接收并处理输入的图像信号,并根据LVDS格式撷取同步信息与图像数据部分,以产生一第一周期信号及一第一画面信号。DisplayPort处理单元312用以接收并处理输入的图像信号,并根据DisplayPort格式撷取同步信息与图像数据部分,并产生一第二周期信号及一第二画面信号。且DisplayPort处理单元312更进一步地根据该第二周期信号的周期性输出一同步确认信号,并根据该第二画面信号产生一解码确认信号。
选择单元313依据检测器34的检测结果TYP决定要将LVDS处理单元311或DisplayPort处理单元312所产生的信号输出。当该检测结果TYP显示为LVDS格式时,选择单元313则选取该第一周期信号及该第一画面信号分别作为一同步信号及一像素信号。当该检测结果TYP显示为DisplayPort格式时,选择单元313则选取该第二周期信号及该第二画面信号分别作为该同步信号及该像素信号。控制单元32接收该同步信号,以产生一时序控制信号。该差动单元33转换该像素信号与该时序控制信号,且输出符合RSDS格式的时序控制信号与像素信号。最后,驱动器4则依据该RSDS信号来驱动一显示器5,并使该显示器5显现相关图像内容。
接着,请再参考至图1中的检测器34。依据不同的实施例,检测器34可为一插拔检测单元341、一信号摆动检测单元342、一频率检测单元343或一解码检测单元344。但请注意,本发明并不限定仅用一种检测方式,本发明亦可启动多个检测单元341、342、343、344来同时的进行检测,以进一步提高检测的正确性。以下将对四种不同的检测方式进行说明。
首先,当检测器34为一插拔检测单元341时,插拔检测单元341则检测该检测通道HPD{HD}之相关管脚上的信号电平,以判断输入的图像信号为DisplayPort格式,或是LVDS格式。以图2的实施例来说明,插拔检测单元341则检测管脚23上的信号电平,若是高电位,则判断输入的图像信号为DisplayPort格式;反之,若是低电位,则判断输入的图像信号为LVDS格式。
当检测器34为一信号摆动检测单元342时,信号摆动检测单元342则判断未共用的管脚上是否有信号摆动,以判断输入的图像信号为DisplayPort格式,或是LVDS格式。以图2的实施例来说明,信号摆动检测单元34 2可检测管脚3或其他非共用部分的管脚上是否有信号摆幅,若无信号摆幅,则判断输入的图像信号为DisplayPort格式;反之,若有信号摆幅,则判断输入的图像信号为LYDS格式。
当检测器34为一频率检测单元343时,频率检测单元343则检测时脉差分对{SCL}的管脚信号频率(图2中的管脚21)。若是检测到有一固定的频率信号,则判断输入的图像信号为LVDS格式;反之,若是没有检测到有固定的频率信号,则判断输入的图像信号为DisplayPort格式。再者,频率检测单元343亦可检测辅助通道AUX的管脚上的输入信号,检测输入信号的信号频率是否超过一临界值,例如1MHz,以判断输入的图像信号为LVDS格式或是DisplayPort格式。
当检测器34为一解码检测单元344时,解码检测单元344则检测DisplayPort处理单元312的同步确认信号及解码确认信号。若该等确认信号显示状况正常,则判断输入的图像信号为DisplayPort格式,若异常或产生一些乱码,则判断输入的图像信号为LVDS格式。
第二优选实施例
请参阅图3,图3为本发明显示处理装置的第二优选实施例,与第一优选实施例的不同处在于接收器36中,更加入了一解多工器353。
如图3所示,解多工器353系依据检测器34所输出之检测结果TYP决定将输入的图像信号传送到LVDS处理单元351,或传送到DisplayPort处理单元352。当检测结果TYP显示为LVDS格式时,解多工器353将输入的图像信号传送到LVDS处理单元351,以进行信号处理。当检测结果TYP显示为DisplayPort格式,解多工器353将输入的图像信号传送到DisplayPort处理单元352,以进行信号处理。在加入解多工器353之后,LVDS处理单元351与DisplayPort处理单元352可更进一步的防止信号的干扰,换句话说,假设当输入信号为LVDS格式信号时,由于有解多工器353设置于管脚35与处理单元351、352中间,因此,DisplayPort处理单元352并不会接收到输入之LVDS格式信号,故可以防止不必要的信号干扰,以节省功率消耗。同理,当输入信号为DisplayPort格式信号时,LVDS处理单元351亦可防止不必要的信号干扰,以节省功率消耗。此外,其余相同元件部分可参考第一实施例的说明,在此不另重复赘述。
第三优选实施例
请参阅图4,图4显示本发明显示处理装置的第三优选实施例。相较于前两个实施例,本实施例更加上一电阻单元6于时序控制器3与连接器2之间,以降低信号之间的干扰与稳定电位位准。以一实施例来说,电阻单元6设置于时序控制器3之检测通道HPD{HD}的管脚与连接器2的管脚之间,且具有一为4.7K欧姆的提升(pull high)电阻R2及该为100K欧姆的接地(pull low)电阻R1。请注意,虽然本实施例的电阻单元6设置于时序控制器3的外部,但本发明并不以此为限;电阻单元6设置于时序控制器3的内部也可实施。此外,其余相同元件部分可参考第一与第二实施例的说明,在此不另重复赘述。
综上所述,本发明的显示处理装置不仅能支持LVDS信号或DisplayPort信号,且通过共用管脚的方式来接收该等信号,更可有效减少管脚使用数目。因此本发明不仅提供弹性的应用范围,同时降低制造成本,故确实能达成本发明之目的。
以上所述者,仅为本发明的优选实施例而已,当不能以此限定本发明实施的范围,即但凡依本发明申请权利要求及发明说明内容所作的简单的等效变化与修饰,皆仍属本发明专利涵得之范围内。

Claims (18)

1.一种显示处理装置,适用于处理一第一格式的图像信号或一第二格式的图像信号,以显示一图像于一显示器上,该显示处理装置包含:
一连接器,用来接收该第一格式的图像信号或该第二格式的图像信号;
一时序控制器,耦接至该连接器,用以依据该连接器所接收的该第一格式的图像信号或该第二格式的图像信号,以输出一时序控制信号;以及
一驱动器,耦接至该时序控制器,用以依据该时序控制信号,以输出该图像至该显示器上;
其中,当图像信号为该第一格式的图像信号时,该时序控制器通过多个预定的管脚,接收并处理该第一格式的图像信号,当图像信号为该第二格式的图像信号时,该时序控制器通过该些预定的管脚中的部分管脚,接收并处理该第二格式的图像信号。
2.如权利要求1所述的显示处理装置,其中该时序控制器还包含:
一第一处理单元,耦接至该多个预定的管脚,用以当图像信号为该第一格式的图像信号时,处理该第一格式的图像信号;以及
一第二处理单元,耦接至该多个预定的管脚的该部分管脚,用以当图像信号为该第二格式的图像信号时,处理该第二格式的图像信号。
3.如权利要求1所述的显示处理装置,其中该时序控制器还包含:
一检测器,用以检测该时序控制器所接收的信号为该第一格式的图像信号或该第二格式的图像信号。
4.如权利要求3所述的显示处理装置,其中该检测器检测该时序控制器的一管脚的一电压值,以决定所接收的信号为该第一格式的图像信号或该第二格式的图像信号。
5.如权利要求3所述的显示处理装置,其中该检测器检测该时序控制器的一管脚的一信号频率,以决定所接收的信号为该第一格式的图像信号或该第二格式的图像信号。
6.如权利要求3所述的显示处理装置,其中该检测器检测该多个预定的管脚之一非共用管脚,是否有信号摆动,以决定所接收的信号为该第一格式的图像信号或该第二格式的图像信号。
7.如权利要求3所述的显示处理装置,其中该检测器由一固件所实现。
8.如权利要求1所述的显示处理装置,其中该该第一格式的图像信号为一LVDS格式信号,该第二格式的图像信号为一DisplayPort格式信号。
9.如权利要求8所述的显示处理装置,其中该多个预定的管脚包含有至少十对管脚接收该LVDS格式信号;以及该部分管脚为该十对管脚中的五对管脚,以接收该DisplayPort格式信号。
10.一种时序控制器,适用于处理一图像信号以输出一时序控制信号,该图像信号为一第一格式的图像信号或一第二格式的图像信号,该时序控制器包含:
多个管脚,以共用管脚的方式接收该第一格式的图像信号或该第二格式的图像信号;
一检测器,耦接至该多个管脚,用以检测该多个管脚中的至少一个管脚所接收的一信号,以判断该图像信号为该第一格式的图像信号或该第二格式的图像信号,并输出一检测结果;以及
一处理单元,耦接至该多个管脚与该检测器,用以依据该检测结果,处理该第一格式的图像信号或该第二格式的图像信号,以输出该时序控制信号。
11.如权利要求10所述的时序控制器,其中,当该图像信号为该第一格式的图像信号时,该时序控制器通过该多个管脚,接收并处理该第一格式的图像信号,当图像信号为该第二格式的图像信号时,该时序控制器通过该多个管脚中的部分管脚,接收并处理该第二格式的图像信号。
12.如权利要求11所述的时序控制器,其中该处理单元还包含:
一第一处理单元,耦接至该多个管脚,用以当该图像信号为该第一格式的图像信号时,处理该第一格式的图像信号;以及
一第二处理单元,耦接至该多个管脚的该部分管脚,用以当该图像信号为该第二格式的图像信号时,处理该第二格式的图像信号。
13.如权利要求10所述的时序控制器,其中该检测器检测该信号的一电压值,以决定该图像信号为该第一格式的图像信号或该第二格式的图像信号。
14.如权利要求10所述的时序控制器,其中该检测器检测该信号之一频率值,以决定该图像信号为该第一格式的图像信号或该第二格式的图像信号。
15.如权利要求10所述的时序控制器,其中该检测器检测该信号是否有摆动,以决定该图像信号为该第一格式的图像信号或该第二格式的图像信号。
16.如权利要求10所述的时序控制器,其中该检测器由一固件所实现。
17.如权利要求10所述的时序控制器,其中该该第一格式的图像信号为一LVDS格式信号,该第二格式的图像信号为一DisplayPort格式信号。
18.如权利要求17所述的时序控制器,其中该多个管脚包含有至少十对管脚接收该LVDS格式信号;以及该十对管脚中的五对管脚,接收该DisplayPort格式信号。
CN2007103052135A 2007-12-29 2007-12-29 显示处理装置及时序控制器 Active CN101471060B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007103052135A CN101471060B (zh) 2007-12-29 2007-12-29 显示处理装置及时序控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007103052135A CN101471060B (zh) 2007-12-29 2007-12-29 显示处理装置及时序控制器

Publications (2)

Publication Number Publication Date
CN101471060A CN101471060A (zh) 2009-07-01
CN101471060B true CN101471060B (zh) 2011-04-06

Family

ID=40828478

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007103052135A Active CN101471060B (zh) 2007-12-29 2007-12-29 显示处理装置及时序控制器

Country Status (1)

Country Link
CN (1) CN101471060B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102810302A (zh) * 2011-06-03 2012-12-05 瑞鼎科技股份有限公司 驱动电路及其运作方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101533618B (zh) * 2008-03-14 2012-01-25 联想(北京)有限公司 一种显示装置、显示方法及计算机
CN103198807B (zh) * 2013-04-12 2016-03-30 深圳市华星光电技术有限公司 显示信号处理系统、电路板及液晶显示装置
CN108206017B (zh) * 2018-01-25 2020-08-11 广州晶序达电子科技有限公司 改进液晶面板跳屏的方法及系统
CN115630008B (zh) * 2022-12-22 2023-03-31 深圳市湘凡科技有限公司 通过dp端口传输电力方法、装置、计算机设备及存储介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2672995Y (zh) * 2003-12-27 2005-01-19 海信集团有限公司 高分辨率数字显示电路
CN1897671A (zh) * 2005-12-16 2007-01-17 中国科学院长春光学精密机械与物理研究所 视频信号多显示设备同步输出接口模块

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2672995Y (zh) * 2003-12-27 2005-01-19 海信集团有限公司 高分辨率数字显示电路
CN1897671A (zh) * 2005-12-16 2007-01-17 中国科学院长春光学精密机械与物理研究所 视频信号多显示设备同步输出接口模块

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
贾培勇 朱春光 .DisplayPort数字接口及发展趋势.电视技术.2006,(2006年第11期),全文. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102810302A (zh) * 2011-06-03 2012-12-05 瑞鼎科技股份有限公司 驱动电路及其运作方法
CN102810302B (zh) * 2011-06-03 2014-06-18 瑞鼎科技股份有限公司 驱动电路及其运作方法

Also Published As

Publication number Publication date
CN101471060A (zh) 2009-07-01

Similar Documents

Publication Publication Date Title
US10380963B2 (en) Display driving circuit, driving method thereof, and display device
US8266335B2 (en) Video display device, method of displaying connectors, transmission-line state detection device, transmission line-state detection method and semiconductor integrated circuit
JP5670916B2 (ja) マルチモニターディスプレイ
EP2385517A1 (en) System and method for operating an electronic device having an HDMI port that is shared between an HDMI source function and an HDMI sink function of the electronic device
CN103871379B (zh) 用于控制数据接口的装置及方法
US10509614B2 (en) Video display apparatus-apparatus communication
CN101471060B (zh) 显示处理装置及时序控制器
US20100066723A1 (en) Display apparatus and method of driving the same
US9754546B2 (en) Display panel driving apparatus, method of driving display panel using the same and display apparatus having the same
CN105451045A (zh) 电子装置及视频数据接收方法
CN102148951A (zh) 用于自动检测接收器掉电的发射器和包括该发射器的系统
WO2019044778A1 (ja) ケーブルおよび接続装置
JP2016025593A (ja) 画像表示装置及び画像表示システム
US20110057881A1 (en) Kvm management system and method of providing adaptable synchronization signal
US10643728B2 (en) Display driving circuit, driving method thereof, and display device
US10593288B2 (en) Apparatus of transmitting and receiving signal, source driver of receiving status information signal, and display device having the source driver
CN103035186A (zh) 显示装置及其驱动方法
KR20120128677A (ko) 영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치
US8405785B1 (en) System and method for integrated timing control for an LCD display panel
CN102034409B (zh) 用于传输数据的方法和应用此方法的显示器
CN105336301A (zh) 液晶显示装置
CN102695023A (zh) 视频信号处理系统与方法
CN101458918A (zh) 高清晰度多媒体接口接收器/发射器芯片组
US20210104205A1 (en) Video data displaying device
CN202495601U (zh) 用于hdmi信号传输的插座、hdmi传输线、系统及数字电视

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant