CN101369479A - 一种电子元件排及其印刷电路板 - Google Patents

一种电子元件排及其印刷电路板 Download PDF

Info

Publication number
CN101369479A
CN101369479A CNA2008101690367A CN200810169036A CN101369479A CN 101369479 A CN101369479 A CN 101369479A CN A2008101690367 A CNA2008101690367 A CN A2008101690367A CN 200810169036 A CN200810169036 A CN 200810169036A CN 101369479 A CN101369479 A CN 101369479A
Authority
CN
China
Prior art keywords
resistance
capacitance
different
row
array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2008101690367A
Other languages
English (en)
Inventor
狄伟
刘晓松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Device Shenzhen Co Ltd
Original Assignee
Shenzhen Huawei Communication Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Huawei Communication Technologies Co Ltd filed Critical Shenzhen Huawei Communication Technologies Co Ltd
Priority to CNA2008101690367A priority Critical patent/CN101369479A/zh
Publication of CN101369479A publication Critical patent/CN101369479A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

本发明是关于一种电子元件排及其印刷电路板,所述的电子元件排包括:至少两个不同的电子元件,所述的电子元件设置于同一封装内,所述的每个电子元件分别引出一个输入端和一个输出端。本发明将多通道同一阻值的排阻改进成多通道阻值多样的排阻,将多通道同一容值的排容改进成多通道容值多样的排容,将排阻和排容改进成电容和电阻混用使用的阻容排,用于布局空间较小,信号线上需要不同阻值排阻、不同容值排容和排容排进行性能调整的场合,本发明提供的电子元件排及其印刷电路板由于采用了数值不同的电子元件,因此可以提供更多的数值组合以供选择。

Description

一种电子元件排及其印刷电路板
技术领域
本发明是关于电路领域,尤其是关于排阻和排容技术。
背景技术
目前随着电子类产品体积不断缩小,对印刷电路板(PCB:Printed CircuitBoard)的尺寸的限制也日趋严格,为了减少元件的数量,提高元件的集成度,现有技术广泛使用排阻和排容,分别代替多个分立电阻和电容,以使PCB板布局空间更加充裕。
在现有技术中,排阻由若干个参数完全相同的电阻封装而成的,在有些排阻中,多个电阻一侧的引脚连到一起,作为公共引脚,另一侧的引脚各自引出。排阻一般应用在数字电路上,比如:作为某个并行口的上拉或者下拉电阻使用。
在现有技术中,排容的封装结构与排阻类似,由若干个参数完全相同的电容封装而成,可以作为电源的滤波电容,为电路提供稳定的工作电压。
现有技术公开了一种排容及其印刷电路板,所述的排容包括至少两个并排设置的电容,这些电容的正负极排列方向不同,可以有效的降低排容内部电容的寄生电感效应。本专利申请所公开的内容合并于此,以作为本发明的现有技术。
现有技术公开了一种带上拉或下拉的排阻,通过将串阻中各电阻的两端分别与一个引脚连接,以及将上拉电阻或下拉电阻的互联端至少与一个引脚连接,解决了串阻和上拉/下拉电阻占用PCB空间和造成走线困难的问题。本专利申请所公开的内容合并于此,以作为本发明的现有技术。
在实现本发明的过程中,发明人发现现有技术中存在如下问题:排阻的阻值和排容的电容值固定,不能依照需要提供不同阻值和电容值的排阻和排容。
发明内容
为克服现有技术中排阻的阻值和排容的电容值固定,不能依照需要提供不同阻值和电容值得排阻和排容的问题,本发明提供一种电子元件排及其印刷电路板。
本发明实施例提供一种电子元件排,所述的电子元件排包括:至少两个不同的电子元件,所述的电子元件设置于同一封装内,所述的每个电子元件分别引出一个输入端和一个输出端。
本发明实施例还提供一种印刷电路板,所述的印刷电路板包括至少一个电子元件排,所述的电子元件排包括:至少两个不同的电子元件,所述的电子元件设置于同一封装内,所述的每个电子元件分别引出一个输入端和一个输出端。
本发明提供的电子元件排及其印刷电路板,因为采用了将多通道同一阻值的排阻改进成多通道阻值多样的排阻、将多通道同一容值的排容改进成多通道容值多样的排容、将排阻和排容改进成电容和电阻混用使用的阻容排的技术手段,所以克服了现有技术中排阻的阻值和排容的电容值固定,不能依照需要提供不同阻值和电容值的排阻和排容的技术问题,进而达到了可以用于布局空间较小,信号线上需要不同阻值排阻、不同容值排容和阻容排进行性能调整的场合的技术效果,本发明提供的电子元件排及其印刷电路板由于采用了数值不同的电子元件,因此可以提供更多的数值组合以供选择。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,并不构成对本发明的限定。在附图中:
图1是本发明实施例提供的一种排阻的封装结构示意图;
图2是本发明实施例提供的一种排容的封装结构示意图;
图3是本发明实施例提供的一种阻容排的封装结构示意图;
图4是本发明实施例提供的另一种阻容排的封装结构示意图;
图5是本发明实施例提供的另一种阻容排的封装结构示意图;
图6是本发明实施例提供的另一种阻容排的封装结构示意图;
图7为本发明实施例提供的一种2通道的排阻的封装结构示意图;
图8为本发明实施例提供的一种2通道的排容的封装结构示意图;
图9为本发明实施例提供的一种2通道的阻容排的封装结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下面结合实施方式和附图,对本发明做进一步详细说明。在此,本发明的示意性实施方式及其说明用于解释本发明,但并不作为对本发明的限定。
本发明实施例提供一种电子元件排及其印刷电路板,以下结合附图对本发明进行详细说明。
图1是本发明实施例提供的一种排阻的封装结构示意图,如图1所示,排阻100包括4条通道101至107,每条通道包括输入端和输出端,分别连接至两个引脚109和111,引脚109和111用于连接信号线、接地或接电源。通道101至107的阻值可以从0欧姆到无穷大,在本实施例中,通道101、103和105的阻值均为10欧姆,而通道107的阻值为50欧姆,不同于通道101、103和105。在本发明的另一实施例中,通道101和103的阻值相等,均为10欧姆,而通道105和107的阻值不同于通道101和103的阻值,而且彼此也不相同,例如可以分别为50欧姆和100欧姆。在本发明的另一实施例中,通道101至107的阻值可以各不相等,例如可以分别为10欧姆、20欧姆、50欧姆和100欧姆。
如图1所示,可以将引脚111连接至信号线,在信号线根据使用的需要,将不同阻值排阻进行串联。而根据排阻100的使用需要,在另一端,可以将引脚109上拉至电源或下拉至地。
图2是本发明实施例提供的一种排容的封装结构示意图,如图2所示,排容200包括4条通道201至207,每条通道包括输入端和输出端,分别连接至两个引脚209和211,引脚209和211用于连接信号线、接地或接电源。通道201至207的容值可以从0法拉到无穷大,在本实施例中,通道201、203和205的容值均为10法拉,而通道207的容值为50法拉,不同于通道201、203和205。在本发明的另一实施例中,通道201和203的容值相等,均为10法拉,而通道205和207的容值不同于通道201和203的容值,而且彼此也不相同,例如可以分别为50法拉和100法拉。在本发明的另一实施例中,通道201至207的容值可以各不相等,例如可以分别为10法拉、20法拉、50法拉和100法拉。
如图2所示,可以将引脚209和211连接至信号线,在信号线根据使用的需要,采用不同容值排容实现去耦、滤波、储能以及实现交流信号耦合的需要。
图3是本发明实施例提供的一种阻容排的封装结构示意图,如图3所示,阻容排300包括4条通道301至307,每条通道包括输入端和输出端,分别连接至两个引脚309和311,引脚309和311用于连接信号线、接地或接电源。通道301至307既可以是电阻也可以是电容,其中至少包含一电容和一电阻,其中电阻阻值的范围为0欧姆到无穷大,电容容值可以从0法拉到无穷大。
图3所示的阻容排300中,通道301和307的引脚309和311可以分别与信号线相连,通道303和305的引脚311可以接地或与电源相连。其中,通道301和303的引脚309可以在内部短接,通道305和307的引脚309也可以在内部短接,用于实现RC匹配。通道301至307的引脚309也可以彼此在内部不短接,而通过外部信号线实现短接。
图4是本发明实施例提供的另一种阻容排的封装结构示意图,如图4所示,阻容排400包括电阻401、403、405和电容407,其中电阻401、403和405的阻值均为10欧姆,电容407的容值为10法拉。在本发明的另一实施例中,电阻401、403、405的阻值可以不相同,例如分别为10欧姆、20欧姆和50欧姆。
图5是本发明实施例提供的另一种阻容排的封装结构示意图,如图5所示,阻容排500包括电阻501、505,电容503和507,其中电阻501、505的阻值均为10欧姆,电容503、507的容值为10法拉。在本发明的另一实施例中,电阻501、505的阻值可以不相同,例如分别为10欧姆和50欧姆;电容503、507的容值可以不相同,例如分别为10法拉和50法拉。
图6是本发明实施例提供的另一种阻容排的封装结构示意图,如图6所示,阻容排600包括电容601、603、605和电阻607,其中电容601、603和605的容值均为10法拉,电阻607的阻值为10欧姆。在本发明的另一实施例中,电容601、603和605的容值可以不相同,例如分别为10法拉、20法拉和50法拉。
需要注意的是,图4至图6所示的阻容排仅用来说明本发明,而并非用来限定本发明,图4至图6中电容电阻的排列顺序不以此为限,图中电阻与电容可以任意顺序排列。
本发明实施例图1至图6所举实施例均为4通道的实施例,本发明提供的排阻,排容和阻容排的保护范围不限于4通道,对于任何多于单通道的排阻,排容,以及电阻和电容混合组成的各种封装形式的阻容排,均在本发明的保护范围之内,以下图7至图9所示为本发明2通道的排阻,排容和阻容排的实施例示意图。
图7为本发明实施例提供的一种2通道的排阻的封装结构示意图。如图7所示,排阻700包括2条通道701和703,每条通道包括输入端和输出端,分别连接至两个引脚709和711,引脚709和711用于连接信号线、接地或接电源。通道701和703的阻值可以从0欧姆到无穷大,在本实施例中,通道701和703的阻值分别为10欧姆和50欧姆。
图8为本发明实施例提供的一种2通道的排容的封装结构示意图。如图8所示,排容800包括2条通道801和803,每条通道包括输入端和输出端,分别连接至两个引脚809和811,引脚809和811用于连接信号线、接地或接电源。通道801和803的容值可以从0法拉到无穷大,在本实施例中,通道801和803的容值分别为10法拉和50法拉。
图9为本发明实施例提供的一种2通道的阻容排的封装结构示意图。如图9所示,阻容排900包括2条通道901和903,每条通道包括输入端和输出端,分别连接至两个引脚909和911,引脚909和911用于连接信号线、接地或接电源。通道901为一电容、通道903为一电阻,其中通道903电阻阻值的范围为0欧姆到无穷大,通道901电容容值可以从0法拉到无穷大。在本实施例中,通道901和903分别为10法拉和10欧姆。
本发明还提供一种印刷电路板,所述的印刷电路板包括至少一个电子元件排,所述的电子元件排可以是如图1至图9所示的那样,包括:至少两个不同的电子元件,所述的电子元件设置于同一封装内,所述的每个电子元件分别引出一个输入端和一个输出端。其中的电子元件可以是不同阻值的电阻、不同容值的电容或者至少一个电阻和至少一个电容。所述的封装包括多个引脚,所述的引脚与所述的输入端或输出端相连接,用于与印刷电路板相连。
本发明将多通道同一阻值的排阻改进成多通道阻值多样的排阻,将多通道同一容值的排容改进成多通道容值多样的排容,将排阻和排容改进成电容和电阻混用使用的阻容排,用于布局空间较小,信号线上需要不同阻值排阻、不同容值排容和排容排进行性能调整的场合,解决了布局有限走线困难的问题,本发明提供的电子元件排及其印刷电路板由于采用了数值不同的电子元件,因此可以提供更多的数值组合以供选择。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种电子元件排,其特征在于,所述的电子元件排包括:
至少两个不同的电子元件,所述的电子元件设置于同一封装内,所述的每个电子元件分别引出一个输入端和一个输出端。
2.如权利要求1所述的电子元件排,其特征在于,所述的至少两个不同的电子元件是指:至少两个不同阻值的电阻。
3.如权利要求1所述的电子元件排,其特征在于,所述的至少两个不同的电子元件是指:至少两个不同容值的电容。
4.如权利要求1所述的电子元件排,其特征在于,所述的至少两个不同的电子元件是指:至少一个电阻和至少一个电容。
5.如权利要求1所述的电子元件排,其特征在于,所述的封装包括:
多个引脚,所述的引脚与所述的输入端或输出端相连接。
6.一种印刷电路板,其特征在于,所述的印刷电路板包括至少一个电子元件排,所述的电子元件排包括:
至少两个不同的电子元件,所述的电子元件设置于同一封装内,所述的每个电子元件分别引出一个输入端和一个输出端。
7.如权利要求6所述的印刷电路板,其特征在于,所述的至少两个不同的电子元件是指:至少两个不同阻值的电阻。
8.如权利要求6所述的印刷电路板,其特征在于,所述的至少两个不同的电子元件是指:至少两个不同容值的电容。
9.如权利要求6所述的印刷电路板,其特征在于,所述的至少两个不同的电子元件是指:至少一个电阻和至少一个电容。
10.如权利要求6所述的印刷电路板,其特征在于,所述的封装包括:
多个引脚,所述的引脚与所述的输入端或输出端相连接。
CNA2008101690367A 2008-10-14 2008-10-14 一种电子元件排及其印刷电路板 Pending CN101369479A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNA2008101690367A CN101369479A (zh) 2008-10-14 2008-10-14 一种电子元件排及其印刷电路板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2008101690367A CN101369479A (zh) 2008-10-14 2008-10-14 一种电子元件排及其印刷电路板

Publications (1)

Publication Number Publication Date
CN101369479A true CN101369479A (zh) 2009-02-18

Family

ID=40413243

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2008101690367A Pending CN101369479A (zh) 2008-10-14 2008-10-14 一种电子元件排及其印刷电路板

Country Status (1)

Country Link
CN (1) CN101369479A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103974586A (zh) * 2014-04-04 2014-08-06 尚武机电技术(上海)有限公司广州分公司 电子器件组件及其制备方法
CN104103392A (zh) * 2013-04-10 2014-10-15 珠海扬智电子科技有限公司 排阻器
CN105050374A (zh) * 2015-08-19 2015-11-11 浪潮(北京)电子信息产业有限公司 一种排容及其电路
CN105188259A (zh) * 2015-10-23 2015-12-23 重庆京东方光电科技有限公司 印刷电路板、显示面板及用于印刷电路板的布线方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104103392A (zh) * 2013-04-10 2014-10-15 珠海扬智电子科技有限公司 排阻器
CN103974586A (zh) * 2014-04-04 2014-08-06 尚武机电技术(上海)有限公司广州分公司 电子器件组件及其制备方法
CN105050374A (zh) * 2015-08-19 2015-11-11 浪潮(北京)电子信息产业有限公司 一种排容及其电路
CN105188259A (zh) * 2015-10-23 2015-12-23 重庆京东方光电科技有限公司 印刷电路板、显示面板及用于印刷电路板的布线方法
WO2017067308A1 (zh) * 2015-10-23 2017-04-27 京东方科技集团股份有限公司 印刷电路板、显示面板及用于印刷电路板的布线方法
US9888590B2 (en) 2015-10-23 2018-02-06 Boe Technology Group Co., Ltd. Printed circuit board, display panel and wiring method for printed circuit board

Similar Documents

Publication Publication Date Title
CN104242907B (zh) 可编程高速电压模式差分驱动器
CN101369479A (zh) 一种电子元件排及其印刷电路板
EP1811668A1 (en) Modular I/O bank architecture
CN203368756U (zh) 微型麦克风
KR20090032671A (ko) 적층형 칩 커패시터 및 적층형 칩 커패시터의 용량조절방법
CN2765381Y (zh) 一种电源滤波器
CN105141273A (zh) 一种折叠链式穿心电容结构的emi滤波器
JP5026993B2 (ja) 半導体装置及びその装置の信号終端方法
CN100529853C (zh) 伽马电压输出电路及采用该电路的液晶显示器
CN201878104U (zh) 滤波器
US7239180B1 (en) Programmable pin impedance reduction on multistandard input/outputs
CN207781155U (zh) 用于改善数码管显示的电路
CN204810240U (zh) 可变带宽滤波器芯片
CN203708103U (zh) 一种电磁干扰emi滤波器及开关电源
CN210403720U (zh) 集成电路芯片和集成电路
CN200969285Y (zh) 一种排容及其印刷电路板
CN207677698U (zh) 无源低通滤波器
US8040208B2 (en) Module and passive part
US20110037556A1 (en) Printed circuit board
CN208174644U (zh) 一种数字可调电容电路
US20080186649A1 (en) Capacitance for Decoupling Intermediate Level Power Rails
CN203014745U (zh) 低噪声放大器的封装结构
CN103715876B (zh) 低压降有源电源滤波器
CN108183697A (zh) 无源低通滤波器
CN210609870U (zh) 一种防反插多功能厚膜模组

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Open date: 20090218