CN101366169A - 用于高增益复数滤波器的dc偏移校正 - Google Patents
用于高增益复数滤波器的dc偏移校正 Download PDFInfo
- Publication number
- CN101366169A CN101366169A CNA2007800019701A CN200780001970A CN101366169A CN 101366169 A CN101366169 A CN 101366169A CN A2007800019701 A CNA2007800019701 A CN A2007800019701A CN 200780001970 A CN200780001970 A CN 200780001970A CN 101366169 A CN101366169 A CN 101366169A
- Authority
- CN
- China
- Prior art keywords
- voltage
- signal
- output
- filter stage
- skew
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D1/00—Demodulation of amplitude-modulated oscillations
- H03D1/02—Details
- H03D1/04—Modifications of demodulators to reduce interference by undesired signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
- H03H11/1291—Current or voltage controlled filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/375—Circuitry to compensate the offset being present in an amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45138—Two or more differential amplifiers in IC-block form are combined, e.g. measuring amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45212—Indexing scheme relating to differential amplifiers the differential amplifier being designed to have a reduced offset
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45354—Indexing scheme relating to differential amplifiers the AAC comprising offset means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H2011/0494—Complex filters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Analogue/Digital Conversion (AREA)
- Noise Elimination (AREA)
- Networks Using Active Elements (AREA)
Abstract
一种DC电压偏移校正电路,用于提供对复数滤波器电路的滤波器级输出端的DC偏移电压的校正,该DC电压偏移校正电路包括DC偏移感测设备,该DC偏移感测设备连接到复数滤波器的滤波器级输出端,以便生成偏移存在信号,用于指示在滤波器级的输出端处存在DC偏移电压。数字-模拟转换器根据偏移存在信号,将补偿信号施加到所述输出端。编程寄存器接收偏移存在信号以执行二进制搜索,以便生成数字信号,使得数字-模拟转换器将补偿电压施加到滤波器级的输出端。滤波器控制器设置编程寄存器内的补偿电压电平,以便与滤波器级的编程增益值匹配。
Description
技术领域
[0001]本发明涉及用于在电子电路中校正DC偏移电压的方法和装置。更具体地,本发明涉及对DC偏移补偿设备的校正,该DC偏移补偿设备自动消除在复数滤波器增益级输出端处的DC偏移电压。
背景技术
[0002]如本领域中已知的,复数滤波器的增益级是运算放大器。本领域已知的,在《Design of Analog Intergrated Circuits and Systems》,Laker和Sansen,McGraw-Hill,New York,NY,1994年1月,448-450页中说明了,“在理想运算放大器中,如果输入信号为零,输出信号也将为零。在运算放大器中,电路元件的非理想性导致甚至当输入电压为零时,在输出端处也存在DC电压Vout”“DC处的响应不总是严重的,而过多的DC偏移将改变输出波形关于零伏的对称性;这可能导致与无DC偏移时出现削波(clip)的信号幅度范围相比,波形在更小的信号幅度范围上出现削波。换句话说,正(或负)DC偏移可能导致正(或负)信号摆幅在比负(或正)信号摆幅更低的幅度上发生削波。因此,减小了运算放大器的动态范围。特别地,这在高增益情况下是一个问题。”在这样的情况下,“将几毫伏DC偏移与信号一起放大到1V范围内。像模拟数字转换器这样的应用需要非常精确地确定表示数字码的DC电压。在这些应用中,必须通过偏移置零或者自动归零电路将内部偏移减小到不重要的程度。”
[0003]通常,如图1中所示,在复数滤波器设计中,通过DC偏移感测电路10对滤波器5的输出节点的DC偏移进行感测,以便确定滤波器电路5的DC偏移的电压电平。由DC偏移感测电路10生成补偿或校正电压,并且将补偿或校正电压施加到低通滤波器15。低通滤波器具有非常低的截止频率,使得低通滤波器的输出电压本质上是一个缓慢变化的DC电压。将低通滤波器15的输出施加到求和电路20,以便与输入信号vi 25组合作为滤波器5的输入。当补偿电压与滤波器5的增益相乘时,补偿电压具有与滤波器电路10的DC偏移的电压电平相等的幅度和相反的极性。
[0004]“A1.4V,13.5mw,10/100mhz 6th Order Elliptic Filter/VGA with DC-Offset Correction in 90nm CMOS”,Elmala等,Digest of Papers 2005 IEEERadio Frequency Integrated Circuits(RFIC)Symposium,2005年6月,189-192页描述了具有DC偏移校正电路的运行于低电压的高线性可变增益放大器(VGA)和滤波器。该DC偏移校正电路抑制非常低的频率,并且需要非常大的阻抗。通过使晶体管工作在亚阈值(sub-threshold)区域中来实现非常大的阻抗。
[0005]“A Highly Linear Filter and VGA Chain with Novel DC-OffsetCorrection in 90nm Digital CMOS Process”,Elmala等,Digest of TechnicalPapers-2005 Symposium on VLSI Circuits,2005年6月,302-303页提出了包括6阶椭圆滤波器和5个VGA级的基带滤波器。基于使用亚阈值设备模拟非常大的电阻器来抑制非常低的频率,该滤波器无DC偏移,并且具有用于消除DC偏移的两个选择。第一个选择在前馈路径中使用具有0.3KHz截止频率的级间高通滤波器。第二个选择在反馈路径中使用具有0.3KHz截止频率的低通滤波器,以便检测DC信息并且生成施加到VGA链输入端的校正电流。
[0006]“A Novel Offset Compensation Biquad Switched-Capacitor FilterDesign”Qiang等,Proceedings-5th International Conference on ASIC,2003年10月,Vol.1,643-646页描述了在RFID读卡机中使用的双二次SC滤波器。该滤波器对来自输入端的DC偏移和源于滤波器差分电路内的不匹配的内部偏移进行补偿。并且通过反馈路径中积分器的输入偏移来确定我们设计的输出偏移。
[0007]U.S.专利6,937,083和U.S.专利6,806,756(Manlove等)描述了用于对由感测器生成的模拟信号进行处理以便消除DC偏移的模拟信号调节电路。该信号调节电路包括放大器,该放大器具有接收模拟输入信号的输入端和接收参考信号的输入端。该放大器包括提供模拟输出信号的输出端,利用对模拟输入信号和参考信号的放大后的表示来定义该模拟输出信号。该电路包括反馈电路,该反馈电路具有耦合到放大器输出端的输入端和耦合到放大器输入端的输出端,以提供模拟反馈信号。该反馈电路包括用于将模拟放大器输出转换成数字信号的模拟-数字转换器,用于对数字信号进行处理的数字控制器,以及用于将处理后的数字信号转换成模拟反馈信号的数字-模拟转换器。
[0008]U.S.专利6,909,882(Hayashi等)提供了一种信号处理半导体集成电路,其包括用于在后续级放大器上进行DC偏移校准的虚设(dummy)低噪声放大器。在移动到接收模式期间在这样一种状态下完成校准,在该状态中,停止信号低噪声放大器,并且激活虚设低噪声放大器来抑制在移动到接收模式期间由本地振荡器的泄漏噪声导致的DC偏移的生成并且增强接收灵敏度。
[0009]U.S.专利6,690,225(Kondo等)提供了无论在TDMA系统还是非TDMA系统中都可用于DC偏移消除的DC偏移消除电路。相位转换器单元的一个输入是具有至少两个或多个相位的一个输出信号。在比较器单元内,将从相位转换器单元输出的信号与没有施加到相位转换器单元的任何一个其它信号进行比较。将比较结果反馈回信号处理部分,从而消除DC偏移分量。
[0010]U.S.专利6,756,924(Lee等)提供了用于在通信系统中校正DC偏移的信号处理装置。该信号处理装置包括低噪声放大器(LNA)。混频器将低噪声放大器的输出与本地振荡信号相组合。第一偏移校正放大器对来自混频器的输出信号进行放大,并且基于第一控制信号消除输出信号中的DC偏移。第二偏移校正放大器对来自第一偏移校正放大器的输出信号进行放大,并且基于第二控制信号消除输出信号中的DC偏移。可变增益放大器对来自第二偏移校正放大器的输出进行放大。对可变增益放大器的增益进行控制,使得输出的功率电平被维持在期望值。偏移校准设备对可变增益放大器输出中的DC偏移进行校准。偏移校正设备对从偏移校准设备的输出得到的第一和第二控制信号进行验证,以便消除来自可变增益放大器的输出中的DC偏移。
[0011]U.S.专利6,642,767(Wang)提供了用于DC偏移消除的装置。DC电平固定信号发生器从混频器接收两个输出信号的反馈输入,并且生成电平固定的控制信号,以便根据输入值固定两个输出信号的DC电平。DC偏移消除信号发生器从混频器接收两个输出信号的反馈输入,并且生成偏移消除控制信号,以便根据输入值消除两个输出信号的DC电平之间的相对差异。DC电平固定和偏移消除电路使用电平固定控制信号和偏移消除控制信号对来自混频器的两个输出信号中每一个的DC电平进行固定,并且消除两个输出信号的DC电平之间的相对差异。
[0012]U.S.专利6,327,313(Traylor等)描述了用于DC偏移校正的方法和装置。该装置具有DC偏移校正环路,该DC偏移校正环路使用峰值估计器确定与数字信号相关的峰值。峰值估计器对峰值进行平均,以估计DC偏移。求和器将DC偏移与数字信号求和,以便提供校正后的输出。
[0013]U.S.专利6,114,980(Tilley等)说明了用于补偿DC偏移的方法和装置。该装置具有DC偏移校正环路,该DC偏移校正环路在反馈路径中使用符号位发生器、二进制搜索级以及数字-模拟转换器,以便对增益级输入处的DC偏移进行校正。
[0014]U.S.专利5,898,912(Heck等)提供了接收机内的直流(DC)偏移补偿方法和装置。该接收机包括输入端、输出端、具有滤波器的前向路径以及具有耦合到前向路径内的误差放大器的反馈路径。误差信号存储设备耦合到反馈路径。控制电路对输入信号幅度作出响应,并且耦合到存储设备,以便取回反馈路径所使用的所存储的误差信号信息。在校准期间,以具有已知幅度的多个信号激励前向路径级,以便生成输出。将输出与参考进行比较,以便生成误差信号。将误差信号值作为输入信号幅度的函数存储在存储器中。在运行期间,对级输入信号进行检测,并且将其与具有已知幅度的信号进行比较。一旦检测到匹配,就从存储器取回与感兴趣信号相关的误差信号值,并且在DC偏移补偿期间使用该误差信号值。
[0015]U.S.专利5,760,629(Urabe等)描述了DC偏移补偿设备。该设备具有检测输入信号幅度变化以输出电平信号的电平检测器。时间常数控制信号发生器基于该电平信号生成时间常数控制信号,以便对估计器的时间常数进行控制,使得该时间常数在该电平信号从高变化到低的时间起的预定时间段中很小。估计器根据时间常数控制信号对包括在具有时间常数变化的输入信号中的DC偏移进行估计,以便输出估计信号。补偿器从输入信号中减去该估计信号,以便获得补偿输出。因此,在该估计器中,对DC偏移进行估计的速度在对应于输入信号头部的周期和其它周期之间是不同的。因此,可以将DC偏移补偿设备配置为能够在输入信号的头部进行快速DC偏移补偿,而在其它部分具有稳定的DC偏移补偿。
发明内容
[0016]本发明的目的是提供对复数滤波器电路的滤波器级输出端的DC偏移电压的校正和补偿。
[0017]为了实现至少上述目的,DC电压偏移校正电路包括DC偏移感测设备和数字-模拟转换器。将DC偏移感测设备连接到复数滤波器的滤波器级输出端,以便生成偏移存在信号,用于指示在滤波器级的输出端处出现DC偏移电压。数字-模拟转换器与DC偏移感测设备进行通信,并且连接到滤波器级的输出端,以便根据偏移存在信号将补偿信号施加到所述输出端。
[0018]DC电压偏移校正电路还包括编程寄存器,其与DC偏移感测设备进行通信以便接收偏移存在信号。编程寄存器执行二进制搜索,以便生成指示补偿信号幅度的数字信号。编程寄存器与数字-模拟转换器进行通信,以便将数字信号传送到数字-模拟转换器,以使得数字-模拟转换器将补偿电压施加到滤波器级的输出端。滤波器控制器与编程寄存器进行通信以设置补偿电压电平,以便与滤波器级的编程增益值相匹配。
[0019]DC偏移感测设备本质上是一种电压比较器,该电压比较器具有与滤波器级的同相输出端相连的同相输入端以及与滤波器级的异相输出端相连的异相输入端。电压比较器将滤波器级的同相输出端和异相输出端处存在的电压电平进行比较,以便确定DC偏移电压的存在。偏移存在信号是由电压比较器提供的1比特二进制信号,用于指示DC偏移电压的存在。
附图说明
[0020]图1是现有技术的具有DC偏移补偿的滤波器级的方框图。
[0021]图2是复数滤波器的滤波器级的方框图,其说明了本发明的DC补偿。
[0022]图3是复数滤波器的方框图,其说明了本发明的DC补偿。
[0023]图4是复数滤波器的滤波器级的示意图,其说明了本发明的DC补偿。
[0024]图5是本发明的复数滤波器的示意图。
[0025]图6是用于在复数滤波器的滤波器级输出端处对DC偏移电压进行校正的处理的流程图。
具体实施方式
[0026]本发明的DC电压偏移校正电路提供了对复数滤波器电路的滤波器级输出端的DC偏移电压的校正和补偿,并且该DC电压偏移校正电路包括DC偏移感测设备和数字-模拟转换器。将DC偏移感测设备连接到复数滤波器的滤波器级的输出端,以便生成偏移存在信号,其指示在滤波器级输出端处存在DC偏移电压。数字-模拟转换器与DC偏移感测设备进行通信,并且连接到滤波器级的输出端,以便根据偏移存在信号将补偿信号施加到输出端。
[0027]编程寄存器与DC偏移感测设备进行通信,以便接收偏移存在信号。根据偏移存在信号,编程寄存器执行二进制搜索,以便生成指示补偿信号幅度的数字信号。编程寄存器将该数字信号传递给数字-模拟转换器,以使得数字-模拟转换器将补偿电压施加到滤波器级的输出端。滤波器控制器设置编程寄存器中编码的补偿电压电平,以便与滤波器级的编程增益值相匹配。
[0028]现在参考图1对本发明的DC电压偏移校正电路进行更完整的讨论。如在本领域中已知的,复数滤波器的基本组件为一般由运算放大器产生的滤波器增益级100。如上所述,运算放大器的电路组件的非理想性导致甚至当提供零输入电压(Vi 105)时也会在输出端处生成DC电压。过多的DC偏移将改变输出(Vo 130)波形关于零伏的对称性,并且可能导致与无DC偏移时出现削波的信号幅度范围相比,在更小的信号幅度范围上出现削波。该偏移减小了运算放大器的动态范围。特别地,这在高增益情况下是个问题,在高增益情况下,将具有几毫伏DC偏移的输入电压Vi 105放大到应用的工作范围内。
[0029]DC偏移校正电路110对滤波器增益级100的输出电压进行感测,确定DC偏移电压的存在,并且生成校正偏移电压118。将校正偏移电压118输入到求和电路125,以便生成输出信号Vo130。DC偏移校正电路110具有DC偏移电压感测电路112,该DC偏移电压感测电路112对DC偏移电压在滤波器增益级100的输出端处的出现进行感测。在优选实施例中,滤波器增益级100的输出是一个差分输出对,并且DC偏移电压感测电路112是比较器,DC偏移电压感测电路112对滤波器增益级100的差分输出对之间的电压差异进行比较。根据该差异,DC偏移电压感测电路112生成数字码(单个比特),用于指示存在DC偏移电压。将数字偏移信号码施加到数字-模拟编程寄存器114和滤波器控制器120。
[0030]滤波器控制器120与滤波器100进行通信122,以便对滤波器100的增益进行可编程地调节。滤波器增益级100的增益确定了DC偏移电压的电平。滤波器控制器120将数字编码发送到数字-模拟编程寄存器114,以便基于滤波器100的编程增益来表示补偿信号的电压电平。比较器(DC偏移电压感测电路112)的输出是一个1比特数字信号,用于指示补偿信号的电压电平。该1比特数字信号作为用于数字-模拟编程寄存器114的地址。数字-模拟编程寄存器114基于该1比特数字信号,将用于补偿信号电压电平的码施加到数字-模拟转换器116。数字-模拟转换器116对其输出电压进行调节,以生成将被施加到信号合成器125的适当的补偿信号,以便将滤波器100的输出信号与来自数字-模拟转换器116的补偿信号进行合成。信号合成器可以是求和电路,或者简单地,是滤波器增益级100和数字-模拟转换器116的输出端之间的接线节点(wiring node)。
[0031]现在参考图3对复数滤波器链200进行讨论。复数滤波器链具有一系列滤波器增益级100a、100b、……、100n,以及输入信号205。每个滤波器增益级100a、100b、……、100n具有DC偏移校正电路110a、110b、……、110n,DC偏移校正电路被连接用于对DC偏移电压在每个滤波器增益级100a、100b、……、100n输出端处的存在进行感测。每个DC偏移校正电路110a、110b、……、110n的输出端具有连接到合成器125a、125b、……、125n的输出端,以便将来自每个DC偏移校正电路110a、110b、……、110n的所生成的补偿信号与每个滤波器增益级100a、100b、……、100n的输出进行合成。如上所述,每个合成器125a、125b、……、125n是求和电路,或者简单地,是每个滤波器增益级100a、100b、……、100n和每个DC偏移校正电路110a、110b、……、110n的数字-模拟转换器116的输出端之间的接线节点。
[0032]滤波器控制器与每个滤波器增益级100a、100b、……、100n进行通信,以便调节用于每个滤波器增益级100a、100b、……、100n的增益。将每个滤波器增益级100a、100b、……、100n的DC偏移电压确定为每个滤波器增益级100a、100b、……、100n的编程增益的函数。滤波器控制器对每个DC偏移校正电路110a、110b、……、110n的数字-模拟编程寄存器进行编程。每个DC偏移校正电路110a、110b、……、110n的DC偏移感测电路确定在其所连接的滤波器增益级100a、100b、……、100n的输出端处的DC偏移电压,并且激活到每个DC偏移校正电路110a、110b、……、110n的数字-模拟编程寄存器的地址线,其随后将用于补偿信号电平的数字码提供给DC偏移校正电路110a、110b、……、110n的数字-模拟转换器。每个DC偏移校正电路110a、110b、……、110n的数字-模拟转换器的输出被适当地施加到合成器125a、125b、……、125n,以便补偿DC偏移电压。[0033]图4提供了复数滤波器200的示意图,该图包括了编程滤波器增益级100。在滤波器增益级100的输出端处连接DC偏移校正电路110,以便对DC偏移电压进行感测,并且提供必要的DC偏移电压补偿信号。比较器是DC偏移电压感测电路112,其输入端被连接用于确定DC偏移电压的电压电平。将比较器112的输出作为1比特数字码而施加到数字-模拟转换器116和数字-模拟编程寄存器114,其对数字-模拟转换器116进行寻址,以便生成DC偏移电压补偿信号。滤波器控制器120与滤波器增益级100进行通信以便对其增益进行编程,并且根据该增益,滤波器控制器120以适当的码对数字-模拟编程寄存器114进行编程,以便表示所需的电压补偿偏移信号。将数字-模拟转换器116的输出端连接到滤波器增益级100的输出端,以便提供DC偏移补偿信号,该DC偏移补偿信号对滤波器增益级100的DC偏移电压进行校正。
[0034]在图5中说明了采用包括DC偏移校正电路的复数滤波器的系统。将输入信号300a、300b、300c和300d分别施加到缓冲电路305a、305b、305c和305d。缓冲电路305a、305b、305c和305d的输出作为乘法器电路310a、310b、310c和310d的输入,以便生成适当的交叉乘积,该交叉乘积作为具有编程增益放大器级的复数滤波器315的输入。基本如图4中所示来构造复数滤波器315,并且如图2中所描述的那样,复数滤波器315包括本发明的DC偏移校正电路。将本应用中复数滤波器315的输出端连接到模拟-数字转换器320,该模拟-数字转换器320采样并创建数字码325,该数字码325表示复数滤波器315的输出信号幅度。
[0035]如图6中的流程图所概括示出的,对复数滤波器的每个编程滤波器增益级的DC偏移校正开始于对编程滤波器增益级的输出相位之间的偏移电压的感测(方框400)。将偏移电压转换成指示偏移电压电平的二进制数字码(方框405)。在图2所描述的DC偏移电压感测电路112中,将DC偏移电压编码为单个比特二进制码,用于指示DC偏移电压的存在。使用二进制信号搜索图2的数字-模拟编程寄存器114的内容(方框410),以便确定DC电压偏移补偿电压的电平。
[0036]由图2的滤波器控制器120对数字-模拟编程寄存器114进行编程。滤波器控制器120对编程滤波器增益级进行编程,并且确定DC电压偏移的运算电平。所述搜索(方框410)选择对图2的数字-模拟转换器116进行编程(方框415)的数字码。随后,数字-模拟转换器116的输出端将其输出电压设置为适当的DC偏移电压补偿电平(方框420),以便对编程滤波器增益级的输出端处的DC偏移电压进行校正。
[0037]尽管参照优选实施例而具体地描述了本发明,但本领域的技术人员应该理解,在不脱离由本发明的精神和范围的情况下,可以在形式和细节上做出各种修改。
Claims (22)
1.一种DC电压偏移校正电路,用于补偿复数滤波器电路的滤波器级输出端的DC偏移电压,所述DC电压偏移校正电路包括:
DC偏移感测设备,用于生成偏移存在信号,其指示在所述滤波器级的输出端处存在所述DC偏移电压;以及
数字-模拟转换器,其与所述DC偏移感测设备进行通信,并且连接到所述滤波器级的输出端,以便根据所述偏移存在信号,将补偿信号施加到所述输出端。
2.如权利要求1所述的DC电压偏移校正电路,还包括编程寄存器,其与所述DC偏移感测设备进行通信以接收所述偏移存在信号,所述编程寄存器执行二进制搜索,以便生成指示所述补偿信号幅度的数字信号。
3.如权利要求2所述的DC电压偏移校正电路,其中,所述编程寄存器与所述数字-模拟转换器进行通信以将所述数字信号传送到所述数字-模拟转换器,以使得所述数字-模拟转换器将所述补偿电压施加到所述滤波器级的输出端。
4.如权利要求2所述的DC电压偏移校正电路,还包括滤波器控制器,其与所述编程寄存器进行通信以设置所述补偿电压电平,以便与所述滤波器级的编程增益值相匹配。
5.如权利要求1所述的DC电压偏移校正电路,其中,所述DC偏移感测设备包括电压比较器,该电压比较器具有与所述滤波器级的同相输出端相连的同相输入端以及与所述滤波器级的异相输出端相连的异相输入端,用于对所述滤波器级的所述同相输出端和所述异相输出端处存在的电压电平进行比较,以便确定所述DC偏移电压的存在。
6.如权利要求5所述的DC电压偏移校正电路,其中,所述偏移存在信号是由所述电压比较器提供的1比特二进制信号,用于指示所述DC偏移电压的存在。
7.一种复数滤波器,包括:
互相连接的多个滤波器级,用于从输入信号中过滤不期望的频率分量;以及
多个DC电压偏移校正电路,其中,将每个所述DC电压偏移校正电路连接到所述多个滤波器级之一的输出端,用于对所述滤波器级的DC偏移电压进行补偿,所述DC电压偏移校正电路包括:
DC偏移感测设备,用于生成偏移存在信号,其指示在所述滤波器级的输出端处存在所述DC偏移电压;以及
数字-模拟转换器,其与所述DC偏移感测设备进行通信,并且连接到所述滤波器级的输出端,以便根据所述偏移存在信号,将补偿信号施加到所述输出端。
8.如权利要求7所述的复数滤波器,其中,所述DC电压偏移校正电路还包括编程寄存器,其与所述DC偏移感测设备进行通信以接收所述偏移存在信号,所述编程寄存器执行二进制搜索,以便生成指示所述补偿信号幅度的数字信号。
9.如权利要求8所述的复数滤波器,其中,所述编程寄存器与所述数字-模拟转换器进行通信以将所述数字信号传送到所述数字-模拟转换器,以使得所述数字-模拟转换器将所述补偿电压施加到所述滤波器级的输出端。
10.如权利要求8所述的复数滤波器,其中,所述DC电压偏移校正电路还包括滤波器控制器,其与所述编程寄存器进行通信以设置所述补偿电压电平,以便与所述滤波器级的编程增益值相匹配。
11.如权利要求7所述的复数滤波器,其中,所述DC偏移感测设备包括电压比较器,该电压比较器具有与所述滤波器级的同相输出端相连的同相输入端以及与所述滤波器级的异相输出端相连的异相输入端,用于对所述滤波器级的所述同相输出端和所述异相输出端处存在的电压电平进行比较,以便确定所述DC偏移电压的存在。
12.如权利要求11所述的复数滤波器,其中,所述偏移存在信号是所述电压比较器所提供的1比特二进制信号,用于指示所述DC偏移电压的存在。
13.一种用于对复数滤波器电路的滤波器级输出端的DC偏移电压进行校正的方法,包括如下步骤:
对所述滤波器级的输出端处的DC偏移电压进行感测;
生成偏移存在信号,用于指示在所述滤波器级的输出端处存在所述DC偏移电压;
将所述偏移存在信号转换成模拟补偿;以及
根据所述偏移存在信号,将补偿信号施加到所述滤波器级的输出端。
14.如权利要求13所述的用于对DC偏移电压进行校正的方法,还包括如下步骤:
保持从中选择出所述补偿电平的多个电压电平幅度;以及
对所述多个电压电平幅度执行二进制搜索,以便基于所述偏移存在信号,确定选择哪一个所述电压电平作为所述补偿信号;
根据所确定的电压电平幅度生成所述补偿信号。
15.如权利要求14所述的用于对DC偏移电压进行校正的方法,还包括如下步骤:设置所述补偿电压电平,以便与所述滤波器级的编程增益值相匹配。
16.如权利要求13所述的用于对DC偏移电压进行校正的方法,其中,对所述滤波器级的输出端处的DC偏移电压进行感测的步骤是由电压比较器执行的,所述电压比较器具有与所述滤波器级的同相输出端相连的同相输入端以及与所述滤波器级的异相输出端相连的异相输入端,用于对所述滤波器级的所述同相输出端和所述异相输出端处存在的电压电平进行比较,以便确定所述DC偏移电压的存在。
17.如权利要求16所述的用于对DC偏移电压进行校正的方法,其中,所述偏移存在信号是由所述电压比较器提供的1比特二进制信号,用于指示所述DC偏移电压的存在。
18.一种用于对复数滤波器电路的滤波器级输出端的DC偏移电压进行校正的装置,包括:
用于对所述滤波器级的输出端处的DC偏移电压进行感测的模块;
用于生成偏移存在信号的模块,所述偏移存在信号用于指示在所述滤波器级的输出端处存在所述DC偏移电压;
用于将所述偏移存在信号变换成模拟补偿的模块;以及
用于根据所述偏移存在信号将补偿信号施加到所述滤波器级的输出端的模块。
19.如权利要求18所述的用于对DC偏移电压进行校正的装置,还包括:
用于保持从中选择出所述补偿电平的多个电压电平幅度的模块;以及
用于对所述多个电压电平幅度执行二进制搜索,以便基于所述偏移存在信号确定选择哪个所述电压电平作为所述补偿信号的模块;
用于根据所确定的电压电平幅度生成所述补偿信号的模块。
20.如权利要求19所述的用于对DC偏移电压进行校正的装置,还包括:用于设置所述补偿电压电平以便与所述滤波器级的编程增益值相匹配的模块。
21.如权利要求18所述的用于校正DC偏移电压的装置,其中,所述用于对所述滤波器级的输出端处的DC偏移电压进行感测的模块包括电压比较器,所述电压比较器具有与所述滤波器级的同相输出端相连的同相输入端以及与所述滤波器级的异相输出端相连的异相输入端,用于对所述滤波器级的所述同相输出端和所述异相输出端处存在的电压电平进行比较,以便确定所述DC偏移电压的存在。
22.如权利要求21所述的用于对DC偏移电压进行校正的装置,其中,所述偏移存在信号是由所述电压比较器提供的1比特二进制信号,用于指示所述DC偏移电压的存在。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/325,804 US7835467B2 (en) | 2006-01-05 | 2006-01-05 | DC offset correction for high gain complex filter |
US11/325,804 | 2006-01-05 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101366169A true CN101366169A (zh) | 2009-02-11 |
Family
ID=38224409
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007800019701A Pending CN101366169A (zh) | 2006-01-05 | 2007-01-05 | 用于高增益复数滤波器的dc偏移校正 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7835467B2 (zh) |
EP (1) | EP1969715A4 (zh) |
JP (1) | JP2009522936A (zh) |
KR (1) | KR20080084852A (zh) |
CN (1) | CN101366169A (zh) |
WO (1) | WO2007081795A2 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104184476A (zh) * | 2013-05-21 | 2014-12-03 | 联发科技股份有限公司 | 数字式传送器与用来补偿该数字式传送器的不匹配的方法 |
CN113497625A (zh) * | 2020-04-02 | 2021-10-12 | 意法半导体股份有限公司 | 转换器电路、对应设备以及偏移补偿方法 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7668237B2 (en) * | 2002-02-22 | 2010-02-23 | Harman Becker Automotive Systems Gmbh | Equalizer containing a plurality of interference correcting equalizer sections |
KR101472469B1 (ko) * | 2008-01-15 | 2014-12-12 | 삼성전자주식회사 | Dc 오프셋을 실시간으로 제거하는 dc 오프셋 보상 회로및 상기 dc 오프셋 보상 회로를 포함하는 수신 시스템 |
US8164494B2 (en) * | 2008-12-02 | 2012-04-24 | Electronics And Telecommunications Research Institute | Method and device for digitally correcting DC offset |
JP5611070B2 (ja) | 2011-01-28 | 2014-10-22 | ルネサスエレクトロニクス株式会社 | 半導体集積回路およびその動作方法 |
JP5599352B2 (ja) * | 2011-03-30 | 2014-10-01 | パナソニック株式会社 | 受信装置 |
EP2637311B1 (en) * | 2012-03-08 | 2016-12-07 | Intel Deutschland GmbH | Algorithm for raw rf transceiver dc offset calibration |
CN103312647B (zh) | 2012-03-08 | 2017-07-04 | 英特尔德国有限责任公司 | 用于精细rf收发器直流偏移校准的方法 |
EP2637312B1 (en) * | 2012-03-08 | 2017-01-11 | Intel Deutschland GmbH | Algorithm for fine rf transceiver dc offset calibration |
US8787503B2 (en) * | 2012-09-18 | 2014-07-22 | Vixs Systems, Inc. | Frequency mixer with compensated DC offset correction to reduce linearity degradation |
US10058823B2 (en) | 2013-06-03 | 2018-08-28 | Basf Se | Membranes |
EP2869077B1 (en) * | 2013-10-30 | 2017-06-14 | Nxp B.V. | Offset compensation for zero-crossing detection |
KR102293056B1 (ko) | 2015-07-30 | 2021-08-27 | 삼성전자주식회사 | 디지털 아날로그 변환기 |
US10651797B2 (en) * | 2018-04-09 | 2020-05-12 | Infineon Technologies Austria Ag | Amplifier offset and compensation |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4091671B2 (ja) * | 1995-08-08 | 2008-05-28 | 松下電器産業株式会社 | 直流オフセット補償装置 |
US5898912A (en) * | 1996-07-01 | 1999-04-27 | Motorola, Inc. | Direct current (DC) offset compensation method and apparatus |
US6332205B1 (en) * | 1998-12-08 | 2001-12-18 | Stmicroelectronics N.V. | Data recovery system having offset compensation |
CA2296824A1 (en) * | 1999-03-11 | 2000-09-11 | Intersil Corporation | Successive approximation correction of dc offset in filter-buffer baseband path of data radio |
US6114980A (en) * | 1999-04-13 | 2000-09-05 | Motorola, Inc. | Method and apparatus for settling a DC offset |
US6327313B1 (en) * | 1999-12-29 | 2001-12-04 | Motorola, Inc. | Method and apparatus for DC offset correction |
US6356217B1 (en) * | 2000-02-29 | 2002-03-12 | Motorola, Inc. | Enhanced DC offset correction through bandwidth and clock speed selection |
US6313769B1 (en) * | 2000-05-03 | 2001-11-06 | Agere Systems Guardian Corp. | Baseband digital offset correction |
JP3979485B2 (ja) * | 2001-01-12 | 2007-09-19 | 株式会社ルネサステクノロジ | 信号処理用半導体集積回路および無線通信システム |
US6476973B1 (en) | 2001-02-13 | 2002-11-05 | Eastman Kodak Company | Compound surface to aid in the fabrication of a lens with a plano surface |
US7076225B2 (en) * | 2001-02-16 | 2006-07-11 | Qualcomm Incorporated | Variable gain selection in direct conversion receiver |
US6704551B2 (en) * | 2001-02-21 | 2004-03-09 | Koninklijke Philips Electronics N.V. | Calibration of in-phase and quadrature transmit branches of a transmitter |
KR100394318B1 (ko) * | 2001-03-22 | 2003-08-09 | 주식회사 버카나와이어리스코리아 | 주파수 변환 믹서 출력의 디씨 오프셋 제거 장치 및 방법 |
GB2382242B (en) * | 2001-11-15 | 2005-08-03 | Hitachi Ltd | Direct-conversion transmitting circuit and integrated transmitting/receiving circuit |
GB0127535D0 (en) * | 2001-11-16 | 2002-01-09 | Hitachi Ltd | A communication semiconductor integrated circuit device and wireless communication system |
US6775530B2 (en) * | 2001-11-27 | 2004-08-10 | Qualcomm Inc. | Direct conversion of narrow-band RF signals |
JP3968250B2 (ja) * | 2002-02-05 | 2007-08-29 | 富士通株式会社 | Dcオフセットキャンセル回路 |
EP1476974A4 (en) * | 2002-02-21 | 2005-05-04 | Analog Devices Inc | RADIO OF THREE ME G N RATION |
US6700514B2 (en) * | 2002-03-14 | 2004-03-02 | Nec Corporation | Feed-forward DC-offset canceller for direct conversion receiver |
US6756924B2 (en) * | 2002-05-16 | 2004-06-29 | Integrant Technologies Inc. | Circuit and method for DC offset calibration and signal processing apparatus using the same |
US6753727B2 (en) * | 2002-06-13 | 2004-06-22 | Skyworks Solutions, Inc. | Sequential DC offset correction for amplifier chain |
FR2850499B1 (fr) * | 2003-01-28 | 2005-10-21 | St Microelectronics Sa | Procede et circuit de correction de l'offset d'une chaine d'amplification |
US7215722B2 (en) * | 2003-06-09 | 2007-05-08 | Ali Corporation | Device for WLAN baseband processing with DC offset reduction |
JP2005005873A (ja) * | 2003-06-10 | 2005-01-06 | Matsushita Electric Ind Co Ltd | オフセット補償機能付きd/a変換装置およびd/a変換装置のオフセット補償方法 |
US6806756B1 (en) * | 2003-06-16 | 2004-10-19 | Delphi Technologies, Inc. | Analog signal conditioning circuit having feedback offset cancellation |
KR100678244B1 (ko) * | 2003-12-18 | 2007-02-02 | 삼성전자주식회사 | 주파수 직접 변환 장치에서 직류 옵셋 제거 장치 및 방법 |
JP2005295494A (ja) * | 2003-12-25 | 2005-10-20 | Matsushita Electric Ind Co Ltd | 直流オフセットキャンセル回路 |
US7409189B2 (en) * | 2004-03-30 | 2008-08-05 | Intel Corporation | Calibration and testing architecture for receivers |
TWI290640B (en) * | 2004-06-16 | 2007-12-01 | Mediatek Inc | Laser power controller and method for performing an auto power control |
-
2006
- 2006-01-05 US US11/325,804 patent/US7835467B2/en active Active
-
2007
- 2007-01-05 WO PCT/US2007/000264 patent/WO2007081795A2/en active Application Filing
- 2007-01-05 KR KR1020087019212A patent/KR20080084852A/ko not_active Application Discontinuation
- 2007-01-05 CN CNA2007800019701A patent/CN101366169A/zh active Pending
- 2007-01-05 EP EP07709582A patent/EP1969715A4/en not_active Withdrawn
- 2007-01-05 JP JP2008549572A patent/JP2009522936A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104184476A (zh) * | 2013-05-21 | 2014-12-03 | 联发科技股份有限公司 | 数字式传送器与用来补偿该数字式传送器的不匹配的方法 |
CN104184476B (zh) * | 2013-05-21 | 2017-09-22 | 联发科技股份有限公司 | 数字式传送器与用来补偿该数字式传送器的不匹配的方法 |
CN113497625A (zh) * | 2020-04-02 | 2021-10-12 | 意法半导体股份有限公司 | 转换器电路、对应设备以及偏移补偿方法 |
CN113497625B (zh) * | 2020-04-02 | 2024-07-19 | 意法半导体股份有限公司 | 转换器电路、对应设备以及偏移补偿方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2007081795A3 (en) | 2008-04-10 |
KR20080084852A (ko) | 2008-09-19 |
EP1969715A2 (en) | 2008-09-17 |
US7835467B2 (en) | 2010-11-16 |
WO2007081795A2 (en) | 2007-07-19 |
US20070153945A1 (en) | 2007-07-05 |
JP2009522936A (ja) | 2009-06-11 |
EP1969715A4 (en) | 2009-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101366169A (zh) | 用于高增益复数滤波器的dc偏移校正 | |
US9385673B2 (en) | Amplifier with offset compensation | |
CN103380569B (zh) | 直流偏移补偿 | |
US10048714B2 (en) | Current source calibration tracking temperature and bias current | |
KR940017287A (ko) | 변환기, 오프세트 조정회로 및 휴대 통신 단말장치 | |
CN105759225B (zh) | 磁场感测装置及其磁场感测方法 | |
CN108664162A (zh) | 触控装置及其信号处理电路和运作方法 | |
US9496012B2 (en) | Method and apparatus for reference voltage calibration in a single-ended receiver | |
WO2012173112A1 (ja) | 増幅器および信号処理装置 | |
CN101652955A (zh) | 时钟数据恢复装置 | |
US6771122B2 (en) | DC offset compensation circuit of closed loop operational amplifier and method of compensating for DC offset | |
CN103090885B (zh) | 用于校正传感器信号的设备和方法 | |
US7372331B2 (en) | Receiver circuit | |
CN101689886B (zh) | 修正电路以及测试装置 | |
KR102639945B1 (ko) | 보상 회로 및 칩, 방법, 장치, 저장 매체, 전자장치 | |
WO1995009481A1 (en) | Amplifier calibration apparatus and method therefor | |
US20060279357A1 (en) | Low distortion class-D amplifier using sampling of a servo-loop amplifier output | |
US4549165A (en) | Dynamic voltage reference apparatus for A/D converters | |
US6175254B1 (en) | System for compensating a signal for an offset from a reference level | |
US6625232B1 (en) | Smart DC offset correction loop | |
JP4394970B2 (ja) | プログラマブル・ゲイン増幅器を利用した信号の測定 | |
US7009420B2 (en) | Input circuit for receiving a signal at an input on an integrated circuit | |
JP2001007654A (ja) | 信号強度検出装置 | |
US20050270092A1 (en) | Calibration technique for variable-gain amplifiers | |
CN102347756B (zh) | 信号产生器与具有该信号产生器的信号强度侦测电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20090211 |