CN101246677B - 半导体集成电路装置和数据处理器系统 - Google Patents

半导体集成电路装置和数据处理器系统 Download PDF

Info

Publication number
CN101246677B
CN101246677B CN2008100058628A CN200810005862A CN101246677B CN 101246677 B CN101246677 B CN 101246677B CN 2008100058628 A CN2008100058628 A CN 2008100058628A CN 200810005862 A CN200810005862 A CN 200810005862A CN 101246677 B CN101246677 B CN 101246677B
Authority
CN
China
Prior art keywords
speed serial
interface circuit
serial interface
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008100058628A
Other languages
English (en)
Other versions
CN101246677A (zh
Inventor
宫田修作
园山浩史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Synaptics Japan GK
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Publication of CN101246677A publication Critical patent/CN101246677A/zh
Application granted granted Critical
Publication of CN101246677B publication Critical patent/CN101246677B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

提供一种可有助于提高具有包含RAM和显示驱动器电路的半导体集成电路装置的系统的可靠性和高性能的显示数据的输入接口技术。该半导体集成电路装置包括具有一个差动串行数据信道的第一高速串行接口电路和具有多个差动串行数据信道的第二高速串行接口电路,第一高速串行接口电路对控制信息执行与外面的接口,并且控制电路基于控制信息执行内部操作。两个高速串行接口电路共享RAM用于显示数据信息的存储。根据被输入到第一高速串行接口电路的控制信息通过控制电路确定是通过使用第一高速串行接口电路还是第二高速串行接口电路接收要被供给到RAM的数据信息。

Description

半导体集成电路装置和数据处理器系统
(对相关申请的交叉引用)
2007年2月16日提交的日本专利申请No.2007-35693的包括说明书、附图和摘要的全部公开内容在此引入作为参考。
技术领域
本发明涉及具有用作帧缓冲器(frame buffer)和显示驱动器电路的RAM的显示驱动控制装置或半导体集成电路装置中的显示数据的输入接口技术,并涉及有效适用于诸如移动电话的移动通信终端装置的技术。
背景技术
诸如移动电话的移动通信终端装置不仅与因特网连接兼容而且与地面数字电视广播接收兼容,并且,必须实现从基带单元到显示驱动控制装置的增加的显示数据的高速数据传送。日本未审查专利公开公报No.2006-146220公开了使用高速串行接口电路用于与基带单元耦合的显示驱动控制装置的接口电路的移动电话。日本未审查专利公开公报No.2001-222249公开了设置高速串行接口电路以及并行接口电路并且可同时将来自并行接口电路的静物图像数据和来自高速串行接口电路的移动图像数据写入RAM中的技术。
发明内容
关于在显示驱动控制装置中使用传送处理能力相互不同的多个高速串行接口电路,本发明的发明人研究如下。在在通过铰链部分可折叠地设置在本体外壳上的盖体外壳中安装显示驱动控制装置和显示装置的结构中,如果线路的数量较少,那么能够降低穿过铰链部分的线路不希望地断开的风险。如果高速串行接口电路和并行接口电路均被使用,那么信号线的数量增加。另外,当在多个高速串行接口电路之间切换显示图像数据的输入时,除非与开始向RAM供给输入到一个高速串行接口电路的显示数据的定时同时控制停止向RAM供给输入到另一个高速串行接口电路的图像数据的定时,否则在切换时图像显示畸变。考虑将一个高速串行接口电路与主处理器耦合并将其它的高速串行接口电路与主处理器的加速器耦合,那么,为了提高整个系统的性能,必须确定向哪一个接口电路有利地分配命令接口功能。
本发明的目的是,提供一种可有助于提高加入包含RAM和显示驱动器电路的半导体集成电路装置的系统的可靠性和高性能两个方面的显示数据的输入接口技术。
本发明的另一目的是,有助于提高包括通过不同的高速串行接口电路与主处理器和加速器耦合的显示驱动控制装置的数据处理器系统的可靠性和高性能。
本发明的另一目的是,当在多个高速串行接口电路之间切换图像数据的输入时防止图像显示的畸变。
参照本说明书的说明和附图,本发明的上述目的、其它目的和新颖性特征将变得十分明显。
以下是在本申请中公开的本发明中的代表性概要的简要说明。
即,半导体集成电路装置包括具有一个差动串行数据信道的第一高速串行接口电路和具有多个差动串行数据信道的第二高速串行接口电路,第一高速串行接口电路通过使用控制信息执行与外面的命令接口(command interface),并且控制电路基于控制信息执行内部操作。两个高速串行接口电路共享RAM用于显示数据信息的存储。根据被输入到第一高速串行接口电路的控制信息通过控制电路确定当接收要供给RAM的数据信息时是使用第一高速串行接口电路还是使用第二高速串行接口电路。
根据上述手段,由于对于显示数据信息的外部接口使用第一和第二高速串行接口,因此可通过使用少量的接口信号线将显示数据信息供给到半导体集成电路装置,并且能够在加入半导体集成电路装置的装置中降低与半导体集成电路装置耦合的接口信号线不希望地断开的风险。关于这一点,能够提高系统的可靠性。
由于对于控制信息和数据信息的接口使用高速串行接口,因此可以很容易地通过使用少量的接口信号线保障大量的数据传送。另外,命令接口功能不被分配给数据传送能力相对较高的第二高速串行接口电路。因此,在为了降低主处理器上的负载而将特定的数据处理专用的加速器与第二高速串行接口电路耦合的使用方案中,第二高速串行接口电路可专于接收特定数据处理的结果。关于这些点,能够作为加入半导体集成电路装置的整个系统而提高数据处理性能。
以下是在本申请中公开的本发明中的代表性概要的简要说明。
即,能够有助于同时提高加入包含RAM和显示驱动器电路的半导体集成电路装置的系统的可靠性和高性能。
附图说明
图1是例示适用于移动电话的本发明的数据处理器系统的框图;
图2是当显示由MDDI电路接收的图像数据时显示被切换到来自MVI电路的图像数据的显示的定时图;
图3是例示由具有两个差动串行数据信道的MVI电路传送的数据信息和用于一个像素的选通脉冲(strobe)信息的传送格式的格式图;
图4是例示由具有三个差动串行数据信道的MVI电路传送的数据信息和用于一个像素的选通脉冲信息的传送格式的格式图。
具体实施方式
(1.代表性实施例)
首先说明在本申请中公开的本发明的代表性实施例的概要。应当注意,在代表性实施例的概要说明中提到的带括号的附图标记仅例示在给予附图标记的构成要素的概念中包含的构成要素。
[1]根据本发明的代表性实施例的半导体集成电路装置(7)包括:具有一个差动串行数据信道的第一高速串行接口电路(10);具有多个差动串行数据信道的第二高速串行接口电路(12);控制电路(11);RAM(16);和显示驱动器电路(17)。从外面被输入第一高速串行接口电路的数据信息和从外面被输入第二高速串行接口电路的数据信息可被供给到RAM。显示驱动器电路基于从RAM读取的数据信息产生显示驱动信号。控制电路根据从外面输入第一高速串行接口电路的控制信息控制内部操作。特别地,根据被输入到第一高速串行接口电路的控制信息通过控制电路确定是通过使用第一高速串行接口电路还是第二高速串行接口电路接收要被供给到RAM的数据信息。
根据上述手段,由于对于显示数据信息的外部接口使用第一和第二高速串行接口,因此可通过使用少量的接口信号线将显示数据信息供给到半导体集成电路装置,并且能够在加入半导体集成电路装置的系统中降低与半导体集成电路装置耦合的接口信号线不希望地断开的风险。关于这一点,能够提高系统的可靠性。
由于对于控制信息和数据信息的接口使用高速串行接口,因此可以很容易地通过使用少量的接口信号线保障大量的数据传送。另外,使用控制信息的命令接口功能不被分配给数据传送能力相对较高的第二高速串行接口电路。因此,在为了降低主处理器上的负载而将特定的数据处理专用的加速器与第二高速串行接口电路耦合的使用方案中,第二高速串行接口电路可专于接收特定数据处理的结果。关于这些点,作为加入半导体集成电路装置的整个系统而提高数据处理性能。
作为本发明的具体配置,控制电路在对被输入第一高速串行接口电路的数据信息的RAM操作中使用从外部端子输入的第一帧同步信号(VSYNC),并在对被输入第二高速串行接口电路的数据信息的RAM操作中使用通过使用从第二高速串行接口电路输入的选通脉冲信息再现的第二帧同步信号(VS)。第一高速串行接口电路是与差动选通脉冲信号同步输入数据信息和控制信息的移动数字数据接口(以下简称为MDDI)电路。第二高速串行接口电路是与时钟信号同步输入数据信息和选通脉冲信息的移动视频接口(以下简称为MVI)电路。
作为本发明的另一具体配置,当将输入第一高速串行接口电路的数据信息供给RAM时,控制电路响应通过控制信息的切换指令开始第二帧同步信号的再现,并且,在完成与第一帧同步信号同步的1帧的数据信息的写入之后,与第二帧同步信号同步开始将输入第二高速串行接口电路的数据信息写入RAM中。类似地,当将输入第二高速串行接口电路的数据信息供给RAM时,在响应通过控制信息的切换指令完成与第二帧同步信号同步的1帧的数据信息的写入之后,控制电路与第一帧同步信号同步开始将输入第一高速串行接口电路的数据信息写入RAM中。因此,在1帧的中间不存在停止向RAM供给输入到一个高速串行接口电路的数据信息的定时和开始向RAM供给输入到另一高速串行接口电路的数据信息的定时。因此,即使当被存储在RAM中的数据信息的输入被切换时,图像显示也不畸变。
[2]根据本发明的代表性实施例的数据处理器系统包括:主处理器(2);与主处理器耦合的加速器(3);与主处理器和加速器耦合的显示驱动控制装置(7);和与显示驱动控制装置耦合的显示装置(8)。显示驱动控制装置包含:与主处理器耦合并具有一个差动串行数据信道的第一高速串行接口电路(10);与加速器耦合并具有多个差动串行数据信道的第二高速串行接口电路(12);控制电路(11);RAM(16)和显示驱动器电路(17)。从主处理器输入到第一高速串行接口电路的数据信息和从加速器输入到第二高速串行接口电路的数据信息可被供给到RAM。显示驱动器电路基于从RAM读取并被输出到显示装置的数据信息产生显示驱动信号。控制电路根据从主处理器输入第一高速串行接口电路的控制信息控制内部操作。特别地,根据被输入到第一高速串行接口电路的控制信息通过控制电路确定是通过使用第一高速串行接口电路还是第二高速串行接口电路接收要被供给到RAM的数据信息。
根据上述手段,由于对显示数据信息的外部接口使用第一和第二高速串行接口,因此可通过使用少量的接口信号线将显示数据信息供给到半导体集成电路装置,并且能够在加入半导体集成电路装置的系统中降低与半导体集成电路装置耦合的接口信号线不希望地断开的风险。关于这一点,能够提高系统的可靠性。
由于对于控制信息和数据信息的接口使用高速串行接口,因此可以很容易地通过使用少量的接口信号线保障大量的数据传送。另外,使用控制信息的命令接口功能不被分配给数据传送能力相对较高的第二高速串行接口电路。因此,在为了降低主处理器上的负载而将特定的数据处理专用的加速器与第二高速串行接口电路耦合的使用方案中,第二高速串行接口电路可专于接收特定数据处理的结果。关于这些点,能够提高数据处理器系统中的数据处理性能。
(2.实施例的说明)
以下更详细地说明实施例。
在图1中例示根据本发明的数据处理器系统。该数据处理器系统适用于移动电话。在图1中代表性地示出液晶显示控制模块(LCDMDL)1、基带处理器(BBP)2、应用处理器(APPLP)3、射频接口单元(RF)4和天线5。RF接口单元4执行诸如发送/接收信号的调制或解调和频率上转换或频率下转换的模拟处理。基带处理器2执行用于移动电话通信的信道编解码(codec)和音频编解码,并进一步执行诸如对地面数字广播信号的OFDM(正交频分复用(Orthogonal Frequency Division Multiplexing))解调处理的基带处理。另外,基带处理器2被配置为执行来自音频端口(未示出)的音频数据的再现处理和来自照相机端口(未示出)的摄影数据的图像处理的主微计算机。虽然不被特别限制,但基带处理器2通过其它端口(未示出)与按键输入单元耦合,并通过A/D转换器和D/A转换器与麦克风和扬声器耦合。应用处理器3用作根据从基带处理器2发出的命令执行数据处理的加速器,并例如对通过在基带处理器2中执行OFDM解调处理获得的传输流数据执行视频解码和音频解码。基带处理器2和应用处理器3单独地被配置为半导体集成电路装置。应当注意,基带处理器2和应用处理器3可被集成到一个半导体基板(芯片)中以用作一个半导体集成电路装置。
基带处理器2通过MDDI与液晶显示控制模块1执行主机接口,并通过MVI与液晶显示控制模块1执行移动图像数据等的高速接口。基带处理器2还通过MDDI与液晶显示控制模块1执行当接收电子邮件时获得的文本数据的接口。
液晶显示控制模块1包含与基带处理器2和应用处理器3耦合的液晶显示驱动控制装置(LCDDRV)7和与液晶显示驱动控制装置7耦合的液晶显示器(LCDPNL)8。通过使用对诸如单晶硅的一个半导体衬底制造互补MOS集成电路的技术配置液晶显示驱动控制装置7。
液晶显示器8包含480×864个像素的点矩阵液晶面板但不特别限于此,并且具有480个作为信号电极的源电极和864个作为扫描电极的栅电极。通过根据扫描电极的依次驱动对各个扫描电极使用480段图像数据驱动源电极而显示图像。
液晶显示驱动控制装置7包含MDDI电路(IF_MDDI)10、控制电路11、MVI电路(IF_MVI)12、PLL电路(PLL)13、内部数据总线14、地址计数器电路(ACUNT)15、RAM 16和液晶驱动器电路(DISPDRV)17。控制电路11包含系统接口电路(SYSIF)18和定时发生器(TGEN)19。RAM 16被用作帧缓冲器并单独地具有写入端口和读取端口。地址计数器电路15单独地具有用于RAM 16的写入地址计数器和读取地址计数器。
MDDI电路10是用于通过使用单一差动串行数据信道执行与基带处理器2的高速串行接口的电路,并通过两个差动数据线Data±和两个差动选通脉冲信号线Stb±与基带处理器2的相应的接口电路耦合。诸如图像数据的数据信息和诸如命令和参数的控制信息以预定的格式在差动数据线Data±上被传送。差动数据线Data±上的传送与差动选通脉冲信号线Stb±上的差动时钟同步。通过MDDI电路10接收的控制信息被供给到系统接口电路18,并且数据信息根据定时发生器19的控制被供给到内部数据总线14。
系统接口电路18包含命令寄存器电路(CREG)20和参数寄存器电路(PREG)21。命令寄存器电路20具有多个命令寄存器,这些命令寄存器中的每一个都被分配唯一的地址用于规定各操作的控制代码并都保持相应的控制代码。命令寄存器通过例如非易失性存储器元件保持控制代码。参数寄存器电路21是可以以可编程方式向其设置用于规定要被设置到帧缓冲器的窗口区域的参数信息并向其分配唯一地址的寄存器电路。
当指示液晶显示驱动控制装置7执行操作时,基带处理器2向MDDI电路10供给地址信息作为用于指示目标命令的控制信息。因此,命令寄存器电路20向定时发生器19供给由由地址信息规定的命令寄存器保持的控制代码。定时发生器19根据控制代码产生内部控制信号以控制诸如对RAM 16的访问定时和对液晶驱动器电路17的显示定时的内部操作定时。
基带处理器2向MDDI电路10供给用于当规定帧缓冲器的窗口区域时规定该区域的数据信息和存储数据信息的参数寄存器电路21的地址信息。因此,在由地址信息规定的参数寄存器电路21中的寄存器中设置窗口区域规定信息。在对RAM 16的窗口区域的写入访问中,根据被设置到参数寄存器电路21的窗口区域规定信息将窗口区域的地址的开始预设到地址计数器电路15的写入地址计数器中,并且根据地址的结束和区域宽度控制写入地址计数器的地址增量操作。在对RAM 16的整个帧缓冲器的写入访问和读取访问中,地址计数器电路15的增量操作从其初始值开始。
系统接口电路18在其中输入复位信号RESET、垂直同步信号VSYNC和点时钟信号DOTCK等,并输出帧标记信号FMARK。垂直同步信号VSYNC是被视为被供给到MDDI电路10的图像数据的显示帧同步信号的信号。如图2例示的那样,MDDI电路10在垂直同步信号VSYNC的两个循环的周期中从基带处理器2接收用于1帧的图像数据。控制电路11在垂直同步信号VSYNC的两个循环的周期中(例如,在图2的时间t0~t2的周期中)将从MDDI电路10接收的1帧缓冲器的图像数据写入帧缓冲器中,并在垂直同步信号VSYNC的两个循环的周期中(例如,在时间t1~t2和t3~t4的周期中)将写入帧缓冲器中的图像数据读取两次,并显示该图像数据两次。在这种情况下,显示一个帧的一个周期与在60Hz循环中限定的一个周期对应。虽然不被特别限制,但此时的写入和读取操作中的地址计数器15的增量操作与从Data±和Stb±的变化点产生的内部点时钟DOTCK同步。在液晶显示驱动控制装置7向基带处理器2输出帧标记信号FMARK的情况下,基带处理器2与帧标记信号FMARK的循环同步输出图像数据。在这种情况下,基带处理器2不需要输出垂直同步信号VSYNC。
MVI电路12是用于通过多个差动串行数据信道执行与应用处理器3的高速串行接口的电路。MVI电路12通过例如第一差动串行数据信道的两个差动数据线D0±、第二差动串行数据信道的两个差动数据线D1±和时钟线PCLK与应用处理器3的相应接口电路耦合。诸如移动图像数据的数据信息和用于帧同步的选通脉冲信息以预定的格式在差动数据线D0±和Do±上被传送。差动数据线D0±和Do±上的传送与时钟线PCLK上的像素时钟信号同步。由MVI电路12接收的选通脉冲信息被供给到定时发生器19,并且数据信息根据定时发生器19的控制被供给到内部数据总线14。PLL电路13在其中输入通过时钟线PCLK传送的像素时钟信号,并产生与像素时钟信号相位同步的内部时钟。产生的内部时钟用作用于地址计数器电路15的增量的点时钟。
在图3中例示通过MVI电路12传送的数据信息和用于一个像素的选通脉冲信息的传送格式。图3例示1像素的RGB数据为16位、18位和24位的情况。X代表不定,Ri代表红色的色素数据、G代表绿色色素数据,B代表蓝色色素数据,VS代表垂直同步选通脉冲数据位、HS代表水平同步选通脉冲数据位,DE代表数据启用位,CP代表奇偶校验位(parity error bit)位,RES代表复位位。MVI电路12将以预定传送格式供给的数据信息和选通脉冲信息转换成并行数据,并且并行转换的选通脉冲信息被供给到定时发生器19。被并行转换的垂直同步选通脉冲数据位VS用作帧同步信号(以下也称为垂直同步信号VS)。并行转换的数据根据定时发生器19的控制被供给到内部数据总线14,并被写入RAM 16。此时将数据信息写入RAM 16中的写入被控制为与垂直同步信号VS同步,并且被写入的数据信息的读取与垂直同步信号VS同步。由于MVI电路12具有两个差动串行数据信道,因此MVI电路12在垂直同步信号VS的一个循环周期中从应用处理器3接收1帧的图像数据。控制电路11在垂直同步信号VS的一个循环的周期中(例如,在图2的时间t7~t9的周期中)将由MVI电路12接收的1帧缓冲器的图像数据写入帧缓冲器中,并在垂直同步信号VS的同一个循环中(例如,在时间t8~t10的周期中)将写入帧缓冲器中的图像数据读取一次,并显示该图像数据一次。
如上所述,MVI电路12可实现比MDDI电路10的数据传送速率高的数据传送速率。通过对其关注,很显然,MDDI电路10被用于供给静态图像的图像数据或用于诸如时间和接收状态的系统信息的窗口显示的图像数据,并且MVI电路12被用于供给用于通过地面数字广播的移动图像显示的图像数据。当此时切换输入图像数据时,控制电路11在防止显示图像畸变的同时执行切换。将对切换控制进行说明。
图2表示当通过使用由MDDI电路10接收的图像数据显示字符A时通过从MVI电路12切换到图像数据显示字符B的定时图。在图2中,DISP代表显示周期,FP代表前沿(Vsync之前的空白周期),BP代表后沿(Vsync之后的空白周期)。
基于通过MDDI电路10向命令寄存器电路20供给的控制信息确定用于图像显示的图像数据是由MDDI电路10接收还是由MVI电路12接收。简言之,MDDI电路10执行与主机的命令接口。
基带处理器2改变垂直同步信号VSYNC,以在垂直同步信号VSYNC的每两个循环中向MDDI电路10输出用于1帧的图像数据。控制电路11在垂直同步信号VSYNC的两个循环中将用于1帧的图像数据写入RAM 16中,并对各垂直同步信号VSYNC从RAM 16读取所写入的用于1帧的图像数据,并在液晶显示器8上显示图像数据。当切换到来自MVI电路12的图像数据的显示时,基带处理器2首先向MDDI电路10输出用于规定用于切换到来自MVI电路12的图像数据的显示的命令的控制信息,并且命令代码因此从由控制信息规定的命令寄存器被输出到定时发生器19。与其响应,定时发生器19通过使用控制信号S1激活PLL电路13和MVI电路12(时间t5)。MVI电路12向定时发生器19供给从应用处理器3供给的选通脉冲信息获得的垂直同步信号VS。定时发生器19继续对已在通过使用控制信号S1发出的激活指令的时间执行的来自MDDI电路10的图像数据的显示控制,并完成用于1帧的图像数据的显示(时间t6)。随同其一起,当检测供给的垂直同步信号VS的一个循环的过去时(时间t7),定时发生器19向MVI电路12供给控制信号S2,并且开始将MVI电路12从应用处理器3接收的数据信息写入RAM 16的帧缓冲器中的控制和读取写入帧缓冲器中的图像数据用于显示的控制。写入与垂直同步信号VS的循环的开始同步开始,并且读取从后沿BP之后开始。然后,可以对垂直同步信号VS的各个循环重新写入和显示图像数据。当切换图像数据时,在对1帧完成已显示的图像数据A的显示之后,图像数据被切换。因此,在切换过程中不可能存在图像显示的畸变。
虽然定时图没有被特别示出,但即使对当显示由MVI电路12接收的图像数据时显示被切换到来自MDDI电路10的图像数据的显示的情况也执行相同的控制。特别地,MVI电路12从应用处理器3接收图像数据,在垂直同步信号VS的各个循环中将1帧的图像数据写入帧缓冲器中,并且读取被写入的用于1帧的图像数据用于显示。此时,基带处理器2向MDDI电路10输出用于规定用于切换到来自MDDI电路10的图像数据的显示的命令的控制信息,并且命令代码因此从由控制信息规定的命令寄存器被输出到定时发生器19。定时发生器19继续对已执行的来自MVI电路12的图像数据的显示控制,并完成用于1帧的图像数据的显示。当完成显示时,定时发生器19检测从基带处理器2供给的垂直同步信号VSYNC的一个循环的过去,然后将控制信号S3供给到MDDI电路10,并开始将MDDI电路10从基带处理器2接收的数据信息写入RAM 16的帧缓冲器中的控制和读取被写入帧缓冲器中的图像数据用于显示的控制。同样,在这种情况下,当切换图像数据时,在完成1帧已显示的图像数据的显示之后,图像数据被切换。因此,在切换过程中不可能存在图像显示的畸变。
根据上述的数据处理器系统,可以获得以下的操作效果。
[1]由于对显示数据信息的外部接口使用分别具有差动串行数据信道的MDDI电路10和MVI电路12,因此可通过使用少量的接口信号线从基带处理器2和应用处理器3向液晶显示驱动控制装置7供给显示数据信息,并且能够在加入液晶显示驱动控制装置7的诸如移动电话的数据处理器系统中降低与液晶显示驱动控制装置7耦合的接口信号线不希望地断开的风险。关于这一点,能够提高数据处理器系统的可靠性。
[2]由于对控制信息和数据信息的接口使用分别具有差动串行数据信道的MDDI电路10和MVI电路12,因此可以很容易地通过使用少量的接口信号线保障大量的数据传送。另外,使用控制信息的命令接口功能不被分配给数据传送能力相对较高的MVI电路12。因此,在为了降低基带处理器2上的负载而将作为地面数字广播信号的解码处理专用的加速器的应用处理器3与MVI电路12耦合的使用方案中,MVI电路12可专于接收解码处理的结果。关于这些点,能够作为加入液晶显示驱动控制装置7的整个数据处理器系统而提高数据处理性能。
[3]当要被存储到帧缓冲器中的图像数据的输入在MDDI电路10和MVI电路12之间被切换时,完成1帧当切换时已显示的图像数据的显示,然后存储在帧缓冲器中的图像数据被切换。因此,在切换过程中不可能存在图像显示的畸变。特别地,由于使用当完成1帧已显示的图像数据的显示时与新显示目标的帧同步信号同步切换图像数据的控制方法,因此可相对很容易地实现控制逻辑。
已基于实施例具体说明了由本发明人实现的本发明,但本发明不限于这些实施例。很显然,在不背离本发明的要旨的范围内,可以以各种方式改变本发明。
例如,MVI电路可具有两个或更多个差动串行数据信道。例如,在三个信道的情况下,在图4中例示每一像素的信息传送格式。同样,在图4中,与图3类似,例示对于一个像素的RGB数据为16位、18位和24位的情况。与主机装置的命令接口不限于从基于地址信息选择的命令寄存器输出命令代码的命令寄存器20的配置,而主机装置可直接发出命令代码。具有差动串行数据信道的高速串行接口电路不限于MDDI电路和MVI电路,而可以是具有其它的称呼的高速串行接口电路。液晶显示驱动控制装置进行显示控制的显示尺寸可以适当地变化。本发明不限于移动电话,而可以被广泛地应用于诸如PDA的其它的移动信息终端装置和其它的电子装置。

Claims (14)

1.一种半导体集成电路装置,包括:
具有一个差动串行数据信道的第一高速串行接口电路;
具有多个差动串行数据信道的第二高速串行接口电路;
根据从外面输入到所述第一高速串行接口电路的控制信息控制内部操作的控制电路;
能够被供给从外面输入到所述第一高速串行接口电路的数据信息和从外面输入到所述第二高速串行接口电路的数据信息的RAM;和
基于从所述RAM读取的所述数据信息产生显示驱动信号的显示驱动器电路,
其中,所述控制电路根据被输入到所述第一高速串行接口电路的所述控制信息,确定当接收要供给所述RAM的所述数据信息时是使用所述第一高速串行接口电路还是使用所述第二高速串行接口电路。
2.根据权利要求1的半导体集成电路装置,
其中,所述控制电路在对被输入所述第一高速串行接口电路的所述数据信息的RAM操作中使用从外部端子输入的第一帧同步信号,并在对被输入所述第二高速串行接口电路的数据信息的RAM操作中使用通过使用选通脉冲信息再现的第二帧同步信号,所述选通脉冲信息从所述第二高速串行接口电路输入。
3.根据权利要求2的半导体集成电路装置,
其中,所述第一高速串行接口电路是与差动选通脉冲信号同步输入所述数据信息和所述控制信息的移动数字数据接口电路。
4.根据权利要求3的半导体集成电路装置,
其中,所述第二高速串行接口电路是与时钟信号同步输入所述数据信息和所述选通脉冲信息的移动视频接口电路。
5.根据权利要求2的半导体集成电路装置,
其中,当将输入所述第一高速串行接口电路的所述数据信息供给所述RAM时,所述控制电路响应通过所述控制信息的切换指令开始所述第二帧同步信号的再现,并且,在完成与所述第一帧同步信号同步的1帧的所述数据信息的写入之后,与所述第二帧同步信号同步开始将输入所述第二高速串行接口电路的所述数据信息写入所述RAM中。
6.根据权利要求5的半导体集成电路装置,
其中,当将输入所述第二高速串行接口电路的所述数据信息供给所述RAM时,在响应通过所述控制信息的切换指令完成与所述第二帧同步信号同步的1帧的所述数据信息的写入之后,所述控制电路与所述第一帧同步信号同步开始将输入所述第一高速串行接口电路的所述数据信息写入所述RAM中。
7.一种数据处理器系统,包括:
主处理器;
与所述主处理器耦合的加速器;
与所述主处理器和所述加速器耦合的显示驱动控制装置;和
与所述显示驱动控制装置耦合的显示装置,
其中,所述显示驱动控制装置包含:
与所述主处理器耦合并具有一个差动串行数据信道的第一高速串行接口电路;
与所述加速器耦合并具有多个差动串行数据信道的第二高速串行接口电路;
根据从所述主处理器输入到所述第一高速串行接口电路的控制信息控制内部操作的控制电路;
能够被供给从所述主处理器输入到所述第一高速串行接口电路的数据信息和从所述加速器输入到所述第二高速串行接口电路的数据信息的RAM;和
基于从所述RAM读取的所述数据信息产生显示驱动信号以输出到所述显示装置的显示驱动器电路,
其中,根据被输入到所述第一高速串行接口电路的所述控制信息通过所述控制电路确定当接收要供给所述RAM的所述数据信息时是使用所述第一高速串行接口电路还是使用所述第二高速串行接口电路。
8.根据权利要求7的数据处理器系统,
其中,所述主处理器是与高频电路耦合的基带处理器,并且所述加速器是执行从所述基带处理器发出的命令的微计算机。
9.根据权利要求8的数据处理器系统,该数据处理器系统被安装在移动通信终端装置中。
10.根据权利要求7的数据处理器系统,
其中,所述控制电路在对被输入所述第一高速串行接口电路的所述数据信息的RAM操作中使用从主处理器输入的第一帧同步信号,并在对被输入所述第二高速串行接口电路的所述数据信息的RAM操作中使用通过使用选通脉冲信息再现的第二帧同步信号,所述选通脉冲信息从所述加速器输入。
11.根据权利要求10的数据处理器系统,
其中,所述第一高速串行接口电路是与差动选通脉冲信号同步输入所述数据信息和所述控制信息的移动数字数据接口电路。
12.根据权利要求11的数据处理器系统,
其中,所述第二高速串行接口电路是与时钟信号同步输入所述数据信息和所述选通脉冲信息的移动视频接口电路。
13.根据权利要求7的数据处理器系统,
其中,当将输入所述第一高速串行接口电路的所述数据信息供给所述RAM时,所述控制电路响应通过所述控制信息的切换指令开始所述第二帧同步信号的再现,并且,在完成与所述第一帧同步信号同步的1帧的所述数据信息的写入之后,与所述第二帧同步信号同步开始将输入所述第二高速串行接口电路的所述数据信息写入所述RAM中。
14.根据权利要求13的数据处理器系统,
其中,当将输入所述第二高速串行接口电路的所述数据信息供给所述RAM时,在响应通过所述控制信息的切换指令完成与所述第二帧同步信号同步的1帧的所述数据信息的写入之后,所述控制电路与所述第一帧同步信号同步开始将输入所述第一高速串行接口电路的所述数据信息写入所述RAM中。
CN2008100058628A 2007-02-16 2008-02-15 半导体集成电路装置和数据处理器系统 Expired - Fee Related CN101246677B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP200735693 2007-02-16
JP2007035693A JP2008197600A (ja) 2007-02-16 2007-02-16 半導体集積回路及びデータ処理システム
JP2007-035693 2007-02-16

Publications (2)

Publication Number Publication Date
CN101246677A CN101246677A (zh) 2008-08-20
CN101246677B true CN101246677B (zh) 2012-03-28

Family

ID=39706238

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100058628A Expired - Fee Related CN101246677B (zh) 2007-02-16 2008-02-15 半导体集成电路装置和数据处理器系统

Country Status (5)

Country Link
US (2) US8018447B2 (zh)
JP (1) JP2008197600A (zh)
KR (1) KR101423336B1 (zh)
CN (1) CN101246677B (zh)
TW (1) TWI442376B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008197600A (ja) * 2007-02-16 2008-08-28 Renesas Technology Corp 半導体集積回路及びデータ処理システム
US8913069B2 (en) * 2009-02-16 2014-12-16 Iii Holdings 1, Llc Magnetic memory display driver system
JP5441219B2 (ja) * 2009-06-26 2014-03-12 ルネサスエレクトロニクス株式会社 半導体装置及びシリアルインタフェース回路
FR2987471B1 (fr) * 2012-02-23 2015-03-27 Edevice Equipement electronique pour la replication de ports et le routage de signaux numeriques
JP5984508B2 (ja) * 2012-05-25 2016-09-06 ルネサスエレクトロニクス株式会社 半導体データ処理装置及びエンジン制御装置
CN103048978A (zh) * 2013-01-08 2013-04-17 中国石油天然气集团公司 一种井下高速互联总线
US9805693B2 (en) * 2014-12-04 2017-10-31 Samsung Display Co., Ltd. Relay-based bidirectional display interface
JP6645738B2 (ja) 2015-01-26 2020-02-14 シナプティクス・ジャパン合同会社 表示ドライバ、表示システム及び表示パネルの駆動方法
KR102550422B1 (ko) * 2016-01-25 2023-06-30 삼성전자주식회사 반도체 장치
KR102598679B1 (ko) * 2019-01-31 2023-11-07 주식회사 엘엑스세미콘 디스플레이장치를 구동하기 위한 데이터처리장치, 데이터구동장치 및 시스템
CN110442055A (zh) * 2019-07-26 2019-11-12 国营芜湖机械厂 一种程控增益信号放大器的显控模块
CN111870938A (zh) * 2020-07-09 2020-11-03 天津津航计算技术研究所 vxworks系统下基于windml的操纵杆串口驱动设计方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1841489A (zh) * 2005-03-28 2006-10-04 精工爱普生株式会社 显示驱动器及电子设备
CN1873762A (zh) * 2005-05-30 2006-12-06 株式会社瑞萨科技 液晶显示驱动控制装置、移动终端系统和数据处理系统

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3659139B2 (ja) 1999-11-29 2005-06-15 セイコーエプソン株式会社 Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器
JP4058888B2 (ja) 1999-11-29 2008-03-12 セイコーエプソン株式会社 Ram内蔵ドライバ並びにそれを用いた表示ユニットおよび電子機器
US7176870B2 (en) * 2001-12-27 2007-02-13 Renesas Technology Corp. Display drive control circuit
JP2003263140A (ja) * 2001-12-27 2003-09-19 Hitachi Ltd 表示駆動制御回路
EP1376526A3 (en) * 2002-06-26 2004-12-08 Pioneer Corporation Display panel drive device, data transfer system and data reception device
KR20060054811A (ko) 2004-11-16 2006-05-23 삼성전자주식회사 표시장치용 구동칩과, 이를 갖는 표시장치
JP4586664B2 (ja) * 2005-07-28 2010-11-24 セイコーエプソン株式会社 半導体装置及び電子機器
JP2008070715A (ja) * 2006-09-15 2008-03-27 Renesas Technology Corp 半導体集積回路及び携帯端末システム
JP2008197600A (ja) * 2007-02-16 2008-08-28 Renesas Technology Corp 半導体集積回路及びデータ処理システム

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1841489A (zh) * 2005-03-28 2006-10-04 精工爱普生株式会社 显示驱动器及电子设备
CN1873762A (zh) * 2005-05-30 2006-12-06 株式会社瑞萨科技 液晶显示驱动控制装置、移动终端系统和数据处理系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开2003-216137A 2003.07.30

Also Published As

Publication number Publication date
US20120044218A1 (en) 2012-02-23
CN101246677A (zh) 2008-08-20
TWI442376B (zh) 2014-06-21
US20080198148A1 (en) 2008-08-21
KR101423336B1 (ko) 2014-07-24
JP2008197600A (ja) 2008-08-28
US8334860B2 (en) 2012-12-18
TW200849213A (en) 2008-12-16
US8018447B2 (en) 2011-09-13
KR20080076848A (ko) 2008-08-20

Similar Documents

Publication Publication Date Title
CN101246677B (zh) 半导体集成电路装置和数据处理器系统
US7804497B2 (en) Display driving circuit, display device, display system and method of driving display devices
CN109830204B (zh) 一种时序控制器、显示驱动方法、显示装置
US8421791B2 (en) Liquid crystal display device
US20070052857A1 (en) Display driver
US7050032B2 (en) Ram-incorporated driver, and display unit and electronic equipment using the same
KR101232564B1 (ko) 액정 구동 제어 장치, 휴대 단말기 시스템 및 데이터 처리시스템
EP1834272A1 (en) Display system and host device for outputing image signal and method therefor
KR20130012111A (ko) 반도체 장치 및 데이터 처리 시스템
US20080259221A1 (en) Portable device with video output
JP2005222027A (ja) フラットパネルディスプレイとそのソースドライバ
KR20160128538A (ko) 표시 장치
JP2008152024A (ja) 表示ドライバ、電気光学装置及び電子機器
JP2013097379A (ja) ビデオフォーマット変換を有するタイミング制御部、その方法、並びにディスプレイシステム
US11936927B2 (en) Transmission control system of multi-media signal, transmitter control circuit and receiver control circuit
US8264479B2 (en) Display control device for flat panel displays and display device utilizing the same
US20100289834A1 (en) Field color sequential display control system
KR101151798B1 (ko) 디스플레이장치 및 구동방법
US11900857B2 (en) Data transmission/reception circuit and display device including the same
KR100606843B1 (ko) Lcd 인터페이스 장치 및 방법
CN117809542A (zh) 向显示设备的rgb接口传输信号的方法、装置
JP2014085473A (ja) 映像処理装置および映像処理方法
US20080291194A1 (en) Data transmission method applied in asynchronous display and related electronic system
CN115775527A (zh) 显示控制方法及其显示驱动电路及应用处理器
JP3092167U (ja) テレビ受像機、および制御装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: NEC CORP

Free format text: FORMER OWNER: RENESAS TECHNOLOGY CO., LTD

Effective date: 20100712

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: TOKYO, JAPAN TO: KANAGAWA, JAPAN

TA01 Transfer of patent application right

Effective date of registration: 20100712

Address after: Kanagawa, Japan

Applicant after: NEC ELECTRONICS Corp.

Address before: Tokyo, Japan

Applicant before: Renesas Technology Corp.

C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: RENESAS SP DRIVERS INC.

Free format text: FORMER OWNER: RENESAS ELECTRONICS CORPORATION

Effective date: 20141009

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20141009

Address after: Kanagawa, Japan

Patentee after: Synaptics Display Devices G.K.

Address before: Kanagawa, Japan

Patentee before: Renesas Electronics Corp.

C56 Change in the name or address of the patentee

Owner name: SYNAPTICS DISPLAY DEVICES K. K.

Free format text: FORMER NAME: SYNAPTICS DISPLAY DEVICE, K. K.

Owner name: SYNAPTICS DISPLAY DEVICE, K. K.

Free format text: FORMER NAME: RENESAS SP DRIVERS INC.

CP01 Change in the name or title of a patent holder

Address after: Kanagawa, Japan

Patentee after: Synaptics Japan G.K.

Address before: Kanagawa, Japan

Patentee before: Synaptics Display Devices G.K.

Address after: Kanagawa, Japan

Patentee after: Synaptics Japan G.K.

Address before: Kanagawa, Japan

Patentee before: Synaptics Japan G.K.

CP02 Change in the address of a patent holder

Address after: Tokyo, Japan

Patentee after: Synaptics Japan G.K.

Address before: Kanagawa, Japan

Patentee before: Synaptics Japan G.K.

C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: Tokyo, Japan

Patentee after: Synaptics Japan G.K.

Address before: Tokyo, Japan

Patentee before: Synaptics Japan G.K.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120328

Termination date: 20220215