CN101225541A - 使用提拉法制造半导体单晶的方法以及使用该方法制造的单晶锭和晶片 - Google Patents

使用提拉法制造半导体单晶的方法以及使用该方法制造的单晶锭和晶片 Download PDF

Info

Publication number
CN101225541A
CN101225541A CNA2007101642636A CN200710164263A CN101225541A CN 101225541 A CN101225541 A CN 101225541A CN A2007101642636 A CNA2007101642636 A CN A2007101642636A CN 200710164263 A CN200710164263 A CN 200710164263A CN 101225541 A CN101225541 A CN 101225541A
Authority
CN
China
Prior art keywords
crystal
semiconductor
resistivity
magnetic field
semiconductor monocrystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101642636A
Other languages
English (en)
Other versions
CN101225541B (zh
Inventor
洪宁皓
李祥准
郑盛午
李洪雨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SK Siltron Co Ltd
Original Assignee
Siltron Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siltron Inc filed Critical Siltron Inc
Publication of CN101225541A publication Critical patent/CN101225541A/zh
Application granted granted Critical
Publication of CN101225541B publication Critical patent/CN101225541B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B15/00Single-crystal growth by pulling from a melt, e.g. Czochralski method
    • C30B15/30Mechanisms for rotating or moving either the melt or the crystal
    • C30B15/305Stirring of the melt
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B15/00Single-crystal growth by pulling from a melt, e.g. Czochralski method
    • C30B15/36Single-crystal growth by pulling from a melt, e.g. Czochralski method characterised by the seed, e.g. its crystallographic orientation

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

一种使用提拉(CZ)法制造半导体单晶的方法,在该方法中,将晶种浸没在加入到坩埚中的半导体原料和掺杂剂的熔体中,晶种被边旋转边慢慢向上提拉以生长半导体单晶。这里,基于磁场的垂直分量为0的ZGP(零高斯平面),具有不同的上部和下部磁场强度的尖形(cusp-type)不对称磁场这样施加于坩埚,即理论上在晶体长度方向上计算的电阻率分布在晶体长度方向上被扩大。因此,在靠近固-液界面的扩散边界层厚度被增加,以增加掺杂剂的有效偏析系数,从而在晶体的长度方向上扩大电阻率的分布,增加单晶的最佳长度,并提高生产力。

Description

使用提拉法制造半导体单晶的方法以及使用该方法制造的单晶锭和晶片
技术领域
本发明涉及一种用于制造半导体单晶的方法,尤其是涉及可以在单晶生长过程中使用提拉法(切克劳斯基法,Czochralski method,在下文中称为“CZ法”)经每个单晶长度扩大电阻率分布(specificresistance profile)的制造半导体单晶的方法、使用该方法制造的单晶锭(单晶晶块,single crystal ingot),以及使用该单晶锭生产的晶片。
背景技术
通常,用作生产例如半导体的电子元件的原料的硅单晶是用CZ法生产的。CZ法是通过这样一种方式实现的:即将多晶硅投入石英坩埚中并在超过1400℃下熔化,然后将晶种浸没至熔化的硅熔体中并随后缓慢向上提拉以生长晶体。在S.Wolf和R.N.Tauber的“Silicon Processing for the VLSI Era”(volume 1,Lattice Press(1986),Sunset Beach,CA)中已经详细描述了这种工艺。
当使用CZ法生长硅单晶时,添加诸如B,Al,Ga,P,As和Sb的III族或V族元素的掺杂剂,这取决于消费者需要的半导体的电子特征条件。当硅单晶长成时,加入的掺杂剂已被均匀的加入到了晶体中。这时,引入晶体中的掺杂剂的浓度不宜太高。当浓度超过某一水平时,掺杂剂和硅不会形成固溶体,而掺杂剂作为沉淀被取出。
通常,均匀地分布在硅熔体中的掺杂剂在固态和熔融态中具有不同的当量浓度。因此,熔融态中的掺杂剂浓度和固态中的掺杂剂浓度的比率是通过有效偏析系数(有效分凝系数,effectivesegregation coefficient)来定义的,并且根据元素种类的不同,每一种掺杂剂都有独有的有效偏析系数。理论上,如果有效偏析系数为1,则硅熔体中的掺杂剂浓度等于硅单晶中的掺杂剂浓度。然而,用于生长硅单晶的掺杂剂(B,P)的有效偏析系数小于1,而且,由于有效偏析系数小于1,硅熔体中的掺杂剂浓度高于硅单晶中的掺杂剂浓度。由于这个原因,硅单晶倾向于表现出其下部的掺杂剂浓度高于其上部。硅单晶的电阻率(比电阻、固有电阻,specificresistance)受到加入到单晶中的掺杂剂浓度的影响。如果使用了有效偏析系数小于1的掺杂剂,硅单晶就会沿着晶体的长度改变其电阻率。例如,当生长硅单晶时,如果使用硼作为掺杂剂,电阻率倾向于在晶体的长度方向上降低。
同时,在使用CZ法生长半导体单晶中,仅有一个满足消费者需要的电阻率条件以及缺陷密度条件和氧浓度条件的结晶区可以用于生产任何产品。在本文中,满足消费者全部要求的半导体单晶的长度被称作“最佳长度(a prime length)”。如果硅单晶的生长使用了有效偏析系数小于1的掺杂剂,当沿单晶的长度方向观察时会发现电阻率缓慢下降。这时,在具有满足某种条件的电阻率的结晶区中,仅有一个满足例如缺陷密度条件和氧浓度条件的消费者要求的结晶区长度成为最佳长度。
然而,到目前为止,用于控制缺陷密度和氧浓度的技术已经很先进了,但用于控制掺杂剂的有效偏析系数以在半导体单晶的长度方向上控制电阻率分布的技术还处于开始阶段。尽管用于掺杂剂的有效偏析系数的理论方程式已经通过不大于3英寸的晶体生长实验得到,但还没有在单晶生长期间通过提出有效偏析系数的控制方法用于控制晶体电阻率分布的技术先例。因此,使用CZ法生长的单晶的最佳长度是受到主要由掺杂剂的有效偏析系数确定的电阻率分布控制的。这是因为通过使用现有的单晶生长技术可以很容易地满足消费者的其它要求。
例如,硼的有效偏析系数在0.73到0.75的范围内,而且特有的电阻率分布是在根据这种特定的数值范围的单晶的长度方向上确定的,能够制造产品的最佳长度是根据电阻率分布确定的。因此,掺杂剂的有效偏析系数成为了当使用CZ法生长半导体单晶时确定每Kg生产力的首要因素。因此,如果在晶体长度方向上的电阻率分别通过控制掺杂剂有效偏析系数的方式扩大,该最佳长度可以同样多的增加。在本文中,扩大电阻率分布意味着当在控制之前和控制之后在晶体长度方向上从同一点测定有效偏析系数时,电阻率以某种比率增加。
为了在使用CZ法生长半导体单晶时扩大电阻率分布,通常添加特效的氮(N)或碳(C)作为杂质或在氧气或氮气环境下使用单晶生长的半导体锭在高温下进行热处理。另一种方法是,除了主要添加的用于控制有效偏析系数的掺杂剂之外,额外添加第三种元素(例如Ba、P、Ge或Al)作为掺杂剂,被称为“共掺杂”。
这些常规方法的限制在于它们仅可被用于制造具有限制性应用的晶片,例如高阻晶片或低阻晶片。共掺杂方法还表现出在制造半导体中不需要的性质或不足以用于制造诸如无缺陷晶锭(defect-free ingot)之类的高质量晶锭的特性。
用于生产半导体单晶的制造商来说,改善晶体本身的质量是非常重要的,但更加重要的是通过在晶体长度方向上扩大电阻率分布来增加最佳长度以增强生产力。然而,由于控制有效偏析系数即上面提到的电阻率分布是非常困难的,则最佳长度就不可避免地被固定而不顾晶体质量的改善,因此到目前为止基本上还存在增加产品生产力的限制。
发明内容
为了解决现有技术中存在的问题而设计本发明,因此本发明的一个目的是提供一种用于制造半导体单晶的方法,当使用CZ法制造超过200mm的大口径半导体单晶和小口径和中口径半导体单晶时,可以通过在共掺杂方法中不添加作为掺杂剂的第三种元素来控制有效偏析系数来在晶体长度方向上扩大电阻率分布;使用该方法制造的半导体单晶锭;以及使用该锭制造的晶片。
本发明的另一个目的在于提供一种用于制造半导体单晶的方法,不管分类的缺陷区域(classified defect regions)如何,都可以对多种单晶产品通过在保持高质量的条件下扩展最佳长度以增加生产力,而与现有技术不同,在现有技术中由于控制有效偏析系数的困难,基于同样材料的装料(charge),能够制造成为产品的单晶的最佳长度是固定的;使用该方法制造的半导体单晶锭;以及使用该锭制造的晶片。
为了实现上述目的,本发明提供了一种使用提拉(Czochralski)(CZ)工艺制造半导体单晶的方法,其中,将晶种浸没到容纳在坩埚中的半导体原料和掺杂剂的熔体中,然后,晶种被边旋转边慢慢向上提拉以生长半导体单晶,其中,基于磁场的垂直分量为0的零高斯平面(Zero Gauss Plane),上部和下部磁场强度互不相同的尖形(cusp-type)不对称的磁场施加到坩埚,使得理论上在晶体长度方向上计算的电阻率分布在晶体长度方向上扩大。
在本发明中,使用以下公式计算理论上可计算的电阻率:
ρ theory = ρ seed ( 1 - S ) ( 1 - k e )
其中ρtheory为理论电阻率,ρseed为晶种的电阻率,S为凝固率,ke为掺杂剂的有效偏析系数。
优选地,当单晶生长时,固-液界面和距离固-液界面50mm的点的温度差异小于50K。而且,当单晶生长时,固-液界面上的对流速率与距离固-液界面50mm的点的对流速率的比率小于30。
优选地,在所生长的半导体单晶的长度方向上的0到1/2 L区域中测定的电阻率比理论计算的电阻率增长了0至15%。
优选地,在所生长的半导体单晶的长度方向上的1/2 L到1L区域中测定的电阻率比理论计算的电阻率增长了0至40%。
在本发明的一个方面,基于ZGP,不对称磁场的下部区域比其上部区域具有更大的强度。在这种情况下,ZGP具有向上凸起的抛物线图像,抛物线图像的上顶点位于半导体熔体的上方。
在本发明的另一个方面中,基于ZGP,不对称磁场的上部区域比其下部区域具有更大的强度。在这种情况下,ZGP具有向下凸起的抛物线图像,抛物线图像的下顶点位于半导体熔体中。
在本发明中,半导体单晶为Si、Ge、GaAs、InP、LN(LiNbO3)、LT(LiTaO3)、YAG(钇铝石榴石,yttrium aluminum garnet)、LBO(LiB3O5)或CLBO(CsLiB6O10)单晶。
根据本发明,当使用CZ法生长半导体单晶时,施加不对称磁场,从而控制半导体熔体的对流速率和温度分布从而抑制半导体溶体的异常流动。因此,在固-液界面附近的扩散边界层的厚度增加,以增加掺杂剂的有效偏析系数,从而在晶体的长度方向上扩大固定电阻分布。因此,本发明可以提高生产力而常规方法则不行。
附图说明
通过下面结合附图的对具体实施方式的描述将使本发明的其它目的和方面更加显而易见:
图1为表示用于制造半导体单晶的设备的示意图,该设备用作实施根据本发明优选的具体实施方式的用于制造半导体单晶的方法;
图2示出了对硅单晶生长的石英坩埚施加尖形不对称磁场的情况下,硅熔体、石英坩埚和ZGP(零高斯平面)周围的磁场分布的仿真结果;
图3是示出了理论电阻率(◆)和根据不向其施加磁场(比较实施例1)而制造的8英寸硅单晶的晶体方向实际测定的电阻率(■)的图表;
图4是示出了理论电阻率(◆)和通过向其施加尖形对称磁场(R=1)(比较实施例2)制造的8英寸硅单晶的晶体方向上实际测定的电阻率(■)的图表;
图5是示出了理论电阻率(◆)和通过施加根据如图2(a)所示的本发明第一种具体实施方式的磁场(R=2.3)制造的硅单晶的晶体方向上实际测定的电阻率(■)的图表;
图6是示出了理论电阻率(◆)和通过施加根据如图2(b)所示的本发明第二种具体实施方式的磁场(R=1.36)制造的8英寸硅单晶的晶体方向上实际测定的电阻率(■)的图表;
图7是分别示出了图2所示的第一种和第二种具体实施方式中的硅熔体的温度分布的仿真结果的图表;以及
图8是分别示出了图2所示的第一种和第二种具体实施方式中的硅熔体的对流速率分布的仿真结果的图表。
<基本部件的参考代码>
SM:硅熔体
10:坩埚
20:坩埚架
30:坩埚旋转部件
40:加热部件
50:隔热部件
60:单晶提拉部件
70:隔热屏
具体实施方式
在下文中,将结合附图详细描述本发明的优选具体实施方式。在前面的描述中,可以认为在说明书中和所附权利要求书中使用的术语不应被解释为受到一般含义和字典含义的限制,而应该以发明人允许的确定适于最好解释的术语的原则为基础,基于相应本发明的技术方面的含义和概念加以解释。因此,本文中提出的实施例仅是为了举例说明所提出的优选实施例,而不构成对本发明范围的限制,因此可以理解为在不偏离本发明精神和范围的基础上,可以进行其它等同和修改。
同时,下文中说明的本发明的具体实施方式基于使用CZ法的硅半导体单晶的生长,然而,本发明的精神不应该被解释为仅限制硅半导体单晶的生长。因此,应该注意的是所有种类的化合物半导体单晶都可以应用本发明的精神,包括Si、Ge、GaAs、InP、LN(LiNbO3)、LT(LiTaO3)、YAG(钇铝石榴石,yttrium aluminumgarnet)、LBO(LiB3O5)或CLBO(CsLiB6O10)。
图1为示出了用于制造半导体单晶设备的示意图,其用于实现制造根据本发明的优选具体实施方式的硅单晶的方法。
参见图1,该半导体单晶制造设备包括:用于盛放通过在高温下熔化多晶硅和掺杂剂得到的硅熔体(SM)的石英坩埚10;环绕在石英坩埚10外部周围并以预设方式支持石英坩埚10外部周围的坩埚架20;安装在坩埚架20底端用以使石英坩埚10随坩埚架20一起旋转的坩埚旋转部件30;从坩埚架20侧壁以预设长度隔开以加热石英坩埚10的加热部件40;安装在加热部件40外部以防止加热部件40产生的热量向外辐射的隔热部件50;用晶种从装在石英坩埚10中的SM中提拉单晶(C)的单晶提拉部件60;以及从用单晶提拉部件60提拉的单晶(C)外部周围以预设长度隔开以反射来自单晶(C)的热辐射的隔热屏70。这些组件通常被用在本领域中公知的使用CZ法的半导体单晶制造设备中,因此本文中不再详述。
除了上述组件以外,本发明中应用的半导体单晶制造设备进一步包括用于向石英坩埚10施加磁场的磁场施加部件80a、80b(在下文中用共有的参考代码80表示)。优选地,磁场施加部件80向盛放在石英坩埚10中的高温SM提供不对称磁场Gupper、Glower(在下文中,用共有的G表示)。
优选地,基于ZGP(零高斯平面)90,该不对称磁场G在其下部的磁场Glower比其上部的磁场Gupper具有更大的强度。这就是说,该磁场的R(=Glower/Gupper)大于1。在这种不对称的磁场条件下,ZGP 90具有近似向上凸出的抛物线图形。而且,在上部和下部区域中基于ZGP形成的磁场呈不对称分布。
同样可选地,该不对称磁场G的上部磁场Gupper的强度比下部磁场Glower的强度更大。也就是说,该不对称磁场G具有的R(=Glower/Gupper)小于1。尽管在图中未示出,但在这种不对称磁场条件下,ZGP 90具有近似的向下凸出的抛物线图形。
优选地,磁场施加部件80向石英坩埚10施加尖形不对称磁场G。在这种情况下,该磁场施加部件80包括安装在与隔热部件50的外周以预设距离隔开的环形的上部和下部线圈80a、80b。优选地,上部和下部的线圈80a、80b是基本上与石英坩埚10同轴安装的。
为了形成不对称磁场G,作为示例,可以在上部和下部的线圈80a、80b中通入不同强度的电流。也就是说,在下部线圈80b中通入比上部线圈80a中更大的电流,反之亦然。同样可选地,也可以在上部和下部线圈80a、80b中通入同样强度的电流,但可以控制每个线圈的匝数来形成不对称磁场G。同时,对于本领域的普通技术人员来说,上部和下部线圈80a、80b产生的磁场强度可以随着保持不对称磁场G原有的R值而增加是显而易见的。
同时,为了增加使用CZ法制造的硅单晶的最佳长度,可以增加掺杂剂的有效偏析系数。同样,为了增加有效偏析系数,可以增加在固-液界面上形成的扩散边界层的厚度。为了增加扩散边界层的厚度,就需要稳定固-液界面附近的硅熔体对流。为了这个目的,在本发明中,向含有掺杂剂和硅的熔体的石英坩埚施加上述提到的尖形不对称磁场。然后,可以增加扩散边界层的厚度以在不使用共掺杂的情况下增加掺杂剂的有效偏析系数。因此,可以在单晶的长度方向上扩大电阻率分布。如果电阻率分布被如上所述的扩展,则能够制造产品的单晶的最佳长度增加,从而改善了生产力。
通常,在硅单晶生长中添加的掺杂剂在硅熔体和单晶的界面上被引入硅晶中。这时引入的掺杂剂的量是基于有效偏析系数确定的,有效偏析系数由下述等式1定义。
等式1:
k e = C s C l
其中,Cs为单晶中的掺杂剂浓度,Cl为硅熔体中的掺杂剂浓度。而且,直到现在还在使用的确定有效偏析系数的等式用以下等式2表示。等式2在“Solid state technology(April 1990 163)R.N.Thomas”、“Japanese journal of applied physics(April 1963 Vol.2,No4)Hiroshi Kodera”、“Journal of crystal growth(264(2004)550-564 D.T.Hurle”等文献中公开。
等式2:
k e = k 0 [ k 0 + ( 1 - k 0 ) Exp ( - VT / D ) ]
其中,K0为等效的偏析系数,V为单晶的生长速度,T为扩散边界层的厚度,D为流体的扩散系数。而且,确定扩散边界层厚度(T)的实验式用下述等式3表示。
等式3:
T=1.6×D 1/3ν 1/6ω-1/2
其中,ν为运动粘度系数,ω为单晶的旋转速率(rotation rate)。将等式3代入等式2得到由下述等式4表达的最终等式。
等式4:
k e = k 0 [ k 0 + ( 1 - k 0 ) Exp ( - 1.6 &times; VD - 2 / 3 v 1 / 6 &omega; - 1 / 2 ) ]
观察等式4,可以发现有效偏析系数与晶体生长速度和运动粘度系数成正比,并与扩散系数和晶体旋转速率成反比。然而,等式4为基于从3英寸或小到几毫米的小的单晶的实验分析结果的经验式,因此其不适用于大于200mm的大口径单晶的生长。这是因为硅熔体以非正常状态流入,并因此形成复杂图形,由此导致不能精确分析流体流动。
在本发明中,为了满足半导体设备需要的质量并在不降低生产率的情况下改善有效偏析系数,倾向于更低的扩散系数并使扩散边界层更厚。而且,为了控制扩散系数和扩散边界层,发现对石英坩埚施加尖形不对称磁场是有效的。这是因为施加尖形不对称磁场可以有效地抑制在硅熔体的固-液界面附近产生的流体异常流动。这种对在施加不对称磁场后得到的异常流动的抑制可以稳定的控制熔体中的对流速度和温度分布。
如果在硅单晶生长中施加了不对称磁场,则在与硅单晶接触的熔化界面上和距离熔化界面50mm处的位置测定的熔化速度比(Mvr)和硅熔体的温度分布满足下述等式5和等式6。
等式5:
Mvr ( Q &prime; z interface ) < 30 (更优选为15)
等式6:
ΔTempinterface~Q′z<50K(更优选为30K)
等式5中的Mvr为在固-液界面和固-液界面下方50mm处测定的硅熔体的对流速度比,等式6中的ΔTemp为在固-液界面和固-液界面下方50mm处测定的硅熔体的温差。如果通过施加尖形不对称磁场将Mvr控制为小于30,更优选为小于15,则可以增加分散边界层的厚度以增加有效偏析系数。而且,如果通过施加尖形不对称磁场将温差控制在小于50K,更优选小于30K,则可以增加分散边界层的厚度以增加有效偏析系数。
图2示出了向正在生长8英寸硅单晶的石英坩埚中施加尖形不对称磁场的情况下,ZGP以及分布在硅熔体和石英坩埚周围的磁场的仿真结果。
参见图2,可以理解,在R为2.3的情况下(第一具体实施方式),磁场分布密度高于在R为1.36的情况下(第二具体实施方式),ZGP在第一和第二具体实施方式中都具有向上凸起的抛物线图形,而且当R增加时ZGP而向上移动。R值的增加意味着下部线圈比上部线圈的磁场强度相对增加。如果ZGP的下部磁场强度变得比上部磁场强度更强的话,在固-液界面附近以及在石英坩埚和硅熔体的边界表面上的磁场密度就会增加。结果,硅熔体的异常流体流动,特别是在固-液表面附近的异常流体流动将会被抑制。因此,固-液界面附近的扩散边界层的厚度增加,从而增加掺杂剂的有效偏析系数。这种有效偏析系数的增加将在下文中用实验实施例加以解释。
图3是示出了理论电阻率(◆)和根据不向其施加磁场(比较实施例1)而制造的8英寸硅单晶的晶体方向实际测定的电阻率(■)的图表。在图3中,由于对电阻率进行了多次测定,同时在晶体截面上将测定点改为不同位置,而且还使用许多试样用来进行核查再现性,因此代表实际测定的电阻率的点被集中。依照晶体方向的理论电阻率可以通过使用晶体半径的系数、晶种重量、晶种的电阻率、多晶硅的装料、以及有效偏析系数进行理论计算单晶的电阻率而得到。具体的理论电阻率可以使用下述等式7和等式8来计算。
等式7:
&rho; theory = &rho; seed ( 1 - S ) ( 1 - k e )
等式8:
S = &pi; R 2 H&sigma; M ch arg e - M seed
在等式7中,ρtheory为理论电阻率,ρseed为晶种的电阻率,S为凝固率,ke为掺杂剂的有效偏析系数。
在等式8中,R为晶锭的半径,H为长成的晶锭的高,σ为晶锭密度,Mcharge为投入石英坩埚中的材料的重量,Mseed为晶种的重量。
在比较实施例1中,R=10.35cm,Mseed=1560g,ρseed=12.417cmΩ,Mcharge=120kg,ke=0.750,以及σ=2.328g/cm3
图4是示出了理论电阻率(◆)和通过向其施加尖形对称磁场(R=1)(比较实施例2)制造的8英寸硅单晶的晶体方向上实际测定的电阻率(■)的图表。在比较实施例2中,R=10.35cm,Mseed=1560g,ρseed=11.94cmΩ,Mcharge=150kg,ke=0.750,以及σ=2.328g/cm3。施加的磁场使ZGP刚好位于固-液界面的下方。
如图4所示,如果在生长硅单晶时向石英坩埚施加对称磁场,则实际测定的电阻率与理论电阻率基本没有差异。因此,可以认为对称磁场不能本质上增加有效偏析系数,因此在晶体长度方向上不能控制有效偏析系数。
图5是示出了理论电阻率(◆)和通过施加根据如图2(a)所示的本发明第一种具体实施方式制造的不对称磁场(R=2.3)制造的硅单晶的晶体方向上实际测定的电阻率(■)的图表。在第一具体实施方式中,R=10.35cm,Mseed=1560g,ρseed=11.25cmΩ,Mcharge=150kg,ke=0.750,以及σ=2.328g/cm3
参见图5,与上文中说明的比较实施例1和2的电阻率对比结果不同,可以发现根据晶体生长的电阻率的降低被减弱使得在晶体长度方向上的电阻率分布被扩大。更具体地说,在晶体长度方向上的0到1/2 L(L为生长的单晶体的总长度)的区域中,电阻率比理论电阻率增加了0到15%,在1/2 L到1 L的区域中,电阻率比理论电阻率增加了0到40%。因此,可以认为,通过施加不对称磁场,有可能控制掺杂剂的有效偏析系数并在晶体长度方向上控制电阻率分布,由此可以增加硅单晶的最佳长度。
同时,尽管并未建议使用特定的实施例,如果上部线圈和下部线圈的磁场强度以相同比例增加,尽管R是相同的,因为硅熔体中的磁场密度增加,有效偏析系数可以进一步增加是显而易见的。
图6是示出了理论电阻率(◆)和通过施加根据如图2(b)所示的本发明第二具体实施方式制造的不对称磁场(R=1.36)制造的8英寸硅单晶的晶体方向上实际测定的电阻率(■)的图表。在第二具体实施方式中,R=10.35cm,Mseed=1560g,ρseed=11.33cmΩ,Mcharge=150kg,ke=0.750,以及σ=2.328g/cm3。而且,施加的不对称磁场使ZGP的凸点刚好在固-液界面下方。
参见图6,可以发现电阻率分布在晶体的长度方向上被扩大了,与第一具体实施方式相似。更具体地,可以看出,在晶体长度方向上的0至1/2L区域中,电阻率比理论电阻率增加了0到10%,在1/2 L到1 L区域中,电阻率比理论电阻率增加了0到23%。
而且,将第一种与第二种具体实施方式互相对比,尽管使用了不对称磁场,当ZGP位于硅熔体上方时(第一具体实施方式)比R更大并且通过控制R使ZGP位于硅熔体中的情况(第二种具体实施方式)控制晶体长度方向上的电阻率是更加有利的。
图7是分别示出了图2所示的第一和第二具体实施方式中的硅熔体的温度分布的仿真结果的图表。在图7中,实线为等温线,相邻等温线之间的差异为2K。参见图7,第一具体实施方式的等温线差异大于靠近固-液界面的第二具体实施方式的等温线差异。因此,可以认为,增加R可以降低硅熔体内的温度梯度,从而稳定温度分布。根据图5和图6中示出的图表,可以认为,由于R增加,晶体长度方向上的电阻率分布被扩大了,因此,由于硅熔体中的温度梯度下降可以更好地控制掺杂剂的有效偏析系数。此外,在R增加使ZGP位于硅熔体上方的情况下(第一具体实施方式)比ZGP位于硅熔体中的情况(第二种具体实施方式),硅熔体中的温度梯度被降低以能够稳定控制温度分布。如果温度分布如上所述的被稳定,那么就能够抑制硅熔体的异常流体流动,并因此可能增加靠近固-液界面的扩散边界层的厚度,从而增加有效偏析系数。
图8是分别示出了图2所示的第一和第二具体实施方式中的硅熔体的对流速率分布的仿真结果的图表。在图8中,箭头方向表示硅熔体的对流方向,箭头长度表示对流速率的大小。参见图8,可以认为,基于同一点,当R增加时对流速率下降,并且在ZGP位于硅熔体上方的情况下(第一具体实施方式)比ZGP位于硅熔体中的情况(第二具体实施方式),硅熔体的对流速率下降。更具体地说,在第一具体实施方式中,固-液界面(A点)上的熔体对流速率为0.14cm/s,侧壁底部的曲面点(curved point)(B点)的熔体对流速率为1.21cm/s,而在第二具体实施方式中,固-液界面(A点)上的熔体对流速率为0.33cm/s,侧壁底部的曲面点(curved point)(B点)的熔体对流速率为1.85cm/s。
根据图8的图解,由于R增加和ZGP向上移动,硅熔体的对流速率下降以抑制硅熔体的异常流动,因此,增加了靠近固-液界面的扩散边界层的厚度以增加掺杂剂的有效偏析系数。
如上文中提到的,通过在使用CZ法生长硅单晶时施加不对称磁场,可以降低硅的对流速率和硅熔体中的温度梯度,因此这样抑制硅流体的异常流动,即可以控制靠近固-液界面的扩散边界层的厚度以增加掺杂剂的有效偏析系数,从而能够在晶体长度方向上扩大电阻率分布。
扩大电阻率的分布与控制扩散边界层的厚度有关,由于控制硅熔体的对流速率和温度分布,因此电阻率分布可以进一步通过其它控制晶体的旋转速度、沿着晶体侧壁向硅熔体上部通入的惰性气体的流速、单晶生长室内的压力等和一起向石英坩埚施加不对称磁场的方式来扩大。
同时,上文中说明的第一和第二具体实施方式是基于向石英坩埚施加的尖形不对称磁场的R大于1的情况,但显而易见的是本发明不限于这种情况,还可以应用于R大于0且小于1的情况。
而且,本发明不限于使用CZ法生长的材料的类型,而可以用于所有种类的单晶生长。因此,本发明可以用于生长所有类型的单元素(single elements),例如锗,和所有类型的复合半导体单晶,包括Si、Ge、GaAs、InP、LN(LiNbO3)、LT(LiTaO3)、YAG(钇铝石榴石,yttrium aluminum garnet)、LBO(LiB3O5)或CLBO(CsLiB6O10)单晶锭以及硅单晶。
上文已经详细描述了本发明。然而,应该认为当指出本发明的优选具体实施方式时,具体描述和特定的实施例都仅是以举例说明的方式给出的,因此根据详细的描述在本发明的精神和范围内进行变化和修改对于本领域的技术人员来说是显而易见的。
工业应用:
根据本发明,当使用CZ法生长半导体单晶时施加不对称磁场,从而控制半导体熔体的对流速率和温度分布,以及由此抑制半导体熔体的异常流动。因此,当生长不仅是小口径或中口径的半导体单晶,也包括超过200mm的大口径的半导体单晶时,增加靠近固-液界面的扩散边界层的厚度以增加掺杂剂的有效偏析系数,并由此在晶体长度方向上扩大电阻率分布。因此,本发明可以替代常规方法改善生产力。

Claims (22)

1.一种使用提拉(CZ)法制造半导体单晶的方法,其中,将晶种浸没到容纳在坩埚中的半导体原料和掺杂剂的熔体中,然后将所述晶种边旋转边慢慢向上提拉以生长半导体单晶,其中向所述坩埚施加基于磁场的垂直分量为0的ZGP(零高斯平面)的具有上部和下部磁场强度互不相同的尖形不对称磁场,使在晶体长度方向上理论计算的电阻率分布在晶体的长度方向上扩大。
2.根据权利要求1所述的用于制造半导体单晶的方法,其中所述理论上计算的电阻率是使用以下等式计算的:
&rho; theory = &rho; seed ( 1 - S ) ( 1 - k e )
其中ρtheory为理论电阻率,ρseed为所述晶种的电阻率,S为凝固率,ke为所述掺杂剂的有效偏析系数。
3.根据权利要求1所述的用于制造半导体单晶的方法,其中,在单晶生长的过程中,固-液界面与距离所述固-液界面50mm的点的温度差异小于50K。
4.根据权利要求1所述的用于制造半导体单晶的方法,
其中,在单晶生长的过程中,所述固-液界面上的对流速率与距离所述固-液界面50mm的点的对流速率的比率小于30。
5.根据权利要求1所述的用于制造半导体单晶的方法,
其中,在所述已生长的半导体单晶的长度方向上的0到1/2L区域中测定的电阻率比所述理论计算的电阻率增长了0至15%。
6.根据权利要求1所述的用于制造半导体单晶的方法,其中,在所述已生长的半导体单晶的长度方向上的1/2L到1L区域中测定的电阻率比所述理论计算的电阻率增长了0至40%。
7.根据权利要求1所述的用于制造半导体单晶的方法,其中,基于ZGP,所述不对称磁场的下部比其上部具有更大的强度。
8.根据权利要求7所述的用于制造半导体单晶的方法,
其中所述ZGP具有向上凸起的抛物线图形,以及
其中所述抛物线图形的上部顶点位于半导体熔体的上方。
9.根据权利要求1所述的用于制造半导体单晶的方法,
其中,基于ZGP,所述不对称磁场的上部比其下部具有更大的强度。
10.根据权利要求9所述的用于制造半导体单晶的方法,
其中所述ZGP具有向下凸起的抛物线图形,以及
其中所述抛物线图形的下部顶点位于半导体熔体中。
11.根据权利要求1至10中的任一项所述的用于制造半导体单晶的方法,
其中所述半导体单晶为Si、Ge、GaAs、InP、LN(LiNbO3)、LT(LiTaO3)、YAG(钇铝石榴石)、LBO(LiB3O5)或CLBO(CsLiB6O10)单晶。
12.一种半导体单晶的晶锭,使用CZ法生长,其中,将晶种浸没到容纳在坩埚中的半导体原料和掺杂剂的熔体中,然后将所述晶种边旋转边慢慢向上提拉,
其中,在所述半导体单晶生长过程中,向所述坩埚施加基于磁场的垂直分量为0的ZGP(零高斯平面)的具有上部和下部磁场强度互不相同的尖形不对称磁场,使在晶体长度方向上理论计算的电阻率分布在晶体长度方向上扩大。
13.根据权利要求12所述的半导体单晶的晶锭,
其中所述理论上计算的电阻率是使用以下等式计算的:
&rho; theory = &rho; seed ( 1 - S ) ( 1 - k e )
其中ρtheory为理论电阻率,ρseed为所述晶种的电阻率,S为凝固率,ke为所述掺杂剂的有效偏析系数。
14.根据权利要求12所述的半导体单晶的晶锭,
其中所述半导体单晶是施加基于ZGP的下部比其上部具有更大强度的不对称磁场制造的。
15.根据权利要求14所述的半导体单晶的晶锭,
其中所述ZGP具有向上凸起的抛物线图形,以及
其中所述抛物线图形的上部顶点位于半导体熔体的上方。
16.根据权利要求12所述的半导体单晶的晶锭,
其中所述半导体单晶是采用基于ZGP的上部比其下部具有更大强度的不对称磁场制造的。
17.根据权利要求16所述的半导体单晶的晶锭,
其中所述ZGP具有向下凸起的抛物线图形,以及
其中所述抛物线图形的下部顶点位于半导体熔体中。
18.根据权利要求12所述的半导体单晶的晶锭,
其中在所述已生长的半导体单晶的长度方向的0到1/2L区域中测定的电阻率比所述理论计算的电阻率增长0至15%。
19.根据权利要求12所述的半导体单晶的晶锭,
其中,在所述生长的半导体单晶的长度方向的1/2L到1L区域中测定的电阻率比所述理论计算的电阻率增长了0至40%。
20.根据权利要求12至19中的任一项所述的半导体单晶的晶锭,其中所述半导体单晶锭为Si、Ge、GaAs、InP、LN(LiNbO3)、LT(LiTaO3)、YAG(钇铝石榴石)、LBO(LiB3O5)或CLBO(CsLiB6O10)单晶锭。
21.一种使用权利要求12至19中的任一项限定的半导体单晶锭制造的半导体晶片。
22.根据权利要求21所述的半导体晶片,
其中所述半导体单晶锭为Si、Ge、GaAs、InP、LN(LiNbO3)、LT(LiTaO3)、YAG(钇铝石榴石)、LBO(LiB3O5)或CLBO(CsLiB6O10)单晶锭。
CN2007101642636A 2006-10-17 2007-10-17 使用提拉法制造半导体单晶的方法以及使用该方法制造的单晶锭和晶片 Active CN101225541B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020060100912A KR100827028B1 (ko) 2006-10-17 2006-10-17 쵸크랄스키법을 이용한 반도체 단결정 제조 방법, 및 이방법에 의해 제조된 반도체 단결정 잉곳 및 웨이퍼
KR10-2006-0100912 2006-10-17
KR1020060100912 2006-10-17

Publications (2)

Publication Number Publication Date
CN101225541A true CN101225541A (zh) 2008-07-23
CN101225541B CN101225541B (zh) 2013-08-28

Family

ID=39277858

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101642636A Active CN101225541B (zh) 2006-10-17 2007-10-17 使用提拉法制造半导体单晶的方法以及使用该方法制造的单晶锭和晶片

Country Status (7)

Country Link
US (1) US20080107582A1 (zh)
JP (1) JP5269384B2 (zh)
KR (1) KR100827028B1 (zh)
CN (1) CN101225541B (zh)
DE (1) DE102007049778A1 (zh)
SG (1) SG142262A1 (zh)
TW (1) TW200829731A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105040099A (zh) * 2014-04-21 2015-11-11 环球晶圆日本股份有限公司 单晶提取方法
CN108138354A (zh) * 2015-05-01 2018-06-08 各星有限公司 生产被挥发性掺杂剂掺杂的单晶锭的方法
CN113825862A (zh) * 2019-04-11 2021-12-21 环球晶圆股份有限公司 后段主体长度具有减小变形的锭的制备工艺
CN114130993A (zh) * 2021-11-29 2022-03-04 上海大学 一种控制单晶高温合金铸件中缺陷的方法、其应用和熔铸装置
CN114341406A (zh) * 2019-09-06 2022-04-12 胜高股份有限公司 单晶硅的培育方法及单晶硅的提拉装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007031274A (ja) * 2005-07-27 2007-02-08 Siltron Inc シリコン単結晶インゴット、ウエハ、その成長装置、及びその成長方法
JP4805681B2 (ja) * 2006-01-12 2011-11-02 ジルトロニック アクチエンゲゼルシャフト エピタキシャルウェーハおよびエピタキシャルウェーハの製造方法
KR100946563B1 (ko) 2008-02-05 2010-03-11 주식회사 실트론 쵸크랄스키법을 이용한 반도체 단결정 제조 방법
JP2010100474A (ja) * 2008-10-23 2010-05-06 Covalent Materials Corp シリコン単結晶引上げ水平磁場の最適化方法およびシリコン単結晶の製造方法
US20130044779A1 (en) * 2011-08-16 2013-02-21 Raytheon Company Method for tailoring the dopant profile in a laser crystal using zone processing
KR101390797B1 (ko) 2012-01-05 2014-05-02 주식회사 엘지실트론 실리콘 단결정 성장 방법
KR102660001B1 (ko) * 2015-12-04 2024-04-24 글로벌웨이퍼스 씨오., 엘티디. 낮은 산소 함량 실리콘의 제조를 위한 시스템들 및 방법들
CN107604429A (zh) * 2016-07-12 2018-01-19 上海新昇半导体科技有限公司 直拉生长单晶硅的方法
CN109735897A (zh) * 2019-03-22 2019-05-10 内蒙古中环光伏材料有限公司 一种测算直拉炉内剩料电阻率的方法
CN114959878A (zh) * 2022-03-24 2022-08-30 内蒙古中环领先半导体材料有限公司 一种提高cz法高阻半导体单晶轴向电阻率均一性的方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060144321A1 (en) * 2004-12-30 2006-07-06 Memc Electronic Materials, Inc. Controlling melt-solid interface shape of a growing silicon crystal using a variable magnetic field

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09194289A (ja) * 1996-01-12 1997-07-29 Mitsubishi Materials Shilicon Corp 単結晶引上装置
JP3726847B2 (ja) * 1996-03-19 2005-12-14 信越半導体株式会社 シリコン単結晶の製造方法および種結晶
JPH101388A (ja) * 1996-06-18 1998-01-06 Super Silicon Kenkyusho:Kk 磁場印加機能を備えた単結晶引上げ装置及び引上げ方法
JP3592467B2 (ja) * 1996-11-14 2004-11-24 株式会社東芝 単結晶引上げ装置用超電導磁石
JPH10273376A (ja) 1997-03-29 1998-10-13 Super Silicon Kenkyusho:Kk 単結晶製造方法及び単結晶製造装置
JPH10279394A (ja) * 1997-03-31 1998-10-20 Sumitomo Sitix Corp 単結晶育成装置及び方法
JP3132412B2 (ja) * 1997-04-07 2001-02-05 住友金属工業株式会社 単結晶引き上げ方法
JPH10291892A (ja) * 1997-04-22 1998-11-04 Komatsu Electron Metals Co Ltd 結晶中の不純物濃度検出方法および単結晶の製造方法並びに単結晶引上げ装置
JP4045666B2 (ja) * 1998-09-08 2008-02-13 株式会社Sumco シリコン単結晶の製造方法
JP3758381B2 (ja) 1998-10-02 2006-03-22 株式会社Sumco 単結晶製造方法
KR100818677B1 (ko) 1999-03-17 2008-04-01 신에쯔 한도타이 가부시키가이샤 실리콘 단결정의 제조방법 및 그 제조장치, 그리고 그방법으로 제조된 실리콘 단결정 및 웨이퍼
US6565652B1 (en) * 2001-12-06 2003-05-20 Seh America, Inc. High resistivity silicon wafer and method of producing same using the magnetic field Czochralski method
KR100470231B1 (ko) * 2001-12-31 2005-02-05 학교법인 한양학원 자기장을 이용한 초크랄스키 풀러 및 이를 이용한 단결정잉곳 성장방법
DE10259588B4 (de) * 2002-12-19 2008-06-19 Siltronic Ag Verfahren und Vorrichtung zur Herstellung eines Einkristalls aus Silicium
US7371283B2 (en) * 2004-11-23 2008-05-13 Siltron Inc. Method and apparatus of growing silicon single crystal and silicon wafer fabricated thereby
JP2007031274A (ja) * 2005-07-27 2007-02-08 Siltron Inc シリコン単結晶インゴット、ウエハ、その成長装置、及びその成長方法
KR100793371B1 (ko) * 2006-08-28 2008-01-11 주식회사 실트론 실리콘 단결정 성장 방법 및 성장 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060144321A1 (en) * 2004-12-30 2006-07-06 Memc Electronic Materials, Inc. Controlling melt-solid interface shape of a growing silicon crystal using a variable magnetic field

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105040099A (zh) * 2014-04-21 2015-11-11 环球晶圆日本股份有限公司 单晶提取方法
CN105040099B (zh) * 2014-04-21 2017-12-12 环球晶圆日本股份有限公司 单晶提取方法
CN108138354A (zh) * 2015-05-01 2018-06-08 各星有限公司 生产被挥发性掺杂剂掺杂的单晶锭的方法
CN108138354B (zh) * 2015-05-01 2021-05-28 各星有限公司 生产被挥发性掺杂剂掺杂的单晶锭的方法
CN113825862A (zh) * 2019-04-11 2021-12-21 环球晶圆股份有限公司 后段主体长度具有减小变形的锭的制备工艺
US11959189B2 (en) 2019-04-11 2024-04-16 Globalwafers Co., Ltd. Process for preparing ingot having reduced distortion at late body length
CN114341406A (zh) * 2019-09-06 2022-04-12 胜高股份有限公司 单晶硅的培育方法及单晶硅的提拉装置
CN114341406B (zh) * 2019-09-06 2024-05-10 胜高股份有限公司 单晶硅的培育方法及单晶硅的提拉装置
CN114130993A (zh) * 2021-11-29 2022-03-04 上海大学 一种控制单晶高温合金铸件中缺陷的方法、其应用和熔铸装置

Also Published As

Publication number Publication date
TW200829731A (en) 2008-07-16
KR100827028B1 (ko) 2008-05-02
CN101225541B (zh) 2013-08-28
SG142262A1 (en) 2008-05-28
US20080107582A1 (en) 2008-05-08
KR20080034665A (ko) 2008-04-22
JP2008100904A (ja) 2008-05-01
JP5269384B2 (ja) 2013-08-21
DE102007049778A1 (de) 2008-05-15

Similar Documents

Publication Publication Date Title
CN101225541B (zh) 使用提拉法制造半导体单晶的方法以及使用该方法制造的单晶锭和晶片
Trempa et al. Mono-crystalline growth in directional solidification of silicon with different orientation and splitting of seed crystals
Kudla et al. Crystallization of 640 kg mc-silicon ingots under traveling magnetic field by using a heater-magnet module
Nakajima et al. Growth of multicrystalline Si ingots using noncontact crucible method for reduction of stress
Zhou et al. Modification of growth interface of CdZnTe crystals in THM process by ACRT
US7427325B2 (en) Method for producing high quality silicon single crystal ingot and silicon single crystal wafer made thereby
US8043428B2 (en) Process for production of silicon single crystal
Nakajima et al. Growth of high-quality multicrystalline Si ingots using noncontact crucible method
KR20220062052A (ko) 연속 쵸크랄스키 방법을 사용하여 질소 도핑된 단결정 실리콘 잉곳을 성장시키기 위한 방법들 및 이 방법에 의해 성장되는 단결정 실리콘 잉곳
EP0992618A1 (en) Method of manufacturing compound semiconductor single crystal
US20090272948A1 (en) High Quality Single Crystal and Method of Growing the Same
Nakajima et al. High-speed growth of Si single bulk crystals by expanding low-temperature region in Si melt using noncontact crucible method
CN103403231B (zh) N型单晶硅的制造方法及掺磷n型单晶硅
KR102576552B1 (ko) 연속 쵸크랄스키 방법을 사용하여 단결정 실리콘 잉곳을 성장시키기 위한 방법들
Reijnen et al. GaSb single-crystal growth by vertical gradient freeze
Gadkari Advances of the vertical directional solidification technique for the growth of high quality GaSb bulk crystals
Mullin Progress in the melt growth of III–V compounds
JP2011157224A (ja) シリコン単結晶の製造方法
JP5262346B2 (ja) シリコン単結晶の製造方法
CN1766179B (zh) 一种高质量单晶的生长方法
Huang et al. Electrical resistivity distribution of silicon ingot grown by cold crucible continuous melting and directional solidification
JP2014058414A (ja) 評価用シリコン単結晶の製造方法
US11866848B1 (en) Method and system for liquid encapsulated growth of cadmium zinc telluride crystals
DB et al. Detached Solidification Influences the Crystalline Quality of GaSb Crystals Grown by Vertical Directional Solidification Technique on the Earth
Gadkari Detached crystal growth in VDS technique: a new crystal growth process

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant