CN101115153B - 模拟前端装置和图像拾取装置 - Google Patents

模拟前端装置和图像拾取装置 Download PDF

Info

Publication number
CN101115153B
CN101115153B CN2007101363341A CN200710136334A CN101115153B CN 101115153 B CN101115153 B CN 101115153B CN 2007101363341 A CN2007101363341 A CN 2007101363341A CN 200710136334 A CN200710136334 A CN 200710136334A CN 101115153 B CN101115153 B CN 101115153B
Authority
CN
China
Prior art keywords
data
output
image pickup
view data
solid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101363341A
Other languages
English (en)
Other versions
CN101115153A (zh
Inventor
秦野敏信
津村敬一
古市政胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of CN101115153A publication Critical patent/CN101115153A/zh
Application granted granted Critical
Publication of CN101115153B publication Critical patent/CN101115153B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/617Noise processing, e.g. detecting, correcting, reducing or removing noise for reducing electromagnetic interference, e.g. clocking noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/67Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/745Circuitry for generating timing or clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/7795Circuitry for generating timing or clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/616Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

预处理器将从固态图像拾取传感器输出的模拟图像信号转换成数字图像数据,其中固态图像拾取传感器将对象的光学图像进行光电转换。定时发生器周期性地产生用于连续/不连续驱动固态图像拾取传感器的驱动脉冲,并且在固态图像拾取传感器与驱动脉冲同步地被不连续驱动时,产生指示固态图像拾取传感器的输出停止位置的输出停止位置信号。连续数据发生器在输出停止位置信号无效时允许图像数据通过,并且在输出停止位置信号有效时,将以不连续状态输入的图像数据转换成连续的图像数据。

Description

模拟前端装置和图像拾取装置
技术领域
本发明涉及位于数码相机中的固态图像拾取传感器与数字信号处理器之间的模拟前端装置。更具体地,本发明涉及当传输图像数据时用于抑制数字噪声影响的技术。
背景技术
近来,在照相机行业中,从模拟技术向数字技术的转化已经很明显。特别是,不需要胶卷的数字静态照相机或其改进已经成为兴旺的行业。内置有照相机的便携式电话已经成为主流。像素数越来越大,通过图像处理所获得的照片的质量也有显著改进。
图5是示出常规模拟前端装置的结构的框图。附图标记20表示固态图像拾取传感器,其为MOS型图像传感器,30表示用于执行图像处理的数字信号处理器(DSP),A′表示模拟前端装置,1表示用于产生周期性同步信号的同步信号发生器,2表示用于产生固态图像拾取传感器20的驱动脉冲的定时发生器,3表示预处理器,4表示相关复式采样(CDS)电路,5表示增益控制放大器(GCA),6表示A/D转换器,7表示数字数据输出装置,8表示CPU接口,而9表示对从外部输入的时钟进行倍增并将其输出的时钟倍增器。
在常规模拟前端装置A′中,当成像光穿过透镜(未示出)进入固态图像拾取传感器20时,它被光电二极管或类似物转换成电信号,而作为模拟连续信号的图像信号由来自定时发生器2的竖直和水平驱动脉冲产生。所产生的图像信号在CDS电路4的采样保持电路中被处理以适当减少1/f的噪声。然后,在GCA 5中控制图像信号的增益,并利用A/D转换器6将图像信号转换成数字图像信号数据(RGB数据)。转换后的图像信号数据以并行数据的方式或者从并行方式转换为串行方式后,从数字数据输出装置7输出到外部数字信号处理器30,在此处执行各种类型的处理,例如亮度信号处理、色彩分离、色彩矩阵处理。
当固态图像拾取传感器20的电子快门机制没有采用全像素同时读取系统,而是采用相继读取型滚动式快门系统时,为每条线路输出电子快门驱动控制脉冲。
当在高亮环境下高速操作电子快门时,如果曝光控制周期小于一个水平周期,那么在有效数据周期内由定时发生器2产生的控制脉冲被输入给固态图像拾取传感器20,如图6所示。固态图像拾取传感器20由控制脉冲驱动,并且CDS处理、GCA处理和A/D处理在被驱动的固态图像拾取传感器20中与有效数据输出周期同时执行。处理的结果从数字数据输出装置7输出到外部,作为输出数据。此时,由于控制脉冲的输出,所以在有效数据周期内产生操作噪声。在有效周期内,操作噪声既在固态图像拾取传感器20内产生也在模拟前端装置A’中产生。
在常规模拟前端装置A’中,当曝光控制周期小于一个水平周期时,按照高速操作电子快门的模式,有效数据周期内任意位置的控制脉冲的输出操作都与有效数据输出周期内的操作同时执行。因此,由于控制脉冲输出操作产生不连续的噪声成份,并且噪声成份对每个部分(固态图像拾取传感器的内侧、固态图像拾取传感器与模拟前端装置之间的连接部分、定时发生器、CDS电路、GCA、A/D转换器以及模拟前端装置的同样部分)都造成不良影响。结果,固定图形噪声(FPN)出现在图像上(参见图6中的图像数据P0的“5”、“10”、“15”、“20”)。
发明内容
因此,本发明的主要目的在于提供一种能输出不带固定图形噪声的高质量传感器数据的模拟前端装置。
为了克服前述问题,本发明的模拟前端装置包括:
预处理器,其用于将从固态图像拾取传感器输出的模拟图像信号转换成数字图像数据,其中固态图像拾取传感器将对象的光学图像进行光电转换;
定时发生器,其周期性地产生用于连续/不连续驱动所述固态图像拾取传感器的驱动脉冲,并且在所述固态图像拾取传感器与所述驱动脉冲同步地被不连续驱动时,产生指示所述固态图像拾取传感器的输出停止位置的输出停止位置信号;和
连续数据发生器,其在所述输出停止位置信号无效时允许所述图像数据通过,并且在所述输出停止位置信号有效时,将以不连续状态输入的图像数据转换成连续的图像数据。
在该结构中,在正常操作时从固态图像拾取传感器获得的图像信号是连续信号,并且来自预处理器的图像数据也是连续数据。进一步地,在那时,来自定时发生器的输出停止位置信号无效,因此连续数据发生器允许来自预处理器的连续数据通过。其间,在电子快门以小于一个水平周期被高速操作时,从固态图像拾取传感器获得的图像信号是不连续的信号。因此,在那时,来自预处理器的图像数据是不连续的数据。在这种情况下,来自定时发生器的输出停止位置信号有效,因此连续数据发生器通过使用输出停止位置信号将来自预处理器的不连续图像数据转换成连续的图像数据。也就是说,在高速操作电子快门时,固态图像拾取传感器的输出被暂时停止,以便在由于有效周期内控制脉冲的输出操作产生不连续噪声成份的时刻,产生不连续的输出。然后,连续数据发生器将不连续的图像数据转换成连续的图像数据并将其输出。结果,由于每个部分(固态图像拾取传感器的内侧、固态图像拾取传感器与模拟前端装置之间的以及与模拟前端装置的定时发生器和预处理之间的连接部分)中不连续噪声成份的产生而在图像中产生的固定图形噪声可以得到抑制,因此可以获得高质量的图像数据。
在本发明中,存在这样一种形式:当固态图像拾取传感器的曝光控制周期被设置得小于一个水平周期时,定时发生器暂时停止水平方向上的像素信号的读取脉冲;在停止周期,输出用于控制固态图像拾取传感器中的累积电荷量的累积电荷量控制脉冲;并且在输出累积电荷量控制脉冲后,重新启动水平方向上的像素信号的读取脉冲的输出。
采用这种结构,用于在高速操作电子快门时抑制连续噪声成份的脉冲的定时可以在模拟前端装置侧上得到控制。
进一步地,在本发明中还存在这样一种形式:在连续数据发生器中执行处理所需要的最小群时延,被设置为通过将在一个水平周期内的图像数据的输出停止次数与图像数据输出停止周期内的时钟数相乘所获得的时间;并且
连续数据发生器包括多个时钟延迟装置,用于将图像数据的输出延迟图像数据输出停止周期的一个周期的延迟时间,其中
所述多个时钟延迟装置串联连接,在数量上等于停止次数,并且从所述时钟延迟装置输出的图像数据以这样的方式被选择以产生连续的图像数据:从所述水平周期的开头开始依次在每个图像数据停止位置增加延迟时间。
采用这种结构,通过控制连续数据发生器,同时控制用于抑制模拟前端装置侧的连续噪声成份和不连续周期的脉冲的时刻,可以获得不带有固定图形噪声的高质量图像数据。
此外,在本发明中还存在这样一种形式:连续数据发生器包括对有效数据的一个水平周期或多个水平周期具有记录能力的存储器,其中
连续数据发生器在从一个水平周期的开头依次向存储器写入图像数据时,通过丢弃固态图像拾取传感器的输出停止位置处的无效数据片段来写入图像数据,并且在从存储器读取图像数据时连续地读取图像数据,以产生连续的图像数据。
采用这种结构,通过控制连续数据发生器向存储器写入数据和从存储器读取数据,同时控制用于抑制模拟前端装置侧的连续噪声成份和不连续周期的脉冲的定时,可以获得不带有固定图形噪声的高质量图像数据。
此外,在本发明中还存在这样一种形式:连续数据发生器包括对有效数据的一个水平周期或多个水平周期具有记录能力的存储器,其中
连续数据发生器在从一个水平周期的开头依次向存储器写入图像数据时,写入包括固态图像拾取传感器的输出停止位置处的无效数据的图像数据,并且在从存储器读取图像数据时通过跳过无效数据片段来读取图像数据,以产生连续的图像数据。
采用这种结构,通过控制连续数据发生器向存储器写入数据和从存储器读取数据,同时控制用于抑制模拟前端装置侧的连续噪声成份和不连续周期的脉冲的时刻,也可以获得不带有固定图形噪声的高质量图像数据。
进一步地,在本发明中还存在这样一种形式:连续数据发生器在水平消隐周期中的n倍(n为2或大于2的自然数)像素时钟的读取时刻,以并行数据形式或串行数据形式从存储器读取连续的图像数据。
采用这种结构,通过控制连续数据发生器向存储器写入数据和从存储器读取数据以输出水平消隐周期中的数据,同时控制用于抑制模拟前端装置侧的连续噪声成份和不连续周期的脉冲的时刻,可以获得不带有固定图形噪声的高质量图像数据。
更进一步地,在本发明中还存在这样一种形式:定时发生器输出所述输出停止位置信号,作为定时标志信号。或者,也存在这样一种形式:定时发生器利用在一个水平周期内可操作的计数器值输出所述输出停止位置信号,作为地址信号。
此外,在本发明中还存在这样一种形式:定时发生器和连续数据发生器分别包括用于设置固态图像拾取传感器的输出停止位置的寄存器。
采用这种结构,通过控制用于抑制模拟前端装置侧的连续噪声成份和不连续周期的脉冲的时刻,可以仅通过改变电子快门模式的切换时间的设置就能对控制的改变进行响应。因此,外部数字信号处理器能使用与正常连续读取模式相同的接口。
进一步,本发明的图像拾取装置包括固态图像拾取传感器;
如上述本发明的第一方面所描述的模拟前端装置;和
用于对模拟前端装置的输出进行信号处理的数字信号处理器。
在本发明中,在高速操作电子快门的情况下,固态图像拾取传感器的输出被暂时停止,以便在由于有效周期内控制脉冲的输出操作产生不连续噪声成份的时刻,产生不连续的输出。然后,连续数据发生器将不连续的图像数据转换成连续的图像数据并将其输出。结果,由于每个部分中不连续噪声成份的产生而在图像中产生的固定图形噪声可以得到抑制,因此可以获得高质量的图像数据。
本发明的模拟前端装置通过在利用MOS传感器在高亮环境下高速操作电子快门时,消除由于有效周期内控制脉冲的输出操作所产生的不连续噪声成份的影响,来输出不带固定图形噪声的高质量图像数据。因此,本发明的模拟前端装置有效地用作数码相机中固态图像拾取传感器与数字信号处理器之间的延迟装置。
附图说明
从以下优选实施例和所附权利要求的描述中,本发明的其它目的将变得清楚。本领域的技术人员将意识到通过具体实现本发明,本发明还可能存在许多其它优点。
图1是用于示出根据本发明实施例的模拟前端装置的结构的框图;
图2是用于示出根据本发明实施例的模拟前端装置的操作的时序图;
图3是根据本发明实施例的模拟前端装置中连续数据发生器的框图;
图4是用于示出根据本发明实施例的模拟前端装置中连续数据发生器的操作的时序图;
图5是用于示出常规模拟前端装置的结构的框图;和
图6是用于示出常规模拟前端装置的操作的时序图。
具体实施方式
下文中,将通过参考附图详细描述根据本发明的模拟前端装置的实施例。图1是用于示出根据本发明实施例的模拟前端装置的结构的框图。在图1中,附图标记A表示模拟前端装置,附图标记20表示固态图像拾取传感器,其为金属氧化物半导体(MOS)型图像传感器,30表示用于执行图像处理等的数字信号处理器(DSP),1表示用于产生周期性同步信号的同步信号发生器(SSG),2表示用于周期性地产生固态图像拾取传感器20的驱动脉冲的定时发生器,而3表示执行各种处理的预处理器,其中各种处理包括用于将从固态图像拾取传感器20输出的模拟图像信号转换成数字图像数据的处理。
预处理器3包括:相关复式采样(CDS)电路4,其用于消除从固态图像拾取传感器20输入的模拟电信号中的噪声;增益控制放大器(GCA)5,其用于控制信号增益并通过反馈控制来控制直流成份;和n位的A/D转换器6。
附图标记7表示数字数据输出装置,其接收图像数据并将其传送给外部数字信号处理器30,8表示为外部CPU提供的接口,而9表示时钟倍增器,其将从外部输入的时钟乘以n并将其提供给内部。
附图标记10表示作为本发明的新的结构元件被提供的连续数据发生器。在从固态图像拾取传感器20输出并经由CDS电路4、GCA 5和A/D转换器6被输入至连续数据发生器10的数据是不连续数据时,连续数据发生器10将不连续的数据转换成连续的图像数据。定时发生器2周期性地产生用于连续/不连续地驱动固态图像拾取传感器20的脉冲。其间,当固态图像拾取传感器20与驱动脉冲同步并被不连续地驱动时,定时发生器2产生指示输出停止位置的输出停止位置信号,并将其输出至连续数据发生器10。
图2示出固态图像拾取传感器20的输出数据布局的示例。该示例示出当一个水平周期中对应于高速电子快门的控制脉冲从定时发生器2输出时,在固态图像拾取传感器20被周期性地停止以连续/不连续地被驱动的情况下,输出数据布局的示例。图3示出连续数据发生器10的结构的示例。图4示出连续数据发生器10的操作时序图的示例,其中假定在一个水平驱动中停止的次数为4次,并且每次停止的周期为1T周期。“HBLK”是水平消隐脉冲。在解释本发明中所使用的“T周期”意味着1个时钟周期。
以下所提供的解释基于如下假定:通过下述设置和处理来输出连续图像数据。
-在一个水平周期中的停止次数为4次,
-在一个停止周期中的时钟数为一个时钟,
-最小群时延为4个时钟,
-通过将数量上等于停止次数的延迟一个时钟装置11(用于一个停止周期)相连(即连接4个装置11)来构成内部延迟,并且
-延迟一个停止周期之前的数据由位于停止位置处的选择器12从那个水平周期的开头依次选择。
接下来,描述根据本实施例的如以上所述构成的模拟前端装置的操作。首先,当成像光通过透镜(未示出)进入固态图像拾取传感器20时,由固态图像拾取传感器20的光电二极管或其它部件将其转换成电信号,并且基于从定时发生器2输出的竖直驱动脉冲和水平驱动脉冲根据电信号产生作为模拟点连续信号的图像信号。进一步地,从固态图像拾取传感器20输出的图像信号在预处理器3中的CDS电路4的采样保持电路中适当减少1/f噪声。然后,在GCA 5中控制图像信号的增益,并利用A/D转换器6将图像信号转换成数字图像信号数据(RGB数据)。图像信号以并行数据的方式或者在从并行方式转换为串行方式后,从数字数据输出装置7输出到外部的数字信号处理器30。输入到数字信号处理器30的图像信号数据接收各种处理,例如亮度信号处理、颜色分离、颜色矩阵处理。
接下来,描述当电子快门在曝光控制周期小于一个水平周期的状态下在高亮环境中高速操作时所执行的操作。当输出用于在小于一个水平周期内控制电子快门的脉冲时,定时发生器2在图2所示的脉冲的上升沿和下降沿暂时停止读取水平方向上的像素信号脉冲。然后,在所停止的周期,转换并输出用于控制作为产生噪声的源的固态图像拾取传感器20中的累积电荷量的脉冲逻辑。然后,重新启动水平方向上的像素信号的读取。
在图2情况下,假定在有效周期内有两个脉冲,则在4个点处有上升沿和下降沿位置。从固态图像拾取传感器20的像素读取在这些位置被停止,以致从固态图像拾取传感器20输出的不连续图像数据P0有4个无效数据片段。也就是说,从固态图像拾取传感器20输出的不连续图像数据P0包括周期性的不连续信息。
与上述正常操作的情况一样,包括周期性不连续信息的不连续图像数据P0在CDS电路4的采样保持电路中适当减少1/f噪声。进一步,其增益在GCA 5中得到控制。然后,由A/D转换器6将其转换成包括周期性不连续信息的图像信号数据。进一步地,包括周期性不连续信息的图像信号数据由连续数据发生器10转换成连续图像数据。
(1)描述连续数据发生器10的结构的第一实施例。图3示出连续数据发生器10的具体结构,其中假定在水平驱动中停止次数为4并且每次停止的周期为1T周期。附图标记11表示延迟一个时钟装置,而12表示选择器。4对延迟一个时钟装置11和选择器12串联。
该结构对应于以下情况。
-一个水平周期内的停止次数为4,
-一个停止周期内的时钟数为一个时钟,并且
-最小群时延为4个时钟。
在该结构中,一个停止周期内的时钟数是1,以致所采用的延迟装置是延迟时间是一个时钟的延迟一个时钟装置11。进一步,由于一个水平周期内有4次停止,所以需要提供4对延迟一个时钟装置11和选择器12。
图4是用于示出对应于图3所示结构的连续数据发生器10的操作的时序图。该时序图示出在下列条件下对所输入的不连续图像数据P0所执行的操作的状态。
-具有一个时钟延迟的图像数据是P1,
-延迟两个时钟的信号是P2,
-延迟三个时钟的信号是P3,
-延迟四个时钟的信号是P4,
-对应于具有四个时钟延迟的不连续图像数据P4的第一输出停止位置信号是S4,
-对应于具有三个时钟延迟的不连续图像数据P3的第二输出停止位置信号是S3,
-对应于具有两个时钟延迟的不连续图像数据P2的第三输出停止位置信号是S2,
-对应于具有一个时钟延迟的不连续图像数据P1的第四输出停止位置信号是S1,并且
-每个选择器12用输出停止位置信号S1-S4作为选择控制信号进行操作。
第一级选择器12选择不连续图像数据P0或由第一级延迟一个时钟装置11对不连续图像数据P0延迟一个时钟的不连续图像数据P1(延迟一个时钟)。第一级选择器12向第二级输出作为选择结果的选择信号Q2。
第二级选择器12选择选择信号Q2或由第二级延迟一个时钟装置11对不连续图像数据P1延迟一个时钟的不连续图像数据P2(延迟二个时钟)。第二级选择器12向第三级输出作为选择结果的选择信号Q3。
第三级选择器12选择选择信号Q3或由第三级延迟一个时钟装置11对不连续图像数据P2延迟一个时钟的不连续图像数据P3(延迟三个时钟)。第三级选择器12向第四级输出作为选择结果的选择信号Q4。
第四级选择器12选择选择信号Q4或由第四级延迟一个时钟装置11对不连续图像数据P3延迟一个时钟的不连续图像数据P4(延迟四个时钟)。第四级选择器12输出选择结果,作为连续图像数据Pout。
不连续图像数据P0通过第一级延迟一个时钟装置11的延迟处理被处理成不连续图像数据P1,并被输入至第一级选择器12。不连续图像数据P1(延迟一个时钟)通过第二级延迟一个时钟装置11的延迟处理被处理成不连续图像数据P2(延迟两个时钟),并被输入至第二级选择器12。不连续图像数据P2(延迟两个时钟)通过第三级延迟一个时钟装置11的延迟处理被处理成不连续图像数据P3(延迟三个时钟),并被输入至第三级选择器12。不连续图像数据P3(延迟三个时钟)通过第四级延迟一个时钟装置11的延迟处理被处理成不连续图像数据P4(延迟四个时钟),并被输入至第四级选择器12。第四级选择器12在输出停止位置信号S4为“L”电平的周期,选择4T周期的不连续图像数据P4(延迟四个时钟)。所选择的图像数据P4是数据“1”、“2”、“3”和“4”(时刻t1-时刻t2)。
当输出停止位置信号S4在时刻t2变成“H”电平时,第四级选择器12从第三级选择器12选择选择信号Q4。由于输出停止位置信号S3直到时刻t3都是“L”电平,所以第三级选择器12选择不连续图像数据P3(延迟三个时钟)。于是,已经位于“H”电平侧选择状态的第四级选择器12,从时刻t2到时刻t3选择不连续图像数据P3(延迟三个时钟)中的数据“5”、“6”、“7”和“8”。
当输出停止位置信号S3在时刻t3变成“H”电平时,第三级选择器12从第二级选择器12选择选择信号Q3。由于输出停止位置信号S2直到时刻t4都是“L”电平,所以第二级选择器12选择不连续图像数据P2(延迟二个时钟)。于是,已经位于“H”电平侧选择状态的第三级和第四级选择器12,从时刻t3到时刻t4输出不连续图像数据P2(延迟二个时钟)中的数据“9”、“10”、“11”和“12”。
当输出停止位置信号S2在时刻t4变成“H”电平时,第二级选择器12从第一级选择器12选择选择信号Q2。由于输出停止位置信号S1直到时刻t5都是“L”电平,所以第一级选择器12选择不连续图像数据P1(延迟一个时钟)。于是,已经位于“H”电平侧选择状态的第二级、第三级和第四级选择器12,从时刻t4到时刻t5选择不连续图像数据P1(延迟一个时钟)中的数据“13”、“14”、“15”和“16”。
当输出停止位置信号S1在时刻t5变成“H”电平时,第一级选择器12选择不连续图像数据P0。于是,已经位于“H”电平侧选择状态的第一级、第二级、第三级和第四级选择器12,在时刻t5及之后选择不连续图像数据P0中的数据“17”、“18”和“19”。这对应于连续图像数据Pout。
总之,连续数据发生器10从第四级选择器12输出有效连续数据“1”-“19”。
(2)描述连续数据发生器10的结构的第二实施例。在第二实施例中,连续数据发生器10包括用于存储一条线路的图像数据的存储器13。存储器13例如由RAM构成。当输入图2所示的不连续图像数据P0时,无效数据周期段的地址被保留,但是在写入控制中,该段的写入跳过存储器13。通过这种控制,写入存储器13的数据可以形成连续图像数据。对于在写入操作之前开始的存储器读取控制,带有任意延迟的连续图像数据可以通过从开头地址开始依次读取数据来输出。
当向存储器13写入数据时,也有可能在包括无效数据的状态下写入不连续的图像数据P0,并且当通过存储器读取控制从开头地址开始依次读取数据时,也有可能通过跳过无效数据周期段的地址来读取数据。按照这种方式,也可以输出带有任意延迟的连续图像数据。
用于连续数据发生器10的存储器控制地址可以由定时发生器2提供。或者,可以在连续数据发生器10中单独提供地址发生计数器。
在连续数据发生器10和定时发生器2分别包括水平地址计数器以控制连续图像数据的结构中,可以向定时发生器2和不连续数据发生器10分别提供不连续位置设置寄存器。这使得能通过CPU接口8预先进行操作设置。采用这种结构,可以在模拟前端装置A侧控制不连续周期。于是,在高速操作电子快门时,在由于控制脉冲的操作产生不连续噪声成份之前和之后,可以停止每个部分(固态图像拾取传感器的内侧、固态图像拾取装置与模拟前端装置之间的连接部分、定时发生器、CDS电路、GCA、A/D转换器以及模拟前端装置的类似部分)的操作。由此,在对图像数据进行数字转换而不影响水平驱动脉冲和传感器模拟信号之后,可以利用连续数据发生器10获得不带有固定图形噪声的高质量图像数据。
通过参考最优选实施例已经详细描述了本发明。不过,在不偏离所附权利要求的精神和宽泛范围的情况下,有可能对组成部分进行各种组合和修改。

Claims (11)

1.一种模拟前端装置,包括:
预处理器,其用于将从固态图像拾取传感器输出的模拟图像信号转换成数字图像数据,其中所述固态图像拾取传感器将对象的光学图像进行光电转换;
定时发生器,其周期性地产生用于连续/不连续地驱动所述固态图像拾取传感器的驱动脉冲,并且在所述固态图像拾取传感器与所述驱动脉冲同步地被不连续驱动时,产生指示所述固态图像拾取传感器的输出停止位置的输出停止位置信号;和
连续数据发生器,其在所述输出停止位置信号无效时允许所述图像数据通过,并且在所述输出停止位置信号有效时,将以不连续状态输入的图像数据转换成连续的图像数据。
2.根据权利要求1所述的模拟前端装置,其中,当所述固态图像拾取传感器的曝光控制周期被设置成小于一个水平周期时,所述定时发生器暂时停止水平方向上的像素信号的读取脉冲;在停止周期,输出用于控制所述固态图像拾取传感器中的累积电荷量的累积电荷量控制脉冲;并且在输出所述累积电荷量控制脉冲后,重新开始输出所述水平方向上的所述像素信号的所述读取脉冲。
3.根据权利要求1所述的模拟前端装置,其中:
在所述连续数据发生器中执行处理所需要的最小群时延,被设置成通过将一个水平周期内的所述图像数据的输出停止次数与所述图像数据输出停止周期内的时钟数相乘所获得的时间;并且
所述连续数据发生器包括多个时钟延迟装置,用于将所述图像数据的输出延迟所述图像数据输出停止周期的一个周期的延迟时间,其中
所述多个时钟延迟装置串联连接,在数量上等于所述停止次数,并且从所述时钟延迟装置输出的所述图像数据以这样的方式被选择,以产生所述连续图像数据,所述方式为:从所述水平周期的开头开始依次在每个所述图像数据停止位置增加所述延迟时间。
4.根据权利要求1所述的模拟前端装置,其中所述连续数据发生器包括对有效数据的一个水平周期或多个水平周期具有记录能力的存储器,其中
所述连续数据发生器在从所述一个水平周期的开头开始依次向所述存储器写入所述图像数据时,通过丢弃所述固态图像拾取传感器的所述输出停止位置处的无效数据段来写入所述图像数据,并且在从所述存储器读取所述图像数据时,连续地读取所述图像数据,以产生所述连续图像数据。
5.根据权利要求1所述的模拟前端装置,其中所述连续数据发生器包括对有效数据的一个水平周期或多个水平周期具有记录能力的存储器,其中
所述连续数据发生器在从所述一个水平周期的开头开始依次向所述存储器写入所述图像数据时,写入包括所述固态图像拾取传感器的所述输出停止位置处的无效数据的所述图像数据,并且在从所述存储器读取所述图像数据时,通过跳过所述无效数据段来读取所述图像数据,以产生所述连续图像数据。
6.根据权利要求4所述的模拟前端装置,其中所述连续数据发生器在水平消隐周期中的n倍像素时钟的读取时刻,以并行数据形式或串行数据形式从所述存储器读取所述连续图像数据,其中,n为2或大于2的自然数。
7.根据权利要求5所述的模拟前端装置,其中所述连续数据发生器在水平消隐周期中的n倍像素时钟的读取时刻,以并行数据形式或串行数据形式从所述存储器读取所述连续图像数据,其中,n为2或大于2的自然数。
8.根据权利要求1所述的模拟前端装置,其中所述定时发生器将所述输出停止位置信号作为定时标志信号输出。
9.根据权利要求1所述的模拟前端装置,其中所述定时发生器利用在一个水平周期内可操作的计数器值,将所述输出停止位置信号作为地址信号输出。
10.根据权利要求1所述的模拟前端装置,其中所述定时发生器和所述连续数据发生器分别包括用于设置所述固态图像拾取传感器的所述输出停止位置的寄存器。
11.一种图像拾取装置,包括:
所述固态图像拾取传感器;
如权利要求1所述的模拟前端装置;和
用于对所述模拟前端装置的输出进行信号处理的数字信号处理器。
CN2007101363341A 2006-07-24 2007-07-24 模拟前端装置和图像拾取装置 Expired - Fee Related CN101115153B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2006-200509 2006-07-24
JP2006200509 2006-07-24
JP2006200509A JP2008028811A (ja) 2006-07-24 2006-07-24 アナログフロントエンド装置および撮像装置

Publications (2)

Publication Number Publication Date
CN101115153A CN101115153A (zh) 2008-01-30
CN101115153B true CN101115153B (zh) 2010-11-03

Family

ID=38971070

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101363341A Expired - Fee Related CN101115153B (zh) 2006-07-24 2007-07-24 模拟前端装置和图像拾取装置

Country Status (3)

Country Link
US (1) US7656434B2 (zh)
JP (1) JP2008028811A (zh)
CN (1) CN101115153B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2014223163A1 (en) * 2013-02-28 2015-08-20 Olive Medical Corporation Videostroboscopy of vocal chords with CMOS sensors
US11303257B2 (en) 2019-03-27 2022-04-12 Allegro Microsystems, Llc Current sensor integrated circuit with common mode voltage rejection
US10705560B1 (en) * 2019-03-27 2020-07-07 Allegro Microsystems, Llc Signal path blanking during common mode input transitions

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1697492A (zh) * 2004-05-10 2005-11-16 安捷伦科技公司 具有降低的1/f噪声的CMOS图像传感器
CN1738357A (zh) * 2004-08-16 2006-02-22 松下电器产业株式会社 摄像系统

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69512863T2 (de) * 1994-11-11 2000-04-20 Sanyo Electric Co., Ltd. Festkörper-Bildaufnahmevorrichtung und Ansteuerverfahren dafür
JP3239087B2 (ja) * 1997-07-15 2001-12-17 三洋電機株式会社 撮像装置
US7023479B2 (en) * 2000-05-16 2006-04-04 Canon Kabushiki Kaisha Image input apparatus having addition and subtraction processing
US7064784B2 (en) * 2000-10-19 2006-06-20 Canon Kabushiki Kaisha Image pickup apparatus adapted to carry out parallel operations in a continuous image pickup mode, and a control method
JP4125502B2 (ja) * 2001-09-18 2008-07-30 富士フイルム株式会社 固体撮像装置およびその駆動方法
JP4489338B2 (ja) * 2002-03-05 2010-06-23 富士フイルム株式会社 撮像装置およびその制御方法
JP4144517B2 (ja) * 2003-12-05 2008-09-03 ソニー株式会社 固体撮像装置、撮像方法
JP2005244709A (ja) 2004-02-27 2005-09-08 Matsushita Electric Ind Co Ltd 映像信号処理装置
JP4173457B2 (ja) * 2004-03-12 2008-10-29 富士フイルム株式会社 撮影装置及びその制御方法
JP4481758B2 (ja) * 2004-07-28 2010-06-16 株式会社東芝 信号処理装置及びデータ処理装置
JP2006270866A (ja) * 2005-03-25 2006-10-05 Sony Corp 撮像装置、撮像方法、撮像制御装置及び撮像制御方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1697492A (zh) * 2004-05-10 2005-11-16 安捷伦科技公司 具有降低的1/f噪声的CMOS图像传感器
CN1738357A (zh) * 2004-08-16 2006-02-22 松下电器产业株式会社 摄像系统

Also Published As

Publication number Publication date
US7656434B2 (en) 2010-02-02
CN101115153A (zh) 2008-01-30
JP2008028811A (ja) 2008-02-07
US20080018769A1 (en) 2008-01-24

Similar Documents

Publication Publication Date Title
JP5256874B2 (ja) 固体撮像素子およびカメラシステム
JP2003259227A (ja) 撮像装置
KR20130026393A (ko) 고체촬상장치 및 그 구동방법
JP2007318581A (ja) 撮像装置、撮影補助光源発光/撮像制御方法、および撮影補助光源発光/撮像制御プログラム
US20110205398A1 (en) Imaging processing system and digital camera
JP2012049912A (ja) 光電変換装置および撮像システム
JP4806595B2 (ja) 固体撮像素子駆動装置及びデジタルカメラ
CN101931745B (zh) 数字相机装置
CN101115153B (zh) 模拟前端装置和图像拾取装置
JP5262047B2 (ja) 固体撮像装置及び撮像装置
JP5400428B2 (ja) 撮像装置、撮像素子およびその駆動方法
JP2024079754A (ja) 撮像素子、撮像装置、撮像方法及びプログラム
US7298405B2 (en) Image sensing apparatus having photoelectric conversion elements and a scanning circuit
JP4845466B2 (ja) 固体撮像装置
JP3991751B2 (ja) 固体撮像素子及びその読み出し方法
US20080018742A1 (en) Analog front-end device and imaging apparatus
CN115484409A (zh) 多图像传感器协同工作方法及系统
JP2006060766A (ja) 撮像装置及び固体撮像素子
JP2850902B2 (ja) 画像入力装置
JP2013162421A (ja) 固体撮像装置及びこれを用いたデジタルカメラ
JP4401566B2 (ja) 固体撮像装置およびシステム
CN111601054B (zh) 图像传感器新型滚筒式曝光的时序控制方法
JPH0442870B2 (zh)
JP2005080028A (ja) 撮像装置
JP4724394B2 (ja) 撮像装置及びカメラ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20101103

Termination date: 20170724