CN101114494A - 一种错误分析装置 - Google Patents

一种错误分析装置 Download PDF

Info

Publication number
CN101114494A
CN101114494A CNA2006101425324A CN200610142532A CN101114494A CN 101114494 A CN101114494 A CN 101114494A CN A2006101425324 A CNA2006101425324 A CN A2006101425324A CN 200610142532 A CN200610142532 A CN 200610142532A CN 101114494 A CN101114494 A CN 101114494A
Authority
CN
China
Prior art keywords
error
flag
wrong
error message
impact damper
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006101425324A
Other languages
English (en)
Other versions
CN101114494B (zh
Inventor
陈新正
薛景文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN101114494A publication Critical patent/CN101114494A/zh
Application granted granted Critical
Publication of CN101114494B publication Critical patent/CN101114494B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1816Testing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1866Error detection or correction; Testing, e.g. of drop-outs by interleaving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • G11B2020/1062Data buffering arrangements, e.g. recording or playback buffers
    • G11B2020/1075Data buffering arrangements, e.g. recording or playback buffers the usage of the buffer being restricted to a specific kind of data
    • G11B2020/10796Data buffering arrangements, e.g. recording or playback buffers the usage of the buffer being restricted to a specific kind of data address data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1816Testing
    • G11B2020/1823Testing wherein a flag is set when errors are detected or qualified
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1833Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
    • G11B2020/1846Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information using a picket code, i.e. a code in which a long distance code [LDC] is arranged as an array and columns containing burst indicator subcode [BIS] are multiplexed for erasure decoding

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

本发明揭示一种错误分析装置,其尤其适应于储存媒体,比如光盘。本发明在重制光盘数据的过程中,通过对错误旗标执行一类编码操作(如交错配置(interleaving)操作),来获取光盘中错误的数量及错误的分布状况。

Description

一种错误分析装置
技术领域
本发明涉及一种错误分析装置,尤其涉及一种适用于储存媒体(如光盘)的错误分析装置。
背景技术
对储存媒体(如CD、DVD、DVD+、DVD-、DVD-RAM、HD-DVD、蓝光激光光盘(Blu-ray disc)或类似介质)而言,如果能够详知其质量,将是十分有帮助的。一种详知光盘质量的方法就是取得光盘中错误的数量和分布状况。通过对该错误状况的的分析,可以辨别是储存装置的原因还是光盘本身的原因而导致错误发生。储存装置制造商和光盘制造商可以依据该错误分析结果分别改进各自的产品。
一般而言,当光驱读取光盘时,本发明下文中所定义“丛发错误”实质上由光盘本身的缺陷而引起。相对而言,另一种“随机错误”则主要由储存装置而引起。为了监控储存或写入的质量,在运算错误总量的时候,需要略去那些由于光盘本有缺陷而导致的丛发错误。
本发明中又定义以下名称。错误字节指其中至少有一位出现错误值的字节。错误丛指任意两个错误字节之间的正确字节的数量值不多于预定数量值m(通常m=2)的字节序列。错误丛的长度定义为被连续的正确字节序列(即至少具有m+1个(通常是3个)正确字节)所间隔开的第一个错误字节与同样被连续的正确字节序列(即至少具有m+1个(通常是3个)正确字节)的最后一个错误字节之间的总字节数。图1是光盘错误丛范例的示意图。在该图所示范例中,错误丛的长度为10个字节。另外,该错误丛中错误字节数为7。
长度大于或等于n(通常n=40)个字节的错误丛可以称为丛发错误。另一方面,长度小于40个字节的错误丛称为随机错误。在数据重制过程中,需要一种能够获得不同类型错误信息的方法,诸如包括丛发错误和随机错误在内的不同类型错误的数量和分布状况的错误结构,可用于评估储存或写入的质量,或用于其它方面的应用。
发明内容
本发明目的之一是提供一种错误分析方法,其尤其适用于储存媒体(如光盘)。根据本发明的方法在对光盘数据译码过程中,对错误旗标执行一类编码操作,藉此取得光盘中错误的数量及其分布状况。
本发明的另一目的是提供一种错误分析装置,其尤其适用于储存媒体(如光盘)。本发明的装置具有用于在数据译码过程中对错误旗标执行类编码操作的单元,藉此获取错误的数量及其分布状况。
根据本发明的一方面,光盘错误分析方法包括以下步骤:获取记录于光盘上数据的错误信息(如错误旗标);将该错误信息写入缓冲器并从该缓冲器中读取出该错误信息,以使被读出的错误信息具有记录于光盘储存的数据的格式;以及分析所读取的错误信息。具体而言,在光盘数据重制过程中,对记录于光盘上的数据执行解除交错配置。在本发明的方法中,错误旗标被执行以交错配置,并计算该等被交错配置的错误旗标,藉此取得光盘错误的数量及分布状况,以便应用于光盘错误的统计及/或分析。
根据本发明之另一方面,光盘错误分析装置包括一交错配置单元以及一错误率控制器。在通过解除交错配置操作重制记录于光盘之数据的过程中,该错误率控制器接收该数据的错误信息并请求该交错配置单元对错误信息(如错误旗标)执行交错配置操作。该被交错配置的错误信息可用于该光盘错误的统计及/或分析。
综上所述,通过本发明所揭示的方法与装置,可以统计及/或分析光盘包括丛发错误和随机错误在内的不同类型错误的数量和分布状况,从而进一步改善光盘的存取效能。
附图说明
参考多个附图、借助于本实用新型的非限制性实施例详细介绍本实用新型:
图1为本发明光盘的错误丛的概略示意图;
图2为说明性图式,用以显示蓝光激光光盘的数据重制过程;
图3为方块图,大致显示依据本发明的具有错误分析器的记录和重制装置;
图4A为方块图,大致显示依据本发明一实施例的错误分析器的结构;
图4B为方块图,大致显示依据本发明另一实施例的错误分析器的结构;
图5为蓝光激光光盘LDC块的结构示意图;
图6为LDC簇错误旗标映像图的结构示意图;
图7显示图6所示的LDC簇错误旗标映射图经过根据本发明二步交错配置操作处理后的情形;
图8为LDC无解旗标映像图的结构示意图;
图9为蓝光激光光盘的BIS块的结构示意图;
图10为BIS簇错误旗标映像图的结构示意图;
图11为BIS无解位映像图的结构示意图;
图12显示LDC错误旗标和BIS错误旗标的撷取序列的示意图;
图13为HD-DVD ECC区块的结构示意图;
图14为HD-DVD ECC区块错误旗标映像图的结构示意图;
图1 5A显示PO无解旗标映像图的结构示意图;以及
图15B显示PI无解旗标映像图的结构示意图。
具体实施方式
以下将结合图式对本发明进行详细阐述。
在错误分析领域中,符号错误率(symbol error rate,SER)被定义为各数据单元(如错误校正码(ECC)簇)中错误字节的总数量除以该等数据单元中的字节总数量,其可以用下列公式(1)表示:
Figure A20061014253200081
该公式中,M代表一个ECC簇中的数据字节总数量。例如,在蓝光激光(Blu-Ray)标准下,一个ECC簇的数据字节总数量是76880,因此,M值为76880。
另外,在错误分析中还会经常用到随机符号错误率(random symbol errorrate,RSER),其通过排除长度大于或等于n个字节(以丛发错误为例,n通常取40)的错误丛而运算得出,可表示为下述公式(2):
Figure A20061014253200091
图3显示依据本发明并具有错误分析器的记录和重制装置。如图所示,光盘1由主轴马达2旋转,该马达2由电机驱动器3驱动。该电机驱动器3伺服电路4控制。用于读取/写入上述光盘1的读写头5也经由上述电机驱动器3而受伺服电路4所控制。在数据读取过程中,经由读写头5从光盘1读取的数据通过放大器6放大,再被传送至数据译码器7和地址译码器12。该数据译码器7对数据执行解调、解除交错配置(如图2所示)以及错误校正操作。该地址译码器12获取上述光盘1所记录的地址信息。然后将该已译码的数据和地址信息反馈回伺服电路4。缓冲器管理器9将已译码的数据储存至数据缓冲器10,并通过主机接口11将其传递给主机。为将数据记录于光盘1,数据被传送至数据编码器13。该数据编码器13在待记录的数据上附加ECC码,并对该数据执行交错配置和调变操作。之后,前述已编码的数据通过读写头5而写入光盘1。该读写头5的功率由一激光控制电路14控制。依据本发明,该记录和再生装置还包括一错误分析器8。后文将对该错误分析器8进行进一步详细阐述。
图4A为依据本发明一实施例的错误分析器8的方块图。该错误分析器8包括错误率控制器80、交错配置单元81、错误缓冲器82以及错误计数器84。
在数据重制过程中,数据译码器7所产生的译码结果被存入错误缓冲器82中,该译码结果包括错误旗标(位)和无解旗标(位),其中错误旗标指示相应码字中是否存在错误,无解旗标指示该错误是否无法被改正。
错误分析器8的错误率控制器80从错误缓冲器82中读取错误旗标和无解旗标,以运算每一ECC簇的随机错误率和丛发错误率。交错配置单元81具有写地址产生器811及读地址产生器813。该写地址产生器811依据来自数据译码器7的码字数量及/或错误位置数量,顺序产生用于将错误旗标和无解旗标写入错误缓冲器82的写地址。读地址产生器813依据与光盘中储存的数据的顺序相对应的顺序,产生读地址用以获取存于错误缓冲器82中的错误旗标和无解旗标。根据写地址产生器811产生的写地址和读地址产生器813产生的读地址于错误缓冲器82储存和读取错误旗标和无解旗标的后,该等旗标在解除交错配置的前以ECC数据的格式配置。错误计数器84在错误率控制器80控制下,运算全部错误的总数量、全部随机错误的总数量或全部丛发错误的总数量。在一般情况下,错误的总数量等于随机错误的总数量与丛发错误的总数量的和。根据上述全部错误的总数量、全部随机错误的总数量及全部丛发错误的总数量,可以获得符号错误率(SER)和随机符号错误率(RSER)。
错误率控制器80接收来自数据译码器7的错误旗标和无解旗标,并通过该写地址产生器811产生的写地址,将该等旗标储存于该错误缓冲器82中。在数据译码器7将一ECC簇全部译码后,该错误率控制器80触发读地址产生器813产生读地址,以便依照与记录于光盘1的数据顺序相对应的顺序,获取储存于错误缓冲器82中的旗标。错误计数器84计数该等旗标。在该错误率控制器80获取到该完整ECC簇的错误旗标和无解旗标(该等旗标用于计算SER和/或RSER)后,该错误缓冲器82中被该ECC簇的旗标所占据的空间即被释放,因此可以储存来自该资料译码器7的下一个ECC簇的错误旗标和无解旗标。例如,当错误缓冲器82有足够的空间用以储存下一个ECC簇的错误旗标和无解旗标时,该错误率控制器80通知该数据译码器7继续译码由该光盘1重制的数据;否则,该错误率控制器80请求数据译码器7暂停译码。再如,当错误缓冲器82接收到一个完整ECC簇的错误旗标和无解旗标时,该错误率控制器80通知错误计数器84计数该全部错误的总数量、随机错误的总数量及丛发错误的总数量;否则,该错误率控制器80请求错误计数器84停止计数。为分析错误结构,应获知ECC簇的边界。
图4B概略显示依据本发明另一实施例的错误分析器的结构方块图。该实施例和图4A所示实施例的主要差异在于该错误缓冲器821与数据缓冲器10结合在一起,亦即分出该数据缓冲器10的一部分作为错误缓冲器821。在本实施例中,对于错误缓冲器821的存取(写入与读取)系经由缓冲器管理器9实行。
如前所述,交错配置单元80对ECC簇的错误旗标和无解旗标执行再交错配置操作,因此可以得到对应记录于光盘1的数据格式的储存错误旗标和无解旗标。藉此,不仅可以计算出错误的数量,还可以观察到错误的分布状况。相应地,SER和RSER也可经由计算而获知。
以下将对地址产生作进一步详细阐述。以一蓝光激光光盘为例,缓冲器82分成四部分:LDC错误缓冲器,用于储存LDC簇的错误旗标;LDC无解旗标缓冲器,用于储存LDC簇的无解旗标;BIS错误缓冲器,用于储存BIS簇的错误旗标;以及BIS无解旗标缓冲器,用于储存BIS簇的无解旗标。
图5显示蓝光激光光盘的LDC块的结构,该LDC块将由数据译码器7译码。如图所示,该LDC块中L行的216个数据字节从头依次编号为:C0,L,C1,L,C2,L,…,C215,L,此处行数值L的范围为0至303。该LDC块的每一行还包括32个奇偶校验字节,编号为P216,L,P217,L,P218,L,…,P247,L
图6显示一LDC错误旗标(位)映像图的结构。在本实施例第一交错配置阶段,错误旗标以错误旗标映射图的格式写入该缓冲器82中。该第一交错配置阶段可用下列公式以数学方式表示。图5所示LDC块的字节CR,L或PR,L的错误旗标(位)ER,L,以下列形式被写入该LDC错误缓冲器:
列:Q=2×R+mod(L,2)    0≤Q≤495    (3)
行:P=div(L,2)         0≤P≤151    (4)
前述公式中,R代表LDC块的列数,Q和P分别代表在第一交错配置阶段的LDC簇的列数和行数。
第二交错配置阶段是读出储存于该LDC错误缓冲器中的错误旗标(位)。图6中第二交错配置阶段处理LDC簇错误旗标映像图的程序如图7所示。在第二交错配置阶段,每个错误旗标均被向左移动mod(3×div(Q,2),152)个单位,同时,从左侧移出的错误旗标按照移出次序又从数组右侧重新填入。读地址产生器813产生的地址使错误率控制器可依据在第二交错配置阶段获知的顺序读出错误旗标。通过计算读地址,可以将该LDC错误旗标储存于该LDC错误缓冲器并从中取出,从而执行第二交错配置阶段。后文将对该过程进行进一步阐述。
该读地址产生器813依据下面方式产生地址:从第一列(Q=0)开始,逐渐增至最后一列(Q=495)结束。对每一列而言,错误旗标的地址又从mod(3×div(Q,2),152)开始读出,以1为单位逐步增大计数至151,然后再从0计数至mod(3×div(Q,2),152)-1。以此种方式,储存于该LDC错误缓冲器中的错误旗标按照与记录序列相一致的次序被依序读出,以用于错误计算。
图8显示LDC无解旗标(位)映像图的结构。如图8所示,在该LDC解旗标(位)映像图中的304个无解旗标(位)从左起依次为NS0,NS1,…,NSL,…,NS303,其与该LDC块中的304个码字相对应。从数学上而言,从该LDC错误缓冲器中读取该错误旗标Eq,p用于错误计算时,亦从该LDC无解位缓冲器读出对应的无解旗标NSw。该LDC错误旗标Eq,p和该LDC无解旗标NSw间的关系可以用下面的公式表示:
w=2×p+mod(q,2)    (5)
上述公式中,w为对应的LDC码字数值,其范围为0至303。
上述算则是作为范例加以说明,亦可利用其它算则。例如,如果该LDC错误旗标映像图的最终格式在第一交错配置阶段即取得,换言之,即该LDC错误旗标映像是以图7所示的下方格式被写入该LDC错误缓冲器中,则在第二交错配置阶段只需依序读出该LDC错误旗标即可。
图9显示将由数据译码器7译码的BIS块的结构。如图所示,该BIS块的每行均有30个信息字节,该等字节从每行顶端依次编号为B0,H,B1,H,B2,H,…,B29,H,其中的H代表BIS码字数值,也就是行数(0至23)。通过远程RS编码,提供BIS块每行32个奇偶校验字节。该等奇偶校验字节编号为Pb30,H,Pb31,H,Pb32,H,…,至Pb61,H
图10是BIS错误旗标映像图的结构示意图。如图所示,该错误旗标映射图与BIS簇映射图相对应。就数学上而言,原为BIS块格式的BIS错误旗标交错配置成BIS簇格式,该交错配置过程可以借助下列公式表示。该BIS块中字节BV,H或PbV,H中的错误旗标DV,H以下面的形式存入BIS错误缓冲器:
每个单元  u=mod({div(V,2)+8-div(H,3)},8)+8×mod(V,2)  (6)
每列      r=div(V,2)                                     (7)
每行      e=mod({H+div(V,2)},3)                         (8)
该公式中,V代表该BIS块的相应列数(0至61)。
该错误旗标数s的值为:
s=(u×31+r)×3+e                                          (9)
其给出了该BIS块的错误旗标Ds的序号,该序号表示BIS块的错误旗标Ds按照对应BIS簇写入光盘的顺序而交错配置的顺序。该错误旗标数代表取得储存于缓冲器中的BIS错误旗标的序列读地址,该BIS错误旗标数用于错误计算。该错误旗标数s的范围是0~1487,其表示数据被储存于光盘的次序。
图11显示BIS无解旗标映像图的结构。如图所示,该BIS无解旗标映射图中有24个无解旗标,该等旗标从左边依次编号为NSb0,NSb1,…,NSbH,…,NSb23,其与该BIS块的24个码字相对应。当从BIS错误缓冲器中读取出错误旗标Ds用于错误运算时,相对应的无解旗标NSbt也被从该BIS无解缓冲器中读出。该BIS错误旗标数s与BIS无解旗标数t间的关系可以用下面的演绎公式推导得到:
u=div(s,93)                          (10)
r=div(mod(s,93),3)                  (11)
e=mod(mod(m,93),3)                  (12)
t=mod(24-3×mod(u,8)+3×(r+div(((2-e)+mod(r,3)),3))
+e-mod(r,3),24)                      (13)
该公式中的t为对应的BIS的码字数,其范围为0~23。
请返回参见图2,该ECC簇通过对LDC簇和BIS簇执行多任务构成。同理,从该LDC错误缓冲器中读出的LDC错误旗标被分成四组,每组有38行。然后,来自该BIS簇错误缓冲器的3行BIS错误旗标被分别插入LDC错误旗标组的间,因此,该LDC错误旗标组和该BIS错误旗标交替排列(如图12所示)。
为简化错误分析器8的复杂性,可以忽略BIS簇的错误,因为在一155字节的记录帧中,只有三个字节的BIS数据(如图2所示)。在此种情况下,错误计算时就只需考虑LDC簇的错误旗标。因此,由公式(1)表达的SER可以简化为:
Figure A20061014253200131
除蓝光激光光盘外,该发明也同样适合于其它储存媒体(如HD-DVD光盘)。图13显示将被数据译码器7译码的一HD-DVD ECC区块的结构。对每个ECC区块而言,每行中的208个信息字节从每行顶端依次编号为B0,L,B1,L,B2,L,…,B207,L,其中L代表ECC区块的行数(0~363)。每列中的364个信息字节从每列左边依次编码为BR,0,BR,1,BR,2,…,BR,363,其中,R代表ECC区块的列数(0~207)。该ECC区块包括172×2×192个字节的信息栏,172×2×16个RS(里德-索洛蒙码)外部编码PO(外部同位码),以及208×2×10个RS内部编码PI(内部同位码)。
同样,为描述用于该HD-DVD错误旗标交错配置地址产生程序,错误缓冲器82被分成三部分:ECC错误缓冲器,用于存取ECC区块的错误旗标;PO无解旗标缓冲器,用于存取ECC区块的PO无解旗标,以及PI无解旗标缓冲器,用于存取ECC区块的PI无解旗标。
图14显示ECC错误旗标映像图的结构。如图所示,该错误旗标映射图与经由交错配置处理后的ECC区块的映射图相对应。与该ECC区块(参阅图13)中的字节BR,L相对应的错误旗标GR,L依据下述按数学方法表达的规则,放置于ECC错误缓冲器:
每列  R’=2×R+div(L,182)+div(R,6)for R<=191,以及
      R’=(2×(R-192)+div(L,182))×13+12 for R>191
                          (16)
每行  L’=mod(L,182)    (17)
该公式中的R’和L’分别代表该ECC错误缓冲器的列数和行数。其后,错误旗标GR’,L’被逐个取出用于错误计算。该ECC错误缓冲器的撷取顺序从顶列(R’=0)开始,至底列(R’=415)结束;每一列中,又从左边(L’=0)的字节开始撷取,到右边(L’=181)的字节结束。完全取出一列中的全部182个字节后,就依序取第二列,直至完全取出ECC区块中的全部416列。因此,取的顺序可推导为182×R’+L’。
图15显示HD-DVD盘片的ECC区块的PO无解旗标映射图和PI无解旗标映像图的结构。该PO无解旗标映射图中的364个PO无解旗标从左边开始依次编号为NSpo0,NSpo1,…,NSpo363,该编号与图13中所示的ECC区块的364行相对应。PI无解旗标映射图中的2×208个PI无解旗标从左边开始依次编号为NSpi0,0,NSpi0,1,…,NSpi0,207,以及Nspi1,0,Nspi1,1,…,Nspi1,207。如图13所示,PI无解旗标映射图中的第一列与该ECC区块中的左半列相对应,PI无解旗标映射图中的第二列与该ECC区块中右半列相对应。当从ECC错误缓冲器中读出错误旗标GR’,L’用于错误计算时,相对应的PO无解旗标NSpo1和PI无解旗标位NSpih,r也分别被从PO无解旗标缓冲器和PI无解旗标缓冲器中读出。错误旗标GR’,L’和PO无解旗标NSpo1以及PI无解旗标NSpih,r的关系可借助下述公式得到:
if mod(div(R’,13),12)==0
l=L’+182×mod(div(R’,13),2)
h=mod(div(R’,13),2)
r=192+div(R’,13×2)
else if mod(div(R’,13),12)≠0
l=L’+182×mod(R’+div(R’,13),2)
h=mod((R’-div(R’,13)),2)
r=div((R’ -div(R’,13)),2)    (18)
如上所述,本发明的方法及装置在光盘数据的重制过程中,对被译码的错误信息(如错误旗标和无解旗标)执行交错配置操作程序,藉此取得光盘中错误的数量及其分布情况,并将其应用于分析光盘的质量和/或记录质量。

Claims (37)

1.一种用于在重制记录于光盘之原始数据时分析光盘错误之方法,其包括以下步骤:
获取数据之错误信息,该错误信息为第一格式;
以第一序列将该错误信息写入缓冲器,并以第二序列从缓冲器读取该错误信息,以使读取的错误信息具有与该第一格式不同的第二格式;以及
分析该读取之错误信息。
2.如权利要求1所述的方法,其中该第二格式根据记录于光盘之原始数据的格式而定义。
3.如权利要求1所述的方法,其中该错误信息包括相应于该数据中各字节的错误旗标,每一错误旗标指示其相应的字节是否错误。
4.如权利要求3所述的方法,其中该错误信息尚包括无解旗标,每一无解旗标表示其相应的错误是否可以解决。
5.如权利要求1所述的方法,其中是先以该第一序列将该错误信息写入缓冲器,其后以该第二序列从该缓冲器中读出该错误信息将该错误信息交错配置。
6.如权利要求1所述的方法,其中是在分析步骤中计数错误。
7.如权利要求6所述的方法,其中获取到错误的数量。
8.如权利要求6所述的方法,其中获取错误的分布状况。
9.如权利要求6所述的方法,其中获取错误的符号错误率(SER)。
10.如权利要求6所述的方法,其中获取错误的随机符号错误率(RSER)。
11.如权利要求1所述的方法,其中该光盘选自Blu-Ray、HD-DVD、CD、DVD+、DVD-或DVD-RAM光盘片。
12.一种用于在重制记录于光盘的原始数据时分析光盘错误的错误分析器,其包括:
交错配置单元,用来执行交错配置操作;以及
错误率控制器,用来接收数据的错误信息,并将该错误信息提供给交错配置单元以进行交错配置,并使该已交错配置的错误信息被分析。
13.如权利要求12所述的错误分析器,尚包括错误缓冲器,该交错配置单元通过以第一序列将错误信息写入错误缓冲器及以第二序列从错误缓冲器中读取错误信息的方式,来执行交错配置操作。
14.如权利要求12所述的错误分析器,其中该交错配置单元包括写地址产生器,用来产生写地址,以将错误信息以该第一序列写入错误缓冲器;以及读地址产生器,用来产生读地址,以将储存于错误缓冲器中的错误信息以该第二序列读出。
15.如权利要求12所述的错误分析器,尚包括错误计数器,用以计算错误信息。
16.如权利要求15所述的错误分析器,其中通过错误计数器计算错误信息而取得错误数量。
17.如权利要求15所述的错误分析器,其中通过错误计数器计算错误信息而取得错误的分布状况。
18.如权利要求15所述的错误分析器,其中根据错误计数器的结果而计算得到错误的符号错误率(SER)。
19.如权利要求15所述的错误分析器,其中根据错误计数器的结果而计算得到错误的随机符号错误率(RSER)。
20.如权利要求12所述的错误分析器,其中该错误信息包括分别对应于数据中各字节的错误旗标,该每一错误旗标指示其对应的字节是否有错误。
21.如权利要求20所述的错误分析器,其中该错误信息尚包括无解旗标,每一无解旗标指示其对应的错误是否可以解决。
22.如权利要求12所述的错误分析器,其中该光盘选自Blu-Ray、HD-DVD、CD、DVD+、DVD-或DVD-RAM光盘片。
23.一种光盘重制装置,其包括:
主轴马达,用于驱动光盘;
马达驱动器,用于驱动该主轴马达转动;
伺服电路,用于控制该马达驱动器;
读写头,用于读取光盘,以重制记录于光盘之原始数据;
数据译码器,用于译码该原始数据;
第一缓冲器;
第二缓冲器;
缓冲器管理器,用于将需要译码的数据存入第一缓冲器;以及
错误分析器,用于接收数据之第一格式之错误信息,并通过将该错误信息写入该第二缓冲器,再从该第二缓冲器读出该错误信息以使其具有第二格式,并对该读出的错误信息进行分析。
24.如权利要求23所述的装置,其中该第二格式是根据光盘的一种格式定义。
25.如权利要求23所述的装置,其中错误分析器包括:
交错配置单元,用于执行交错配置操作;以及
错误率控制器,用于接收第一格式之错误信息,并将该错误信息提供给该交错配置单元,以进行交错配置,从而将该错误信息转换为第二格式。
26.如权利要求25所述的装置,其中该交错配置单元通过以第一序列将该错误信息写入第二缓冲器并以第二序列将该错误信息从该第二缓冲器读出来执行交错配置操作。
27.如权利要求26所述的装置,其中该交错配置单元包括:写地址产生器,用其产生写地址,以通过该写地址以该第一序列将错误信息写入该第二缓冲器;以及读地址产生器,用其产生读地址,以通过该读地址以该第二序列读出储存于该第二缓冲器中的错误信息。
28.如权利要求25所述的装置,其中该错误分析器尚包括错误计数器,其用于计算该错误信息。
29.如权利要求28所述的装置,其中是通过错误计数器计算错误信息以取得错误的数量。
30.如权利要求28所述的装置,其中通过错误计数器计算错误信息以取得错误的分布情况。
31.如权利要求28所述的装置,其中系根据错误计数器的结果而计算得到符号错误率。
32.如权利要求28所述的装置,其中是根据错误计数器的结果而计算得到随机符号错误率。
33.如权利要求23所述的装置,其中该错误信息包括分别对应于数据中各字节的错误旗标,每一错误旗标指示其相应的字节是否有错误。
34.如权利要求33所述的装置,其中该错误信息尚包括无解旗标,每一无解旗标指示其相应的错误是否可以解决。
35.如权利要求23所述的装置,其中该光盘系选自蓝光激光光盘、HD-DVD、CD、DVD+、DVD-或DVD-RAM。
36.如权利要求23所述的装置,其中该第一缓冲器与该第二缓冲器相互分离。
37.如权利要求23所述的装置,其中该第一缓冲器系与该第二缓冲器结合。
CN2006101425324A 2005-10-21 2006-10-20 分析光盘错误的方法与光盘重现装置 Expired - Fee Related CN101114494B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US72927905P 2005-10-21 2005-10-21
US60/729,279 2005-10-21
US11/357,323 2006-02-17
US11/357,323 US7861141B2 (en) 2005-10-21 2006-02-17 Method and device for error analysis of optical disc

Publications (2)

Publication Number Publication Date
CN101114494A true CN101114494A (zh) 2008-01-30
CN101114494B CN101114494B (zh) 2011-11-16

Family

ID=37986678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101425324A Expired - Fee Related CN101114494B (zh) 2005-10-21 2006-10-20 分析光盘错误的方法与光盘重现装置

Country Status (3)

Country Link
US (1) US7861141B2 (zh)
CN (1) CN101114494B (zh)
TW (1) TWI324339B (zh)

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070147517A1 (en) * 2005-12-27 2007-06-28 Mediatek Inc. Video processing system capable of error resilience and video processing method for same
GB2506658B (en) * 2012-10-05 2015-01-21 Broadcom Corp Method and apparatus for signal detection and decoding
US10115446B1 (en) * 2015-04-21 2018-10-30 Spin Transfer Technologies, Inc. Spin transfer torque MRAM device with error buffer
US10163479B2 (en) 2015-08-14 2018-12-25 Spin Transfer Technologies, Inc. Method and apparatus for bipolar memory write-verify
US10437491B2 (en) 2016-09-27 2019-10-08 Spin Memory, Inc. Method of processing incomplete memory operations in a memory device during a power up sequence and a power down sequence using a dynamic redundancy register
US10366774B2 (en) 2016-09-27 2019-07-30 Spin Memory, Inc. Device with dynamic redundancy registers
US10360964B2 (en) 2016-09-27 2019-07-23 Spin Memory, Inc. Method of writing contents in memory during a power up sequence using a dynamic redundancy register in a memory device
US10460781B2 (en) 2016-09-27 2019-10-29 Spin Memory, Inc. Memory device with a dual Y-multiplexer structure for performing two simultaneous operations on the same row of a memory bank
US10437723B2 (en) 2016-09-27 2019-10-08 Spin Memory, Inc. Method of flushing the contents of a dynamic redundancy register to a secure storage area during a power down in a memory device
US10546625B2 (en) 2016-09-27 2020-01-28 Spin Memory, Inc. Method of optimizing write voltage based on error buffer occupancy
US10446210B2 (en) 2016-09-27 2019-10-15 Spin Memory, Inc. Memory instruction pipeline with a pre-read stage for a write operation for reducing power consumption in a memory device that uses dynamic redundancy registers
US10818331B2 (en) 2016-09-27 2020-10-27 Spin Memory, Inc. Multi-chip module for MRAM devices with levels of dynamic redundancy registers
US10529439B2 (en) 2017-10-24 2020-01-07 Spin Memory, Inc. On-the-fly bit failure detection and bit redundancy remapping techniques to correct for fixed bit defects
US10656994B2 (en) 2017-10-24 2020-05-19 Spin Memory, Inc. Over-voltage write operation of tunnel magnet-resistance (“TMR”) memory device and correcting failure bits therefrom by using on-the-fly bit failure detection and bit redundancy remapping techniques
US10489245B2 (en) 2017-10-24 2019-11-26 Spin Memory, Inc. Forcing stuck bits, waterfall bits, shunt bits and low TMR bits to short during testing and using on-the-fly bit failure detection and bit redundancy remapping techniques to correct them
US10481976B2 (en) 2017-10-24 2019-11-19 Spin Memory, Inc. Forcing bits as bad to widen the window between the distributions of acceptable high and low resistive bits thereby lowering the margin and increasing the speed of the sense amplifiers
US10811594B2 (en) 2017-12-28 2020-10-20 Spin Memory, Inc. Process for hard mask development for MRAM pillar formation using photolithography
US10395712B2 (en) 2017-12-28 2019-08-27 Spin Memory, Inc. Memory array with horizontal source line and sacrificial bitline per virtual source
US10891997B2 (en) 2017-12-28 2021-01-12 Spin Memory, Inc. Memory array with horizontal source line and a virtual source line
US10360962B1 (en) 2017-12-28 2019-07-23 Spin Memory, Inc. Memory array with individually trimmable sense amplifiers
US10395711B2 (en) 2017-12-28 2019-08-27 Spin Memory, Inc. Perpendicular source and bit lines for an MRAM array
US10424726B2 (en) 2017-12-28 2019-09-24 Spin Memory, Inc. Process for improving photoresist pillar adhesion during MRAM fabrication
US10840439B2 (en) 2017-12-29 2020-11-17 Spin Memory, Inc. Magnetic tunnel junction (MTJ) fabrication methods and systems
US10546624B2 (en) 2017-12-29 2020-01-28 Spin Memory, Inc. Multi-port random access memory
US10367139B2 (en) 2017-12-29 2019-07-30 Spin Memory, Inc. Methods of manufacturing magnetic tunnel junction devices
US10424723B2 (en) 2017-12-29 2019-09-24 Spin Memory, Inc. Magnetic tunnel junction devices including an optimization layer
US10886330B2 (en) 2017-12-29 2021-01-05 Spin Memory, Inc. Memory device having overlapping magnetic tunnel junctions in compliance with a reference pitch
US10840436B2 (en) 2017-12-29 2020-11-17 Spin Memory, Inc. Perpendicular magnetic anisotropy interface tunnel junction devices and methods of manufacture
US10784439B2 (en) 2017-12-29 2020-09-22 Spin Memory, Inc. Precessional spin current magnetic tunnel junction devices and methods of manufacture
US10438996B2 (en) 2018-01-08 2019-10-08 Spin Memory, Inc. Methods of fabricating magnetic tunnel junctions integrated with selectors
US10438995B2 (en) 2018-01-08 2019-10-08 Spin Memory, Inc. Devices including magnetic tunnel junctions integrated with selectors
US10446744B2 (en) 2018-03-08 2019-10-15 Spin Memory, Inc. Magnetic tunnel junction wafer adaptor used in magnetic annealing furnace and method of using the same
US11107978B2 (en) 2018-03-23 2021-08-31 Spin Memory, Inc. Methods of manufacturing three-dimensional arrays with MTJ devices including a free magnetic trench layer and a planar reference magnetic layer
US11107974B2 (en) 2018-03-23 2021-08-31 Spin Memory, Inc. Magnetic tunnel junction devices including a free magnetic trench layer and a planar reference magnetic layer
US10784437B2 (en) 2018-03-23 2020-09-22 Spin Memory, Inc. Three-dimensional arrays with MTJ devices including a free magnetic trench layer and a planar reference magnetic layer
US10734573B2 (en) 2018-03-23 2020-08-04 Spin Memory, Inc. Three-dimensional arrays with magnetic tunnel junction devices including an annular discontinued free magnetic layer and a planar reference magnetic layer
DE102018131613A1 (de) * 2018-04-10 2019-10-10 Infineon Technologies Ag Fehlererkennung mittels Gruppenfehler
US10411185B1 (en) 2018-05-30 2019-09-10 Spin Memory, Inc. Process for creating a high density magnetic tunnel junction array test platform
US10600478B2 (en) 2018-07-06 2020-03-24 Spin Memory, Inc. Multi-bit cell read-out techniques for MRAM cells with mixed pinned magnetization orientations
US10593396B2 (en) 2018-07-06 2020-03-17 Spin Memory, Inc. Multi-bit cell read-out techniques for MRAM cells with mixed pinned magnetization orientations
US10559338B2 (en) 2018-07-06 2020-02-11 Spin Memory, Inc. Multi-bit cell read-out techniques
US10692569B2 (en) 2018-07-06 2020-06-23 Spin Memory, Inc. Read-out techniques for multi-bit cells
US10650875B2 (en) 2018-08-21 2020-05-12 Spin Memory, Inc. System for a wide temperature range nonvolatile memory
US10699761B2 (en) 2018-09-18 2020-06-30 Spin Memory, Inc. Word line decoder memory architecture
US10971680B2 (en) 2018-10-01 2021-04-06 Spin Memory, Inc. Multi terminal device stack formation methods
US11621293B2 (en) 2018-10-01 2023-04-04 Integrated Silicon Solution, (Cayman) Inc. Multi terminal device stack systems and methods
US11107979B2 (en) 2018-12-28 2021-08-31 Spin Memory, Inc. Patterned silicide structures and methods of manufacture

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL190252B (nl) 1977-07-14 1993-07-16 Indep Broadcasting Authority Digitale opneem- en weergeefinrichting.
JP3259323B2 (ja) * 1992-04-13 2002-02-25 ソニー株式会社 デ・インターリーブ回路
JP3531177B2 (ja) 1993-03-11 2004-05-24 ソニー株式会社 圧縮データ記録装置及び方法、圧縮データ再生方法
US5909541A (en) * 1993-07-14 1999-06-01 Honeywell Inc. Error detection and correction for data stored across multiple byte-wide memory devices
US5452429A (en) * 1993-11-17 1995-09-19 International Business Machines Corporation Error correction code on add-on cards for writing portions of data words
RU2142167C1 (ru) * 1993-12-18 1999-11-27 Сони Корпорейшн Среда для хранения данных и устройство воспроизведения данных (варианты)
US5487077A (en) * 1994-05-23 1996-01-23 International Business Machines Corporation Location dependent variable error correction processing for multi-track recording media using variable length coding means
JP3896206B2 (ja) * 1997-12-16 2007-03-22 インターナショナル・ビジネス・マシーンズ・コーポレーション Eccブロック構造を使用する記憶装置のための符号化方法及びシステム
US6018304A (en) * 1997-12-18 2000-01-25 Texas Instruments Incorporated Method and apparatus for high-rate n/n+1 low-complexity modulation codes with adjustable codeword length and error control capability
JP3165099B2 (ja) 1998-02-05 2001-05-14 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 誤り訂正方法及びシステム
WO2000018132A1 (en) 1998-09-18 2000-03-30 Sony Corporation Data converting device and method and recorded medium
US6615387B1 (en) * 1998-09-22 2003-09-02 Seagate Technology Llc Method and apparatus for error detection
JP4077993B2 (ja) 1999-07-30 2008-04-23 株式会社日立グローバルストレージテクノロジーズ 性能評価方法及び性能評価装置並びにこれらを用いた記録再生装置
CN1124605C (zh) * 1999-12-02 2003-10-15 合邦电子股份有限公司 光碟机资料错误段修补装置
JP3815543B2 (ja) 2000-12-27 2006-08-30 日本電気株式会社 記録状態検出装置およびこれを備えた情報記録再生装置
JP4652641B2 (ja) 2001-10-11 2011-03-16 ソニー株式会社 ディスク記録媒体、ディスクドライブ装置、再生方法
KR101113866B1 (ko) 2004-03-19 2012-03-02 엘지전자 주식회사 기록매체내에 기록되는 데이터 구조 및 데이터 기록방법과기록장치
TWI266181B (en) 2004-04-09 2006-11-11 Mediatek Inc Apparatus for accessing and outputting optical data

Also Published As

Publication number Publication date
TW200717459A (en) 2007-05-01
TWI324339B (en) 2010-05-01
US20070094573A1 (en) 2007-04-26
CN101114494B (zh) 2011-11-16
US7861141B2 (en) 2010-12-28

Similar Documents

Publication Publication Date Title
CN101114494B (zh) 分析光盘错误的方法与光盘重现装置
US6367049B1 (en) Encoding multiword information by wordwise interleaving
AU604836B2 (en) Method and apparatus for error correction
US7870456B2 (en) Apparatus and method for recording and/or reproducing data on an information storage medium using padding information, and the information storage medium
US20090077452A1 (en) Method of generating error detection codes
CN101572112A (zh) 数据变换器、信息记录器和差错检测器
JP2007528566A (ja) エラー訂正符号化方法及びその装置、並びにエラー訂正復号化方法及びその装置
US7475324B2 (en) Encoding apparatus for storing data to disk
CN1329911C (zh) 扰频方法、写入数据产生方法及重复数据写入方法
JP2010218590A (ja) 情報の記録媒体、記録方法、記録装置、再生方法及び再生装置
US7948848B2 (en) Reproduction data recording methods
CN103377664A (zh) 数据记录再现装置和数据库装置
CN100576322C (zh) 在记录介质中记录数据及从记录介质再现数据的方法和装置
JP2009301148A (ja) 分配記憶制御システム、分配記憶制御方法、および分配記憶制御プログラム
CN100495932C (zh) 可错误更正的数据编码方法
US20050216816A1 (en) Error correction code generator, generation method of error correction code, error correction device, and error correction method
CN100394506C (zh) 纠错装置及方法
US7564752B2 (en) Disc signal evaluation apparatus and disc signal evaluation method
US7454563B2 (en) Buffer management device, record and reproduction apparatus and management method for buffer memory
JPH087496A (ja) ディスク記録・再生方法および装置
JP5792574B2 (ja) データ記録方法、データ再生方法、データ記録装置及びデータ再生装置
JPS60217568A (ja) 誤り訂正方式
KR20030073532A (ko) 이중 피오 신드롬 연산장치 및 방법
JP2012230739A (ja) データ記録方法、データ再生方法、データ記録装置及びデータ再生装置
JPH052838A (ja) 情報記録媒体の検査装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111116

Termination date: 20161020

CF01 Termination of patent right due to non-payment of annual fee