CN101106363A - 滤波处理集成电路 - Google Patents
滤波处理集成电路 Download PDFInfo
- Publication number
- CN101106363A CN101106363A CNA2007101121268A CN200710112126A CN101106363A CN 101106363 A CN101106363 A CN 101106363A CN A2007101121268 A CNA2007101121268 A CN A2007101121268A CN 200710112126 A CN200710112126 A CN 200710112126A CN 101106363 A CN101106363 A CN 101106363A
- Authority
- CN
- China
- Prior art keywords
- filter
- information
- filter coefficient
- coefficient
- sig
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/04—Recursive filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0294—Variable filters; Programmable filters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0294—Variable filters; Programmable filters
- H03H2017/0297—Coefficients derived from input parameters
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Complex Calculations (AREA)
Abstract
一种滤波处理集成电路,其中包括:存储电路;滤波器系数计算部,其接收对滤波处理中的输出信号的通带进行确定的频率信息,并将基于频率信息计算的滤波器系数设定到存储电路中;和滤波器部,其根据存储电路中设定的滤波器系数,对输入信号实施滤波处理并将输出信号输出。由此,使得为了改变滤波器特性而输入的控制数据的数据量比滤波器系数的数据量少。
Description
技术领域
本发明涉及滤波处理集成电路。
背景技术
例如,在AM无线电接收装置或FM无线电接收装置等所使用的信号处理电路中,进行以消除噪声等为目的的滤波处理。图15是表示采用信号处理电路构成的系统的一部分的图。信号处理电路100是内部具备DSP(Digital Signal Process)110的集成电路。例如,在信号处理电路100用于AM无线电接收装置的情况下,DSP110对输入的数字信号进行滤波处理,其目的为消除噪声和进行均衡等。并且,DSP110的滤波处理特性由DSP110内部的寄存器120中存储的滤波器系数确定。即,通过改变寄存器120中存储的滤波器系数,可改变滤波器特性。
作为改变寄存器120中存储的滤波器系数的方法,一般由位于信号处理电路100外部的微机130进行(专利文献1)。微机130根据用于确定所希望的滤波器特性的截止频率、中心频率、选择度Q等信息,计算出滤波器系数,并将算出的滤波器系数存储到存储器140中。此后,微机130将存储器140内存储的滤波器系数经由系统总线等发送给信号处理电路100。然后,通过将发送给信号处理电路100的滤波器系数存储到寄存器120中,从而改变滤波器特性。
专利文献1:特开2002-58153号公报
例如,考虑将DSP110中的滤波处理通过2次IIR滤波器实现的情况。图16是表示2次IIR滤波器的一个例子的概念的框图。如图所示,2次IIR滤波器可由延迟部150~153、加法部154及乘法部155~159构成。
在这里,乘法部155~159对输入的信号乘以系数A[0]~B[2]后输出。如果将寄存器120中存储的各系数A[0]~B[2]的位数(精度)设为例如24位(3字节),则存储系数A[0]~B[2]所需要的存储容量就为120位(15字节)。然后,存储滤波器系数所需要的存储容量随着IIR滤波器的次数和滤波器系数精度的提高而增大。也就是说,在算出滤波器系数的微机130中,需要为了存储算出的滤波器系数而增大存储器140的容量。另外,由于需要将存储器140中存储的滤波器系数发送给信号处理电路100,所以就有可能增大系统总线等的通信量,从而影响系统的处理性能。
发明内容
本发明鉴于上述课题而实现,目的在于提供一种滤波处理集成电路,其为了改变滤波器特性而输入的控制数据的数据量比滤波器系数的数据量还少。
为了达到上述目的,本发明的滤波处理集成电路包括:存储电路;滤波器系数计算部,其接收对滤波处理中的输出信号的特性频率进行确定的频率信息,并将基于所述频率信息计算的滤波器系数设定到所述存储电路中;和滤波器部,其根据所述存储电路中设定的所述滤波器系数,对输入信号实施滤波处理并输出所述输出信号。
另外,也可以是:所述滤波器系数计算部还接收对滤波处理中的采样频率进行确定的采样频率信息、对所述输出信号的增益进行确定的增益信息、以及对所述输出信号的选择度进行确定的选择度信息中的至少一个,并根据所述频率信息,还根据所述采样频率信息、所述增益信息和所述选择度信息中接收的信息,计算所述滤波器系数。
而且,还可以是:所述滤波器系数计算部还接收对滤波处理的种类进行确定的滤波器类型信息,并根据所述滤波器类型信息以及所述频率信息,还根据所述采样频率信息、所述增益信息和所述选择度信息中接收的信息,计算出所述滤波器系数。
另外,可以是:所述滤波器系数计算部为了使滤波器系数为规定范围的值,将计算出的所述滤波器系数右移N位后设定到所述存储电路中,所述滤波器部将所述输出信号左移N位后输出。
进而,还可以是:当即使将计算出的所述滤波器系数右移N位后其也不成为所述规定范围的值时,所述滤波器系数计算部输出滤波器系数的计算错误信号。
(发明效果)
由此,可提供一种滤波处理集成电路,其为了改变滤波器特性而输入的控制数据的数据量比滤波器系数的数据量少。
附图说明
图1是表示包括本发明的滤波处理集成电路的一实施方式的信号处理电路而构成的AM无线电接收装置的构成例的图。
图2是表示从微机发送到系数计算部的控制数据的一个例子的图。
图3是表示通过DSP实现的2次IIR滤波器的一个例子的概念的框图。
图4是表示系数计算处理整体流程的流程图。
图5是表示1次IIR型低阶滤波器的系数计算处理的一个例子的流程图。
图6是表示1次IIR型高阶滤波器的系数计算处理的一个例子的流程图。
图7是表示2次IIR型峰值滤波器的系数计算处理的一个例子的流程图。
图8是表示1次IIR型高通滤波器的系数计算处理的一个例子的流程图。
图9是表示1次IIR型高通滤波器的系数计算处理的一个例子的流程图。
图10是表示1次IIR型低通滤波器的系数计算处理的一个例子的流程图。
图11是表示2次IIR型低通滤波器的系数计算处理的一个例子的流程图。
图12是表示将输入信号按原样输出的情况下的系数计算处理的一个例子的流程图。
图13是表示滤波器系数的归一化处理的一个例子的流程图。
图14是表示通过DSP实现的FIR滤波器的一个例子的概念的框图。
图15是表示采用信号处理电路构成的系统的一部分的图。
图16是表示2次IIR滤波器的一个例子的概念的框图。
图中:1-AM无线电接收装置,10-天线,11-前端处理电路,15-信号处理电路,16-微机,17-扬声器,21-AD转换器,25-DSP,26-存储器,30-系数计算部,35-DA转换器,40-滤波器部,41-寄存器,54-加法部,50~53-延迟部,55~59-乘法部,70-1~70-20-延迟部,71-1~71-20-加法部,72-0~72-20-乘法部,60-移位部。
具体实施方式
==电路结构==
图1是表示包括本发明的滤波处理集成电路的一实施方式的信号处理电路而构成的AM无线电接收装置的构成例的图。AM无线电接收装置1构成为包括:天线10、前端处理电路(FE)11、信号处理电路15、微机16、和扬声器17。
前端处理电路11从通过天线10接收的高频信号中提取所希望的接收台的信号,并输出转换为规定频率(中频)的中频信号。
信号处理电路15是对从前端处理电路11输出的中频信号实施各种处理并向扬声器17输出声音信号的集成电路,其构成为包括:AD转换器(ADC)21、DSP(Digital Signal Process)25、存储器26、系数计算部30(滤波器系数计算部)、和DA转换器(DAC)35。
AD转换器21将从前端电路11输出的中频信号转换为数字信号并输出给DSP25。
DSP25是一种可实施以消除噪声或进行均衡等为目的的滤波处理或对编码的信号进行解码处理等针对数字信号的各种处理的处理器。DSP25的构成包括:执行滤波处理的滤波器部40、在DSP25内的各种控制中使用的寄存器41(存储电路)。滤波器部40通过运行DSP25存储在ROM(Read Only Memory)和RAM(Random Access Memory)、闪存等的存储器26内的程序来实现。另外,存储器26也可以设置在DSP25内部。
系数计算部30从设在信号处理电路15的外部的微机16接收截止频率或中心频率等确定滤波器特性的控制数据,并根据接收的数据计算出滤波器系数。然后,系数计算部30将算出的滤波器系数经由信号处理电路15的内部总线等存储到DSP25内部的寄存器41。另外,系数计算部30例如可通过微机等实现。另外,DSP25也可以具备系数计算部30的功能。
微机16对信号处理电路15进行各种控制。在本实施方式中,为了确定信号处理电路15内的滤波处理特性,将截止频率或中心频率等控制数据经由系统总线等发送给信号处理电路15的系数计算部30。
图2是表示从微机16发送到系数计算部30的控制数据的一例图。控制数据的构成包括:滤波器类型信息、频率信息、选择度信息和增益信息。
滤波器类型信息是为了确定低通滤波器、高通滤波器或带通滤波器等滤波器种类的信息。在本实施方式中,滤波器类型信息的数据长是1字节,例如,设定为可指定0x00~0x07的8种滤波器类型。另外,在将滤波器类型信息设定为1字节的情况下,例如最大可指定256种(0x00~0xFF)滤波器类型。
频率信息是为了确定滤波处理的特性频率的信息。另外,所谓特性频率,是对低通滤波器或低阶滤波器(low shell filter)的截止频率、或者峰值滤波器(peaking filter)或带通滤波器的中心频率等确定滤波处理的输出信号的频率特性的频率。在本实施方式中,频率信息的数据长是2字节,例如,能够以赫兹为单位指定20Hz(0x0014)~20、000Hz(0x4E20)范围内的频率。另外,如果设频率信息定为2字节,例如还能指定0Hz(0x0000)~65,535Hz(0xFFFF)的频率。
选择度信息是用于确定滤波处理中的选择度Q的信息。在本实施方式中,选择度信息的数据长是1字节,例如设定为10倍于0.4~10.0范围内的0.1刻度的选择度Q的整数值。即,在选择度信息中,设定4(0x04)~100(0x64)范围的值。另外,在将10倍于0.1刻度的选择度Q的整数值设定为1字节的选择度信息的情况下,也可以指定例如0.0(0x00)~25.5(0xFF)范围的选择度Q。
增益信息是用于确定滤波处理的输出信号的增益的信息。在本实施方式中,增益信息的数据长是1字节,例如设定为2倍于-20dB~20dB范围的0.5刻度的增益值的整数值。即,在增益信息中,设定-40(0xD8)~40(0x28)范围的值。另外,在将2倍于0.5刻度的增益值的整数值设定为1字节的增益信息的情况下,也可以指定例如-64dB(0x80)~63.5dB(0x7F)范围的增益。
图3是表示通过DSP25实现的2次IIR滤波器的一个例子的概念的框图。如图表示,2次IIR滤波器的构成包括:延迟部50~53、加法部54、乘法部55~59、以及移位部60。
微机16作为确定2次IIR滤波器的滤波器特性的控制数据,将滤波器类型信息(Type)、频率信息(Fc)、选择度信息(Q)、增益信息(G)、以及采样频率信息(Fs)经由系统总线等输出给系数计算部30。另外,关于采样频率信息(Fs),仅输出需要改变采样频率的时机。
系数计算部30根据从微机16输入的控制数据计算出2次IIR滤波器中的滤波器系数A[0]~B[2],并将计算出的滤波器系数存储到寄存器41中。另外,在本实施方式的DSP25中,将小数运算通过定点运算进行。因此,系数计算部30为了使计算出的滤波器系数A[0]~B[2]在-1~1的范围内,从而将滤波器系数右移规定位而输出。另外,移位量在滤波器部40中预先确定,例如可设为1位或2位等。
延迟部50~53使输入的信号延迟1个采样时间而输出。加法部54对输入的信号进行相加后输出。乘法部55~59对输入的信号乘以寄存器41中存储的滤波器系数A[0]~B[2]后输出。移位部60将输入信号左移与系数计算部30中的移位相同的位数后输出。另外,移位部60中的左移是为了对系数计算部30中右移的部分进行修正。
也就是说,DSP25进行基于由系数计算部30计算出的滤波器系数A[0]~B[2]的滤波处理。然后,从微机16向信号处理电路15发送滤波器类型信息(type)或频率信息(Fc)等控制数据,由此可改变DSP25的滤波器特性。
==系数计算处理==
下面,对系数计算部30中的滤波器系数计算处理进行说明。图4是表示系数计算处理的整体流程的流程图。首先,系数计算部30接收从微机16发送来的控制数据(S401),并基于所接收的控制数据中含有的各信息,将采样频率、滤波器类型、特性频率、增益、以及选择度设定为变量(S402)。然后,系数计算部30判定滤波器类型(iType)(S403),执行与滤波器类型对应的系数计算处理(S404~S411)。而且,系数计算部30按照使计算出的滤波器系数在-1~1范围内的方式进行归一化处理(S412),并将滤波器系数设定在寄存器41中(S413)。
对于与滤波器类型对应的系数计算处理进行说明。当滤波器类型(iType)为0x00时(S403:0x00),执行用于使滤波器为1次IIR型低阶滤波器的系数计算处理(S404)。
图5是表示1次IIR型低阶滤波器的系数计算处理(S404)的一个例子的流程图。系数计算部30根据截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs)计算出变量SIG的值(S501)。另外,系数计算部30根据增益(dG),由G2=10|dG|/20计算出变量G2的值(S502)。
然后,在增益(dG)为正的情况下(S503:Y),系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S504)。
X=1+SIG
A[0]=(1+SIG×2)/X
A[1]=(SIG×G2-1)/X
A[2]=0
B[1]=(SIG-1)/X
B[2]=0
另外,在增益(dG)为负的情况下(S503:N),系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S505)。
X=1+SIG×G2
A[0]=(1+SIG)/X
A[1]=(SIG-1)/X
A[2]=0
B[1]=(SIG×G2-1)/X
B[2]=0
在滤波器类型(iType)是0x01的情况下(S403:0x01),执行用于使滤波器为1次IIR型高阶滤波器的系数计算处理(S405)。
图6是表示1次IIR型高阶滤波器的系数计算处理(S405)的一个例子的流程图。系数计算部30基于截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs),计算出变量SIG的值(S601)。另外,系数计算部30基于增益(dG),由G2=10|dG|/20计算出变量G2的值(S602)。
然后,在增益(dG)为正的情况下(S603:Y),系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S604)。
X=1+SIG
A[0]=(SIG+G2)/X
A[1]=(SIG-G2)/X
A[2]=0
B[1]=(SIG-1)/X
B[2]=0
另外,在增益(dG)为负的情况下(S603:N),系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S605)。
X=SIG+G2
A[0]=(1+SIG)/X
A[1]=(SIG-1)/X
A[2]=0
B[1]=(SIG-G2)/X
B[2]=0
在滤波器类型(iType)是0x02的情况下(S403:0x02),执行用于使滤波器为2次IIR型峰值滤波器的系数计算处理(S406)。
图7是表示2次IIR型峰值滤波器的系数计算处理(S406)的一个例子的流程图。系数计算部30基于截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs),计算出变量SIG的值(S701)。另外,系数计算部30基于增益(dG),由G2=10|dG|/20,计算出变量G2的值(S702)。
然后,在增益(dG)为正的情况下(S703:Y),系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S704)。
X=1+(SIG/dQ)+(SIG×SIG)
A[0]={1+(SIG×G2/dQ)+(SIG×SIG)}/X
A[1]={2×(SIG×SIG-1)}/X
A[2]={1-(SIG×G2/dQ)+(SIG×SIG)}/X
B[1]={2×(SIG×SIG-1)}/X
B[2]={1-(SIG/dQ)+(SIG×SIG)}/X
另外,在增益(dG)为负的情况下(S703:N),系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S705)。
X=1+(SIG×G2/dQ)+(SIG×SIG)
A[0]={1+(SIG/dQ)+(SIG×SIG)}/X
A[1]={2×(SIG×SIG-1)}/X
A[2]={1-(SIG/dQ)+(SIG×SIG))/X
B[1]={2×(SIG×SIG-1)}/X
B[2]={1-(SIG×G2/dQ)+(SIG×SIG)}/X
在滤波器类型(iType)是0x03的情况下(S403:0xO3),执行用于使滤波器为1次IIR型高通滤波器的系数计算处理(S407)。
图8是表示1次IIR型高通滤波器的系数计算处理(S407)的一个例子的流程图。系数计算部30基于截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs),计算出变量SIG的值(S801)。然后,系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S802)。
X=1+SIG
A[0]=1/X
A[1]=(-1)/X
A[2]=0
B[1]=(SIG-1)/X
B[2]=0
在滤波器类型(iType)是0x04的情况下(S403:0x04),执行用于使滤波器为2次IIR型高通滤波器的系数计算处理(S408)。
图9是表示2次IIR型高通滤波器的系数计算处理(S408)的一个例子的流程图。系数计算部30基于截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs),计算出变量SIG的值(S901)。然后,系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S902)。
X=1+(SIG/dQ)+(SIG×SIG)
A[0]=1/X
A[1]=(-2)/X
A[2]=1/X
B[1]={2×(SIG×SIG-1)}/X
B[2]={1-(SIG/dQ)+(SIG×SIG)}/X
在滤波器类型(iType)是0x05的情况下(S403:0x05),执行用于使滤波器为1次IIR型低通滤波器的系数计算处理(S409)。
图10是表示1次IIR型低通滤波器的系数计算处理(S409)的一个例子的流程图。系数计算部30基于截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs),计算出变量SIG的值(S1001)。然后,系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S1002)。
X=1+SIG
A[0]=SIG/X
A[1]=SIG/X
A[2]=0
B[1]=(SIG-1)/X
B[2]=0
在滤波器类型(iType)是0x06的情况下(S403:0x06),执行用于使滤波器为2次IIR型低通滤波器的系数计算处理(S410)。
图11是表示2次IIR型低通滤波器的系数计算处理(S410)的一个例子的流程图。系数计算部30基于截止频率(dF)及采样频率(Fs),根据SIG=tan(π×dF×Fs),计算出变量SIG的值(S1101)。然后,系数计算部30根据下式,计算出滤波器系数A[0]~B[2](S1102)。
X=1+(SIG/dQ)+(SIG×SIG)
A[0]=(SIG×SIG)/X
A[1]={(2×(SIG×SIG)}/X
A[2]=(SIG×SIG)/X
B[1]={2×(SIG×SIG-1)}/X
B[2]={1-(SIG/dQ)+(SIG×SIG)}/X
在滤波器类型(iType)是0x07的情况下(S403:0x07),执行用于使滤波器按原样将输入信号输出(通过)的系数计算处理(S411)。图12是表示如果按原样将输入信号输出时的系数计算处理(S411)的一个例子的流程图。在这种情况下,系数计算部30将滤波器系数A[0]设为1,将其他滤波器系数A[1]~B[2]设为0。
下面,对滤波器系数的归一化处理进行说明。图13是表示滤波器系数归一化处理的一个例子的流程图。首先,系数计算部30对表示位移量的变量iDiv设定规定的值(在本实施方式中为2)(S1301)。变量iDiv的值表示除滤波器系数的值。例如,在变量iDiv为2的情况下,用2除滤波器系数,在该情况下右移1位。另外,变量iDiv不仅是2,可根据位移量设定为1、4、8等2N的值。接着,系数计算部30将滤波器系数A[0]~B[2]的绝对值的最大值设定为变量dDivMax(S1302)。然后,系数计算部30确认变量dDivMax比0小、或变量dDivMax比变量iDiv大(S1303)。也就是说,系数计算部30确认用变量iDiv除滤波器系数A[0]~B[2]后的结果是否收敛在-1~1的范围内。然后,在变量dDivMax比0小或比变量iDiv大的情况下(S1303:Y),系数计算部30对外部微机16通知参数指定错误(计算错误信号)(S1304)。另一方面,当变量dDivMax在0以上且在变量iDiv以下的情况下(S1303:N),系数计算部30根据下式使滤波器系数A[0]~B[2]归一化(S1305)。另外,当设为iDiv=2N时,用变量iDiv除的除法运算可通过右移N位来实现。
A[0]=A[0]/iDiv
A[1]=A[1]/iDiv
A[2]=A[2]/iDiv
B[1]=-B[1]/iDiv
B[2]=-B[2]/iDiv
==其他构成==
由DSP25实现的滤波器并不限于IIR滤波器,也可以采用除了FIR滤波器等其他构成的滤波器。图14是表示由DSP25实现的FIR滤波器的一个例子的概念的框图。如图所示,FIR滤波器由延迟部70-1~70-20、加法部71-1~71-20、以及乘法部72-0~72-20构成。
微机16作为用于确定FIR滤波器的滤波器特性的控制数据,将抽头数信息(Tap)、频率信息(Fc)、以及采样频率信息(Fs),经由系统总线等输出给系数计算部30。抽头信息是用于确定FIR滤波器的抽头数、即延迟部的级数的信息。
系数计算部30例如为了使FIR滤波器为具有由控制数据表示的特性的低通滤波器,而计算出滤波器系数h0~h20,并将计算出的滤波器系数存储到寄存器41中。例如,当抽头数为20、截止频率为3KHz、采样频率为44.1KHz的情况下,系数计算部30利用MATLAB(注册商标)的函数fir1,通过fir1(20,3000/(44100/2)),可计算出滤波器系数h0~h20。
以上,对本发明的实施方式进行了说明。如上所述,在信号处理电路15中,根据从外部的微机16输入的频率信息,计算出滤波器系数。因此,通过数据量比从微机16输入滤波器系数本身的情况还少的控制数据,可改变滤波处理中输出信号的特性频率。由此,系统总线等的通信量减少,从而可抑制对系统处理性能的影响。另外,在微机16中由于不需要预先储存滤波器系数,所以可抑制微机16内的存储器容量的增加。
另外,在信号处理电路15中,除频率信息之外,还从微机16接收采样频率信息、增益信息、以及选择度信息中的至少一个信息,根据频率信息以及采样频率信息、增益信息、和选择度信息中被接收的信息,可计算出滤波器系数。也就是说,在信号处理电路15中,通过数据量比滤波器系数少的控制数据,可改变滤波处理中的输出信号的特性频率、采样频率、增益、以及选择度。
而且,在信号处理电路15中,通过接收滤波器类型信息,也可以计算出与滤波器种类对应的滤波器系数。也就是说,在信号处理电路15中,通过数据量比滤波器系数少的控制数据,还可以改变滤波器的种类(高通滤波器、低通滤波器等)。
例如,在将2次IIR滤波器中滤波器系数A[0]~B[2]的精度设为3字节(24位)时,若将滤波器系数本身从微机16向信号处理电路15发送,则发送的数据成为15字节。另一方面,如果控制数据采用图2所示的构成,则从微机16发送给信号处理电路15的数据就成为5字节,从而以发送滤波器系数本身时的1/3的数据量即可完成。
另外,在信号处理电路15中,按照使滤波器系数A[0]~B[2]成为规定范围的值(-1~1)的方式,进行滤波器系数的右移处理。由此,可将滤波器系数作为定点型小数进行处理。也就是说,可适用于通过定点运算进行小数运算的电路。
并且,在信号处理电路15中,当即使将滤波器系数右移规定位,滤波器系数也不成为规定范围的值(-1~1)的情况下,就向微机16通知参数指定错误。另外,也可通过根据滤波器系数的值增大右移量,来使滤波器系数成为规定范围的值,但如果位移量过大则精度会下降。因此,如本实施方式所示,预先固定位移量,当移位后的滤波器系数不会成为规定范围的值(-1~1)的情况下,将该情况作为出错,可抑制滤波器系数的精度的降低。
另外,上述实施例只是为了易于理解本发明的例子,并非用于限定解释本发明。本发明可在不脱离宗旨的情况下进行变更和改良,而且,本发明中也包含其等价物。
Claims (5)
1.一种滤波处理集成电路,其中包括:
存储电路;
滤波器系数计算部,其接收对滤波处理中的输出信号的特性频率进行确定的频率信息,并将基于所述频率信息计算的滤波器系数设定到所述存储电路中;和
滤波器部,其根据所述存储电路中设定的所述滤波器系数,对输入信号实施滤波处理并输出所述输出信号。
2.根据权利要求1所述的滤波处理集成电路,其特征在于,
所述滤波器系数计算部还接收对滤波处理中的采样频率进行确定的采样频率信息、对所述输出信号的增益进行确定的增益信息、以及对所述输出信号的选择度进行确定的选择度信息中的至少一个,并根据所述频率信息,还根据所述采样频率信息、所述增益信息和所述选择度信息中接收的信息,计算所述滤波器系数。
3.根据权利要求2所述的滤波处理集成电路,其特征在于,
所述滤波器系数计算部还接收对滤波处理的种类进行确定的滤波器类型信息,并根据所述滤波器类型信息以及所述频率信息,还根据所述采样频率信息、所述增益信息和所述选择度信息中接收的信息,计算出所述滤波器系数。
4.根据权利要求1~3的任一项所述的滤波处理集成电路,其特征在于,
所述滤波器系数计算部为了使滤波器系数为规定范围的值,将计算出的所述滤波器系数右移N位后设定到所述存储电路中,
所述滤波器部将所述输出信号左移N位后输出。
5.根据权利要求4所述的滤波处理集成电路,其特征在于,
当即使将计算出的所述滤波器系数右移N位后其也不成为所述规定范围的值时,所述滤波器系数计算部输出滤波器系数的计算错误信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006192872 | 2006-07-13 | ||
JP2006192872A JP5250744B2 (ja) | 2006-07-13 | 2006-07-13 | フィルタ処理集積回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101106363A true CN101106363A (zh) | 2008-01-16 |
Family
ID=38950501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101121268A Pending CN101106363A (zh) | 2006-07-13 | 2007-06-19 | 滤波处理集成电路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7921147B2 (zh) |
JP (1) | JP5250744B2 (zh) |
KR (1) | KR100876058B1 (zh) |
CN (1) | CN101106363A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102301325A (zh) * | 2009-01-27 | 2011-12-28 | 吉林克斯公司 | 具有预加法器级的数字信号处理块 |
CN102468815A (zh) * | 2010-11-04 | 2012-05-23 | 海力士半导体有限公司 | 滤波电路和包括它的集成电路 |
CN116961622A (zh) * | 2023-09-21 | 2023-10-27 | 灿芯半导体(苏州)有限公司 | 一种可动态调整计算速度的iir滤波器 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7401198B2 (ja) * | 2019-06-05 | 2023-12-19 | ファナック株式会社 | 平均値逐次計算装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4467440A (en) * | 1980-07-09 | 1984-08-21 | Casio Computer Co., Ltd. | Digital filter apparatus with resonance characteristics |
JPH07109974B2 (ja) * | 1989-04-22 | 1995-11-22 | 富士ゼロックス株式会社 | ディジタルフィルタ処理装置 |
US5355329A (en) * | 1992-12-14 | 1994-10-11 | Apple Computer, Inc. | Digital filter having independent damping and frequency parameters |
JPH0715264A (ja) * | 1993-06-21 | 1995-01-17 | Toa Corp | 信号処理装置 |
JPH0851338A (ja) * | 1994-05-31 | 1996-02-20 | Icom Inc | 帯域通過楕円ディジタルフィルタシステム |
DE19829289C2 (de) | 1998-06-30 | 2001-12-06 | Siemens Ag | Verfahren zur Berechnung der Koeffizienten eines nichtrekursiven digitalen Filters |
KR100400930B1 (ko) | 1998-09-21 | 2003-12-31 | 엘지전자 주식회사 | 필터특성이프로그램가능한디지탈필터링방법및디지탈필터 |
US6581080B1 (en) * | 1999-04-16 | 2003-06-17 | Sony United Kingdom Limited | Digital filters |
JP4240347B2 (ja) * | 1999-08-03 | 2009-03-18 | 新日本無線株式会社 | ディジタルフィルタ |
JP3390832B2 (ja) | 2001-07-16 | 2003-03-31 | 株式会社日立製作所 | デジタル保護リレー装置 |
DE10250555A1 (de) * | 2002-10-30 | 2004-05-19 | Philips Intellectual Property & Standards Gmbh | Verfahren zur Ermittlung von Filterköffizienten eines digitalen Filters und digitales Filter |
-
2006
- 2006-07-13 JP JP2006192872A patent/JP5250744B2/ja active Active
-
2007
- 2007-06-19 CN CNA2007101121268A patent/CN101106363A/zh active Pending
- 2007-07-11 US US11/776,435 patent/US7921147B2/en active Active
- 2007-07-12 KR KR1020070070039A patent/KR100876058B1/ko not_active IP Right Cessation
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102301325A (zh) * | 2009-01-27 | 2011-12-28 | 吉林克斯公司 | 具有预加法器级的数字信号处理块 |
CN102301325B (zh) * | 2009-01-27 | 2015-04-01 | 吉林克斯公司 | 具有预加法器级的数字信号处理块 |
CN102468815A (zh) * | 2010-11-04 | 2012-05-23 | 海力士半导体有限公司 | 滤波电路和包括它的集成电路 |
CN102468815B (zh) * | 2010-11-04 | 2016-06-29 | 海力士半导体有限公司 | 滤波电路和包括它的集成电路 |
CN116961622A (zh) * | 2023-09-21 | 2023-10-27 | 灿芯半导体(苏州)有限公司 | 一种可动态调整计算速度的iir滤波器 |
CN116961622B (zh) * | 2023-09-21 | 2023-12-26 | 灿芯半导体(苏州)有限公司 | 一种可动态调整计算速度的iir滤波器 |
Also Published As
Publication number | Publication date |
---|---|
US7921147B2 (en) | 2011-04-05 |
JP2008022335A (ja) | 2008-01-31 |
KR100876058B1 (ko) | 2008-12-26 |
JP5250744B2 (ja) | 2013-07-31 |
KR20080007131A (ko) | 2008-01-17 |
US20080016136A1 (en) | 2008-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1118881A (en) | Process and hearing aid for compensating hearing defects | |
EP1364555B2 (en) | Microphone unit with internal a/d converter | |
EP1970901B1 (en) | Signal processing apparatus and signal processing method | |
CN102812636B (zh) | 用于具有音质保护的失真减少多频带压缩器的技术 | |
CN1185908C (zh) | 带有频带选择音频功率控制的扬声器保护系统 | |
CN101106363A (zh) | 滤波处理集成电路 | |
CN1274184C (zh) | 在电声变换器中控制音频信号的低音放音的方法和装置 | |
CN109565636A (zh) | 具有改进频率响应和噪声特性的数字麦克风组件 | |
CN104012117A (zh) | 具有升频器的数字麦克风 | |
JP3581775B2 (ja) | オーディオ音伝達系の同定方式およびオーディオ用フィルタの特性設定方式 | |
CN106658298A (zh) | 低音增强处理电路及终端设备 | |
CN105992100B (zh) | 一种音频均衡器预置集参数的确定方法及装置 | |
CN108600915A (zh) | 一种音频输出的方法、装置、谐波失真滤除设备及终端 | |
US4489391A (en) | Digital filter apparatus having a resonance characteristic | |
JP2003501914A (ja) | 補聴器用デジタル・フィルタ | |
EP0090464B1 (en) | Digital tone control arrangement | |
US4438414A (en) | Tone control circuit | |
CN101221767B (zh) | 人声语音加强装置与应用于其上的方法 | |
GB2069280A (en) | Process of testing for a sound control system | |
CN112562625B (zh) | 主动降噪滤波器设计方法、降噪方法、系统及电子设备 | |
CN110266287B (zh) | 电子耳蜗分数延迟滤波器构造方法、存储介质及电子耳蜗 | |
CA1277919C (en) | Sampled data tone control system | |
US20100191788A1 (en) | Multiplier with Shifter | |
CN201122938Y (zh) | 一种音频增量总和dac中插零数字滤波器的结构 | |
CN106341093B (zh) | 一种数字信号增益控制方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20080116 |