CN101048980B - 信号处理装置、方法、程序及记录媒体 - Google Patents
信号处理装置、方法、程序及记录媒体 Download PDFInfo
- Publication number
- CN101048980B CN101048980B CN2005800264776A CN200580026477A CN101048980B CN 101048980 B CN101048980 B CN 101048980B CN 2005800264776 A CN2005800264776 A CN 2005800264776A CN 200580026477 A CN200580026477 A CN 200580026477A CN 101048980 B CN101048980 B CN 101048980B
- Authority
- CN
- China
- Prior art keywords
- packet
- module
- handover module
- handover
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/56—Routing software
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/54—Organization of routing tables
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W28/00—Network traffic management; Network resource management
- H04W28/02—Traffic management, e.g. flow control or congestion control
- H04W28/10—Flow control between communication endpoints
- H04W28/14—Flow control between communication endpoints using intermediate storage
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W40/00—Communication routing or communication path finding
- H04W40/24—Connectivity information management, e.g. connectivity discovery or connectivity update
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/14—Backbone network devices
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
本发明提供执行时可对内部的功能结构的连接本身进行动态变更的软件无线机等的信号处理部。根据切换模块ISM1(20)等输入的数据分组,根据信号处理在执行时选择使用准备的多个路由表60等,进行数据分组到各处理模块a11等的路由控制。处理模块a11等用表示根据数据分组要执行的处理的参数表等进行各项处理。信号处理装置1等经由改写用路径从外部输入包含处理模块a11等的识别符和该处理模块a11等的参数表的内容的参数分组,根据预定的条件传达到由上述识别符指定的处理模块a11等,从而动态地改写参数表的内容。
Description
技术领域
本发明涉及进行与被输入的数据分组对应的信号处理的信号处理装置等,具体地说,涉及由任意个对数据分组所包含的信号数据进行信号处理的处理模块和控制将数据分组输出到该处理模块等的顺序的切换模块组合而成的信号处理装置等。
背景技术
近年,进行着对内部的功能结构可进行再构成的软件无线机的开发。例如专利文献1中,记载了具有可根据来自软件的指示对内部的功能结构进行再构成的信号处理部的软件无线机。信号处理部可用通过软件的改写来变更电路结构的FPGA(Field Programmable GateArray:现场可编程门阵列)等构成。因而,对信号处理部预先进行与期望的多个通信方式或信号处理功能相一致的再构成,可在实际执行时进行该再构成的信号处理部。专利文献2中记载了由FPGA进行部分元件间的连接的无线装置,但是与专利文献1的软件无线机一样,预先对FPGA进行使期望的多个通信方式或信号处理功能相一致的再构成,在实际执行时使该再构成的FPGA工作。
【专利文献1】特开2003-298456
【专利文献2】专利第3413815号
如上所述,传统的软件无线机等的信号处理部中用FPGA等再构成内部的功能结构。从而,必须预先对信号处理部进行使期望的多个通信方式或信号处理功能相一致的再构成,并在实际执行时使该再构成的信号处理部动作。因而,存在执行时无法对内部的功能结构的连接本身进行动态变更的问题。
因而,本发明的目的鉴于解决上述问题,提供在执行时可对内部的功能结构的连接本身进行动态变更的软件无线机等的信号处理部。
【解决课题的手段】
本发明的信号处理装置中设有:切换模块,作为进行由被输入的数据分组表示的信号处理,它利用根据信号处理设置的表示数据分组的输入源点和下一处理的输出终点的路由表,将该输入源点输入的数据分组向该输出终点输出并进行处理,从而控制信号处理的顺序;作为路由表的输入源点且输出终点的处理模块,对上述切换模块侧送来的数据分组进行由该数据分组表示的处理,将该数据分组向该切换模块侧发送;以及与上述切换模块连接并进行数据分组的缓冲的多组输入输出缓冲器,输入缓冲器将从路由表的输入源点向该切换模块侧输入的数据分组进行缓冲,输出缓冲器将从该切换模块侧输出到路由表的输出终点的数据分组进行缓冲。上述信号处理装置,由任意个上述切换模块和上述处理模块分别经由一组上述输入输出缓冲器组合而成,至少1个切换模块经由对应的输入输出缓冲器与该信号处理装置的外部连接,具有多个切换模块的场合,路由表作为表示各切换模块中的信号处理的分担额的部分设置到各切换模块。上述切换模块进行路由处理,从上述信号处理装置的外部、上述处理模块或其他切换模块经由对应的输入缓冲器输入数据分组,经由对应的输出缓冲器将该数据分组输出到基于与由该数据分组表示的信号处理对应的路由表的输出终点,上述处理模块,对该数据分组进行由从上述切换模块经由对应的输出缓冲器送来的数据分组表示的处理,将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向该切换模块侧发送。上述其他切换模块,用由与从上述切换模块经由对应的输出缓冲器送来的数据分组表示的信号处理对应的其他切换模块用路由表对该数据分组进行路由处理,将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向上述切换模块侧发送。
这里,本发明的信号处理装置中,上述数据分组中包含表示信号处理的种类的数据类型和成为信号处理的对象的信号数据;上述处理模块可对被输入的数据分组的信号数据进行与数据类型对应的处理。
这里,本发明的信号处理装置中,上述数据分组还包含表示与该数据类型的下一处理终点关联的状态的状态部;上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并对状态部的值进行与该处理对应的操作,上述路由表按照在每个上述切换模块中的数据类型而设,基于数据分组的输入源点和数据分组的状态部的值,表示1个以上该数据分组被接着处理的输出终点。
这里,在本发明的信号处理装置中,上述切换模块可在将数据分组向其他切换模块输出时在状态部的值上进行预定的操作。
这里,在本发明的信号处理装置中,按照所连接的处理模块而可设多个上述一组的输入输出缓冲器内的输出缓冲器。
这里,本发明的信号处理装置具备第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接。上述状态部中的状态表示上述处理模块对数据分组已作处理的次数,上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,上述的切换模块在将数据分组向其他的切换模块输出时将状态部的值加1。作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第1切换模块用路由表,当数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出终点指示了第2切换模块,当数据分组的输入源点是第2切换模块且该数据分组的状态部的值为5时的输出终点指示了上述低通滤波处理模块,当数据分组的输入源点是上述低通滤波处理模块且该数据分组的状态部的值为6时的输出终点指示了该信号处理装置的外部。第2切换模块与第1切换模块连接,并与执行被输入的数据分组含有的信号数据的带域限制的带限滤波处理模块、从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块以及将被输入的2个数据分组含有的各信号混合的混频处理模块连接。作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第2切换模块用路由表,该路由表包括:将数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出终点指示了为上述带限滤波处理模块的部分,将数据分组的输入源点是上述带限滤波处理模块且该数据分组的状态部的值为2时的输出终点指示了为通向上述同步检波处理模块和上述混频处理模块的2个输出缓冲器内的第1输出缓冲器的部分,将数据分组的输入源点是上述同步检波处理模块且该数据分组的状态部的值为3时的输出终点指示了为通向上述混频处理模块的2个输出缓冲器内的第2输出缓冲器的部分,以及将数据分组的输入源点是上述混频处理模块且该数据分组的状态部的值为4时的输出终点指示了为第1切换模块的部分。
这里,本发明的信号处理装置中,从该信号处理装置的外部输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时,第1及第2切换模块分别根据上述第1或第2切换模块用路由表,第1切换模块将上述数据分组的状态部的值加1而成为2后向第2切换模块输出,第2切换模块将被输入的上述数据分组向上述带限滤波处理模块输出,该带限滤波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为2后向第2切换模块输出,第2切换模块将被输入的该数据分组向上述同步检波处理模块和上述混频处理模块的第1输出缓冲器输出,该同步检波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为3后向第2切换模块输出,第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出,该混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,并将该状态部的值加1而成为4后向第2切换模块输出,第2切换模块将被输入的该数据分组的状态部的值加1而成为5后将该数据分组向第2切换模块输出,第1切换模块将被输入的上述数据分组向上述低通滤波处理模块输出,该低通滤波处理模块进行被输入的该数据分组的处理,并将该状态部的值加1而成为6后向第1切换模块输出,第1切换模块将被输入的该数据分组向该信号处理装置的外部输出。
这里,本发明的信号处理装置具备第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接。上述状态部中的状态表示上述处理模块对数据分组已作处理的次数,上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,上述的切换模块在将数据分组向其他的切换模块输出时将状态部的值加1。作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第1切换模块用路由表,该路由表包括:将数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出终点指示了为第2切换模块的部分,将数据分组的输入源点是第2切换模块且该数据分组的状态部的值为4时的输出终点指示了为上述低通滤波处理模块的部分,以及将数据分组的输入源点是上述低通滤波处理模块且该数据分组的状态部的值为5时的输出终点指示了为该信号处理装置的外部的部分。第2切换模块与第1切换模块连接,并与从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块以及将被输入的2个数据分组含有的各信号混合的混频处理模块连接。作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第2切换模块用路由表,该路由表包括:将数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出终点指示了为通向上述同步检波处理模块和上述混频处理模块的2个输出缓冲器内的第1输出缓冲器的部分,将数据分组的输入源点是上述同步检波处理模块且该数据分组的状态部的值为2时的输出终点指示了为通向上述混频处理模块的2个输出缓冲器内的第2输出缓冲器的部分,以及将数据分组的输入源点是上述混频处理模块且该数据分组的状态部的值为3时的输出终点指示了为第1切换模块的部分。
这里,本发明的信号处理装置中,从该信号处理装置的外部输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时,第1及第2切换模块分别根据上述第1或第2切换模块用路由表,第1切换模块将上述数据分组的状态部的值加1而成为2后向第2切换模块输出,第2切换模块将被输入的上述数据分组向上述同步检波处理模块和上述混频处理模块的第1输出缓冲器输出,该同步检波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为2后向第2切换模块输出,第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出,该混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,将该状态部的值加1而成为3后向第2切换模块输出,第2切换模块将被输入的该数据分组的状态部的值加1而成为4后将该数据分组向第2切换模块输出,第1切换模块将被输入的上述数据分组向上述低通滤波处理模块输出,该低通滤波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为5后向第1切换模块输出,第1切换模块将被输入的该数据分组向该信号处理装置的外部输出。
这里,本发明的信号处理装置中,上述处理模块可利用每个表示与被输入的数据分组对应的处理的该处理模块的参数表,处理并输出该数据分组。
这里,本发明的信号处理装置中,将包含从上述信号处理装置的外部输入的处理模块的识别符和该处理模块的参数表的内容的参数分组,根据预定的条件传达到由该识别符指定的处理模块,从而可动态地改写上述参数表的内容。
这里,本发明的信号处理装置中,上述处理模块的识别符包含该处理模块连接的切换模块的识别符和识别和识别与该切换模块连接的处理模块的内部识别符,上述预定的条件是,输入了参数分组的切换模块的识别符和该参数分组所包含的切换模块的识别符相一致时,可将该参数分组传达到具有与该参数分组所包含的内部识别符相同的识别符的处理模块。
这里,本发明的信号处理装置中,输入了参数分组的切换模块的识别符和该参数分组所包含的切换模块的识别符不一致时,可将该参数分组传达到与该切换模块顺序连接的切换模块,若不存在该顺序连接的切换模块时,则将该参数分组删除。
这里,本发明的信号处理装置中,将包含切换模块的路由表的内容的分组传达到该1个以上的切换模块,从而可动态地改写上述路由表的内容。
本发明的信号处理方法,是使信号处理装置执行由被输入的数据分组表示的信号处理的信号处理方法,该信号处理装置具备:根据信号处理设置的切换模块,它利用表示数据分组的输入源点和进行下一处理的输出终点的路由表,将该输入源点输入的数据分组向该输出终点输出并进行处理,从而控制信号处理的顺序;作为路由表的输入源点及输出终点的处理模块,对上述切换模块侧送来的数据分组进行由该数据分组表示的处理,并将该数据分组向该切换模块侧发送;以及与上述切换模块连接并进行数据分组的缓冲的多组输入输出缓冲器,输入缓冲器将从路由表的输入源点向该切换模块侧输入的数据分组进行缓冲,输出缓冲器将从该切换模块侧输出到路由表的输出终点的数据分组进行缓冲。上述信号处理装置,由任意个上述切换模块和上述处理模块分别经由一组上述输入输出缓冲器组合而成,至少1个切换模块经由对应的输入输出缓冲器与该信号处理装置的外部连接,在具有多个切换模块的场合,路由表作为表示各切换模块中的信号处理的分担额的部件,设置于各切换模块。上述信号处理方法包括:切换模块进行路由处理的路由步骤,从上述信号处理装置的外部、上述处理模块或其他切换模块经由对应的输入缓冲器输入数据分组,经由对应的输出缓冲器将该数据分组输出到基于与由该数据分组表示的信号处理对应的路由表的输出终点;处理模块步骤,在上述路由步骤中的输出终点是上述处理模块的场合,该处理模块对该数据分组进行从上述切换模块经由对应的输出缓冲器送来的数据分组表示的处理,并将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向该切换模块侧发送;以及其他切换模块步骤,在上述路由步骤中的输出终点是不同于上述切换模块的其他切换模块的场合,其他切换模块利用与从上述切换模块经由对应的输出缓冲器送来的数据分组表示的信号处理对应的其他切换模块用路由表,对该数据分组进行路由处理,将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向上述切换模块侧发送。
这里,本发明的信号处理方法中,上述数据分组包含表示信号处理的种类的数据类型和成为信号处理的对象的信号数据,在上述切换模块和上述处理模块已被连接的场合,可输入由该处理模块侧对已输出的数据分组的信号数据作了按数据类型的处理的数据分组。
这里,本发明的信号处理方法中,上述数据分组还包含表示与该数据分组的下一处理终点关联的状态的状态部,由该处理模块侧对已输出的数据分组的信号数据作了按数据类型的处理,并输入其状态部的值由该处理模块侧作了按该处理的预定操作的数据分组;上述路由表按照数据分组的数据类型设在每个上述切换模块中,可基于数据分组的输入源点和数据分组的状态部的值,表示1个以上的该数据分组被接着处理的输出终点。
这里,本发明的信号处理方法中,还包括在上述路由步骤中的输出终点是其他切换模块时对被输入的数据分组的状态部的值实施预定的操作的步骤。
这里,本发明的信号处理方法中,上述1组输入输出缓冲器内的输出缓冲器可根据被连接的处理模块而设有多个。
这里,本发明的信号处理方法中,上述信号处理装置具备第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将被输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接。上述状态部中的状态表示上述处理模块对数据分组已作处理的次数,上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,上述的切换模块在将数据分组向其他的切换模块输出时将状态部的值加1。作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第1切换模块用路由表,该路由表包括:将数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出终点指示了为第2切换模块的部分;将数据分组的输入源点是第2切换模块且该数据分组的状态部的值为5时的输出终点指示了为上述低通滤波处理模块的部分;以及将数据分组的输入源点是上述低通滤波处理模块且该数据分组的状态部的值为6时的输出终点指示了为该信号处理装置的外部的部分。第2切换模块与第1切换模块连接,并与执行被输入的数据分组含有的信号数据的带域限制的带限滤波处理模块、从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块以及将被输入的2个数据分组含有的各信号混合的混频处理模块连接。作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第2切换模块用路由表,该路由表包括:将数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出终点指示了为上述带限滤波处理模块的部分;将数据分组的输入源点是上述带限滤波处理模块且该数据分组的状态部的值为2时的输出终点指示了为通向上述同步检波处理模块和上述混频处理模块的2个输出缓冲器内的第1输出缓冲器的部分;将数据分组的输入源点是上述同步检波处理模块且该数据分组的状态部的值为3时的输出终点指示了为通向上述混频处理模块的2个输出缓冲器内的第2输出缓冲器的部分;以及将数据分组的输入源点是上述混频处理模块且该数据分组的状态部的值为4时的输出终点指示了为第1切换模块的部分。
这里,本发明的信号处理方法中,在上述信号处理装置的外部输入的数据分组的数据类型表示模拟电视广播中的图像解调处理的场合,第1及第2切换模块分别根据上述第1或第2切换模块用路由表执行如下步骤:第1切换模块将上述数据分组的状态部的值加1而成为2后向第2切换模块输出的步骤;第2切换模块将被输入的上述数据分组向上述带限滤波处理模块输出的步骤;上述带限滤波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为2后向第2切换模块输出的步骤;第2切换模块将被输入的该数据分组向上述同步检波处理模块和上述混频处理模块的第1输出缓冲器输出的步骤;上述同步检波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为3后向第2切换模块输出的步骤;第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出的步骤;上述混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,将该状态部的值加1而成为4后向第2切换模块输出的步骤;第2切换模块将被输入的该数据分组的状态部的值加1而成为5后将该数据分组向第2切换模块输出的步骤;第1切换模块将被输入的上述数据分组向上述低通滤波处理模块输出的步骤;上述低通滤波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为6后向第1切换模块输出的步骤;以及第1切换模块将被输入的该数据分组向该信号处理装置的外部输出的步骤。
这里,本发明的信号处理方法中,上述信号处理装置具备第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接。上述状态部中的状态表示上述处理模块对数据分组已作处理的次数,上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,上述的切换模块在将数据分组向其他的切换模块输出时将状态部的值加1。作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第1切换模块用路由表,该路由表包括:将数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出终点指示了为第2切换模块的部分;将数据分组的输入源点是第2切换模块且该数据分组的状态部的值为4时的输出终点指示了为上述低通滤波处理模块的部分;以及将数据分组的输入源点是上述低通滤波处理模块且该数据分组的状态部的值为5时的输出终点指示了为该信号处理装置的外部的部分。第2切换模块与第1切换模块连接,并与从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块和将被输入的2个数据分组含有的各信号混合的混频处理模块连接。作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第2切换模块用路由表,该路由表包括:将数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出终点指示了为通向上述同步检波处理模块和上述混频处理模块的2个输出缓冲器内的第1输出缓冲器的部分;将数据分组的输入源点是上述同步检波处理模块且该数据分组的状态部的值为2时的输出终点指示了为通向上述混频处理模块的2个输出缓冲器内的第2输出缓冲器的部分;以及将数据分组的输入源点是上述混频处理模块且该数据分组的状态部的值为3时的输出终点指示了为第1切换模块的部分。
这里,本发明的信号处理方法包括:在从上述信号处理装置的外部输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理的场合,第1及第2切换模块分别根据上述第1或第2切换模块用路由表动作,第1切换模块将上述数据分组的状态部的值加1而成为2后向第2切换模块输出的步骤;第2切换模块将被输入的上述数据分组向上述同步检波处理模块和上述混频处理模块的第1输出缓冲器输出的步骤;上述同步检波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为2后向第2切换模块输出的步骤;第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出的步骤;上述混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,将该状态部的值加1而成为3后向第2切换模块输出的步骤;第2切换模块将被输入的该数据分组的状态部的值加1而成为4后将该数据分组向第2切换模块输出的步骤;第1切换模块将被输入的上述数据分组向上述低通滤波处理模块输出的步骤;上述低通滤波处理模块进行被输入的该数据分组的处理,将该状态部的值加1而成为5后向第1切换模块输出的步骤;以及第1切换模块将被输入的该数据分组向该信号处理装置的外部输出的步骤。
这里,本发明的信号处理方法中,在上述切换模块和上述处理模块已相连接的场合,上述处理模块中的数据分组的处理,可利用表示与被输入的数据分组对应的处理的每个该处理模块的参数表进行。
这里,本发明的信号处理方法中,上述信号处理装置,从上述信号处理装置的外部输入包含处理模块的识别符和该处理模块的参数表的内容的参数分组,根据预定的条件传达到由该识别符指定的处理模块,从而动态地改写上述参数表的内容。
这里,本发明的信号处理方法中,上述处理模块的识别符包含该处理模块连接的切换模块的识别符和识别与该切换模块连接的处理模块的内部识别符,上述预定的条件是,输入了参数分组的切换模块的识别符和该参数分组所包含的切换模块的识别符一致时,可将该参数分组传达到具有与该参数分组所包含的内部识别符相同的识别符的处理模块。
这里,本发明的信号处理方法中,输入了参数分组的切换模块的识别符和该参数分组所包含的切换模块的识别符不一致时,将该参数分组传达到与该切换模块顺序连接的切换模块,若该顺序连接的切换模块不存在,则删除该参数分组。
这里,本发明的信号处理方法中,将包含切换模块的路由表的内容的分组传达到该1个以上的切换模块,从而可动态地改写上述路由表的内容。
本发明的信号处理程序,是信号处理装置的切换模块的让计算机执行由被输入的数据分组表示的信号处理的信号处理程序,该切换模块利用根据信号处理设置的、表示数据分组的输入源点和进行与该数据分组的状态对应的下一处理的输出终点的路由表,将从该输入源点输入的数据分组向该输出终点输出并进行处理,从而控制信号处理的顺序。上述信号处理装置具备:作为路由表的输入源点及输出终点的处理模块,对上述切换模块侧送来的数据分组进行由该数据分组表示的处理,并将该数据分组向该切换模块侧发送;以及与上述切换模块连接并进行数据分组的缓冲的多组输入输出缓冲器,输入缓冲器将从路由表的输入源点向该切换模块侧输入的数据分组进行缓冲,输出缓冲器将从该切换模块侧输出到路由表的输出终点的数据分组进行缓冲。上述信号处理装置,由任意个上述切换模块和上述处理模块分别经由一组上述输入输出缓冲器组合而成,至少1个切换模块经由对应的输入输出缓冲器与该信号处理装置的外部连接;在有多个切换模块的场合,路由表表示各切换模块中的信号处理的分担额,设置到每个各切换模块,信号处理程序使上述切换模块的计算机执行进行路由处理的路由步骤,从上述信号处理装置的外部?上述处理模块或其他切换模块经由对应的输入缓冲器输入数据分组,并经由对应的输出缓冲器将该数据分组输出到基于与由该数据分组表示的信号处理对应的路由表的输出终点;在上述路由步骤中的输出终点是上述处理模块的场合,使该处理模块对该数据分组进行从上述切换模块经由对应的输出缓冲器送来的数据分组表示的处理,将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向该切换模块侧发送;在上述路由步骤中的输出终点是不同于上述切换模块的其他切换模块的场合,使其他切换模块用与从上述切换模块经由对应的输出缓冲器送来的数据分组表示的信号处理对应的其他切换模块用路由表,对该数据分组进行路由处理,并将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向上述切换模块侧发送。
这里,本发明的信号处理程序中,上述数据分组包含表示信号处理的种类的数据类型和成为信号处理的对象的信号数据,上述切换模块和上述处理模块已连接时,可将由该处理模块侧对已输出数据分组的信号数据作了按数据类型的处理后的数据分组输入。
这里,本发明的信号处理程序中,上述数据分组还包含表示与该数据分组的下一处理终点关联的状态的状态部,将由该处理模块侧对已输出数据分组的信号数据进行按数据类型的处理的、并由该处理模块侧对状态部的值作了按数据类型的处理的数据分组输入,上述路由表在每个上述切换模块中按数据分组的数据类型设置,基于数据分组的输出终点和数据分组的状态部的值表示多个该数据分组接着被处理的输出终点。
这里,本发明的信号处理程序中,还设有在上述路由步骤中的输出终点是其他切换模块对被输入的数据分组的状态部的值实施预定的操作的步骤。
这里,本发明的信号处理程序中,根据所连接的处理模块而设有多个上述1组输入输出缓冲器内的输出缓冲器。
这里,本发明的信号处理程序中,上述信号处理装置具备第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接。上述状态部中的状态表示上述处理模块对数据分组已作处理的次数,上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,上述的切换模块在将数据分组向其他的切换模块输出时将状态部的值加1。作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第1切换模块用路由表,该路由表包括:将数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出终点指示了为第2切换模块的部分;将数据分组的输入源点是第2切换模块且该数据分组的状态部的值为5时的输出终点指示了为上述低通滤波处理模块的部分;以及将数据分组的输入源点是上述低通滤波处理模块且该数据分组的状态部的值为6时的输出终点指示了为该信号处理装置的外部的部分。第2切换模块与第1切换模块连接,并与执行被输入的数据分组含有的信号数据的带域限制的带限滤波处理模块、从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块以及将被输入的2个数据分组含有的各信号混合的混频处理模块连接。作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第2切换模块用路由表,该路由表包括:将数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出终点指示了为上述带限滤波处理模块的部分;将数据分组的输入源点是上述带限滤波处理模块且该数据分组的状态部的值为2时的输出终点指示了为通向上述同步检波处理模块和上述混频处理模块的2个输出缓冲器内的第1输出缓冲器的部分;将数据分组的输入源点是上述同步检波处理模块且该数据分组的状态部的值为3时的输出终点指示了为通向上述混频处理模块的2个输出缓冲器内的第2输出缓冲器的部分;以及将数据分组的输入源点是上述混频处理模块且该数据分组的状态部的值为4时的输出终点指示了为第1切换模块的部分。
这里,本发明的信号处理程序包括:在上述信号处理装置的外部输入的数据分组的数据类型表示模拟电视广播中的图像解调处理的场合,第1及第2切换模块分别根据上述第1或第2切换模块用路由表,第1切换模块将上述数据分组的状态部的值加1而成为2后向第2切换模块输出的步骤;第2切换模块将被输入的上述数据分组向上述带限滤波处理模块输出的步骤;第2切换模块将由上述带限滤波处理模块输入并处理的、在状态部的值上加1而成为2的数据分组输入的步骤;第2切换模块将被输入的该数据分组向上述同步检波处理模块和上述混频处理模块的第1输出缓冲器输出的步骤;第2切换模块将由上述同步检波处理模块输入并处理的、在状态部的值上加1而成为3的数据分组输入的步骤;第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出的步骤;第2切换模块将由上述混频处理模块经由第1输出缓冲器及第2输出缓冲器输入并处理的、在状态部的值上加1而成为4的数据分组输入的步骤;第2切换模块将被输入的该数据分组的状态部的值加1而成为5后将该数据分组向第2切换模块输出的步骤;第1切换模块将被输入的上述数据分组向上述低通滤波处理模块输出的步骤;第1切换模块将由上述低通滤波处理模块输入并处理的、在状态部的值上加1而成为6的数据分组输入的步骤;以及第1切换模块将被输入的该数据分组向该信号处理装置的外部输出的步骤。
这里,本发明的信号处理程序中,上述信号处理装置具备第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接。上述状态部中的状态表示上述处理模块对数据分组已作处理的次数,上述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,上述的切换模块在将数据分组向其他的切换模块输出时将状态部的值加1。作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第1切换模块用路由表,该路由表包括:将数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出终点指示了为第2切换模块的部分;将数据分组的输入源点是第2切换模块且该数据分组的状态部的值为4时的输出终点指示了为上述低通滤波处理模块的部分;以及将数据分组的输入源点是上述低通滤波处理模块且该数据分组的状态部的值为5时的输出终点指示了为该信号处理装置的外部的部分。第2切换模块与第1切换模块连接,并与从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块和将被输入的2个数据分组含有的各信号混合的混频处理模块连接。作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第2切换模块用路由表,该路由表包括:将数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出终点指示了为通向上述同步检波处理模块和上述混频处理模块的2个输出缓冲器内的第1输出缓冲器的部分;将数据分组的输入源点是上述同步检波处理模块且该数据分组的状态部的值为2时的输出终点指示了为通向上述混频处理模块的2个输出缓冲器内的第2输出缓冲器的部分;以及将数据分组的输入源点是上述混频处理模块且该数据分组的状态部的值为3时的输出终点指示了为第1切换模块的部分。
这里,本发明的信号处理程序包括:在从上述信号处理装置的外部输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理的场合,第1及第2切换模块分别根据上述第1或第2切换模块用路由表执行如下步骤:第1切换模块将上述数据分组的状态部的值加1而成为2后向第2切换模块输出的步骤;第2切换模块将被输入的上述数据分组向上述同步检波处理模块和上述混频处理模块的第1输出缓冲器输出的步骤;第2切换模块将由上述同步检波处理模块输入并处理的、并在状态部的值上加1而成为2的数据分组输入的步骤;第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出的步骤;第2切换模块将由上述混频处理模块经由第1输出缓冲器和第2输出缓冲器输入并处理的、并在状态部的值上加1而成为3的数据分组输入的步骤;第2切换模块将被输入的该数据分组的状态部的值加1而成为4后将该数据分组向第2切换模块输出的步骤;第1切换模块将被输入的上述数据分组向上述低通滤波处理模块输出的步骤;第1切换模块将由上述低通滤波处理模块输入并处理的、并在状态部的值上加1而成为5的数据分组输入的步骤;以及第1切换模块将被输入的该数据分组向该信号处理装置的外部输出的步骤。
本发明的记录媒体是记录有本发明的任一信号处理程序的计算机可读取记录媒体。
【发明的效果】
依据本发明的信号处理装置等,可在控制数据分组的信号处理的顺序的切换模块中准备多个表示与信号处理对应的数据分组的路由终点的路由表。切换模块根据输入的数据分组可在执行时根据输入的数据分组选择使用必要的路由表。因而,对于与切换模块等物理地连接并进行与数据分组对应的处理的处理模块,可根据输入的数据分组,即根据使用的路由表,在执行时动态进行该连接的变更。信号处理装置可用作软件无线机等的信号处理部,因此,依据本发明的信号处理装置等,具有可提供在执行时可对内部的处理模块等的功能结构的连接本身进行动态变更的软件无线机等的信号处理部的效果。
具体实施方式
以下,参照附图详细说明各实施例。
【实施例1】
图1表示本发明实施例1中的信号处理装置1。图1中,标记10是具有与信号处理装置1的外部进行数据分组的输入输出的功能的I/O部,20是控制与I/O部10连接的控制信号处理的顺序的切换模块ISM1,11是与切换模块ISM1(20)连接的、对数据分组进行各种处理的处理模块之一即处理模块a,15是与切换模块ISM1(20)连接的处理模块b。如图1所示,I/O部10和切换模块ISM1(20)之间由数据分组用的路径pd1(白箭头)及pd2(黑箭头)连接,切换模块ISM1(20)和处理模块a11等之间由数据分组用的路径pd3及pd4(黑箭头)连接。图上为了简便,其他路径(用白箭头及黑箭头显示)未附上标记,任一路径都是数据分组用的路径。作为处理模块a11等的各种处理,例如有滤波处理等。本实施例1中,对处理模块a11等未特别明示具体的处理,在实施例2及3(后述)中说明了进行具体的处理的情况。其他切换模块ISM2(30)经由接口(I/F)18连接到切换模块ISM1(20)。处理模块c12 d13及e14连接到切换模块ISM2(30)。但是,处理模块c12在图1的例中在路由表61(后述)中未分配处理,因此表示为N/A(NotAssigned)状态。图1中,信号处理装置1由2个切换模块ISM1(20)及ISM2(30)和4个处理模块a11等(除了处理模块c12)组合构成,这只是为了方便说明,信号处理装置1可以由任意个切换模块ISM1(20)等和任意个处理模块a11等组合构成。即,与1个切换模块ISM1(20)等的处理模块a11及接口18等的个数并不限定为4个。而且,在每个切换模块ISM1(20)等上连接的处理模块a11等及接口18等的个数可以改变。再有,I/O部10狭义上不包含于信号处理装置1,切换模块ISM1(20)用作与外部连接的切换模块。上述的切换模块ISM1(20)及ISM2(30)根据由数据分组表示的信号处理而设,利用表示数据分组的输入源点和进行与数据分组的状态对应的下一处理的输出终点(例如I/O部10?处理模块a11等或其他切换模块ISM2(30)等)的各路由表6061,将从输入源点输入的数据分组向上述输出终点输出而进行处理,从而可控制信号处理的顺序。作为路由表60等的输入源点及输出终点的处理模块a11等,对从切换模块ISM1(20)等侧送来的数据分组进行由该数据分组表示的处理,并将该数据分组发送到切换模块ISM1(20)等。
如图1,在切换模块ISM1(20)等上连接有数据分组的缓冲的多组输入输出缓冲器。输入缓冲器对从路由表60等的输入源点向切换模块ISM1(20)等侧输入的数据分组进行缓冲,输出缓冲器对从切换模块ISM1(20)等侧输出到路由表60等的输出终点的数据分组进行缓冲。例如在切换模块ISM1(20)和处理模块a11之间,作为1组输入输出缓冲器,连接了输入缓冲器21a及输出缓冲器21b(表示两者时,称为「输入输出缓冲器21),以下同)。图1中,输入缓冲器21a有1块(其容量任意,但假设至少具有1数据分组的容量。),输出缓冲器21b有4块。但是,这只是一例,输出缓冲器21b等可以有任意块。输入缓冲器21a等若为1块即可满足必要条件,但也可以具有1块以上的任意多块。若缓冲器有多块,则通过FIFO(First-In First-Out:先进先出)进行数据分组的控制。在切换模块ISM1(20)和切换模块ISM2(30)之间,连接有输入缓冲器22a及输出缓冲器22b作为1组输入输出缓冲器22,在切换模块ISM1(20)和处理模块b15之间,连接有输入缓冲器23a及输出缓冲器23b作为1组输入输出缓冲器23,在切换模块ISM1(20)和I/O部10之间,连接有输入缓冲器24a及输出缓冲器24b作为1组输入输出缓冲器24。作为数据分组的输入输出的方向,例如用例如1组输入输出缓冲器21进行说明,可认为输出缓冲器21b对从切换模块ISM1(20)侧向处理模块a11等的输出终点输出的数据分组进行缓冲,输入缓冲器21a对从处理模块a11等的输入源点(上述输出终点)向切换模块ISM1(20)侧输入的数据分组进行缓冲。也可认为是以切换模块ISM1(20)等侧为中心的数据分组的输入输出,但是也可以认为以处理模块a11等侧作为中心进行数据分组的输入输出。若为后者,则输入输出缓冲器的名称相反。本说明书及权利要求的范围等为前者,以切换模块ISM1(20)等侧为中心进行数据分组的输入输出。
如图1,切换模块ISM2(30)等上也连接有多组输入输出缓冲器。在切换模块ISM2(30)和处理模块d13之间,连接有输入缓冲器32a及输出缓冲器32b作为1组输入输出缓冲器32,在切换模块ISM2(30)和处理模块e14之间,连接有输入缓冲器33a及2个输出缓冲器33b-1(处理模块e14侧的输入1)和33b-2(处理模块e14侧的输入2)作为1组输入输出缓冲器33,在切换模块ISM2(30)和切换模块ISM1(20)之间,连接有输入缓冲器34a及输出缓冲器34b作为1组输入输出缓冲器34。在切换模块ISM2(30)和处理模块c12之间,预设有输入缓冲器31a及输出缓冲器31b作为1组输入输出缓冲器31,但是如上述,在路由表61的处理上为N/A状态,因此不被使用。根据所连接的处理模块,输出缓冲器可以有多个,如上述的切换模块ISM2(30)和处理模块e14之间的1组输入输出缓冲器33的输出缓冲器33b-1和33b-2。
信号处理装置1,可由任意个切换模块ISM1(20)等和处理模块a11等经由各自对应的一组输入输出缓冲器21等组合而构成。在这种情况下,至少1个切换模块,例如ISM1(20)经由对应的输入输出缓冲器24连接到信号处理装置1的外部(I/O部10)。若信号处理装置1具有多个切换模块ISM1(20)等,则在各切换模块ISM1(20)上设路由表60等,说明进行由被输入的数据分组表示的特定的信号处理的各切换模块ISM1(20)等中的上述信号处理的分担额。
切换模块ISM1(20)等,从信号处理装置1的外部(I/O部10)?处理模块a11等或其他切换模块ISM2(30)经由各自对应的输入缓冲器2421等22输入数据分组。接着,选择与该数据分组表示的信号处理对应的路由表60等,根据该路由表60等求出输出终点,并进行经由对应的输出缓冲器21b等将数据分组输出到该输出终点的路由处理。
处理模块a11等从切换模块ISM1(20)等接收经由对应的输出缓冲器21b等送来的数据分组。接着,对该数据分组进行由该数据分组表示的处理。然后,将该数据分组经由与上述对应的输出缓冲器21b等成为一组的输入缓冲器21a向切换模块ISM1(20)侧发送。
其他切换模块ISM2(30)等从切换模块ISM1(20)等接收经由对应的输出缓冲器22b等送来的数据分组。接着,利用与该数据分组表示的信号处理对应的其他切换模块ISM2(30)用路由表61等,对该数据分组进行上述的路由处理。即,切换模块ISM2(30)也与切换模块ISM1(20)一样,从处理模块d13等?或对于切换模块ISM2(20)的其他切换模块ISM1(20)或ISM3(未图示),经由各自对应的输入缓冲器32等 34等输入数据分组。接着,选择与由该数据分组表示的信号处理对应的路由表61等,根据该路由表61等求出输出终点,并进行经由对应的输出缓冲器32b等将数据分组输出到该输出终点的路由处理。然后,将该数据分组经由与上述对应的输出缓冲器22b成为一组的输入缓冲器22a向切换模块ISM1(20)侧发送。
接着,说明信号处理装置1处理的数据分组。图2表示数据分组的一结构例。图2中,标记40表示整个数据分组,42是处理模块a11等中成为信号处理的对象的信号数据,46是表示处理模块a11等中对信号数据42实施的信号处理的种类的数据类型,44是表示数据分组40的状态的状态部。作为数据分组40的状态,可以设为例如用处理模块a11等进行处理的次数。或者,作为数据分组40的状态,可以设为表示进行接着处理模块a11等所作处理的下一处理的输出终点的值。以下的说明中,作为数据分组40的状态,取为用处理模块a11等对数据分组40进行处理的次数,在这种情况下将处理部44特别称为处理次数部44。数据类型46表示的信号处理的种类可以有:例如FM(Frequency Modulation:调频)无线电广播的解调处理AM(AMplitude Modulation:调幅)无线电广播的解调处理?模拟电视(Television:TV)发送的图像解调处理等。数据类型46和处理次数部44合称为标签(或报头)45。标记48是表示信号数据42的数据有效或无效的有效/无效位。可以不设有效/无效位48,数据分组40基本由信号数据42和标签45构成。如图2所示,可设整个数据分组40的大小为20位,各部的大小可设为,信号数据42为12位,状态部44为5位,数据类型46为2位,有效/无效位为1位。但是,整个数据分组40的大小及各部的大小可任意确定。处理模块a11等对输入的数据分组40的信号数据42进行与数据类型46对应的信号处理,且将处理次数部44的值加1,将数据分组40向切换模块ISM1(20)等输出。切换模块ISM1(20)等在将数据分组40向其他切换模块ISM2(30)等输出时将处理次数部44的值加1。
接着,就路由表60等进行说明。可根据数据分组40的数据类型46在每个切换模块ISM1(20)等上设置多个路由表60等。切换模块ISM1(20)等可对输入的数据分组40,参照标签45的数据类型46选择使用切换模块ISM1(20)等须使用的路由表60等。路由表60等根据数据分组40的输入源点和数据分组40的标签45的处理次数部44的值,表示出接着被处理的数据分组40的输出终点。输出终点可以是1个以上,切换模块ISM1(20)等根据上述的路由表60等和标签45的处理次数部44,确定数据分组40的输出终点。即,切换模块ISM1(20)等参照输入的数据分组40的标签45,进行数据分组40的路由。
图3(A)例示了本发明实施例1中的切换模块ISM1(20)采用的路由表60。如图3(A),路由表60用以输入源点为列?输出终点为行的表格形式实现。输入源点是从c1列到c4列的4列,c1列表示I/O部10,c2列表示处理模块a11,c3列表示处理模块b15,c4列表示其他切换模块ISM2(30)。输出终点是从r1行到r4行的4行,r1行表示I/O部10,r2行表示处理模块a11,r3行表示处理模块b15,r4行表示其他切换模块ISM2(30)。表中的数字表示处理次数部44的值。
接着,说明切换模块ISM1(20)使用路由表60的方法。假定在切换模块ISM1(20)输入了数据分组40时,该数据分组40的输入源点是I/O部10且该处理次数部44的值为0。切换模块ISM1(20),由于输入源点是I/O部10因此参照c1列,检索c1列中值等于处理次数部44的值(=0)的行。在图3(A)的路由表60的例中为r2行符合,r2行与处理模块a11相当,因此切换模块ISM1(20)确定处理模块a11作为数据分组40的输出终点,将数据分组40向与处理模块a11之间的输出缓冲器21b发送。处理模块a11进行数据分组40的处理,将该处理次数部44的值加1而成为1,将数据分组40向与上述输出缓冲器21b成组的输入缓冲器21a发送。
接着,切换模块ISM1(20),由于上述数据分组40的输入源点是处理模块a11因此参照c2列,由于数据分组40的处理次数部44的值为1因此检索c2列中值为1的行。在图3(A)的路由表60的例中为r3行符合,r3行与处理模块b15相当,因此切换模块ISM1(20)确定处理模块b15为数据分组40的输出终点,将数据分组40向与处理模块b15之间的输出缓冲器23b发送。处理模块b15进行数据分组40的处理,将该处理次数部44的值加1而成为2,将数据分组40向与上述输出缓冲器23b成组的输入缓冲器23a发送。
接着,由于上述数据分组40的输入源点是处理模块b15,切换模块ISM1(20)参照c3列,由于数据分组40的处理次数部44的值为2因此检索c3列中值为2的行。在图3(A)的路由表60的例中为r4行符合,r4行与其他切换模块ISM2(30)相当,因此切换模块ISM1(20)确定切换模块ISM2(30)为数据分组40的输出终点。切换模块ISM1(20)将数据分组40的处理次数部44的值加1而成为3后,将数据分组40向与切换模块ISM2(30)之间的输出缓冲器22b发送。
切换模块ISM2(30)将上述数据分组40经由接口18及输入缓冲器34a输入。图3(B)例示了本发明实施例1中的切换模块ISM2(30)使用的路由表61。如图3(B),路由表61的输入源点是从c1列到c4列的4列,c1列表示切换模块ISM1(20),c2列表示处理模块c12(N/A状态),c3列表示处理模块d13,c4列表示处理模块e14。输出终点是从r1行到r5行的5行,r1行表示切换模块ISM1(20),r2行表示处理模块c12(N/A状态),r3行表示处理模块d13,r4行表示处理模块e14(输入1),r5行表示处理模块e14(输入2)。如图3(B)的路由表61所示,c2列及r2行的处理模块c12未分配为输入源点,也未分配为输出终点,因此为N/A状态。处理模块e14进行基于2个输入(上述输入1及2)的处理,因此,路由表61中设有2个输出终点。切换模块ISM2(30)利用该路由表61进行数据分组40的处理。
切换模块ISM2(30),由于上述数据分组40的输入源点是切换模块ISM1(20)因此参照c1列,由于数据分组40的处理次数部44的值为3因此检索c3列中值为3的行。图3(B)的路由表61的例中,r3行及r4行符合,r3行与处理模块d13相当,r4行与处理模块e14(输入1)相当。因而,切换模块ISM2(30)确定数据分组40的输出终点为处理模块d13及处理模块e14(输入1),将数据分组40向与处理模块d13之间的输出缓冲器32b及与处理模块e14之间的输出缓冲器33b-1(输入1)发送。对上述2个输出缓冲器32b及33b-1的数据分组40的转送并行进行。处理模块d13进行数据分组40的处理,将该处理次数部44的值加1而成为4,将数据分组40向与上述输出缓冲器32b成组的输入缓冲器32a发送。另一方面,由于处理模块e14如上述进行基于2个输入的处理,因此等待处理,直到数据分组40(处理次数部44的值>3)到达输出缓冲器33b-2(输入2)。
接着,切换模块ISM2(30),由于上述数据分组40的输入源点是处理模块d13,因此参照c3列,由于数据分组40的处理次数部44的值为4因此检索c3列中值为4的行。图3(B)的路由表61的例中为r5行符合,由于r5行与处理模块e14(输入2)相当,因此,切换模块ISM2(30)确定处理模块e14(输入2)为数据分组40的输出终点,将数据分组40向与处理模块e14之间的输出缓冲器33b-2(输入2)发送。处理模块e14收到2个输入(处理次数部44的值为3的输入1及处理次数部44的值为4的输入2),因此用两方的数据分组40进行处理,将处理次数部44的值加1而成为5的数据分组40向与上述输出缓冲器33b成组的输入缓冲器33a发送。
切换模块ISM2(30),由于上述数据分组40的输入源点是处理模块e14,因此参照c4列,由于数据分组40的处理次数部44的值是5因此检索c4列中值为5的行。图3(B)的路由表61的例中,r1行符合,由于r1行与切换模块ISM1(20)相当,因此切换模块ISM2(30)确定切换模块ISM1(20)为数据分组40的输出终点。切换模块ISM2(30)将数据分组40的处理次数部44的值加1而成为6后,将数据分组40向与切换模块ISM1(20)之间的输出缓冲器34b发送。
切换模块ISM1(20)将上述数据分组40经由接口18及与上述输出缓冲器22b成组的输入缓冲器22a输入。由于上述数据分组40的输入源点是切换模块ISM2(30),因此参照路由表60的c4列,由于数据分组40的处理次数部44的值是6,因此检索c4列中值为6的行。在图3(A)的路由表60的例中,r1行符合,而由于r1行与I/O部10相当,因此切换模块ISM1(20)确定I/O部10为数据分组40的输出终点,将数据分组40向与I/O部10之间的输出缓冲器24b发送。
如上进行数据分组40的信号处理。如上所述,该信号处理中采用的处理模块a11等分配到路由表60等的输入源点及输出终点,但是该信号处理中未采用的处理模块或切换模块等未分配到路由表的输入源点也未分配到输出终点,因此在路由表的处理后表示为上述的N/A状态。例如上述的处理模块c12物理连接到切换模块ISM2(30),但是未分配到路由表61的输入源点也未分配到输出终点,因此在路由表61的处理后表示为N/A状态。即,处理模块c12在路由表61的处理后,成为与切换模块ISM2(30)未连接的状态。如上述,切换模块ISM1(20)等可准备多个与信号处理对应的路由表60等,可根据输入的数据分组,在执行时选择使用必要的路由表60等。因而,对于与切换模块ISM1(20)等物理连接的处理模块a11等,根据输入的数据分组,即根据使用的路由表60等,可在执行时进行动态连接或切断等的连接变更。信号处理装置1可用作软件无线机等的信号处理部,因此,通过本发明实施例1中的信号处理装置1,可提供执行时可对内部的处理模块等的功能结构的连接本身进行动态变更的软件无线机等的信号处理部。
接着,说明本发明实施例1中的信号处理方法及程序。信号处理装置1若将切换模块ISM1(20)等作为控制信号处理的顺序的进程,将处理模块a11等作为进行与数据分组对应的各种处理的进程,将数据分组作为各进程间处理并流动的数据,则可认为是数据流机(DataFlow Machine)。图4表示本发明实施例1中的信号处理方法及程序的动作流程的数据流程图。图4中与图1附上相同标记的要素具有相同功能,与其他要素具有相同连接关系,因此详细的说明省略。如图4所示,I/O部10作为输入的源泉(数据源)及输出终点(数据宿)表示,切换模块ISM1(20)作为与I/O部10连接的进程表示,处理模块a11作为与切换模块ISM1(20)连接的进程表示,处理模块b15作为与切换模块ISM1(20)连接的进程表示。与上述一样,将I/O部10考虑为外部,切换模块ISM1(20)为与外部连接的切换模块。切换模块ISM2(30)作为与切换模块ISM1(20)连接的进程表示,处理模块d13作为与切换模块ISM2(30)连接的进程表示,处理模块e14作为与切换模块ISM2(30)连接的进程表示。
1组输入输出缓冲器24作为在I/O部10和切换模块ISM1(20)之间设置的数据存储器表示,1组输入输出缓冲器21作为在切换模块ISM1(20)和处理模块a11之间设置的数据存储器表示,1组输入输出缓冲器22作为在切换模块ISM1(20)和切换模块ISM2(30)之间设置的数据存储器表示,1组输入输出缓冲器23作为在切换模块ISM1(20)和处理模块b15之间设置的数据存储器表示。1组输入输出缓冲器34作为在切换模块ISM2(30)和切换模块ISM1(20)之间设置的数据存储器表示,1组输入输出缓冲器32作为在切换模块ISM2(30)和处理模块d13之间设置的数据存储器表示,1组输入输出缓冲器33作为在切换模块ISM2(30)和处理模块e14之间设置的数据存储器表示。路由表60和路由表61作为各自的数据存储器表示。各进程间,进程和数据源及数据宿之间的数据流程的流向用箭头表示。箭头附上的名称以Dj:DP(n)的形式表示。这里Dj(j≥1)用于识别各数据流程,DP(n)表示该数据流程中的数据分组(Data Packet:DP)40,n表示数据分组DP40的处理次数部44的值。
本发明实施例1中的信号处理方法及程序的一般流程如下。如图4所示,切换模块ISM1(20)从信号处理装置1的外部、处理模块a11或其他切换模块ISM2(30)等经由对应的输入缓冲器24a、21a等或22a等输入数据分组40。接着,进行路由处理,经由对应的输出缓冲器24b、21b等或22b等将数据分组40输出到基于与数据分组40表示的信号处理对应的路由表60的输出终点(路由步骤)。上述路由步骤中的输出终点为处理模块a11等的场合,处理模块a11等接收从切换模块ISM1(20)经由对应的输出缓冲器21b等送来的数据分组40。接着,对数据分组40进行数据分组40表示的处理。具体而言,对数据分组40的信号数据42进行数据分组40的数据类型46表示的处理。即,尽管是相同的处理模块a11,却能够按数据分组40的数据类型46执行不同的处理。数据分组40经由与先前对应的输出缓冲器21b成为一组的输入缓冲器21a向切换模块ISM1(20)侧发送(处理模块步骤)。上述路由步骤中的输出终点为不同于切换模块ISM1(20)的其他切换模块ISM2(30)的场合,其他切换模块ISM2(30)接收从切换模块ISM1(20)经由对应的输出缓冲器22b等送来的数据分组40。接着,采用与数据分组40表示的信号处理对应的其他切换模块ISM2(30)用路由表61,对数据分组40进行上述路由处理。然后,将数据分组40经由与先前对应的输出缓冲器22b成为一组的输入缓冲器22a向切换模块ISM1(20)侧发送(其他切换模块步骤)。
采用图3(A)、(B)所示的路由表60及61的场合,信号处理方法及程序的具体的流程如下。首先切换模块ISM1(20)从输入的源泉(数据源)即I/O部10经由输入缓冲器24a输入数据分组DP(0)40(数据流程D1)。切换模块ISM1(20)根据数据分组DP(0)40的数据类型46选择路由表60。参照路由表60,输入源点是I/O部10,为DP(0),因此将数据分组DP(0)40经由输出缓冲器21b送到处理模块a11(数据流程D2)。
处理模块a11进行数据分组DP(0)40的处理,将该处理次数部44的值加1而成为1,将数据分组DP(1)40经由与上述输出缓冲器21b成组的输入缓冲器21a向切换模块ISM1(20)发送(数据流程D3)。
上述数据分组DP(1)40的输入源点是处理模块a11,为DP(1),因此切换模块ISM1(20)将数据分组DP(1)40经由输出缓冲器23b送到处理模块b15(数据流程D4)。
处理模块b15进行数据分组DP(1)40的处理,将该处理次数部44的值加1而成为2,将数据分组DP(2)40经由与上述输出缓冲器23b成组的输入缓冲器23a向切换模块ISM1(20)发送(数据流程D5)。
上述数据分组DP(2)40的输入源点是处理模块b15,为DP(2),因此切换模块ISM1(20)将数据分组DP(2)40的处理次数部44的值加1而成为3后,将数据分组DP(3)40经由输出缓冲器22b送到切换模块ISM2(30)(数据流程D6)。
切换模块ISM2(30)将上述数据分组DP(3)40经由(接口18及)输入缓冲器34a输入,根据数据分组DP(3)40的数据类型46选择路由表61。参照路由表61,上述数据分组DP(3)40的输入源点是切换模块ISM1(20),因此切换模块ISM2(30)将数据分组DP(3)40经由输出缓冲器32b送到处理模块d13(数据流程D7a)。同时,将数据分组DP(3)40经由输出缓冲器33b-1(输入1)送到处理模块e14(数据流程D7b)。
处理模块d13进行数据分组DP(3)40的处理,将该处理次数部44的值加1而成为4,将数据分组DP(4)40经由与上述输出缓冲器32b成组的输入缓冲器32a向切换模块ISM2(30)发送(数据流程D8)。另一方面,处理模块e14等待处理,直到数据分组DP(n>3)40到达输出缓冲器33b-2(输入2)。
上述数据分组DP(4)40的输入源点是处理模块d13,为DP(4),因此切换模块ISM2(30)将数据分组DP(4)40经由输出缓冲器33b-2(输入2)送到处理模块e14(数据流程D9)。
由于处理模块e14收到了2个输入,因此用两方的数据分组DP(3)40及DP(4)40进行处理,将把处理次数部44的值加1而成为5的数据分组DP(5)40经由与上述输出缓冲器33b成组的输入缓冲器33a向切换模块ISM2(30)发送(数据流程D10)。
上述数据分组40的输入源点是处理模块e14,为DP(5),因此切换模块ISM2(30)将处理次数部44的值加1而成为6后,将数据分组DP(6)40经由与上述输入缓冲器34a成组的输出缓冲器34b送到切换模块ISM1(20)(数据流程D11)。
切换模块ISM1(20)将上述数据分组DP(6)40经由(接口18及)与上述输出缓冲器22b成组的输入缓冲器22a输入。上述数据分组DP(6)40的输入源点是切换模块ISM2(30),为DP(6),因此将数据分组DP(6)40经由输出缓冲器24b送到I/O部10(数据流程D12)。以上进行的是数据分组DP40的处理。
以上,依据本发明实施例1,信号处理装置1可具备:根据信号处理设置的切换模块ISM1(20)等,它利用表示数据分组40的输入源点和进行与数据分组40的状态(处理次数部44的值)对应的下一处理的输出终点的路由表60等,将输入源点输入的数据分组40向输出终点输出并进行处理,从而控制信号处理的顺序;作为路由表60等的输入源点且为输出终点的处理模块a11等,对切换模块ISM1(20)等侧送来的数据分组40进行由数据分组40表示的处理,然后将数据分组40向切换模块ISM1(20)等侧发送;以及与切换模块ISM1(20)等连接并进行数据分组40的缓冲的多组输入输出缓冲器24等。信号处理装置1由任意个切换模块ISM1(20)和处理模块a11等分别经由一组输入输出缓冲器21等而组合构成,至少1个切换模块ISM1(20)等经由对应的输入输出缓冲器24与信号处理装置1的外部连接。具有多个切换模块ISM1(20)等的场合,路由表60等可表示进行由被输入的数据分组表示的特定的信号处理上各切换模块ISM1(20)等中的上述信号处理的分担额,并设置到各切换模块ISM1(20)等。切换模块ISM1(20)等可进行路由处理,从信号处理装置1的外部、处理模块a11等或其他切换模块ISM2(30)等经由对应的输入缓冲器24等输入数据分组40,经由对应的输出缓冲器21等将数据分组40输出到基于与数据分组40表示的信号处理对应的路由表60等的输出终点。其他切换模块ISM2(30)等可选择使用与从切换模块ISM1(20)等经由对应的输出缓冲器22b等送来的数据分组40表示的信号处理对应的其他切换模块ISM2(30)用路由表61等,可对数据分组40进行路由处理,可将数据分组40经由与对应的输出缓冲器22b成一组的输入缓冲器22a向切换模块ISM1(20)等侧发送。
如上所述,信号处理装置1可进行数据分组40的信号处理。切换模块ISM1(20)等可准备多个与信号处理对应的路由表61等,可根据输入的数据分组在执行时选择使用必要的路由表60等。因而,对于与切换模块ISM1(20)等物理连接的处理模块a11等,可根据输入的数据分组,即根据使用的路由表60等在执行时进行动态连接或切断等的连接变更。信号处理装置1可用作软件无线机等的信号处理部,因此通过本发明实施例1中的信号处理装置1,可提供执行时可对内部的处理模块等的功能结构的连接本身进行动态变更的软件无线机等的信号处理部。
上述说明中,提出了用由处理模块a11等对数据分组40执行的处理的次数作为数据分组40的状态。这时,信号处理的顺序的控制成为如下方式。即,数据分组40每次通过处理模块就在作为状态部之一例的处理次数部44的值上加1。切换模块ISM1(20)等用表示执行与数据分组40的处理次数部44的值对应的处理的路由表60,将从输入源点输入的数据分组40向输出终点输出并进行处理,从而能够控制信号处理的顺序。
作为数据分组40的状态,如上所述,可采用表示进行与处理模块a11等执行的处理对应的下一处理的输出终点的值。这时,对信号处理的顺序的控制成为如下方式。即,该预定的操作可设为在状态部4的值上实施任意运算的操作,例如在状态部44的值上加所要的值的操作。若将该所要的值固定为1,则进行与上述的处理次数部44相同的处理。若该所要的值为包含1的任意值,则可进行具有多个分支终点的控制。若将所要的值固定为1,则如图4所示,处理模块b15执行数据分组DP(1)40的处理,将处理次数部44的值加1后成为2(分支终点=1个)。这里,若所要的值为两个:1或5,则可根据处理模块b15上的处理或该处理的结果设置两个分支终点,即在状态部44的值上加1而成为2的情况(第一分支终点)和加5而成为7的情况(第二分支终点)。在这种情况下,在图3(A)所示的路由表60中,除了r4行c3列的值2以外,可按照状态部44的值=7,例如将r2行c3列的值设为7。切换模块ISM1(20)等,通过用表示数据分组40的输入源点和执行与数据分组40的处理部44的值对应的多个接着的处理的输出终点的路由表60等,使得从输入源点输入的数据分组40向输出终点输出后进行处理,从而能够控制信号处理的顺序。作为预定的操作,也可以是在状态部44的值上不作任何变更的操作。这时,输出终点成为相同的处理模块a11等,对数据分组40再次重复执行同样的处理。另一方面,可通过设置重复控制用的计数器(未图示)来设定重复次数,预先使得对路由表60等或处理模块a11等重复执行的次数的控制成为可能,从而能够简易地实现重复处理。作为数据分组40的状态,当然可以使用其意义表示进行与由处理模块a11等执行过的处理对应的处理的输出终点的其他值。
如上所述,分支终点为1个的路由表60等,只不过表示将从某输入源点输入的数据分组40等向哪一个输出终点输出。也就是,分支终点为一个的路由表60等中的输出终点限定为1个,因此,在路由表60等中设置了数字这件事本身是有意义的,而数字值的本身就没有多余的意义。因此,通过在分支终点为一个的路由表60等中表示输出终点的位置上可以设置任意的记号例如ON等,在其他的位置设置OFF等,可以表示输入源点和输出终点这2个端口。这时,切换模块ISM1(20)等可不参照处理次数部44或处理部44的值,而只用路由表60等取得进行数据分组40等的下一处理的输出终点。也就是,能够不依赖于数据分组40等的处理次数,而使数据分组40等在路由表60等上的接续所指示的端口间流通。
【实施例2】
接着,以模拟电视广播中的图像解调处理为例,说明本发明实施例2中的信号处理装置2及方法等。图5表示本发明实施例2中的信号处理装置2。图5中附上与图1相同的标记处表示相同要素,其说明省略。本实施例2中,用图5所示的信号处理装置2对具体的模拟电视广播中的图像解调处理的情况进行说明。切换模块ISM1(20)(第1切换模块)使用输入的数据分组40的数据类型46表示模拟电视广播中的图像解调处理时的路由表62。路由表62表示上述图像解调处理中的切换模块ISM1(20)侧的分担额。切换模块ISM1(20)构成为与信号处理装置2的外部(I/O部10)连接,与将输入的数据分组40具有的信号数据42的高频分量除去的低通滤波处理模块51连接,并与切换模块ISM2(30)连接。在路由表62的处理上,处理模块b15成为N/A状态。另一方面,切换模块ISM2(30)(第2切换模块)使用被输入的数据分组40的数据类型46表示模拟电视广播中的图像解调处理时表示切换模块ISM2(30)侧的分担额的路由表63。切换模块ISM2(30)构成为与切换模块ISM1(20)连接,与进行输入的数据分组40具有的信号数据42的带域限制的带限滤波处理模块52连接,并与从被输入的数据分组40具有的信号数据42生成与载波同步的信号的PLL(Phase Locked Loop)及FM解调处理模块(以下,称为「PLL/FM解调处理模块」或「同步检波处理模块」)53连接,并与将被输入的2个数据分组40具有的各信号混合的混频处理模块54连接。各切换模块ISM1(20)等内的数据分组40的移动方向用各切换模块ISM1(20)等内的虚线箭头表示。
图6(A)表示本发明实施例2中的切换模块ISM1(20)采用的路由表62。图6(A)是与图3(A)同样形式的路由表,因此省略对路由表的形式本身的说明。如图6(A)所示,输入源点为从c1列到c4列的4列,c1列表示I/O部10,c2列表示低通滤波处理模块51,c3列表示其他切换模块ISM2(30),c4列表示处理模块b15(N/A状态)。输出终点为从r1行到r4行的4行,r1行表示I/O部10,r2行表示低通滤波处理模块51,r3行表示其他切换模块ISM2(3),r4行表示处理模块b15(N/A状态)。如图6(A)的路由表62所示,数据分组40的输入源点是信号处理装置1的外部(I/O部10)且数据分组40的处理次数部44的值为0时的输出终点指示了其他切换模块ISM2(30),输入源点是其他切换模块ISM2(30)且处理次数部44的值为5时的输出终点指示了低通滤波处理模块51,输入源点是低通滤波处理模块51且处理次数部44的值为6时的输出终点指示了信号处理装置的外部(I/O部10)。
另一方面,图6(B)表示本发明实施例2中的切换模块ISM2(30)采用的路由表63。图6(B)也是与图3(A)同样形式的路由表,因此省略对路由表的形式本身的说明。如图6(B)所示,输入源点是从c1列到c4列的4列,c1列表示切换模块ISM1(20),c2列表示带限滤波处理模块52,c3列表示PLL/FM解调处理模块53,c4列表示混频处理模块54。输出终点是从r1行到r5行的4行,r1行表示切换模块ISM1(20),r2行表示带限滤波处理模块52,r3行表示PLL/FM解调处理模块53,r4行表示混频处理模块54(输入1),r5行表示混频处理模块54(输入2)。如图6(B)的路由表63所示,数据分组40的输入源点是切换模块ISM1(20)且数据分组40的处理次数部44的值为1时的输出终点指示了带限滤波处理模块52,输入源点是带限滤波处理模块52且处理次数部44的值为2时的输出终点指示了PLL/FM解调处理模块53和混频处理模块54(输出缓冲器33b-1(第1输出缓冲器)),输入源点是PLL/FM解调处理模块53且处理次数部44的值为3时的输出终点指示了混频处理模块54(输出缓冲器33b-2(第2输出缓冲器)),输入源点是混频处理模块54且处理次数部44的值为4时的输出终点指示了切换模块ISM1(20)。
接着,说明本发明实施例2中的信号处理方法及程序。图7是表示本发明实施例2中的信号处理方法及程序的动作的流程的数据流程图。图7中附上与图5相同标记的要素具有相同功能,且具有与其他要素相同的连接关系,其详细的说明省略。图7的数据流程图的形式与图4的数据流程图一样,因此省略对数据流程图本身的说明。
采用图6(A)、(B)所示的路由表62及63时,本发明实施例2中的信号处理方法及程序的具体的流程如下。首先切换模块ISM1(20)从输入的源泉(数据源)即I/O部10经由输入缓冲器24a输入数据分组DP(0)40(数据流程D20)。切换模块ISM1(20)根据数据分组DP(0)40的数据类型46选择路由表62。参照路由表62,输入源点是I/O部10,为DP(0),因此,将数据分组DP(0)40的处理次数部44的值加1而成为1后,将数据分组DP(1)40经由输出缓冲器22b送到切换模块ISM2(30)(数据流程D21)。
切换模块ISM2(30)将上述数据分组DP(1)40经由(接口18及)输入缓冲器34a输入,根据数据分组DP(1)40的数据类型46选择路由表63。参照路由表63,上述数据分组DP(1)40的输入源点是切换模块ISM1(20),为DP(1),因此切换模块ISM2(30)将数据分组DP(1)40经由输出缓冲器31b送到带限滤波处理模块52(数据流程D22)。
带限滤波处理模块52对数据分组DP(1)40的信号数据42进行带域限制处理,将其结果返回给信号数据42,将该处理次数部44的值加1而成为2,将数据分组DP(2)40经由与上述输出缓冲器31b成组的输入缓冲器31a向切换模块ISM2(30)发送(数据流程D23)。
接着,由于上述数据分组DP(2)40的输入源点是带限滤波处理模块52,为DP(2),因此,切换模块ISM2(30)将数据分组DP(2)40经由输出缓冲器32b送到PLL/FM解调处理模块53(数据流程D24a)。同时,将数据分组DP(2)40经由输出缓冲器33b-1(输入1)送到混频处理模块54(数据流程D24b)。
PLL/FM解调处理模块53进行从数据分组DP(2)40的信号数据42生成与载波同步的信号的处理,并将结果返回给信号数据42,将该处理次数部44的值加1而成为3,将数据分组DP(3)40经由与上述输出缓冲器32b成组的输入缓冲器32a向切换模块ISM2(30)发送(数据流程D25)。另一方面,混频处理模块54等待处理,直到数据分组DP(n>2)40到达输出缓冲器33b-2(输入2)。
接着,由于上述数据分组DP(3)40的输入源点是PLL/FM解调处理模块53,为DP(3),因此切换模块ISM2(30)将数据分组DP(3)40经由输出缓冲器33b-2(输入2)送到混频处理模块54(数据流程D26)。
由于混频处理模块54收到2个输入,因此进行使两方的数据分组DP(2)40及DP(3)40的各信号数据42混合的处理,将其结果返回给信号数据42,并将处理次数部44的值加1而成为4的数据分组DP(4)40经由与上述输出缓冲器33b-1等成组的输入缓冲器33a向切换模块ISM2(30)发送(数据流程D27)。
由于上述数据分组DP(4)40的输入源点是混频处理模块54,为DP(4),因此,切换模块ISM2(30)将处理次数部44的值加1而成为5后,将数据分组DP(4)40经由与上述输入缓冲器34a成组的输出缓冲器34b送到切换模块ISM1(20)(数据流程D28)。
切换模块ISM1(20)将上述数据分组DP(5)40经由(接口18及)与上述输出缓冲器22b成组的输入缓冲器22a输入。由于上述数据分组DP(5)40的输入源点是切换模块ISM2(30),为DP(5),因此将数据分组DP(5)40经由输出缓冲器21b送到低通滤波处理模块51(数据流程D29)。
低通滤波处理模块51除去数据分组DP(5)40的信号数据42的高频分量,将其结果返回给信号数据42,将该处理次数部44的值加1而成为6,并将数据分组DP(6)40经由与上述输出缓冲器21b成组的输入缓冲器21a向切换模块ISM1(20)发送(数据流程D30)。
由于上述数据分组DP(6)40的输入源点是低通滤波处理模块51,为DP(6),因此,切换模块ISM1(20)将数据分组DP(6)40经由输出缓冲器24b送到I/O部10(数据流程D31)。以如上的方式,进行数据分组DP40的处理。
以上,依据本发明实施例2,作为信号处理装置2,可采用将切换模块ISM1(20)与低通滤波处理模块51和其他切换模块ISM2(30)连接,将另一切换模块ISM2(30)与带限滤波处理模块52和PLL/FM解调处理模块53和混频处理模块54连接的结构。切换模块ISM1(20)使用路由表62,切换模块ISM2(30)使用路由表63,从而,输入的数据分组40的数据类型46表示模拟电视广播中的图像解调处理时,信号处理装置2可对数据分组40进行模拟电视广播中的图像解调处理。
【实施例3】
接着,以AM无线电广播中的AM解调处理为例,说明本发明实施例3中的信号处理装置3及方法等。图8表示本发明实施例3中的信号处理装置3。图8中附上与图1相同标记处表示相同要素,其说明省略。本实施例3中,说明采用图8所示的信号处理装置3进行具体的AM无线电广播中的AM解调处理的情况。切换模块ISM1(20)(第1切换模块)使用被输入的数据分组40的数据类型46指示AM无线电广播中的AM解调处理时的路由表64。路由表64示出了上述AM解调处理中的切换模块ISM1(20)侧的分担额。切换模块ISM1(20)构成为与信号处理装置3的外部(I/O部10)连接,与将输入的数据分组40含有的信号数据42的高频分量除去的低通滤波处理模块51连接,并与切换模块ISM2(30)连接。在路由表64的处理上,处理模块b15成为N/A状态。另一方面,切换模块ISM2(30)(第2切换模块)使用被输入的数据分组40的数据类型46指示AM无线电广播中的AM解调处理时表示切换模块ISM2(30)侧的分担额的路由表65。切换模块ISM2(30)构成为与切换模块ISM1(20)连接,与进行从被输入的数据分组40含有的信号数据42生成与载波同步的信号的PLL/FM解调处理模块(同步检波处理模块)53连接,并与使输入的2个数据分组40具有的各信号混合的混频处理模块54连接。在路由表65的处理上,处理模块c12成为N/A状态。各切换模块ISM1(20)等中的数据分组40的移动方向,用各切换模块ISM1(20)等内的虚线箭头表示。
图9(A)表示本发明实施例3中的切换模块ISM1(20)采用的路由表64。图9(A)是与图6(A)同样形式的路由表,因此省略对路由表的形式本身的说明。如图9(A)所示,输入源点是从c1列到c4列的4列,c1列表示I/O部10,c2列表示低通滤波处理模块51,c3列表示其他切换模块ISM2(30),c4列表示处理模块b15(N/A状态)。输出终点是从r1行到r4行的4行,r1行表示I/O部10,r2行表示低通滤波处理模块51,r3行表示其他切换模块ISM2(30),r4行表示处理模块b15(N/A状态)。如图9(A)的路由表64所示,数据分组40的输入源点是信号处理装置1的外部(I/O部10)且数据分组40的处理次数部44的值为0时的输出终点指示了其他切换模块ISM2(30),输入源点是其他切换模块ISM2(30)且处理次数部44的值为4时的输出终点指示了低通滤波处理模块51,输入源点是低通滤波处理模块51且处理次数部44的值为5时的输出终点指示了信号处理装置的外部(I/O部10)。
另一方面,图9(B)表示本发明实施例3中的切换模块ISM2(30)采用的路由表65。图9(B)也是与图6(A)同样形式的路由表,因此省略对路由表的形式本身的说明。如图9(B)所示,输入源点是从c1列到c4列的4列,c1列表示切换模块ISM1(20),c2列表示处理模块c12(N/A状态),c3列表示PLL/FM解调处理模块53,c4列表示混频处理模块54。输出终点是从r1行到r5行的4行,r1行表示切换模块ISM1(20),r2行表示处理模块c12(N/A状态),r3行表示PLL/FM解调处理模块53,r4行表示混频处理模块54(输入1),r5行表示混频处理模块54(输入2)。如图9(B)的路由表65所示,数据分组40的输入源点是切换模块ISM1(20)且数据分组40的处理次数部44的值为1时的输出终点指示了PLL/FM解调处理模块53和混频处理模块54(输出缓冲器33b-1(第1输出缓冲器)),输入源点是PLL/FM解调处理模块53且处理次数部44的值为2时的输出终点指示了混频处理模块54(输出缓冲器33b-2(第2输出缓冲器)),输入源点是混频处理模块54且处理次数部44的值为3时的输出终点指示了切换模块ISM1(20)。
接着,说明本发明实施例3中的信号处理方法及程序。图10是表示本发明实施例3中的信号处理方法及程序的动作的流程的数据流程图。图10中附上与图8相同标记的要素具有相同功能,且具有与其他要素相同的连接关系,因此详细的说明省略。图10的数据流程图的形式与图4等的数据流程图一样,因此省略对数据流程图本身的说明。
采用图9(A)、(B)所示的路由表64及65的场合,本发明实施例3中的信号处理方法及程序的具体的流程如下。首先切换模块ISM1(20)从输入的源泉(数据源)即I/O部10经由输入缓冲器24a输入数据分组DP(0)40(数据流程D40)。切换模块ISM1(20)根据数据分组DP(0)40的数据类型4 6选择路由表64。参照路由表64,输入源点是I/O部10,为DP(0),因此将数据分组DP(0)40的处理次数部44的值加1而成为1后,将数据分组DP(1)40经由输出缓冲器22b送到切换模块ISM2(30)(数据流程D41)。
切换模块ISM2(30)将上述数据分组DP(1)40经由(接口18及)输入缓冲器34a输入,根据数据分组DP(1)40的数据类型46选择路由表65。参照路由表65,上述数据分组DP(1)40的输入源点是切换模块ISM1(20),为DP(1),因此切换模块ISM2(30)将数据分组DP(1)40经由输出缓冲器32b送到PLL/FM解调处理模块53(数据流程D42a)。同时,将数据分组DP(1)40经由输出缓冲器33b-1(输入1)送到混频处理模块54(数据流程D42b)。
PLL/FM解调处理模块53进行从数据分组DP(1)40的信号数据42生成与载波同步的信号的处理,将其结果返回给信号数据42,将该处理次数部44的值加1而成为2,将数据分组DP(2)40经由与上述输出缓冲器32b成组的输入缓冲器32a向切换模块ISM2(30)发送(数据流程D43)。另一方面,混频处理模块54等待处理,直到数据分组DP(n>1)40到达输出缓冲器33b-2(输入2)。
接着,由于上述数据分组DP(2)40的输入源点是PLL/FM解调处理模块53,为DP(2),因此切换模块ISM2(30)将数据分组DP(2)40经由输出缓冲器33b-2(输入2)送到混频处理模块54(数据流程D44)。
混频处理模块54收到2个输入,因此进行使两方的数据分组DP(1)40和DP(2)40的各信号数据42混合的处理,将其结果返回给信号数据42,并将把处理次数部44的值加1而成为3的数据分组DP(3)40经由与上述输出缓冲器33b-1等成组的输入缓冲器33a向切换模块ISM2(30)发送(数据流程D45)。
由于上述数据分组DP(3)40的输入源点是混频处理模块54,为DP(3),因此切换模块ISM2(30)将处理次数部44的值加1而成为4后,将数据分组DP(4)40经由与上述输入缓冲器34a成组的输出缓冲器34b送到切换模块ISM1(20)(数据流程D46)。
切换模块ISM1(20)将上述数据分组DP(4)40经由(接口18及)与上述输出缓冲器22b成组的输入缓冲器22a输入。上述数据分组DP(4)40的输入源点是切换模块ISM2(30),为DP(4),因此将数据分组DP(4)40经由输出缓冲器21b送到低通滤波处理模块51(数据流程D47)。
低通滤波处理模块51除去数据分组DP(4)40的信号数据42的高频分量,将其结果返回给信号数据42,将该处理次数部44的值加1而成为5,并将数据分组DP(5)40经由与上述输出缓冲器21b成组的输入缓冲器21a向切换模块ISM1(20)发送(数据流程D48)。
由于上述数据分组DP(5)40的输入源点是低通滤波处理模块51,为DP(5),因此切换模块ISM1(20)将数据分组DP(5)40经由输出缓冲器24b送到I/O部10(数据流程D49)。如上,进行了数据分组DP40的处理。
以上,依据本发明实施例3,作为信号处理装置3,可采用将切换模块ISM1(20)与低通滤波处理模块51和其他切换模块ISM2(30)连接,将另一切换模块ISM2(30)与PLL/FM解调处理模块53和混频处理模块54连接的结构。切换模块ISM1(20)使用路由表64,切换模块ISM2(30)使用路由表65,从而,输入的数据分组40的数据类型46指示AM无线电广播中的AM解调处理时,信号处理装置3可对数据分组40进行AM无线电广播中的AM解调处理。
【实施例4】
如上所述,各处理模块a11等进行与数据分组40的数据类型46对应的处理。本实施例4中,说明与该处理的方法及该处理关联的事项。图11是本发明实施例4中的信号处理装置1至3共用的各处理模块的处理方法等的说明图。图11中附上与图1相同标记处表示相同要素,其说明省略,为了方便说明,省略了数据分组40用的路径pd1等。
处理模块a11等根据数据分组40的数据类型46,在每个处理模块a11等中设有表示要对该数据分组40的信号数据42进行的处理的参数表。处理模块a11等通过采用各参数表,对信号数据42进行与被输入的数据分组40对应的处理,输出含有其结果的信号数据42的数据分组40。如图11所示,处理模块a11具有参数表71,其他处理模块b15、c12、d13及e14分别具有参数表75、72、73及74。
各参数表71等不是固定的内容,可初始设定成任意的内容并随后动态地改写。信号处理装置1等可从外部(I/O部10)经由数据分组DP40用的路径,输入包含处理模块a11等的识别符(后述)和该处理模块a11等的参数表71等的内容的参数分组PP。信号处理装置1等将输入的参数分组PP经由数据分组DP40用的路径,根据预定的条件传达到由上述识别符指定的处理模块a11等,从而可动态地改写参数表71等的内容。
如上所述,参数分组PP经由数据分组DP40用的路径输入,可根据预定的条件传达到处理模块a11等。但是,也可设置与数据分组DP40用的路径不同的参数分组PP专用的路径,用该参数分组PP专用的路径输入参数分组PP,根据预定的条件传达到处理模块a11等。图11中,表示了与通过数据分组40的数据分组用路径不同的路径(改写用路径,白箭头表示),例如连接I/O部10和切换模块ISM1(20)的路径pp0,连接切换模块ISM1(20)和处理模块a11的路径pp1等。该路径pp0等是顺序连接信号处理装置1等的外部(I/O部10)、类似切换模块ISM1(20)及其他切换模块ISM2(30)的1个以上的切换模块的路径,并且连接切换模块ISM1(20)等和处理模块a11等的路径。附图上为了方便,其他路径(白箭头表示)未附上标记,但是任一路径都是改写用路径。
接着,说明各处理模块的识别符。如图11所示,切换模块ISM1(20)等及处理模块a11等中示出了用于识别的识别符(000-01等)。该识别符由信号处理装置1等内的切换模块ISM1(20)等的识别符(例如3位)和切换模块ISM1(20)等内的处理模块a11等的识别符(例如2位)构成,记录在每个处理模块a11等及切换模块ISM1(20)等中。例如,处理模块a11的识别符表示为「000-01」,前部的3位的「000」表示处理模块a11连接的切换模块ISM1(20)的信号处理装置1等内的识别符,后部的2位的「01」表示与切换模块ISM1(20)连接的处理模块等中的(或切换模块ISM1(20)内的)该处理模块a11的识别符(内部识别符)。切换模块ISM1(20)的识别符表示为「000-00」,前部的3位的「000」如上述表示信号处理装置1等内的切换模块ISM1(20)的识别符,后部的2位的「00」表示该模块是切换模块本身。其他例中,处理模块d13的识别符表示为「001-10」,前部的3位的「001」表示处理模块d13连接的切换模块ISM2(30)的信号处理装置1等内的识别符,后部的2位的「10」表示与切换模块ISM2(30)连接的处理模块等中(或切换模块ISM2(30)内)的该处理模块d13的识别符。切换模块ISM2(30)的识别符表示为「001-00」,前部的3位的「000」如上述表示信号处理装置1等内的切换模块ISM2(30)的识别符,后部的2位的「00」表示该模块是切换模块本身。其他模块的识别符与上述的各模块的识别符一样,因此说明省略。上述的说明中将识别符分成2个部分,前部的3位作为切换模块ISM1(20)等的信号处理装置1等内的识别符,后部的2位作为切换模块ISM1(20)内的处理模块a11等的识别符,但是这只是一例,也可用一连串的位来识别切换模块ISM1(20)等和处理模块a11等,识别用的位数也可为任意的位数。
如上所述,输入的参数分组PP包含处理模块a11等的识别符(000-01等),该识别符的前部表示处理模块a11等连接的切换模块ISM1(20)等的识别符(000等),后部表示内部识别符(01等)。因而,可如下设定成上述的规定条件。即,经由改写用路径pp0输入的参数分组PP的切换模块ISM1(20)等的识别符和该参数分组PP所包含的(处理模块a11等的识别符中的)切换模块的识别符(000等)一致时,可设定成将该参数分组PP传达到具有与该参数分组PP所包含的内部识别符(01等)相同识别符的处理模块a11等。其结果,可动态地改写参数表71等的内容。由于改写用路径pp0可设为与数据分组DP40用的路径不同,因此参数分组71等内容的动态的改写可与数据分组40的信号处理并行地进行。因此,在数据分组40的信号处理时,可随时进行参数表71等内容的改变。
另一方面,经由改写用路径pp0输入了参数分组PP的切换模块ISM1(20)等的识别符和该参数分组PP所包含的切换模块的识别符(例如001等)不一致时,经由该切换模块ISM1(20)等中改写用路径pp2等,将该参数分组PP传达到顺序连接的切换模块ISM2(30)等即可。接着,输入了参数分组PP的切换模块ISM2(30)等的识别符和该参数分组PP所包含的切换模块ISM2(30)等的识别符(001等)一致时,将该参数分组PP传达到具有与该参数分组PP所包含的内部识别符(01等)相同识别符的处理模块c12等即可。其结果,可动态地改写参数表72等的内容。若不存在被顺序连接的切换模块,则可通过删除该参数分组PP,使处理结束。或,也可设定成将该参数分组PP返送到信号处理装置1等的外部。
上述的说明中,设为参数分组PP包含参数表71等的内容,但是也可设为其包含切换模块ISM1(20)等的路由表60等的内容。通过将这样的参数分组PP经由数据分组DP40用的路径或改写用路径pp0等传达到1个以上的切换模块ISM1(20)等,可动态地改写各路由表60等的内容。
以上,依据本发明实施例4,信号处理装置1等可在各处理模块a11等及切换模块ISM1(20)等中设有识别符和参数表71等,并设有连接外部(I/O部10)和各模块的改写用路径pp0等。该参数表7 1等表示根据处理模块11a等输入的数据分组40的数据类型46要对该数据分组40的信号数据42进行的处理。信号处理装置1等可从外部(I/O部10)经由改写用路径pp0,输入包含处理模块a11等的识别符(000-01等)和该处理模块a11等的参数表71等的内容的参数分组PP。信号处理装置1等将输入的参数分组PP经由改写用路径pp1等,根据预定的条件传达到由上述识别符指定的处理模块a11等,从而,可动态地改写参数表71等的内容。而且,参数分组PP可包含切换模块ISM1(20)等的路由表60等的内容。通过将这样的参数分组PP经由改写用路径pp0等传达到1个以上的切换模块ISM1(20)等,可动态地改写各路由表60等的内容。
【实施例5】
图12是表示执行上述的本发明的计算机程序(信号处理程序)的信号处理装置1等中的切换模块ISM1(20)等的计算机的内部电路80的方框图。如图12所示,CPU81、ROM82、RAM83、图像控制部86、控制器87、输入控制部89及外部接口(I/F)部(数据分组用)91及外部接口部(参数分组用)92与总线93连接。图12中,上述的本发明的计算机程序,可预先记录在ROM82、盘88a或CD-ROM88n等的记录媒体(包含可装卸记录媒体)。本发明的信号处理方法或程序等采用的路由表60等及参数表71等也可预先记录在ROM82、盘88a或CD-ROM88n等的记录媒体(包含可装卸记录媒体)。本发明的计算机程序可从ROM82经由总线93,或从盘88a或CD-ROM88n等的记录媒体经由控制器87并经由总线93加载到RAM83。输入控制部89与鼠标、键盘等的输入操作部90连接,进行输入控制等。图像存储器即VRAM85具有与信号处理装置1等的显示部的至少一个画面量的数据容量相当的容量,图像控制部86具有将VRAM85的数据变换成图像数据并向显示部送出的功能。外部接口部(数据分组用)91具有与I/O部10、切换模块ISM2(30)等及处理模块a11、低通滤波处理模块51等的处理模块经由数据分组40用的路径pd1等进行通信时的输入输出接口功能。外部接口部(参数分组用)82具有与I/O部10、切换模块ISM2(30)等及处理模块a11、低通滤波处理模块51等的处理模块经由参数分组用的路径pp1等通信时的输入输出接口功能。
如上所述,CPU81通过执行上述的本发明的计算机程序,可达成本发明的目的。该计算机程序如上述,可以通过CD-ROM88n等的记录媒体的形式提供给计算机CPU81,记录该计算机程序的CD-ROM88n等的记录媒体同样构成本发明。记录该计算机程序的记录媒体可采用上述的记录媒体,也可采用例如存储卡、存储棒、DVD、光盘、FD等。
上述的实施例1等中,说明了信号处理装置1等中的切换模块ISM1(20)等的计算机执行本发明的信号处理程序的结构。但是,处理模块a11、低通滤波处理模块51等的处理模块也可设置含有图12所示的内部电路80的计算机,执行各处理模块中的处理。
【产业上的利用可能性】
实施例6
上述的实施例中,就处理模块以低通滤波处理模块51、PLL/FM解调处理模块53、混频处理模块54等为例作了说明。但是,可设计其他的任意模块作为处理模块加以连接。例如,通过与进行扰频模块、卷积码/维特比译码模块等的处理的多个模块连接,能够实现正交频分复用(Orthogonal Frequency Division Multiplexing:OFDM)的调制解调处理。
而且,可以将切换模块单位的功能扩展,例如通过将切换模块级联来将信号处理装置1等的功能扩展。例如,通过将切换模块单位的功能扩展,能够实现OFDN调制解调处理、ASK调制解调处理和QPSK调制解调处理等的功能,其结果,可进行AM收音机、FM收音机的调制解调处理。通过增加多个处理模块,不仅能够进行AM收音机、FM收音机、模拟电视的处理,还能应对其他众多的处理。通过共用处理模块,能够提高每单位模块的使用效率。各处理模块在所希望的时间的每1周期执行数据分组40的输入和输出,从而进行数据分组的40的并行处理,因此能够增加信号处理装置1等的处理能力。通过将含有不同的数据类型46的多个数据分组40输入信号处理装置1,能够对AM收音、FM收音、模拟电视等多个媒体进行时分并行处理。
作为本发明的信号处理装置1等活用例,不仅在上述的模拟电视广播的图像解调处理及AM无线电广播的AM解调处理,也可适用于模拟电视广播的声音解调处理、FM无线电广播的AM及FM解调处理等。
附图说明
图1表示本发明实施例1中的信号处理装置1。
图2表示数据分组的一结构例。
图3(A)例示本发明实施例1中的切换模块ISM1(20)利用的路由表60。
图3(B)例示本发明实施例1中的切换模块ISM2(30)利用的路由表61。
图4是表示本发明实施例1中的信号处理方法及程序的动作的流程的数据流程图。
图5表示本发明实施例2中的信号处理装置2。
图6(A)表示本发明实施例2中的切换模块ISM1(20)利用的路由表62。
图6(B)表示本发明实施例2中的切换模块ISM2(30)利用的路由表63。
图7是表示本发明实施例2中的信号处理方法及程序的动作的流程的数据流程图。
图8是本发明实施例3中的信号处理装置2的示图。
图9(A)表示本发明实施例3中的切换模块ISM1(20)利用的路由表64。
图9(B)表示本发明实施例3中的切换模块ISM2(30)利用的路由表65。
图10是表示本发明实施例3中的信号处理方法及程序的动作的流程的数据流程图。
图11说明本发明实施例4中的信号处理装置1至3共用的各处理模块的处理方法等。
图12是表示执行本发明的计算机程序的信号处理装置1等中的切换模块ISM1(20)等的计算机的内部电路80的框图。
【标记说明】
1,2,3信号处理装置;10I/O部;11处理模块a;12处理模块c;13处理模块d;14处理模块e;15处理模块b;18接口(I/F);20,30切换模块ISM1;21,22,23,24,31,32,33,341组输入输出缓冲器;21a,22a,23a,24a,31a,32a,33a,34a输入缓冲器;21b,22b,23b,24b,31b,32b,33b-1,33b-2,34b输出缓冲器;40数据分组;42信号数据;44处理次数部;46数据类型;45标签(或报头);48有效/无效位;51低通滤波处理模块;52带限滤波处理模块;53PLL/FM解调处理模块(同步检波处理模块);54混频处理模块;60,61,62,63,64,65路由表;71,72,73,74,75参数表;80内部电路;81CPU;82ROM;83RAM;84显示部;85VRAM;86图像控制部;87控制器;88a存储盘;88n CD-ROM;89输入控制部;90输入操作部;91外部接口部(数据分组用);92外部接口部(参数分组用);93总线。
Claims (28)
1.一种信号处理装置,进行由被输入的数据分组表示的信号处理,设有:
切换模块,它利用根据信号处理设置的指示数据分组的输入源点和进行下一处理的输出目的地的路由表,将从该输入源点输入的数据分组向该输出目的地输出并进行处理,从而控制信号处理的顺序;
作为路由表的输入源点及输出目的地的处理模块,对所述切换模块侧送来的数据分组进行由该数据分组表示的处理,并将该数据分组向该切换模块侧发送;以及
与所述切换模块连接并进行数据分组的缓冲的多组输入输出缓冲器,输入缓冲器将从路由表的输入源点向该切换模块侧输入的数据分组进行缓冲,输出缓冲器将从该切换模块侧输出到路由表的输出目的地的数据分组进行缓冲,
所述信号处理装置,由任意个所述切换模块和所述处理模块分别经由一组所述输入输出缓冲器组合而成,至少1个切换模块经由对应的输入输出缓冲器与该信号处理装置的外部连接,在具有多个切换模块的场合,路由表表示各切换模块中信号处理的分担额,设置到各切换模块,
所述切换模块进行路由处理,从所述信号处理装置的外部、所述处理模块或其他切换模块经由对应的输入缓冲器输入数据分组,并经由对应的输出缓冲器将该数据分组输出到基于与由该数据分组表示的信号处理对应的路由表的输出目的地,
所述处理模块,对该数据分组进行由从所述切换模块经由对应的输出缓冲器送来的数据分组表示的处理,并将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向该切换模块侧发送,
所述其他切换模块,利用由与从所述切换模块经由对应的输出缓冲器送来的数据分组表示的信号处理对应的其他切换模块用路由表,对该数据分组进行路由处理,将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向所述切换模块侧发送。
2.权利要求1所述的信号处理装置,其特征在于,
所述数据分组包含表示信号处理的种类的数据类型和成为信号处理的对象的信号数据,
所述处理模块对输入的数据分组的信号数据进行与数据类型对应的处理。
3.权利要求2所述的信号处理装置,其特征在于,
所述数据分组还包含表示与该数据分组的下一处理目的地关联的状态的状态部,所述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并对状态部的值进行与该处理对应的预定的操作,
所述路由表按照在每个所述切换模块中的数据分组的数据类型而设,基于数据分组的输入源点和数据分组的状态部的值,指示1个以上该数据分组被接着处理的输出目的地。
4.权利要求3所述的信号处理装置,其特征在于,
所述切换模块在将数据分组向其他切换模块输出时对状态部的值进行预定的操作。
5.权利要求3所述的信号处理装置,其特征在于,
所述1组输入输出缓冲器内的输出缓冲器根据所连接的处理模块而设有多个。
6.权利要求5所述的信号处理装置,其特征在于,
设有第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与除去输入的数据分组具有的信号数据的高频分量的低通滤波处理模块连接,
所述状态部中的状态表示所述处理模块对数据分组已作处理的次数,所述处理模块对输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,所述切换模块在将数据分组向其他的切换模块输出时将状态部的值加1,
作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第1切换模块用路由表,其中包含:
“数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出目的地指示为第2切换模块”的信息;
“数据分组的输入源点是第2切换模块且该数据分组的状态部的值为5时的输出目的地指示为所述低通滤波处理模块”的信息;以及
“数据分组的输入源点是所述低通滤波处理模块且该数据分组的状态部的值为6时的输出目的地指示为该信号处理装置的外部”的信息,
第2切换模块与第1切换模块连接,并与执行被输入的数据分组含有的信号数据的带域限制的带限滤波处理模块和从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块以及将被输入的2个数据分组含有的各信号混合的混频处理模块连接,作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第2切换模块用路由表,其中包含:
“数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出目的地指示为所述带限滤波处理模块”的信息;
“数据分组的输入源点是所述带限滤波处理模块且该数据分组的状态部的值为2时的输出目的地指示为所述同步检波处理模块和通向所述混频处理模块的2个输出缓冲器内的第1输出缓冲器”的信息;
“数据分组的输入源点是所述同步检波处理模块且该数据分组的状态部的值为3时的输出目的地指示为通向所述混频处理模块的2个输出缓冲器内的第2输出缓冲器”的信息;以及
“数据分组的输入源点是所述混频处理模块且该数据分组的状态部的值为4时的输出目的地指示为第1切换模块”的信息。
7.权利要求6所述的信号处理装置,其特征在于,
该信号处理装置的外部输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时,第1切换模块根据所述第1切换模块用路由表,第2切换模块根据所述第2切换模块用路由表,
第1切换模块将所述数据分组的状态部的值加1而成为1后向第2切换模块输出,
第2切换模块将被输入的所述数据分组向所述带限滤波处理模块输出,该带限滤波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为2后向第2切换模块输出,第2切换模块将被输入的该数据分组向所述同步检波处理模块和所述混频处理模块的第1输出缓冲器输出,该同步检波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为3后向第2切换模块输出,第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出,该混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,并在将该状态部的值加1而成为4后向第2切换模块输出,第2切换模块将被输入的该数据分组的状态部的值加1而成为5后将该数据分组向第1切换模块输出,
第1切换模块将被输入的所述数据分组向所述低通滤波处理模块输出,该低通滤波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为6后向第1切换模块输出,第1切换模块将被输入的该数据分组向该信号处理装置的外部输出。
8.权利要求5所述的信号处理装置,其特征在于,
设有第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接,
所述状态部中的状态表示所述处理模块对数据分组已作处理的次数,所述处理模块对输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,所述切换模块在将数据分组向其他的切换模块输出时将状态部的值加1,
作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第1切换模块用路由表,其中包含:
“数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出目的地指示为第2切换模块”的信息;
“数据分组的输入源点是第2切换模块且该数据分组的状态部的值为4时的输出目的地指示为所述低通滤波处理模块”的信息;以及
“数据分组的输入源点是所述低通滤波处理模块且该数据分组的状态部的值为5时的输出目的地指示为该信号处理装置的外部”的信息,
第2切换模块与第1切换模块连接,并与从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块和将被输入的2个数据分组含有的各信号混合的混频处理模块连接,作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第2切换模块用路由表,其中包含:
“数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出目的地指示为所述同步检波处理模块和通向所述混频处理模块的2个输出缓冲器内的第1输出缓冲器”的信息;
“数据分组的输入源点是所述同步检波处理模块且该数据分组的状态部的值为2时的输出目的地指示为通向所述混频处理模块的2个输出缓冲器内的第2输出缓冲器”的信息;以及
“数据分组的输入源点是所述混频处理模块且该数据分组的状态部的值为3时的输出目的地指示为第1切换模块”的信息。
9.权利要求8所述的信号处理装置,其特征在于,
从该信号处理装置的外部输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时,第1切换模块根据所述第1切换模块用路由表,第2切换模块根据所述第2切换模块用路由表,
第1切换模块将所述数据分组的状态部的值加1而成为1后向第2切换模块输出,
第2切换模块将被输入的所述数据分组向所述同步检波处理模块和所述混频处理模块的第1输出缓冲器输出,该同步检波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为2后向第2切换模块输出,第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出,该混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,并在将该状态部的值加1而成为3后向第2切换模块输出,第2切换模块将被输入的该数据分组的状态部的值加1而成为4后将该数据分组向第1切换模块输出,
第1切换模块将被输入的所述数据分组向所述低通滤波处理模块输出,该低通滤波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为5后向第1切换模块输出,第1切换模块将被输入的该数据分组向该信号处理装置的外部输出。
10.权利要求1至9的任一项所述的信号处理装置,其特征在于,
所述处理模块用表示与被输入的数据分组对应的处理的每个该处理模块的参数表,处理并输出该数据分组。
11.权利要求10所述的信号处理装置,其特征在于,
将包含从所述信号处理装置的外部输入的处理模块的识别符和该处理模块的参数表的内容的参数分组,根据预定的条件传达到由该识别符指定的处理模块,从而动态地改写所述参数表的内容。
12.权利要求11所述的信号处理装置,其特征在于,
所述处理模块的识别符包含该处理模块连接的切换模块的识别符和识别与该切换模块连接的处理模块的内部识别符,所述预定的条件是,
输入了参数分组的切换模块的识别符与该参数分组所包含的切换模块的识别符一致时,将该参数分组传达到具有与该参数分组所包含的内部识别符相同的识别符的处理模块。
13.权利要求12所述的信号处理装置,其特征在于,
输入了参数分组的切换模块的识别符与该参数分组所包含的切换模块的识别符不一致时,将该参数分组传达到与该切换模块顺序连接的切换模块,若该顺序连接的切换模块不存在,则删除该参数分组。
14.权利要求11至13中任一项所述的信号处理装置,其特征在于,
将包含切换模块的路由表的内容的分组传达到1个以上的切换模块,从而动态地改写所述路由表的内容。
15.一种让信号处理装置进行由被输入的数据分组表示的信号处理的信号处理方法,该信号处理装置设有:
切换模块,它利用根据信号处理设置的指示数据分组的输入源点和进行下一处理的输出目的地的路由表,将从该输入源点输入的数据分组向该输出目的地输出并进行处理,从而控制信号处理的顺序;
作为路由表的输入源点及输出目的地的处理模块,对所述切换模块侧送来的数据分组进行由该数据分组表示的处理,并将该数据分组向该切换模块侧发送;
与所述切换模块连接并进行数据分组的缓冲的多组输入输出缓冲器,输入缓冲器对从路由表的输入源点向该切换模块侧输入的数据分组进行缓冲,输出缓冲器对从该切换模块侧输出到路由表的输出目的地的数据分组进行缓冲,
所述信号处理装置,由任意个所述切换模块和所述处理模块分别经由一组所述输入输出缓冲器组合而成,至少1个切换模块经由对应的输入输出缓冲器与该信号处理装置的外部连接,在具有多个切换模块的场合,路由表表示各切换模块中的信号处理的分担额,并设置到各切换模块,
所述信号处理方法包括如下步骤:
切换模块进行路由处理的路由步骤,从所述信号处理装置的外部、所述处理模块或其他切换模块经由对应的输入缓冲器输入数据分组,并经由对应的输出缓冲器将该数据分组输出到基于与由该数据分组表示的信号处理对应的路由表的输出目的地;
处理模块步骤,所述路由步骤中的输出目的地是所述处理模块的场合,该处理模块对该数据分组进行从所述切换模块经由对应的输出缓冲器送来的数据分组表示的处理,并将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向该切换模块侧发送;
其他切换模块步骤,当所述路由步骤中的输出目的地是与所述切换模块不同的其他切换模块的场合,其他切换模块,利用与从所述切换模块经由对应的输出缓冲器送来的数据分组表示的信号处理对应的其他切换模块用路由表,对该数据分组进行路由处理,并将该数据分组经由与该对应的输出缓冲器成一组的输入缓冲器向所述切换模块侧发送。
16.权利要求15所述的信号处理方法,其特征在于,
所述数据分组包含表示信号处理的种类的数据类型和成为信号处理的对象的信号数据,
在所述切换模块和所述处理模块已被连接的场合,输入由该处理模块侧对已输出的数据分组的信号数据作了按数据类型的处理的数据分组。
17.权利要求16所述的信号处理方法,其特征在于,
所述数据分组还包含表示与该数据分组的下一处理目的地关联的状态的状态部,由该处理模块侧对已输出的数据分组的信号数据进行按数据类型的处理,并且输入状态部的值由该处理模块侧作了按该处理的预定操作的数据分组,
所述路由表按照数据分组的数据类型设在每个所述切换模块中,基于数据分组的输入源点和数据分组的状态部的值,指示1个以上的该数据分组被接着处理的输出目的地。
18.权利要求17所述的信号处理方法,其特征在于,
还包括在所述路由步骤中的输出目的地是其他切换模块时对被输入的数据分组的状态部的值实施预定的操作的步骤。
19.权利要求17所述的信号处理方法,其特征在于,
所述1组输入输出缓冲器内的输出缓冲器根据所连接的处理模块而设有多个。
20.权利要求19所述的信号处理方法,其特征在于,
所述信号处理装置设有第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组含有的信号数据的高频分量除去的低通滤波处理模块连接,
所述状态部中的状态表示所述处理模块对数据分组已作处理的次数,所述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,所述切换模块在将数据分组向其他的切换模块输出时将状态部的值加1,
作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第1切换模块用路由表,其中包含:
“数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出目的地指示为第2切换模块”的信息;
“数据分组的输入源点是第2切换模块且该数据分组的状态部的值为5时的输出目的地指示为所述低通滤波处理模块”的信息;
“数据分组的输入源点是所述低通滤波处理模块且该数据分组的状态部的值为6时的输出目的地指示为该信号处理装置的外部”的信息;
第2切换模块与第1切换模块连接,并与执行被输入的数据分组含有的信号数据的带域限制的带限滤波处理模块和从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块以及将被输入的2个数据分组含有的各信号混合的混频处理模块连接,作为被输入的数据分组的数据类型表示模拟电视广播中的图像解调处理时的第2切换模块用路由表,其中包含:
“数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出目的地指示为所述带限滤波处理模块”的信息;
“数据分组的输入源点是所述带限滤波处理模块且该数据分组的状态部的值为2时的输出目的地指示为所述同步检波处理模块和通向所述混频处理模块的2个输出缓冲器内的第1输出缓冲器”的信息;
“数据分组的输入源点是所述同步检波处理模块且该数据分组的状态部的值为3时的输出目的地指示为通向所述混频处理模块的2个输出缓冲器内的第2输出缓冲器”的信息;以及
“数据分组的输入源点是所述混频处理模块且该数据分组的状态部的值为4时的输出目的地指示为第1切换模块”的信息。
21.权利要求20所述的信号处理方法,其特征在于,
在所述信号处理装置的外部输入的数据分组的数据类型表示模拟电视广播中的图像解调处理的场合,第1切换模块根据所述第1切换模块用路由表,第2切换模块根据所述第2切换模块用路由表,执行如下步骤:
第1切换模块将所述数据分组的状态部的值加1而成为1后向第2切换模块输出的步骤;
第2切换模块将被输入的所述数据分组向所述带限滤波处理模块输出的步骤;
所述带限滤波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为2后向第2切换模块输出的步骤;
第2切换模块将被输入的该数据分组向所述同步检波处理模块和所述混频处理模块的第1输出缓冲器输出的步骤;
所述同步检波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为3后向第2切换模块输出的步骤;
第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出的步骤;
所述混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,并在将该状态部的值加1而成为4后向第2切换模块输出的步骤;
第2切换模块将被输入的该数据分组的状态部的值加1而成为5后将该数据分组向第1切换模块输出的步骤;
第1切换模块将被输入的所述数据分组向所述低通滤波处理模块输出的步骤;
所述低通滤波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为6后向第1切换模块输出的步骤;以及
第1切换模块将被输入的该数据分组向该信号处理装置的外部输出的步骤。
22.权利要求19所述的信号处理方法,其特征在于,
所述信号处理装置设有第1及第2切换模块,第1切换模块与该信号处理装置的外部连接,并与将输入的数据分组具有的信号数据的高频分量除去的低通滤波处理模块连接,
所述状态部中的状态表示所述处理模块对数据分组已作处理的次数,所述处理模块对被输入的数据分组的信号数据进行与数据类型对应的处理,并在将状态部的值加1后将该数据分组输出,所述切换模块在将数据分组向其他的切换模块输出时将状态部的值加1,
作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第1切换模块用路由表,其中包含:
“数据分组的输入源点是该信号处理装置的外部且该数据分组的状态部的值为0时的输出目的地指示为第2切换模块”的信息;
“数据分组的输入源点是第2切换模块且该数据分组的状态部的值为4时的输出目的地指示为所述低通滤波处理模块”的信息;以及
“数据分组的输入源点是所述低通滤波处理模块且该数据分组的状态部的值为5时的输出目的地指示为该信号处理装置的外部”的信息,
第2切换模块与第1切换模块连接,并与从被输入的数据分组含有的信号数据生成与载波同步的信号的同步检波处理模块和将被输入的2个数据分组含有的各信号混合的混频处理模块连接,作为被输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理时的第2切换模块用路由表,其中包含:
“数据分组的输入源点是第1切换模块且该数据分组的状态部的值为1时的输出目的地指示为所述同步检波处理模块和通向所述混频处理模块的2个输出缓冲器内的第1输出缓冲器”的信息;
“数据分组的输入源点是所述同步检波处理模块且该数据分组的状态部的值为2时的输出目的地指示为通向所述混频处理模块的2个输出缓冲器内的第2输出缓冲器”的信息;以及
“数据分组的输入源点是所述混频处理模块且该数据分组的状态部的值为3时的输出目的地指示为第1切换模块”的信息。
23.权利要求22所述的信号处理方法,其特征在于,
在从所述信号处理装置的外部输入的数据分组的数据类型表示调幅无线电广播中的声音解调处理的场合,第1切换模块根据所述第1切换模块用路由表,第2切换模块根据所述第2切换模块用路由表,执行如下步骤:
第1切换模块将所述数据分组的状态部的值加1而成为1后向第2切换模块输出的步骤;
第2切换模块将被输入的所述数据分组向所述同步检波处理模块和所述混频处理模块的第1输出缓冲器输出的步骤;
所述同步检波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为2后向第2切换模块输出的步骤;
第2切换模块将被输入的该数据分组向该混频处理模块的第2输出缓冲器输出的步骤;
所述混频处理模块进行经由第1输出缓冲器及第2输出缓冲器输入的该数据分组的处理,并在将该状态部的值加1而成为3后向第2切换模块输出的步骤;
第2切换模块将被输入的该数据分组的状态部的值加1而成为4后将该数据分组向第1切换模块输出的步骤;
第1切换模块将被输入的所述数据分组向所述低通滤波处理模块输出的步骤;
所述低通滤波处理模块进行被输入的该数据分组的处理,并在将该状态部的值加1而成为5后向第1切换模块输出的步骤;以及
第1切换模块将被输入的该数据分组向该信号处理装置的外部输出的步骤。
24.权利要求15至23中任一项所述的信号处理方法,其特征在于,
在所述切换模块和所述处理模块已相连接的场合,所述处理模块中的数据分组的处理,可利用表示与被输入的数据分组对应的处理的每个该处理模块的参数表进行。
25.权利要求24所述的信号处理方法,其特征在于,
所述信号处理装置,从所述信号处理装置的外部输入包含处理模块的识别符和该处理模块的参数表的内容的参数分组,根据预定的条件传达到由该识别符指定的处理模块,从而动态地改写所述参数表的内容。
26.权利要求25所述的信号处理方法,其特征在于,
所述处理模块的识别符包含该处理模块连接的切换模块的识别符和识别与该切换模块连接的处理模块的内部识别符,所述预定的条件是,
输入了参数分组的切换模块的识别符和该参数分组所包含的切换模块的识别符相一致时,将该参数分组传达到具有与该参数分组所包含的内部识别符相同识别符的处理模块。
27.权利要求26所述的信号处理方法,其特征在于,
输入了参数分组的切换模块的识别符和该参数分组所包含的切换模块的识别符不一致时,将该参数分组传达到与该切换模块顺序连接的切换模块,若该顺序连接的切换模块不存在,则删除该参数分组。
28.权利要求25至27中任一项所述的信号处理方法,其特征在于,
将包含切换模块的路由表的内容的分组传达到1个以上的切换模块,从而动态地改写所述路由表的内容。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004169217A JP3780457B2 (ja) | 2004-06-07 | 2004-06-07 | 信号処理装置、方法、プログラムおよび記録媒体 |
JP169217/2004 | 2004-06-07 | ||
PCT/JP2005/010258 WO2005122502A1 (ja) | 2004-06-07 | 2005-06-03 | 信号処理装置、方法、プログラムおよび記録媒体 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101048980A CN101048980A (zh) | 2007-10-03 |
CN101048980B true CN101048980B (zh) | 2011-01-26 |
Family
ID=35500292
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2005800264776A Expired - Fee Related CN101048980B (zh) | 2004-06-07 | 2005-06-03 | 信号处理装置、方法、程序及记录媒体 |
Country Status (9)
Country | Link |
---|---|
US (1) | US7830872B2 (zh) |
EP (1) | EP1768326B1 (zh) |
JP (1) | JP3780457B2 (zh) |
KR (1) | KR101142572B1 (zh) |
CN (1) | CN101048980B (zh) |
DE (1) | DE602005025352D1 (zh) |
HK (1) | HK1113621A1 (zh) |
TW (1) | TW200606682A (zh) |
WO (1) | WO2005122502A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4438625B2 (ja) * | 2004-10-06 | 2010-03-24 | 横河電機株式会社 | 表示装置 |
JP4978006B2 (ja) * | 2006-01-05 | 2012-07-18 | 日本電気株式会社 | データ処理装置及びデータ処理方法 |
JP5341623B2 (ja) * | 2009-06-08 | 2013-11-13 | キヤノン株式会社 | データ処理装置、データ処理方法およびプログラム |
JP5932242B2 (ja) * | 2011-05-20 | 2016-06-08 | キヤノン株式会社 | 情報処理装置、通信方法、及びプログラム |
JP6036525B2 (ja) * | 2013-04-30 | 2016-11-30 | 日立金属株式会社 | ネットワーク中継装置 |
JP6244741B2 (ja) * | 2013-08-21 | 2017-12-13 | 富士通株式会社 | バッファ制御装置、バッファ制御方法および基地局装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5978379A (en) * | 1997-01-23 | 1999-11-02 | Gadzoox Networks, Inc. | Fiber channel learning bridge, learning half bridge, and protocol |
US6160813A (en) * | 1997-03-21 | 2000-12-12 | Brocade Communications Systems, Inc. | Fibre channel switching system and method |
US6483817B1 (en) * | 1998-10-14 | 2002-11-19 | Qualcomm Incorporated | Digital combining of forward channels in a base station |
US6751698B1 (en) * | 1999-09-29 | 2004-06-15 | Silicon Graphics, Inc. | Multiprocessor node controller circuit and method |
US6807172B1 (en) * | 1999-12-21 | 2004-10-19 | Cisco Technology, Inc. | Method and apparatus for learning and switching frames in a distributed network switch |
JP3413815B2 (ja) | 2000-01-04 | 2003-06-09 | 独立行政法人通信総合研究所 | 無線装置 |
US6977930B1 (en) * | 2000-02-14 | 2005-12-20 | Cisco Technology, Inc. | Pipelined packet switching and queuing architecture |
US20020159458A1 (en) * | 2001-04-27 | 2002-10-31 | Foster Michael S. | Method and system for reserved addressing in a communications network |
US7042842B2 (en) * | 2001-06-13 | 2006-05-09 | Computer Network Technology Corporation | Fiber channel switch |
US7159017B2 (en) * | 2001-06-28 | 2007-01-02 | Fujitsu Limited | Routing mechanism for static load balancing in a partitioned computer system with a fully connected network |
US6957318B2 (en) * | 2001-08-17 | 2005-10-18 | Sun Microsystems, Inc. | Method and apparatus for controlling a massively parallel processing environment |
US20030152075A1 (en) * | 2002-02-14 | 2003-08-14 | Hawthorne Austin J. | Virtual local area network identifier translation in a packet-based network |
JP4146145B2 (ja) | 2002-03-19 | 2008-09-03 | 三星電子株式会社 | ソフトウェア無線機及びソフトウェア無線機の信号処理方法 |
US7404074B2 (en) | 2002-07-12 | 2008-07-22 | Sca Technica, Inc. | Self-booting software defined radio module |
US7581081B2 (en) * | 2003-03-31 | 2009-08-25 | Stretch, Inc. | Systems and methods for software extensible multi-processing |
US7058424B2 (en) * | 2004-01-20 | 2006-06-06 | Lucent Technologies Inc. | Method and apparatus for interconnecting wireless and wireline networks |
US7519054B2 (en) * | 2005-01-27 | 2009-04-14 | Intel Corporation | Replication of multicast data packets in a multi-stage switching system |
-
2004
- 2004-06-07 JP JP2004169217A patent/JP3780457B2/ja not_active Expired - Lifetime
-
2005
- 2005-06-02 TW TW094118178A patent/TW200606682A/zh not_active IP Right Cessation
- 2005-06-03 EP EP20050751404 patent/EP1768326B1/en not_active Not-in-force
- 2005-06-03 CN CN2005800264776A patent/CN101048980B/zh not_active Expired - Fee Related
- 2005-06-03 WO PCT/JP2005/010258 patent/WO2005122502A1/ja active Application Filing
- 2005-06-03 KR KR20067025667A patent/KR101142572B1/ko not_active IP Right Cessation
- 2005-06-03 US US11/628,492 patent/US7830872B2/en not_active Expired - Fee Related
- 2005-06-03 DE DE200560025352 patent/DE602005025352D1/de active Active
-
2008
- 2008-04-02 HK HK08103700A patent/HK1113621A1/xx not_active IP Right Cessation
Non-Patent Citations (3)
Title |
---|
Beatrice Paillassa,Catherine Morlet.Flexible satellites:Software Radio in the Sky.TELECOMMUNICATIONS,2003.ICT2003.10TH INTERNATIONAL CONFERENCE ON FEB.23-MAR.1,2003,PISCATAWAY,NJ,USA,IEEEvol.2.2003,vol.21596-1600. * |
BeatricePaillassa Catherine Morlet.Flexible satellites:Software Radio in the Sky.TELECOMMUNICATIONS |
US 2003/0007493 A1,全文. |
Also Published As
Publication number | Publication date |
---|---|
DE602005025352D1 (de) | 2011-01-27 |
KR20070047240A (ko) | 2007-05-04 |
HK1113621A1 (en) | 2008-10-10 |
EP1768326A1 (en) | 2007-03-28 |
WO2005122502A1 (ja) | 2005-12-22 |
TWI372979B (zh) | 2012-09-21 |
EP1768326B1 (en) | 2010-12-15 |
JP3780457B2 (ja) | 2006-05-31 |
CN101048980A (zh) | 2007-10-03 |
US20080043746A1 (en) | 2008-02-21 |
US7830872B2 (en) | 2010-11-09 |
EP1768326A4 (en) | 2008-08-27 |
JP2005348381A (ja) | 2005-12-15 |
TW200606682A (en) | 2006-02-16 |
KR101142572B1 (ko) | 2012-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101048980B (zh) | 信号处理装置、方法、程序及记录媒体 | |
US6058409A (en) | Computation apparatus and method | |
US20120124333A1 (en) | Adaptive integrated circuitry with heterogeneous and reconfigurable matrices of diverse and adaptive computational units having fixed, application specific computational elements | |
US6594714B1 (en) | Reconfigurable FIFO interface to support multiple channels in bundled agent configurations | |
US10936511B2 (en) | Addressable distributed memory in a programmable logic device | |
US20070005937A1 (en) | Configurable processor architecture for use in multi-standard communications | |
JP2006246093A (ja) | ソフトウェア無線機及びライブラリ構成 | |
US7173451B2 (en) | Programmable logic circuit apparatus and programmable logic circuit reconfiguration method | |
JPH11503280A (ja) | ウインドウ比較器 | |
US8165620B2 (en) | Radio communication apparatus with a bus dedicated to data transmission | |
CN102037652A (zh) | 包括存储器组的数据处理系统和数据重排 | |
EP1430653B1 (en) | Serial communication device with dynamic filter allocation | |
JP3610069B2 (ja) | 低速メモリによるインタリーブ | |
JP3865743B2 (ja) | デジタル放送受信装置、およびデジタル放送受信方法 | |
CN116635824A (zh) | 桶式处理器中的线程调度控制及存储器分割 | |
CN105635003B (zh) | 一种基于dma的基带信号处理系统 | |
CN205304861U (zh) | 一种基于dma的基带信号处理系统 | |
GB2447240A (en) | Reconfigurable system for processing digital data symbols | |
US20220138124A1 (en) | Serial transmission system and serial transmission method | |
KR100230566B1 (ko) | 재프로그램 가능한 논리소자를 이용한 신호처리 장치 | |
JP4753709B2 (ja) | データ多重化記憶装置及び処理装置 | |
CN1181703C (zh) | 交换设备及其方法 | |
US8510522B2 (en) | State transition management device and state transition management method thereof | |
CN101500257A (zh) | 一种业务数据处理装置 | |
JP2004056221A (ja) | 送受信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: DE Ref document number: 1113621 Country of ref document: HK |
|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
REG | Reference to a national code |
Ref country code: HK Ref legal event code: GR Ref document number: 1113621 Country of ref document: HK |
|
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110126 Termination date: 20140603 |