CN100483938C - 具有源跟随器的电路及具有该电路的半导体器件 - Google Patents

具有源跟随器的电路及具有该电路的半导体器件 Download PDF

Info

Publication number
CN100483938C
CN100483938C CNB2004100588414A CN200410058841A CN100483938C CN 100483938 C CN100483938 C CN 100483938C CN B2004100588414 A CNB2004100588414 A CN B2004100588414A CN 200410058841 A CN200410058841 A CN 200410058841A CN 100483938 C CN100483938 C CN 100483938C
Authority
CN
China
Prior art keywords
power line
transistor
source follower
source
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100588414A
Other languages
English (en)
Other versions
CN1585265A (zh
Inventor
三宅博之
盐野入丰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN1585265A publication Critical patent/CN1585265A/zh
Application granted granted Critical
Publication of CN100483938C publication Critical patent/CN100483938C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/301Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in MOSFET amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/50Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower
    • H03F3/505Amplifiers in which input is applied to, or output is derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower with field-effect devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

当电源线的电势根据流动的电流变化时,晶体管的栅-源电压Vgs也发生变化,导致各源跟随器之间的恒定电流发生变化。为了解决该问题,作为恒流源的晶体管的栅端的电势Vb与连接到该晶体管的源端的电源线VSS作相同方式的变化。因此,抑制了该恒定电流的变化,并且因此抑制了该源跟随器的输出的变化。此外,通过将具有源跟随器的电路与信号线驱动电路的输出侧连接,可以防止在半导体器件的显示部分中识别出条形的亮度不均匀。

Description

具有源跟随器的电路及具有该电路的半导体器件
技术领域
本发明涉及源跟随器,并尤其涉及具有如源跟随器的放大器的电路,其中该源跟随器在驱动电路中使用薄膜晶体管形成。
值得注意的是本说明书中的半导体器件是指所有使用半导体特性工作的器件。例如,电光装置、半导体电路、以及电子装置都属于该半导体器件的范畴。
背景技术
图7是通常的源跟随器的电路框图。在图7所示的源跟随器中,输入电势Vin提供给晶体管901的栅极(G),而电势Vdd(Vdd>Gnd(地电势))提供给其漏极(D)。此外,晶体管901的源极(S)连接到恒流源902且该源的电势等于输出电势Vout。
具有上述结构的源跟随器的输出电势Vout由下面的公式1表示。应当注意Vgs对应于电压(栅-源电压),该电压由栅极电势减去源极电势获得。
[公式1]
Vout=Vin-Vgs
栅-源电压Vgs的值由输入电势Vin、电势Vdd以及漏电流Id之间的关系决定。当晶体管901工作在饱和区时,漏电流Id由下面的公式2表示。应当注意的是i代表迁移率,Co代表单位面积的栅电容,W/L代表沟道形成区中沟道的宽度(W)和沟道长度(L)之间的比例,且Vth代表阈值电压。
[公式2]
Id=ìCoW/L(Vgs-Vth)2/2
在公式2中,ì、Co、W/L和Vth的值分别由单独的晶体管决定。晶体管901的漏电流Id基本上由恒流源902决定。因此,公式2表示,当阈值电压Vth是恒定值时,可以获得栅-源电压Vgs的预定值。相反,当阈值电压Vth变化时,栅-源电压Vgs也相应变化,导致输出电势Vout变化。
作为调整源跟随器的传统方法,有一种方法是提供输出校正电路(见日本专利特开平No.11-073165)。
现在假设一具有源跟随器的电路。通常说来,源跟随器需要有产生恒定电流的电路。因此,在最简单的情况下,其由其一个源端连接到电源线的晶体管构成,并且通过向其栅端提供恒定电势使该晶体管在饱和区工作。此时的恒定电流Id可以由上面的公式2表示。
当电源线的电势随流动的电流变化时,该晶体管的栅-源电压Vgs也变化,从而导致各源跟随器之间的电流不同。因此,即使具有上述相同的输入电势,各源跟随器的输出也会不同。
作为解决上述问题的一种方法,有一种方法是如日本专利特开平No.11-073165中所公开的构造一校正电路的方法。然而,在这种情况下,需要几个额外的信号。此外,在不能保证足够的用于校正的时间的电路中不能使用该方法。或者,也可以采用使用足够厚的电源线以保持该电源线的电势恒定的方法,或采用通过加厚布线薄膜以降低布线电阻的方法。然而,这些方法在电路尺寸变得很大的方面是不利的。
发明内容
根据本发明,作为恒流源的晶体管的栅端的电势Vb与连接到其源端的电源线以相同的方式变化。因此,恒定电流的变化被抑制并且因此抑制了源跟随器的输出的变化。
本发明的电路包括n对源跟随器,每个源跟随器包含:第一晶体管和连接到第一晶体管的源电极的第二晶体管,电连接到n对源跟随器中的每个的第二晶体管的栅电极的第一电源线,电连接到n对源跟随器中的每个的第二晶体管的源电极的第二电源线,第三电源线,以及置于第一电源线和第三电源线之间并与第一电源线和第三电源线电连接的恒流源,其中通过使用恒流源和第三电源线校准第一电源线的电势来校准n对源跟随器中的每个的输出电势。
本发明的电路包括n对源跟随器,每个源跟随器包括第一晶体管和连接到第一晶体管的源电极的第二晶体管,电连接到n对源跟随器中的每个的第二晶体管的栅电极的第一电源线,电连接到n对源跟随器中的每个的第二晶体管的源电极的第二电源线,第三电源线,以及置于第一电源线和第三电源线之间并与第一电源线和第三电源线电连接的电阻器,其中通过使用该电阻器和第三电源线校准第一电源线的电势来校准n对源跟随器中的每个的输出电势。
应当注意,第一晶体管和第二晶体管中的每个都可以是薄膜晶体管。
第一晶体管和第二晶体管中的每个可以具有相同的导电性。
此外,置于第一电源线和第三电源线之间的恒流源的数量可以等于源跟随器的数量。
使用本发明的电路的半导体器件包括:液晶显示器件;在每个象素中有发光元件的发光器件,发光元件以有机发光元件为代表;以及其它半导体器件,其驱动电路中的电路元件使用半导体薄膜形成。本发明的半导体器件不限于上面的半导体器件。其包括使用具有本发明的源跟随器的电路的半导体集成电路。
根据本发明,可以使用非薄膜晶体管的晶体管。本发明中使用的晶体管可以是使用单晶硅或SOI形成的晶体管,使用多晶硅或非晶硅形成的薄膜晶体管,或者是使用有机半导体或碳纳米管形成的晶体管。此外,置于本发明的发光器件的象素中的晶体管可以是单栅晶体管、双栅晶体管或具有多于两个栅电极的多栅晶体管。
根据上述本发明的结构,防止了由于连接到源跟随器上的电源线的电势变化引起的源跟随器的输出电势的变化。由于不需要像使用校正电路时一样使用额外的信号线,这种方法相当简单。此外,与使用校正电路的情况不同,本发明不需要用于校正的时间,因而本发明可以应用于恒定地输出信号的电路。
附图说明
图1是具有本发明的源跟随器的电路的示图。
图2是具有本发明的源跟随器的电路的实例的示图。
图3示出了包含具有源跟随器的电路的电路实例中各电源的电势分布示意图。
图4包含具有本发明的源跟随器的电路的半导体器件的框图。
图5是本发明的半导体器件的外部视图
图6A~6H是使用本发明的电子设备的视图。
图7是通常的源跟随器的电路图。
具体实施方式
下面参照附图描述本发明的实施方式。
[实施方式1]
图1是具有本发明的源跟随器的电路的一种模式的电路图。
提供电源线Vbh并且在电源线Vbh和Vb之间放置适当的恒流源。该恒流源可以是电阻器。通过有效地设定在恒流源中流动的电流值,将电源线Vb的电势变化调整为等于电源线VSS的电势变化。
图1包括分别包含N-沟道晶体管101和102的两个源跟随器。
如图1所示,在第n个源跟随器中流动的电流用is(n)表示,高电势电源线的电势用VDD(n)表示,低电势电源线的电势用VSS(n)表示,用于确定恒定电流值的电源线的电势用Vb(n),并且根据本发明额外提供的电源线的电势用Vbh(n)表示。此外,第n个源跟随器和第(n+1)个源跟随器之间的电阻器用Ru(n)表示,VSS中的电阻器用Rd(n)表示,Vb中的电阻器用rb(n)表示,Vbh中的电阻器用rh(n)表示,置于Vb(n)和Vbh(n)之间的恒流源中流动的电流用im(n)表示,此外,Ru(n)中流动的电流用iu(n)表示,Rd(n)中流动的电流用id(n)表示,rb(n)中流动的电流用ib(n)表示,rh(n)中流动的电流用ih(n)表示。
此时,第n个源跟随器中流动的电流由晶体管的栅极-源极电压Vgs(n)确定,该晶体管的栅端接收Vb(n),Vgs(n)由下面的公式3表示。
[公式3]
Vgs(n)=Vb(n)-VSS
此时,满足Vgs(n+1)=Vb(n+1)-VSS(n+1)。使用基尔霍夫定律可以将Vgs(n+1)展开为下面的公式4。
[公式4]
Vgs(n+1)=Vgs(n)+Rd(n)×id(n)-rb(n)×ib
为了使Vgs(n+1)=Vgs(n),必须满足公式5。
[公式5]
Rd(n)×id(n)=rb(n)×ib(n)
当确定rb(n)和ib(n)的每个值使得满足公式5时,在所有的源跟随器中Vgs保持恒定。
根据上述本发明的结构,防止了由于连接到该源跟随器上的电源线Vb的电势的变化的影响引起的源跟随器的输出电势Vout的变化。
此外,通过将具有源跟随器的电路连接到信号线驱动电路的输出端,可以防止在半导体器件的显示部分中识别出亮度不均匀。
应当注意,虽然图1采用的是使用N-沟道晶体管的源跟随器,本发明也可以应用于使用P-沟道晶体管的源跟随器。
使用本发明的电路的半导体器件包括:液晶显示器件、在每个象素中包含以有机发光元件为代表的发光元件的发光器件、DMD(数字微镜器件)、PDP(等离子体显示板)、FED(场发射显示器)等,以及其它半导体器件,其驱动电路中的电路元件使用半导体薄膜形成。此外,本发明的半导体器件不仅限于上面的半导体器件。其还包括使用具有本发明的源跟随器的电路的半导体集成电路。
[实施方式2]
图2包括2n个源跟随器,每个源跟随器包括N-沟道晶体管201和202。电源线连接到各源跟随器的左端和右端。
此处假设所有的晶体管具有相同的尺寸,在所有的源跟随器中连接各源跟随器等的电源线具有相同的电阻值。
如图2所示,高电势电源线用VDD表示,低电势电源线用VSS表示,用于规定恒定电流的值的电源线用Vb表示,本发明新加入的电源线用Vbh表示,在各源跟随器之间的VDD中的电阻器用Ru表示,在各源跟随器之间的VSS中的电阻器用Rd表示,Vb中的电阻器用rb表示,Vbh中的电阻器用rh表示,并且在各源跟随器中置于Vb和Vbh之间的电阻器用rm表示。虽然希望rm是恒流源,但是此处采用电阻器。
此时一个源跟随器中流动的电流由晶体管202的栅-源电压Vgs决定,该晶体管202的栅端接收电势Vb。当该电流被称作ic时,中间周围的源跟随器中的VDD的电势降低n(n-1)×Ru×ic/2,而VSS升高n(n-1)×Rd×ic/2。
如果该包含在该源跟随器中的晶体管即使在VDD变化的情况下也在饱和区工作,每个源跟随器的输出就能基本保持一致。因此,VDD的电势的变化可以被忽略。
假设在所有的源跟随器中电源线Vb的电势恒定,中间的源跟随器和各端的源跟随器之间的Vgs不同。即,即使例如在所有源跟随器中输入VIN(k)(k=1,2,......,以及n)是相同的,中间的源跟随器和左端的或右端的源跟随器的输出电势也是不同的。
图3中表明了这点。当VSS增加时,甚至当向所有的源跟随器提供相同的输入VIN(k)(k=1,2,......,以及n)时,中间的源跟随器的输出电势也比各端中的源跟随器的输出电势高。
在第n个源跟随器中的电阻器rm中流动的电流假设为imn。当使用恒流源代替该电阻器rm时,imn可以保持恒定而与n无关。此外,如果设定Vbh和Vb之间的电势差相对于Vb和Vbh的电势变化足够大,可以认为imn恒定。该恒定值假设为im。
此时,在中间附近的源跟随器中,Vb的电势增加n(n-1)×rb×im/2,而Vbh降低n(n-1)×rh×im/2。如果设定rh的电阻值足够小,Vbh的电势降低可以被忽略。
因此,rb和im被控制以使rb×im=Rd×ic。
在这种情况下,Vb可以具有与VSS相似的电势分布,如图3中的虚线所示,这意味着所有的源跟随器中的Vgs可以是常数。因此,在所有的源跟随器的输入VIN(k)(k=1,2,......,以及n)相同的情况下,其输出也可以是常数。
应当注意的是,虽然图2中的例子是将电源线连接到源跟随器的各端的情况,然而也可能在不同结构的电路中将VSS和Vb的电势变化调整为相等。
此外,虽然在图2的例子中的整个源跟随器中,电源线的电阻值和流过每个源跟随器的电流值是相同的,然而也可能在具有不同结构的电路中将VSS和Vb的电势变化调整为相等。
在图2的例子中用于连接的恒流源或电阻器的数量等于源跟随器的数量,然而它们也可以不相等。在那种情况下,可以将VSS和Vb的电势变化调整为近似相等。
应当注意,虽然图2采用的是使用N-沟道晶体管的源跟随器,但是本发明也可以用于使用P-沟道晶体管的源跟随器。
基于上面的本发明的结构,下面的实施例给出了更详细的描述。
[实施例1]
本实施例中描述的是使用具有图2所示的本发明的源跟随器的驱动电路的半导体器件的结构。图4是该实施例的半导体器件的框图。图4中所示的半导体器件包括其中每个象素都包含显示元件的象素部分411;用于选择各象素的扫描线驱动电路412;以及控制至所选象素的视频信号输入的信号线驱动电路413。通过在图4所示的半导体器件的信号线驱动电路413中使用具有本发明的源跟随器的电路,可以抑制源跟随器的变化,从而防止在显示部分411中识别出亮度不均匀。
图4中的信号线驱动电路413包括移位寄存器414、模拟闩锁A415、模拟闩锁B 416以及源跟随器417。
移位寄存器414中输入时钟信号(CLK)和启动脉冲信号(SP)。作为序列的第一步,当输入时钟信号(CLK)和启动脉冲信号(SP)时,在移位寄存器414中产生定时信号,然后该定时信号输入到模拟闩锁A415中。与定时信号输入到模拟闩锁A 415中同时,视频信号被顺序写入模拟闩锁A 415中并被存储。注意,虽然在此实施例中视频信号顺序写入模拟闩锁A 415中,但是本发明并不限于这种结构。也可能将具有多个级(stage)的模拟闩锁A 415分成几个组,从而向各组并行输出视频信号,即进行分区驱动(division drive)。在这种情况下,组的数量被称作分区的数量。例如,当将模拟闩锁A 415的级分成四组时,使用四个分开的组进行分区驱动。
其中向模拟闩锁A 415的所有级写入视频信号的周期被称为行周期。在某些情况下,实际的行周期可以包含上面的行周期和水平回扫周期的总周期。
当完成一个行周期时,在第二级中向模拟闩锁B 416提供闩锁信号(Latch Signals)。与闩锁信号的输入同时,存储在模拟闩锁A 415中的视频信号都立即写入并存储在模拟闩锁B 416中。在将视频信号传输到模拟闩锁B 416的模拟闩锁A 415中,与从移位寄存器414输入定时信号的同时,按顺序又一次启动下一视频信号的写入。在第二行周期期间,写入并存储在模拟闩锁B 416中的视频信号作为输入电势Vin输入到源跟随器417。
源跟随器417的结构与图1中的相同。存储在电容器中的视频信号的电势作为输入电势提供给源跟随器417,因此,可以抑制源跟随器417的输出电势Vout的变化。应当注意,为了在除输出周期的写入周期和存储周期期间输出电势不被提供给信号线,可以在源跟随器417和信号线之间放置开关。
在图4中所示的具有信号线驱动电路的半导体器件中,象素的显示周期可以被输出周期覆盖,并且可以在水平回扫周期或垂直回扫周期内提供写入周期或存储周期。此外,在除了用于向连接到信号线的象素输入视频信号的周期外的周期中,可以根据需要在除了回扫周期之外的周期中提供写入周期和存储周期。
应当注意,可以使用用于选择信号线的另一电路,例如解码器电路,代替移位寄存器414。
[实施例2]
图5是一种在驱动电路中具有本发明源跟随器的半导体器件之一的发光器件的外部视图。本发明的半导体器件可以以各种方式使用本发明,例如,对应于一种方式的元件称底,该方式中在每个象素中形成控制显示元件的驱动的晶体管但是还未形成该显示元件;对应于一种方式的平板,该方式中显示元件在该元件称底上形成;或者对应于一种方式的模块,该方式中IC具有控制器,电源电路等放置该面板上。本实施例中描述的是模块方式中的发光器件的具体结构的例子。
图5是一模块的外部视图,其中控制器801和电源电路802放置在面板800上。面板800包括在每个象素中放置发光元件的象素部分803,用于选择象素部分803中的象素的扫描信号线驱动电路804,以及用于向所选象素提供视频信号的信号线驱动电路805。信号线驱动电路805包括如实施例1中的本发明的源跟随器,因此,可以抑制源跟随器输出之间的变化,并因此能够防止亮度不均匀被识别出。
印刷电路板806包括控制器801和电源电路802。从控制器801或电源电路802中输出的各种信号和电源电压通过FPC 807提供给面板800中的象素部分803、扫描线驱动电路804和信号线驱动电路805。用于控制源跟随器的信号和视频信号也从控制器801提供给信号线驱动电路805。此外,通过具有多个输入端的接口(I/F)部分808从外部向印刷电路板806提供电源电压和各种信号。
应当注意,虽然在本实施例中印刷电路板806通过FPC固定在面板800上,然而,本发明并不限于这种结构。可以通过COG(玻璃上芯片)焊接直接将控制器801和电源电路802固定在面板800上。或者,控制器801和电源电路802可以集成在面板800上。此外,在印刷电路板806中,导线布线之间形成的电容、布线电阻等可能会在电源电压或信号产生中引起噪声,或者引起信号的上升沿的延迟。为了防止这些问题,可以在印刷电路板806上设置各种元件例如电容器或缓冲器。
[实施例3]
使用具有本发明的源跟随器的电路的半导体器件可以应用于各种电子设备。使用具有本发明的源跟随器的半导体器件的电子设备包括摄影机、数码相机、护目镜式显示器(头戴式显示器)、导航系统、声音再现装置(汽车音频装置、立体声部件等)、笔记本个人计算机、视频游戏机、便携式信息终端(移动计算机、蜂窝式电话、便携式游戏机、电子书等)、设有记录媒质的图像再现设备(更具体即可以重现记录媒质,例如数字多功能光盘(DVD)的设备,并且包括用于显示再现图像的显示器)等等。图6A~6H使出了这些电子设备的具体实例。
图6A的显示设备包括机壳2001、显示部分2002等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2002或其它信号处理电路中。应当注意,该显示器件包括所有信息显示设备,例如个人计算机、TV广播接收机或广告显示器。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2002中识别出亮度不均匀。
图6B是数码相机,其包括主机体2101、显示部分2102、图像接收部分2103、操作开关2104、外部连接端口2105、快门2106等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2102或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2102中识别出亮度不均匀。
图6C是笔记本个人计算机,其包括主机体2201、机壳2202、显示部分2203、键盘2204、外部连接端口2205、指针式鼠标2206等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2203或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2203中识别出亮度不均匀。
图6D是移动计算机,其包括主机体2301、显示部分2302、电源开关2303、操作开关2304、IR端口2305等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2302或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2302中识别出亮度不均匀。
图6E是配有记录媒质的便携式图像再现设备(具体说来,DVD再现设备),其包括主机体2401、机壳2402、显示部分A2403,显示部分B2404、记录媒质(例如DVD)读取部分2405、操作开关2406、扬声器部分2407等。显示部分A2403主要显示图像数据而显示部分B2404主要显示文本数据。应当注意,配有记录媒质的便携式图像再现设备包括家庭视频游戏机等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分A2403和B 2404,或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分A2403和B2404中识别出亮度不均匀。
图6F是护目镜式显示器(头戴式显示器),其包括主机体2501、显示部分2502、臂部2503等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2502或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2502中识别出亮度不均匀。
图6G是摄像机,其包括主机体2601、显示部分2602、机壳2603、外部连接端口2604、远程控制接收部分2605,图像接收部分2606、电池2607、音频输入部分2608、操作开关2609等。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2602或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2602中识别出亮度不均匀。
图6H是蜂窝式电话,其包括主机体2701、机壳2702、显示部分2703、音频输入部分2704、音频输出部分2705、操作开关2706、外部连接端口2707、天线2708等。通过在显示部分2703的黑色背景上显示白色文本,可以减少移动电话的电能消耗。使用具有本发明的源跟随器的电路的半导体器件可以用在显示部分2703或其它信号处理电路中。因此,源跟随器的输出的变化可以被抑制,并且因此可以防止在显示部分2703中识别出亮度不均匀。
如上所述,本发明的应用范围如此广泛,其可以应用于各领域的电子设备。
根据本发明,每个电源线都可以形成窄的宽度并且驱动电路的尺寸可以缩小,获得具有高性能的高度集成的半导体器件。此外,根据具有本发明的源跟随器的半导体器件,可以抑制作为恒流源的晶体管的恒定电流的变化,并因此可以抑制源跟随器的输出的变化。因此,可以防止亮度的变化被识别出。
本发明基于2003年7月30日在日本专利局提交的日本专利申请序列号no.2003-282267,其内容在此引用作为参考。虽然已经参照附图以实施方式和实施例的方式对本发明进行了充分的描述,但是应当理解对于本领域的技术人员各种变化和修改是显而易见的。因此,除非这种变化和修改脱离了下文中规定的本发明的范围,否则其应当被认为包含在本发明的范围内。

Claims (26)

1.一种电路,包括:
多个源跟随器,每个源跟随器包括第一晶体管和第二晶体管;
电连接到每个源跟随器中的第二晶体管的栅电极的第一电源线;
电连接到每个源跟随器中的第二晶体管的源电极的第二电源线;
第三电源线;以及
多个恒流源,每个恒流源置于第一电源线和第三电源线之间,并且分别与第一电源线和第三电源线电连接;
其中第一晶体管的源电极电连接到第二晶体管的漏电极。
2.根据权利要求1的电路,其中第一晶体管和第二晶体管中的每个都是薄膜晶体管。
3.根据权利要求1的电路,其中第一晶体管和第二晶体管具有相同的导电性。
4.根据权利要求1的电路,其中置于第一电源线和第三电源线之间的恒流源的数量等于源跟随器的数量。
5.根据权利要求1的电路,其中通过使用恒流源和第三电源线校正第一电源线的电势来校正每个源跟随器的输出电势。
6.一种电路,包括:
多个源跟随器,每个源跟随器包括第一晶体管和第二晶体管;
电连接到每个源跟随器中的第二晶体管的栅电极的第一电源线;
电连接到每个源跟随器中的第二晶体管的源电极的第二电源线;
第三电源线;以及
多个电阻器,每个电阻器置于第一电源线和第三电源线之间,并且分别与第一电源线和第三电源线电连接;
其中第一晶体管的源电极电连接到第二晶体管的漏电极。
7.根据权利要求6的电路,其中第一晶体管和第二晶体管中的每个都是薄膜晶体管。
8.根据权利要求6的电路,其中第一晶体管和第二晶体管具有相同的导电性。
9.根据权利要求6的电路,其中置于第一电源线和第三电源线之间的电阻器的数量等于源跟随器的数量。
10.根据权利要求6的电路,其中通过使用电阻器和第三电源线校正第一电源线的电势来校正每个源跟随器的输出电势。
11.显示器件,包括:
象素部分;
信号线驱动电路;以及
扫描线驱动电路,
其中信号线驱动电路包含的电路包括:
多个源跟随器,每个源跟随器包括第一晶体管和第二晶体管;
电连接到每个源跟随器中的第二晶体管的栅电极的第一电源线;
电连接到每个源跟随器中的第二晶体管的源电极的第二电源线;
第三电源线;以及
多个恒流源,每个恒流源置于第一电源线和第三电源线之间,并且分别与第一电源线和第三电源线电连接;
其中第一晶体管的源电极电连接到第二晶体管的漏电极。
12.根据权利要求11的器件,其中第一晶体管和第二晶体管中的每个都是薄膜晶体管。
13.根据权利要求11的器件,其中第一晶体管和第二晶体管具有相同的导电性。
14.根据权利要求11的器件,其中置于第一电源线和第三电源线之间的恒流源的数量等于源跟随器的数量。
15.根据权利要求11的器件,其中通过使用恒流源和第三电源线校正第一电源线的电势来校正每个源跟随器的输出电势。
16.相机,包括根据权利要求11所述的显示器件。
17.个人计算机,包括根据权利要求11所述的显示器件。
18.便携式信息终端,包括根据要求11所述的显示器件。
19.显示器件,包括:
象素部分;
信号线驱动电路;以及
扫描线驱动电路,
其中信号线驱动电路包含的电路包括:
多个源跟随器,每个源跟随器包括第一晶体管和第二晶体管;
电连接到每个源跟随器中的第二晶体管的栅电极的第一电源线;
电连接到每个源跟随器中的第二晶体管的源电极的第二电源线;
第三电源线;以及
多个电阻器,每个电阻器置于第一电源线和第三电源线之间,并且分别与第一电源线和第三电源线电连接;
其中第一晶体管的源电极电连接到第二晶体管的漏电极。
20.根据权利要求19的器件,其中第一晶体管和第二晶体管中的每个都是薄膜晶体管。
21.根据权利要求19的器件,其中第一晶体管和第二晶体管具有相同的导电性。
22.根据权利要求19的器件,其中置于第一电源线和第三电源线之间的电阻器的数量等于源跟随器的数量。
23.根据权利要求19的器件,其中通过使用电阻器和第三电源线校正第一电源线的电势来校正每个源跟随器的输出电势。
24.相机,包括根据权利要求19所述的显示器件。
25.个人计算机,包括根据权利要求19所述的显示器件。
26.便携式信息终端,包括根据要求19所述的显示器件。
CNB2004100588414A 2003-07-30 2004-07-30 具有源跟随器的电路及具有该电路的半导体器件 Expired - Fee Related CN100483938C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP282267/2003 2003-07-30
JP2003282267 2003-07-30
JP282267/03 2003-07-30

Publications (2)

Publication Number Publication Date
CN1585265A CN1585265A (zh) 2005-02-23
CN100483938C true CN100483938C (zh) 2009-04-29

Family

ID=34190849

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100588414A Expired - Fee Related CN100483938C (zh) 2003-07-30 2004-07-30 具有源跟随器的电路及具有该电路的半导体器件

Country Status (2)

Country Link
US (2) US7081774B2 (zh)
CN (1) CN100483938C (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100701042B1 (ko) * 2006-08-29 2007-03-29 삼성전자주식회사 휴대 통신 단말기에 있어서 전환 팝업 잡음 제거 회로 및방법
US8179194B2 (en) * 2009-05-05 2012-05-15 Futurewei Technologies, Inc. System and method for a reference generator
CN101881984B (zh) * 2009-05-05 2013-04-24 华为技术有限公司 基准信号产生器及其方法和系统
KR101447738B1 (ko) * 2011-05-26 2014-10-06 엘지이노텍 주식회사 터치윈도우
US9847133B2 (en) 2016-01-19 2017-12-19 Ememory Technology Inc. Memory array capable of performing byte erase operation

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5177405A (en) * 1989-07-25 1993-01-05 Nippon Sheet Glass Co., Ltd. Self-scanning, light-emitting device
US5105187A (en) * 1990-04-18 1992-04-14 General Electric Company Shift register for active matrix display devices
TW280037B (en) * 1994-04-22 1996-07-01 Handotai Energy Kenkyusho Kk Drive circuit of active matrix type display device and manufacturing method
WO1996016347A1 (fr) * 1994-11-21 1996-05-30 Seiko Epson Corporation Dispositif d'excitation de cristaux liquides, dispositif d'affichage a cristaux liquides, tampon analogique et procede d'excitation de cristaux liquides
JP3795606B2 (ja) * 1996-12-30 2006-07-12 株式会社半導体エネルギー研究所 回路およびそれを用いた液晶表示装置
JP3613940B2 (ja) 1997-08-29 2005-01-26 ソニー株式会社 ソースフォロワ回路、液晶表示装置および液晶表示装置の出力回路
JP2001051292A (ja) * 1998-06-12 2001-02-23 Semiconductor Energy Lab Co Ltd 半導体装置および半導体表示装置
JP2000194327A (ja) 1998-12-28 2000-07-14 Toshiba Corp 表示装置
US6320422B1 (en) * 1999-11-23 2001-11-20 National Semiconductor Corporation Complementary source coupled logic
TW518642B (en) * 2000-06-27 2003-01-21 Semiconductor Energy Lab Level shifter
WO2002073805A1 (en) * 2001-03-14 2002-09-19 Koninklijke Philips Electronics N.V. A current mode device and a communication arrangement comprising current mode devices
JP4831892B2 (ja) 2001-07-30 2011-12-07 株式会社半導体エネルギー研究所 半導体装置
JP4075505B2 (ja) * 2001-09-10 2008-04-16 セイコーエプソン株式会社 電子回路、電子装置、及び電子機器
US6686772B2 (en) * 2001-11-19 2004-02-03 Broadcom Corporation Voltage mode differential driver and method
US6927618B2 (en) 2001-11-28 2005-08-09 Semiconductor Energy Laboratory Co., Ltd. Electric circuit
JP4135360B2 (ja) * 2001-12-25 2008-08-20 ソニー株式会社 固体撮像装置
JP2003204067A (ja) 2001-12-28 2003-07-18 Semiconductor Energy Lab Co Ltd 表示装置およびそれを用いた電子機器
TWI277290B (en) 2002-01-17 2007-03-21 Semiconductor Energy Lab Electric circuit
JP2003283271A (ja) 2002-01-17 2003-10-03 Semiconductor Energy Lab Co Ltd 電気回路
JP4168668B2 (ja) * 2002-05-31 2008-10-22 ソニー株式会社 アナログバッファ回路、表示装置および携帯端末
JP4271479B2 (ja) * 2003-04-09 2009-06-03 株式会社半導体エネルギー研究所 ソースフォロワ及び半導体装置
JP4143588B2 (ja) * 2003-10-27 2008-09-03 日本電気株式会社 出力回路及びデジタルアナログ回路並びに表示装置
US7817129B2 (en) * 2006-10-30 2010-10-19 Hewlett-Packard Development Company, L.P. Integrated line selection apparatus within active matrix arrays

Also Published As

Publication number Publication date
US7081774B2 (en) 2006-07-25
US20050041021A1 (en) 2005-02-24
CN1585265A (zh) 2005-02-23
US7595794B2 (en) 2009-09-29
US20060238221A1 (en) 2006-10-26

Similar Documents

Publication Publication Date Title
US8786349B2 (en) Semiconductor device, electronic device having the same, and driving method of the same
US8242971B2 (en) Display device and method of driving the same
CN102394049B (zh) 显示装置的驱动方法
CN100365934C (zh) 数据锁存电路和电子装置
JP2008271591A (ja) 半導体装置
JP2009042776A (ja) 電子回路、電気光学装置、電子装置、及び電子機器
JP2004054238A (ja) 電子回路、電気光学装置、電気光学装置の駆動方法、及び電子機器
WO2016038855A1 (ja) ソースドライバ回路および表示装置
US20040095159A1 (en) Semiconductor device and driving method thereof
US7525520B2 (en) Electronic circuit, electro-optical device, method of driving electro-optical device, and electronic apparatus
KR20160036736A (ko) 구동회로 및 이를 포함하는 표시장치
KR20070007591A (ko) 평판 디스플레이 장치의 전압 발생 회로
CN100437701C (zh) 电流源电路、信号线驱动电路及其驱动方法以及发光装置
JP2004312478A (ja) ソースフォロワ、ボルテージフォロワ及び半導体装置
US7595794B2 (en) Circuit having source follower and semiconductor device having the circuit
CN113614819A (zh) 显示装置
CN100468501C (zh) 半导体器件
CN100468497C (zh) 电流驱动电路
JP4614708B2 (ja) ソースフォロワを有する回路および半導体装置
JP2003229734A (ja) 電気回路
JP2004054239A (ja) 電子回路、電気光学装置、電気光学装置の駆動方法、及び電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090429

Termination date: 20180730