CN100411333C - 用于控制从包含至少一个数据分组的数据流中提取数据的方法和设备 - Google Patents
用于控制从包含至少一个数据分组的数据流中提取数据的方法和设备 Download PDFInfo
- Publication number
- CN100411333C CN100411333C CNB028253981A CN02825398A CN100411333C CN 100411333 C CN100411333 C CN 100411333C CN B028253981 A CNB028253981 A CN B028253981A CN 02825398 A CN02825398 A CN 02825398A CN 100411333 C CN100411333 C CN 100411333C
- Authority
- CN
- China
- Prior art keywords
- data
- corrval
- correlation
- packet
- timing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
- H04L25/062—Setting decision thresholds using feedforward techniques only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/10—Arrangements for initial synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W24/00—Supervisory, monitoring or testing arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W28/00—Network traffic management; Network resource management
- H04W28/16—Central resource management; Negotiation of resources or communication parameters, e.g. negotiating bandwidth or QoS [Quality of Service]
- H04W28/18—Negotiating wireless communication parameters
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
Abstract
本发明涉及用于从包含至少一个数据分组的数据流中提取数据的方法和设备。首先,通过分组检测器(17)来执行对从接收的数字数据流导出的比特流5与预期的比特序列的比较,以确定用于检测数据分组的相关值(CorrVal)。然后,当该相关值(CorrVal)超过指示数据分组已经被检测到的阈值(CorrThres)时,数据提取单元(19、20、21、22)被起动用于数据提取。其后,通过分组检测器(17),继续比较接收的比特流与预期的比特序列以确定一个新的相关值(CorrVal)。最后,当新的相关值(CorrVal)超过前一相关值(MaxCorrVal)时,通过同步控制模块(23)来启动数据提取的重新开始。
Description
说明
本发明涉及用于从包含至少一个数据分组的数据流中提取数据的方法和设备,并特别涉及用于无线数字通信系统的接收机中的方法和设备。
发明背景
例如,在像蓝牙之类的基于TDMA的数字通信系统中,数据通过空中接口用明确定义结构的单独分组形式被发射。也就是说,数据在包含多个数据分组的数据流中被发射。在接收机能够从这些分组提取出所需的数据之前,它必须执行不同的处理步骤。
必须估计信号参数并必须对它们作出适当的补偿。下面描述的同步单元负责蓝牙接收机中的初始化和数据提取。
蓝牙是用于无线、短距离、低功率、低成本的数据通信的全球标准。在物理层上,使用一个有低调制指数的二进制高斯形状的调频。
图1示出一个无线TDMA接收机的接收链的实例。在载波频率下由混频器10变频到中频IF之后,信道选择通过信道滤波器11被完成。然后,在解调器12中解调该波形之后,波形(在图2(a)中示为波形线W)通过AD转换器13被变形为数字表示(在图2(a)中示为XDW)。因此,同步单元14接收被接收的波形的数字表示,即在其输入端接收被接收信号的数字化的解调波形,它可以是完全数字的。在它的被连接到链路控制器15的输出端处,它提供被接收的数据分组的提取比特,以用于在更高层作进一步处理。
为了使得能够进行数据提取,同步单元14必须执行不同的任务。
数据分组的比特通过空中接口9用二进制FM调制的符号序列被发射,空中接口9在图1中被表示为一个天线。从而,每个符号表示一个被接收的比特。在FM解调之后,由于这些符号是以未知的定时和未知的DC电平到达同步单元14,所以同步单元14必须处理这些符号。
然而,为进行数据提取必须估计未知参数。由于TX和LO偏移以及由解调器12偏差而产生的DC电平可能是波形本身振幅的好几倍。在一定条件下,例如第一连接设立的情况下,定时完全是未知的。对于连续的分组,至少存在±10个符号的定时不确定性。
在数据提取能够被起动之前,需要对施加的算法作一个适当的初始化。
首先,必须检测分组的存在。当已经检测到分组时,需要确定精确的符号定时。当开始数据提取时,DC估计也需要是可得到的。
数据提取需要为每个符号作出1/0判决或比特判决,即,它必须决定符号表示1还是0。此判决的通用方法是通过DC估计(显示为图2(a)中的DC直线)来将该波形(即符号序列)削波成图2(b)中说明的、被决定但被过抽样(oversample)的比特。即,基于对一个符号内的每个抽样的DC估计,而作出一个单独的比特判决。然后,对每个符号,来自过抽样的比特流的一个抽样被取为实际的1/0判决的结果。为了在有噪声的情况下实现最优的误码率性能,必须取对应于有最佳信噪比(S/N)的符号相位的抽样(-所谓的金色抽样-)。图2(c)示出通过适当抽样从过抽样的比特流所取的金色抽样和对应的比特。
可通过在已经检测到分组的适当时刻冻结低通滤波器的输出而获得DC估计。假设金色抽样的位置位于符号中心,且因此其能够通过符号定时而被直接导出。
当数据提取已经开始时,DC估计和符号定时估计可以被不断地校正。
此外,在一些已知的解决方案中,同步单元只处理已经被削波的比特,即它接收被过抽样的比特流。在这种情况下,DC估计在射频RF侧被作出。然而,由于不同的性能需求,不同的DC估计方法(快速和缓慢适配的低通滤波器)应该被用于分组搜索和数据提取。在误报警后进行的比特削波(用缓慢的匹配低通滤波器)不一定是正确的,并且因此可能错过一个有效的分组。
从而,接收机必须在分组丢失率(分组没有被识别)和误报警概率(分组的错误指示)之间进行一个折衷。在已经检测到分组的情况下,一些接收机简单地从不同步扫描模式切换到同步模式。在误报警的情况下,有效分组的检测往往在更高层识别误报警之前一直被阻塞。
发明内容
从而,本发明的根本目的是提供用于从包含至少一个数据分组的数据流中提取数据的方法和设备,其防止数据提取由于误报警而被阻塞。
根据本发明,一种用于从包含至少一个数据分组的数据流中提取数据的方法,包括下列步骤:比较从被接收的数字数据流导出的比特流与预期的比特序列以确定用于检测数据分组的相关值;当相关值超过指示数据分组已经被检测到的阈值时,开始数据提取;继续比较被接收的比特流与预期的比特序列以确定新的相关值;然后当新的相关值超过前一相关值时,重新开始数据提取。
本发明使能有可能较大地改进数据接收,因为用于检测数据分组的相关值的阈值可以相对低地被设置,所以分组丢失率能够被保持得如此之低,使得几乎没有数据分组被丢失,而误报警也不会导致接收无效数据。万一在有效的数据分组不存在时错误地检测到数据分组,有效数据分组也将不会丢失,这是因为数据分组检测是被不断地执行的。从而,倘若因为相关值大于第一数据分组的相关值,而指示接收到一个更可能是有效数据分组的数据分组,则重新开始数据提取。因此,即使由于误报警而已经开始数据提取,也将不会错过有效的数据分组。
为了增加根据本发明的数据提取的可靠性,而使阈值是一个可编程值。因此,阈值能够适应不同的运行条件。
在由于先前的数据分组检测而开始数据提取之后,为了简化是否已经检测到有效数据分组的判决,规定:该相关值被存储为每次开始或重新开始数据提取时的相关值,并且在开始或重新开始数据提取之后不断确定的新相关值与实际存储的相关值进行比较。
根据本发明的一个有利细化,在重新开始数据提取之前提取的数据被拒绝,这是因为在重新开始之前提取的数据显然是由于早先的误报警而导致处理的假数据。
为了进一步改进数据提取,在检测到数据分组之后、但在开始数据提取之前,确定一个初始定时估计,使为数据提取而进行的从数据流的比特抽样与数据流符号同步。分组被检测到的时刻只是一个大致的定时信息,而初始定时估计进一步改进数据提取。
根据本发明的优选实施例,通过以下方式来不断地跟踪抽样处理,即:比较该过抽样的比特流内的符号定时与抽样处理的实际定时,以及如果抽样处理的定时和符号的定时之间的偏差超过某个值,则校正该抽样处理的定时。
根据本发明的另一方面,通过一个设备来执行该用于从包含至少一个数据分组的数据流中提取数据的方法,该设备包括:一个数据提取单元,用于从被接收的数据流中提取数据;一个分组检测器,用于比较从被接收的数字数据流导出的比特流与被预期的比特序列以确定相关值;和一个同步控制模块,用于从分组检测器接收相关值,而当相关值超过阈值时,同步控制模块控制数据提取单元开始数据提取。
由于分组检测器能够独离于数据提取单元独立运行,所以即使数据提取已经开始,不断地执行分组检测也是可能的。因此,当新的阈值指示已经再次检测到数据分组时,有可能通过本发明的方法来按需要立即重新开始数据提取,现在具有更高的可靠性。
该设备还包括一个初始定时估计器,其接收数据流以在开始数据提取之前确定初始定时估计,来同步数据提取与数据流符号,该初始定时估计被输出到同步控制模块。
数据提取单元包括:一个DC估计器,用于从被接收的数据流导出一个DC估计;一个比较器,用于对被接收的数据流的数据执行比特判决以导出一个过抽样的比特流,该比较器有第一和第二输入端,分别用于从DC估计器和数据流接收DC估计;以及一个抽样和保持模块,用于对从该比较器接收的过抽样的比特流进行抽样。
数据提取单元还包括一个定时估计器,用于接收比较器输出的过抽样的比特流来跟踪初始定时以及控制该抽样和保持模块。
因为数据提取单元包括用于不断地跟踪定时或同步的定时估计器,所以初始定时估计器在开始数据提取后可以用与之前相同的方式来工作是可能的,这样使得倘若检测到另外一个可靠性更高的数据分组,便可以用与第一次开始数据提取相同的方式来执行数据提取的重新开始。
附图说明
在下文中,本发明将参照示出优选实施例的附图作出更详细的解释。
图1示出一个用于无线电通信的常规收发机的接收链的简化框图。
图2示出不同的示意图,(a)已解调的波形、数字化的解调波形和DC电平;(b)该过抽样的比特流;和(c)有相应比特的被提取的比特数据流。
图3示出一个根据本发明的设备的简化示意框图,其可被用作为同步单元。
图4示出一个供本发明使用的同步控制状态机的简化示意框图。
图5示出一个在根据本发明的同步单元的数据提取单元中使用的定时估计器的简化示意框图。
发明详细说明
用于根据本发明的数据提取设备(例如一个同步单元)用高模块化的结构被实现。正如在图3中可见的,该同步单元的主要部分是:预处理模块16,其可能包含已解调信号的ADC后处理或后检测滤波;分组检测器17,其扫描输入信号,即用于有效接入码的已解调波形的数字表示;初始定时估计器18,其提供符号定时的初始估计;DC估计器19,其产生初始的以及不断被跟踪的DC估计用于符号削波;比较器20,用于符号削波;定时估计器21,用于不断地跟踪符号定时;抽样和保持模块22,其执行下抽样;和同步控制模块23,其控制以上给出的所有模块。
通常,预处理模块16可能包含已解调信号的ADC后处理或后检测滤波。
例如,预处理模块16负责后检测,低通滤波用于在有噪声和干扰的条件下优化误码率。输出是已解调波形W的被低通滤波的数字波形表示DW。预处理模块16被安置于射频/基带(RF/BB)接口处。
分组检测器17负责指示有效分组的存在。分组检测器17获取已解调和滤波的波形信号DW作为输入,并提供相关值CorrVal作为输出信号。相关值CorrVal指示被接收波形的比特序列和预期的比特序列之间的相似度。
在与本申请同一天提交并且要求德国专利申请DE 10051889的优先权的共同未决的美国专利申请(代理人记录号...)中详细描述了能供本发明使用的TDMA收发机的分组检测器17,其公开内容在此申请中被并入作为参考。在此申请中,解释了相关值的计算或估计。
初始定时估计器18也处理数字的已解调波形信号DW。在同步控制模块23指示的给定搜索时间期间,初始定时估计器18确定精确的符号定时。初始符号定时估计被转交给同步控制模块23。
DC估计器19执行两个任务。数字的已解调波形信号再次被处理。通过选择内部低通滤波器的适当抽样,从而产生初始的DC估计。之后,这个DC估计被不断地跟踪,例如在载波频率漂移引起DC漂移情况下,该DC估计被不断地校正。DC估计被提供给比较器20用于符号削波。
比较器20简单地比较数字波形信号DW与DC估计,并且在波形信号DW的值大于DC估计的情况下,通过提供值1来执行符号削波;而在波形信号DW的值小于DC估计的情况下,通过提供值0来执行符号削波。因此,如图2b中所示,比较器20的输出是一个被过抽样的比特流。
定时估计器21不断地跟踪符号定时估计。它从同步控制模块23获得的初始定时估计开始。定时估计器21评估已解调波形的边缘,该边缘是通过处理从比较器20接收的过抽样的比特流而被内部产生的,并且该定时估计器21比较被估计的定时和该边缘的实际定时。与被估计的定时相比,该实际定时可能相等、较早或较晚。倘若有向早或晚的某趋向性,则适当地校正该估计的定时。符号定时估计STE作为定时估计器21的输出信号被提供给抽样和保持模块22。符号定时估计STE实际上可以由两个信号形成,其中,定时信息被间接地对它们编码。
抽样和保持模块22通过取出金色抽样用于符号判定来执行下抽样。抽样和保持模块22还提供与下列电路(未示出)的接口,这些电路在更高层进一步处理被提取的数据。除了被提取的数据B本身外,还需要一个指示数据开始(FrameSync)的信号。
同步控制模块23控制同步处理。它基于一个状态机,其中,其状态对应同步处理的不同阶段。通过SyncWin信号,更高层能够向同步控制模块23指示何时有效分组必须被预期。同步控制模块23的输出是内部状态机的当前状态。通过SyncWin信号,同步单元的其它模块被控制。
同步单元的详细说明集中于同步控制状态机,并且现在将参照图4给出定时估计。
同步处理能够被分成不同的阶段。这些阶段通过同步控制模块23内部的状态机的不同状态来表示。这些阶段是:
初始化:所有的模块被初始化到一个定义明确的启动状态。
搜索分组:搜索有效分组。
发现分组:有效分组已经被发现。
搜索定时:精确的符号定时被搜索。
发现同步:符号定时、即同步已经被发现。
活动:数据提取正在运行,然而有效分组的搜索仍然继续进行。
结束:数据提取被一直运行到同步单元被关掉为止,不再进行分组搜索。
当同步单元被开启时,即时钟正在运行而信号使能很低,即信号使能等于0时,进入初始化状态。内部寄存器被复位到默认值或可编程值。当使能信号被设置为高时,即使能信号等于1时,则离开初始化状态而进入搜索分组状态。
通过进入搜索分组状态,分组检测器17和初始定时估计器18被使能。分组检测器17把相关值CorrVal转交给同步控制模块23,该相关值指示接收的已解调波形的比特流和预期的接入码或同步字之间的相似度。当CorrVal超过可编程阈值CorrThres时,则认为想要的分组已经被发现。在信号SyncWin为高或等于1的情况下,进入发现分组状态。
当进入发现分组状态时,最新的相关值CorrVal始终被存储在同步控制模块23的寄存器MaxCorrVal(未示出)。
只要来自分组检测器17的新的相关值CorrVal超过被寄存的相关值MaxCorrVal,而同时还没有到达结束状态,则当信号SyncWin为高或等于1时,就再次进入发现分组状态并且MaxCorrVal被设置为新的值。即同步处理能够在发现分组状态中被重新启动。因此,当数据提取已经准备好或者甚至已经开始时,同步单元能够继续扫描查找接入码。倘若相关值CorrVal指示比上一个分组检测的置信度更高的级别(更高的相关值CorrVal),则重新开始同步处理。到目前为止,被提取的数据都被拒绝。同步处理的重新开始可以被称作多同步发现。
多同步发现的优点在于:在有噪声条件下的误报警率和分组检测性能之间的折衷被放松,因为总是能够检测到最佳的匹配序列。误报警并不阻塞同步单元来检测以足够信号质量接收的接入码。正常情况下,误报警不会达到最高可能的相关值CorrVal级别。
只有当信号SyncWin被设置为1时,才能进入发现分组状态。否则相关值CorrVal评估的结果将被忽略。通过利用信号SyncWin,更高层能够控制同步处理。因此,一个用于同步的定义明确的时间窗能够被给出。
当进入发现分组状态时,被检测到的分组的定时已经大致知晓。然而,该不准确度几乎是正负一个符号。因此,在仅仅一个符号周期期间,初始定时估计器18必须搜索精确的定时。这便允许初始定时估计器18的一个有效实施。
当初始符号定时估计的搜索时间开始时,离开发现分组状态。在已经进入发现分组状态之后,搜索时间开始可编程时间。当进入发现分组状态时,计数器WinCount被启动。当计数器WinCount的值达到可编程值WinStart时,进入搜索定时状态。计数器WinCount在搜索定时状态中继续运行。当分组检测器17和初始定时估计器18在被处理的接入码的不同部分上触发时,分组检测和初始定时搜索的开始之间的WinStart值给出的延迟是需要的。分组检测器17在同步字的末尾触发,而初始定时估计器18在被接收的数据分组的尾部比特的末尾触发。
在搜索定时状态中,同步控制模块23等候来自初始定时估计器18的触发信号InitTiming。当触发信号InitTiming到达时,即当信号InitTiming等于1或者当计数器WinCount达到可编程值WinStop时,进入发现同步状态。
发现同步状态只持续一个时钟周期。它向其它模块指示,带有精确的符号定时的接入码已经被发现,即同步已经被发现。定时估计器21以及抽样和保持模块22在发现同步状态期间被初始化。在这些模块21和22中,其周期对应符号周期的模计数器被起动。然后立即离开发现同步状态。正常情况下,就进入活动状态。除了在信号SyncWin被设置的同时计数器CorrVal值超过被寄存的值MaxCorrVal的一个条件之外。在这种情况下,进入发现分组状态。
活动状态持续一个可编程时间MaxSearchTime。当进入活动状态时,计数器AfterSFCount被起动。当此计数器AfterSFCount值超过可编程值MaxSearchTime时,进入结束状态。
在活动状态期间和结束状态期间,数据提取是活动的。然而,在活动状态期间,同步处理能够在被绑定到值CorrVal、MaxCorrVal和SyncWin的已知条件下被重新开始。
当同步单元23被停用时,离开结束状态。在这种情况下,当信号使能被设置为高时,再次进入初始化状态。正常地,同步单元14在中间被关掉。
同步单元14不负责检测用户数据的末尾。更高层必须在适当的时间停止数据评估。
根据本发明的同步单元14的模块结构的优点在于:当数据提取已经开始时,用于分组检测和符号定时估计的模块(分组检测器17、初始定时估计器21)能够继续工作。
为了在误码率方面的最佳接收机性能,来自符号削波的过抽样比特流内的最适当抽样-所谓的金色抽样-必须被用来表示被接收的比特。
定时估计器21的任务是设置抽样和保持电路22的抽样时间。在初始化之后,定时估计器21不断地校正抽样时间。继续校正的主要理由是在同步之后补偿初始定时误差。第二个理由是补偿发射机和接收机的比特时钟之间的偏差。
定时估计用边缘检测程序来完成。那意味着来自符号削波的过抽样的数据信号的边缘被用来估计该符号定时。由于被接收和滤波的符号是对称的,所以所谓的金色抽样在每个符号的中心被发现。由于符号的对称性,该边缘始终位于两个符号之间的中心。因此,边缘以相对于金色抽样有半个符号的固定相位而出现。
定时估计通过两个步骤完成。在第一步骤中,对于来自符号削波的数据信号上的每个边缘,即被过抽样的比特流,比较预期边缘的被估计定时被与实际的边缘定时。预期边缘的被估计的定时能够通过将最新的抽样触发延迟半个符号而被产生。该抽样触发对应于金色抽样的被估计的定时。边缘的被估计的定时和金色抽样的被估计的定时能够被认为是被估计的符号定时的某些阶段(phase)。
如果被估计的边缘定时显得较早些,则一个早晚计数器31的值(参照图5)被递减。如果它显得较迟,则早晚计数器31的值被递增。对于每个出现的实际边缘,以上处理被执行。当实际边缘和估计的边缘同时出现时,早晚计数器31的值保持不变。当由于相等比特的序列而导致没有实际边缘出现时,早晚计数器31将保持它的值。
在第二步骤中,比较早晚计数器31的值与可编程阈值CorrectionThres。如果早晚计数器的正值或负值超过阈值CorrectionThres,则被估计的符号定时被适当地校正。通过这个阈值,定时估计的适配速度被控制。在校正被估计的符号定时之后,早晚计数器31的值又被设置为0。在发现同步状态中的初始化处,早晚计数器的值也被设置为0。
图5示出在定时估计器21中实施定时估计的一个实例。
被估计的边缘定时用信号ExpectedEdge被给出,其能够通过如上所述地将抽样器触发延迟半个符号、根据当前的符号定时估计被内部地产生,即根据当前的金色抽样定时估计来内部地产生。来自符号削波的比特流,即比较器20的输出信号,在定时估计器中被用来通过对这个信号执行边缘检测而产生信号ActualEdge。
边缘检测器24产生的信号ExpectedEdge和信号ActualEdge用大致半个符号的长度被各馈送到抽头延迟线25、26中。抽头延迟线25、26中每个的抽头经由相应的或门29、30被分别连接到第一和第二与门27、28。由边缘检测器24输出的信号ActualEdge被馈送到第二与门28的第二输入端,其第一输入端接收第二或门30的输出,第二或门30与接收该信号ExpectedEdge的第二抽头延迟线26相连接。同样地,信号ExpectedEdge被馈送到第一与门27的第二输入端,其第一输入端接收第一或门29的输出,第一或门29与接收信号ActualEdge的第一抽头延迟线25相连接。
通过将信号ActualEdge和ExpectedEdge分别与另一个被延迟的抽头相比较,而检查是否一个事件(即预期或实际边缘)出现在另一个事件之前。倘若如此,则对应的触发器早和迟分别被设置,然后早晚计数器31被适当地改变。在正常操作中,ExpectedEdge和ActualEdge事件分别只相隔最多几个抽样。另外,ExpectedEdge和ActualEdge事件至多只在几乎一个符号周期期间出现一次。
当早晚计数器31的值超过校正阈值CorrectionThres时,通过由与早晚计数器31相联系的校正装置32来递增或者递减信号SelSampleNo,而使被估计的符号定时适当地移位一个抽样。也就是说,如果早晚计数器31的值小于阈值CorrectionThres的负值,则信号SelSampleNo被递增,而当早晚计数器31的值大于正阈值CorrectionThres时,信号SelSampleNo被递减。早晚计算器31的值然后又被复位到零。
定时估计器21以及抽样和保持电路22在发现同步状态中被初始化。发现同步状态以相对于接收的已解调波形信号的已知固定相位出现。SelSampleNo是相对于自由运行的(free running)模计数器33(周期1个符号)的某个相位,该模计数器在发现同步状态被初始化。在初始化处,SelSampleNo被设置为一个定义明确的值,其表示金色抽样最初被估计的定时。因此,当前的符号定时估计被以信号SelSampleNo给出。
符号定时估计STE,即金色抽样的被估计的定时用两个信号被转交给抽样和保持电路22,即信号SelSampleNo和计数器33的输出。自由运行的模计数器33被用作一个基准时间。当同步控制电路23通过一个开始信号‘开始’而进入发现同步状态时,模计数器33被起动。第二信号SelSampleNo确定实际的抽样时间。当SelSampleNo和模计数器33的值相等时,抽样被触发。当SelSampleNo被递增1时,抽样定时被延迟一个抽样。当SelSampleNo被递减1时,抽样提前一个抽样发生。
采用双信号解决方案而不是一个抽样触发信号的目的是:除了向抽样和保持电路22交付实际定时外,还交付有关初始定时的信息。
Claims (10)
1. 一种用于从包含至少一个数据分组的数据流中提取数据的方法,包括下列步骤:
-比较从接收的数字数据流导出的比特流与预期的比特序列以确定用于检测一个数据分组的相关值(CorrVal);
-当该相关值(CorrVal)超过指示已经检测到数据分组的阈值(CorrThres)时,开始数据提取;
-把超过阈值(CorrThres)的相关值(CorrVal)存储为用作新的阈值的最大相关值(MaxCorrVal);
-继续比较接收的比特流与预期的比特序列以确定新的相关值(CorrVal);和
-当新的相关值(CorrVal)超过前一最大相关值(MaxCorrVal)时,重新开始数据提取。
2. 权利要求1的方法,其中,所述阈值(CorrThres)是一个可编程值。
3. 权利要求1的方法,其中,每次数据提取开始或重新开始时该新相关值(CorrVal)被储存为最大相关值(MaxCorrVal),并且对开始或重新开始数据提取之后被不断确定的新相关值(CorrVal)与实际存储的最大相关值(MaxCorrVal)进行比较。
4. 权利要求1的方法,其中,在重新开始数据提取之前被提取的数据被拒绝。
5. 权利要求1的方法,其中,在检测到一个数据分组之后,初始定时估计(InitTiming)在开始数据提取之前被确定,其使得来自数据流的用于数据提取的比特抽样与数据流符号同步。
6. 权利要求5的方法,其中,通过比较过抽样的比特流内的符号定时与抽样处理的实际定时,以及在抽样处理的实际定时和符号定时之间的偏差超过某个值的情况下校正抽样处理的实际定时,而不断地跟踪该抽样处理的实际定时。
7. 一种用于从包含至少一个数据分组的数据流中提取数据的设备,该设备包括:
-数据提取单元(19、20、21、22),用于从被接收的数据流中提取数据;
-分组检测器(17),用于比较从接收的数字数据流导出的比特流与预期的比特序列以确定用于检测一个数据分组的相关值(CorrVal),该分组检测器(17)适于在开始数据提取之后继续比较所接收的比特流和预期的比特序列,以便确定一个新的相关值(CorrVal);和
-同步控制模块(23),从分组检测器(17)接收相关值(CorrVal),该同步控制模块(23)适合于:
-控制数据提取单元(19、20、21、22),用于在相关值(CorrVal)超过阈值(CorrThres)或者超过指示已检测到数据分组的被存储的最大相关值(MaxCorrVal)时开始或者重新开始数据提取;以及
-把超过阈值(CorrThres)的相关值(CorrVal)存储为用作新的阈值的最大相关值(MaxCorrVal)。
8. 权利要求7的设备,其中,该设备还包括一个初始定时估计器(18),其接收数据流,用于在开始数据提取之前确定初始定时估计(InitTiming),以便同步数据提取和数据流符号,该初始定时估计(InitTiming)被输出到同步控制模块(23)。
9. 权利要求7或8的设备,其中,所述数据提取单元包括:DC估计器(19),用于从接收的数据流导出DC估计;比较器(20),用于对接收的数据流的数据执行比特判决来导出一个过抽样的比特流,该比较器(20)有第一和第二输入端,用于分别接收来自DC估计器(19)的DC估计和数据流,以及一个抽样和保持模块(22),用于对从该比较器(20)接收的过抽样的比特流进行抽样。
10. 权利要求9的设备,其中,数据提取单元还包括一个定时估计器(21),用于接收由该比较器(20)输出的过抽样的比特流,以跟踪初始定时并控制该抽样和保持模块(22)。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/981,795 US7646831B2 (en) | 2001-10-19 | 2001-10-19 | Method and a device for controlling data extraction from a data stream containing at lease one data packet |
US09/981,795 | 2001-10-19 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1625863A CN1625863A (zh) | 2005-06-08 |
CN100411333C true CN100411333C (zh) | 2008-08-13 |
Family
ID=25528656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB028253981A Expired - Fee Related CN100411333C (zh) | 2001-10-19 | 2002-10-11 | 用于控制从包含至少一个数据分组的数据流中提取数据的方法和设备 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7646831B2 (zh) |
EP (1) | EP1438803B2 (zh) |
KR (1) | KR100582960B1 (zh) |
CN (1) | CN100411333C (zh) |
AT (1) | ATE317187T1 (zh) |
DE (1) | DE60209043T3 (zh) |
WO (1) | WO2003034648A2 (zh) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7231000B2 (en) * | 2001-10-22 | 2007-06-12 | Broadcom Corporation | System and method for DC offset compensation and bit synchronization |
US7035350B2 (en) * | 2001-10-22 | 2006-04-25 | Broadcom Corporation | Bluetooth access code assisted initial DC estimation and frame synchronization |
US7349498B2 (en) * | 2002-10-07 | 2008-03-25 | International Business Machines Corporation | Method and system for data and edge detection with correlation tables |
JP2005176234A (ja) * | 2003-12-15 | 2005-06-30 | Oki Electric Ind Co Ltd | 同期ワード検出回路及びベースバンド信号受信回路 |
WO2006023482A1 (en) | 2004-08-16 | 2006-03-02 | Flarion Technologies, Inc. | Methods and apparatus for managing group membership for group communications |
US7298299B1 (en) * | 2004-10-21 | 2007-11-20 | Altera Corporation | Efficient data recovery algorithm for serial data |
US7292665B2 (en) * | 2004-12-16 | 2007-11-06 | Genesis Microchip Inc. | Method and apparatus for reception of data over digital transmission link |
JP4735680B2 (ja) * | 2008-08-12 | 2011-07-27 | ソニー株式会社 | 同期回路及び同期方法 |
KR101733660B1 (ko) * | 2013-02-21 | 2017-05-10 | 퀄컴 인코포레이티드 | 10gbase―t 시스템에서 데이터 보조 타이밍 복원을 위한 방법 및 장치 |
CN104796096B (zh) * | 2014-01-22 | 2017-12-12 | 普天信息技术有限公司 | 一种功率放大器反馈信号最佳相位选择方法及装置 |
KR101817544B1 (ko) * | 2015-12-30 | 2018-01-11 | 어보브반도체 주식회사 | 개선된 반송파 주파수 오프셋 보상을 사용하는 블루투스 수신 방법 및 장치 |
US10742333B2 (en) * | 2017-07-13 | 2020-08-11 | Benjamin J. Egg | System and method for creation of a dynamically sharp filter |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5278862A (en) * | 1992-04-03 | 1994-01-11 | Intellon Corporation | Timing for spread-spectrum communication across noisy media |
US5619542A (en) * | 1994-08-30 | 1997-04-08 | Motorola, Inc. | Device and method for efficient timing estimation in a digital receiver |
CN1147171A (zh) * | 1995-08-30 | 1997-04-09 | 三星电子株式会社 | 数据段同步检测电路和方法 |
CN1162883A (zh) * | 1996-03-07 | 1997-10-22 | 松下通信工业株式会社 | 同步装置 |
EP0989685A2 (en) * | 1998-09-24 | 2000-03-29 | Nec Corporation | CDMA rake receiver |
WO2001045315A1 (en) * | 1999-12-17 | 2001-06-21 | Telefonaktiebolaget Lm Ericsson (Publ) | Symbol sampling time determination of a hard decision radio receiver |
WO2002033878A2 (en) * | 2000-10-19 | 2002-04-25 | Nokia Mobile Phones Ltd. | Method and device for identifying a data packet in a data stream |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5090024A (en) * | 1989-08-23 | 1992-02-18 | Intellon Corporation | Spread spectrum communications system for networks |
CA2111807C (en) * | 1992-12-24 | 1999-08-17 | Hitoshi Takai | Data transmitting and receiving apparatus |
KR100224837B1 (ko) * | 1997-02-21 | 1999-10-15 | 윤종용 | 디지털 vcr의 적응적인 신호 처리방법 및 그 회로 |
JP3616981B2 (ja) * | 1997-06-18 | 2005-02-02 | 株式会社ルネサステクノロジ | 同期化装置 |
JP3180735B2 (ja) * | 1997-10-22 | 2001-06-25 | 松下電器産業株式会社 | 送信タイミング補正機能付き無線端末及びその製造方法 |
GB2342017B (en) | 1998-09-24 | 2003-10-15 | Nokia Mobile Phones Ltd | Communication network |
US6445423B1 (en) * | 1999-07-09 | 2002-09-03 | Thomson Licensing S.A. | Controlled oscillator in a digital symbol timing recovery network |
US7020218B2 (en) * | 2001-06-18 | 2006-03-28 | Arnesen David M | Sliding-window transform with integrated windowing |
-
2001
- 2001-10-19 US US09/981,795 patent/US7646831B2/en not_active Expired - Fee Related
-
2002
- 2002-10-11 KR KR1020047005668A patent/KR100582960B1/ko not_active IP Right Cessation
- 2002-10-11 WO PCT/IB2002/004177 patent/WO2003034648A2/en not_active Application Discontinuation
- 2002-10-11 CN CNB028253981A patent/CN100411333C/zh not_active Expired - Fee Related
- 2002-10-11 AT AT02801450T patent/ATE317187T1/de not_active IP Right Cessation
- 2002-10-11 DE DE60209043T patent/DE60209043T3/de not_active Expired - Lifetime
- 2002-10-11 EP EP02801450A patent/EP1438803B2/en not_active Expired - Lifetime
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5278862A (en) * | 1992-04-03 | 1994-01-11 | Intellon Corporation | Timing for spread-spectrum communication across noisy media |
US5619542A (en) * | 1994-08-30 | 1997-04-08 | Motorola, Inc. | Device and method for efficient timing estimation in a digital receiver |
CN1147171A (zh) * | 1995-08-30 | 1997-04-09 | 三星电子株式会社 | 数据段同步检测电路和方法 |
CN1162883A (zh) * | 1996-03-07 | 1997-10-22 | 松下通信工业株式会社 | 同步装置 |
EP0989685A2 (en) * | 1998-09-24 | 2000-03-29 | Nec Corporation | CDMA rake receiver |
WO2001045315A1 (en) * | 1999-12-17 | 2001-06-21 | Telefonaktiebolaget Lm Ericsson (Publ) | Symbol sampling time determination of a hard decision radio receiver |
WO2002033878A2 (en) * | 2000-10-19 | 2002-04-25 | Nokia Mobile Phones Ltd. | Method and device for identifying a data packet in a data stream |
Non-Patent Citations (2)
Title |
---|
Techniques for channel estimation, DC-offset compensation,and link quality control in Bluetooth system. Cheol-Hee Park,Jong-Ho Paik,Young-HwanYou,Min-Chul Ju,Jin-Woong Cho.IEEE Transactions on Consumer Electronics,Vol.46 No.3. 2000 |
Techniques for channel estimation, DC-offset compensation,and link quality control in Bluetooth system. Cheol-Hee Park,Jong-Ho Paik,Young-HwanYou,Min-Chul Ju,Jin-Woong Cho.IEEE Transactions on Consumer Electronics,Vol.46 No.3. 2000 * |
Also Published As
Publication number | Publication date |
---|---|
KR100582960B1 (ko) | 2006-05-23 |
EP1438803A2 (en) | 2004-07-21 |
WO2003034648A2 (en) | 2003-04-24 |
WO2003034648A3 (en) | 2003-12-04 |
KR20040051609A (ko) | 2004-06-18 |
DE60209043T2 (de) | 2006-08-31 |
DE60209043D1 (de) | 2006-04-13 |
US7646831B2 (en) | 2010-01-12 |
EP1438803B2 (en) | 2009-04-29 |
EP1438803B1 (en) | 2006-02-01 |
DE60209043T3 (de) | 2009-08-27 |
ATE317187T1 (de) | 2006-02-15 |
CN1625863A (zh) | 2005-06-08 |
US20030076905A1 (en) | 2003-04-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100411333C (zh) | 用于控制从包含至少一个数据分组的数据流中提取数据的方法和设备 | |
US6032033A (en) | Preamble based selection diversity in a time division multiple access radio system using digital demodulation | |
US6018543A (en) | Noisy channel avoidance method in a digital communication system | |
US8125934B2 (en) | System and method for synchronization signal detection and recovery from false triggers | |
JP2002535917A (ja) | 並列処理を用いた多段型のcdma同期方法 | |
US10674459B2 (en) | Method of operating a receiver to process a preamble of a data packet, and to a receiver operating in accordance with the method | |
US7336643B2 (en) | TDMA communications apparatus | |
JPH0927802A (ja) | バースト検出方法および装置 | |
JPH08307408A (ja) | タイミング回復と周波数推定のための受信機およびその方法 | |
JP5027228B2 (ja) | 無線通信のための偽のチャネル検出 | |
CN101103556A (zh) | 无线通讯系统中收发器的同步系统与同步化方法 | |
US6438187B1 (en) | Phase processor for data pattern correlator | |
WO2007070735A2 (en) | Sample-correlated bit-level synchronization | |
CN102378354A (zh) | 一种用于短时突发通信的同步方法 | |
US20080014886A1 (en) | Method and apparatus for searching for frequency burst to acquire synchronization in a mobile communication system | |
KR100554194B1 (ko) | 널-파일럿 심볼 이용 고속 자동 주파수 제어 | |
US20190109698A1 (en) | Time synchronisation method, insensitive to power variations, associated receiver and computer program | |
KR100436166B1 (ko) | 버스트 신호 검출 장치 및 그 방법 | |
US10911129B1 (en) | System, apparatus and method for performing antenna diversity selection based on multi-symbol correlations | |
US6765956B1 (en) | Multiple sampling frame synchronization in a wireline modem | |
JP2005176234A (ja) | 同期ワード検出回路及びベースバンド信号受信回路 | |
US20240172000A1 (en) | Symbol boundary detection | |
JP2872215B1 (ja) | 無線基地局におけるサーチ方法及び無線基地局 | |
EP1049286A2 (en) | Multiple sampling frame synchronization | |
WO2022261493A1 (en) | Phasor-based signal detector |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20160119 Address after: Espoo, Finland Patentee after: Technology Co., Ltd. of Nokia Address before: Espoo, Finland Patentee before: Nokia Oyj |
|
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20080813 Termination date: 20191011 |
|
CF01 | Termination of patent right due to non-payment of annual fee |