CN100362744C - Sigma-delta A/D转换器 - Google Patents

Sigma-delta A/D转换器 Download PDF

Info

Publication number
CN100362744C
CN100362744C CNB008121869A CN00812186A CN100362744C CN 100362744 C CN100362744 C CN 100362744C CN B008121869 A CNB008121869 A CN B008121869A CN 00812186 A CN00812186 A CN 00812186A CN 100362744 C CN100362744 C CN 100362744C
Authority
CN
China
Prior art keywords
reference voltage
voltage source
converter
delta
sigma
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB008121869A
Other languages
English (en)
Other versions
CN1636323A (zh
Inventor
彼得·拉泽尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of CN1636323A publication Critical patent/CN1636323A/zh
Application granted granted Critical
Publication of CN100362744C publication Critical patent/CN100362744C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/32Delta-sigma modulation with special provisions or arrangements for power saving, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains, by selectively turning on stages when needed
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/494Sampling or signal conditioning arrangements specially adapted for delta-sigma type analogue/digital conversion systems
    • H03M3/496Details of sampling arrangements or methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

一种Sigma-delta A/D转换器,包括至少一个模拟信号输入(1、2),用于供给模拟输入信号;具有多个电容器(20)的减法单元(3),用于在采样阶段采样输入信号,并能够在积分阶段把电容器(20)切换到依赖于控制信号的参考电压源(7、8、9);至少一个积分器(10),用于在积分阶段积分减法单元(3)的输出信号;数字转换器(13),用于摸/数转换积分器(10)的输出信号,并把数字化的输出信号输出到数字信号输出端(14),以及包括控制逻辑单元(16),用于产生控制信号,以这种方式,在积分阶段最小化了参考电压源(7、8、9)的电流负载。

Description

Sigma-delta A/D转换器
技术领域
本发明涉及具有最小参考电压源电流负载的Sigma-delta A/D转换器。
背景技术
美国专利US 5,729,232A描述了一种用于转换模拟输入信号和数字输出信号的Sigma-delta A/D转换器,在该转换器中,在采样阶段,用于存储电荷的多个电容器被连接到模拟信号输入端,以便采样模拟信号输入。在积分阶段,电容器连接到依赖于控制信号的两个参考电压源,第一参考电压源具有正电位,第二参考电压源具有负电位。
从Fujimori等人的文章“1.5V,4.1mw双通道音频Sigma-delta A/D转换器”(IEEE Journal of Solid State Circuits,New York,US,Volume 33,no.12,December 1998,pages 1863 to 1870)知道的是一种Sigma-deltaA/D转换器,该转换器的采样电容器可以连接到正参考电压源或地参考电位。
从David B.Ribner等人的文章“具有将灵敏度降低至不同一性的第三级多级Sigma-delta调制器”(IEEE Journal of State Circuits,Volume24,no.12,December 1991,pages 1764 to 1774)知道是一种Sigma-delta调制器,该调制器的用于存储电荷的采样电容器可以连接到正参考电压和负参考电压。
图1示出现有技术Sigma-delta A/D转换器的电路方框图。Sigma-deltaA/D转换器在输入端E接收模拟输入信号,该模拟输入信号被馈送到减法单元S。在减法单元S中,多位D/A转换器的输出信号从模拟输入信号中被减去,并被馈送到积分器。积分器积分输入信号并将积分的信号输出到数字转换器。数字转换器是具有低分辨率的模/数转换器,其将数字化的输出信号输出到Sigma-delta A/D转换器的输出端A。数字化的输出信号通过反馈线连接到多-位D/A转换器的输入端。数字转换器的数字化输出信号由多-位D/A转换器转换成为模拟信号,并在减法单元S中从输入端E上的输入信号中被减去。
图2示出采用SC电路的Sigma-deltaA/D转换器的实施例(SC转换电容:可转换的电容器)。图2示出的现有技术Sigma-delta A/D转换器是具有信号输入VINA和VINB的全微分Sigma-delta A/D转换器。同样,所提供的是参考电压源VREFP和VREFN,该电压源由可控制的开关器件连接到电容器C1A、C2A...CLA以及电容器C1B、C2B...CLB。电容器还可由开关器件连接到模拟信号输入VINA、VINB
在输出端,电容器C1A、C2A...CLA以及C1B、C2B...CLB由开关器件n和共用地线连接到地VGND或到积分器。
在图2所示的Sigma-delta A/D转换器中,积分器包括具有一个反相和一个同相输入端以及两条输出线的运算放大器,积分电容器CINT连接在运算放大器的信号输入端和信号输出端之间。接在积分器下游的是数字转换器,用于运算放大器的两条输出线之间电压的模/数转换。呈现在数字转换器输出端的数字信号通过反馈线被馈送到控制逻辑单元,控制逻辑单元供给控制转换器件的控制信号。
在采样阶段PH11期间,电容器C1A、C2A...CLA的一端由开关连接到第一模拟输入线VINA,另一端连接到地VGND。在采样阶段PHL1期间,电容器C1B、C2B...CLB的一端由开关器件连接到第二模拟输入线VINB,另一端连接到地VGND。在采样阶段,所有图2中“PHL1”所示的开关闭合。
完成采样阶段PHL1时,由图2中“PHL1”所示的开关被打开,电容器C1A、C2A…CLA由PHL2所示的开关连接到运算放大器的同相输入端(+)和用于充电转换的第一积分电容器CintA。与此同时,由PHL2所示的开关将电容器C1B、C2B...CLB转换到运算放大器的反相输入端(-)并转换到用于充电转换的第二积分电容器CintB。同时,每种情况下的电容器C1A、C2A...CLA和C1B、C2B...CLB的左边电容器板按照控制逻辑元件产生的控制指令分别连接到参考电压源VREFP或参考电压源VREFN
完成积分阶段PHL2时,输出电压VOUTP(i)呈现在积分器的输出端,即呈现在运算放大器的两条输出线之间,该输出电压VOUTP(i)依赖于前面的值VOUTP(i-1)、模拟输入电压VINA(i-1/2)、积分阶段期间,左边电容器板连接到正参考电压源VREFP的电容器CJA的数量、积分阶段期间,左边电容器板连接到负参考电压源VREFN的电容器CJA的数量n(i)。
在此,使用下列方程得到输出电压VOUTP(i):
V OUTP ( i ) = V OUTP ( i - 1 ) + V INA ( i - 1 / 2 ) · L · C jA C int - p ( i ) · | V REFP | · C jA C int + n ( i ) · | V REFN | · C jA C int =
= V OUTP ( i - 1 ) + V INA ( i - 1 / 2 ) · L · C jA C int - ( p ( i ) - n ( i ) ) · V REF · C jA C int with V REF = | V REFP | = | V REFN | ; - - - ( 1 )
在此,使用下列方程得到积分阶段左边电容器板连接到正参考电压源VREFP的电容器CJA的数量:
p ( i ) = round [ L / 2 &CenterDot; ( 1 + V DIG ( i ) V REF ) ] < = Lfor V DIG ( i ) > = 0 ; - - - ( 2 )
其中,VDIG是数字转换器的输出信号。
使用下列方程得到积分阶段电容器板连接到负参考电压源VREFN的电容器CJA的数量:
n ( i ) = round [ L / 2 &CenterDot; ( 1 - V DIG ( i ) V REF ) ] < = Lfor V DIG ( i ) < = 0 ; - - - ( 3 )
其中,VDIG是数字转换器的输出信号。积分阶段左边电容器板连接到正参考电压源的电容和积分阶段左边电容器板连接到负参考电压源的电容的总数在此是一个常数。
P(i)+n(i)=L=const.,
                      (4)
其中,L是电容器的总数。
所以,总电荷被全部地积分,积分阶段,所有电容器连接到运算放大器的输入端。
具有图2所示的现有技术Sigma-delta A/D转换器参考电压源VREFN的负载通常依赖于信号。
因为VDIG(i)~VINA(i),VINA(i)>0,使用下列方程计算由模拟输入信号VINA(i)引起的正参考电压源上的电荷转换:
| dq _ V REFP ( i ) | = p ( i ) &CenterDot; ( V REFP - V INA ( i ) ) &CenterDot; C jA = round [ L / 2 + L / 2 &CenterDot; V DIG ( i ) V REF ] &CenterDot; ( V REFP - V INA ( i ) ) &CenterDot; C jA
- ( L / 2 &CenterDot; V REF - L / 2 &CenterDot; V INA ( i ) + L / 2 &CenterDot; V DIG ( i ) - L / 2 &CenterDot; V INA ( i ) &CenterDot; V DIG ( i ) V REF ) &CenterDot; C jA -
L / 2 &CenterDot; C jA &CenterDot; V REF &CenterDot; ( 1 - V INA ( i ) 2 V REF ) ; - - - ( 5 )
使用下列方程得到负参考电压源上的电荷转换:
| dq _ V REFN ( i ) | = n ( i ) &CenterDot; ( | V REFN | + V INA ( i ) ) &CenterDot; C jA = ( L - round [ L / 2 + L / 2 &CenterDot; V DIG ( i ) V REF ] ) &CenterDot; ( | V REFN | + V INA ( i ) ) &CenterDot; (
- ( L / 2 &CenterDot; V REF + L / 2 &CenterDot; V INA ( i ) - L / 2 &CenterDot; V DIG ( i ) - L / 2 &CenterDot; V INA ( i ) &CenterDot; V DIG ( i ) V REF ) &CenterDot; C j -
L / 2 &CenterDot; C jA &CenterDot; V REF &CenterDot; ( 1 - V INA ( i ) 2 V REF 2 ) ; - - - ( 6 )
如果既包括模拟信号输入VINA(i)又包括模拟信号VINB(i),则参考电压源的值和有效电流负载被加倍。
那么,如图2所示,现有技术Sigma-deltaA/D转换器的参考电压源的有效电流负载由下式得到:
Cef f VREF ( i ) = L &CenterDot; C j &CenterDot; ( 1 - V INA ( i ) 2 V REF 2 ) ; - - - ( 7 )
在VINA(i)~0时获得的参考电压源的最大有效负载是:
Ceff_max_VREF=L·Cj
                     (8)
对于值VINA(i)~VREF时获得的参考电压源的有效负载的最小值是:
Ceff_min_VREF=0.
                 (9)
从上述方程可以看出,如图2所示,现有技术Sigma-delta A/D转换器的参考电压源的有效电流负载依赖于模拟输入信号。参考电压源的信号依赖负载导致非线性失真并限制了现有技术Sigma-delta A/D转换器的分辨率。
发明内容
因此,本发明的目的是提供一种参考电压源的电流负载是最小的Sigma-delta A/D转换器。
为实现上述目的,一种Sigma-delta A/D转换器,包括:
a)至少两个模拟信号输入,用于供给模拟输入信号;
b)具有多个电容器的减法单元,用于存储电荷的多个电容器在采样阶段被连接到模拟信号输入,以便采样模拟输入信号,各电容器在积分阶段被切换到依赖控制信号的三个参考电压源,第一参考电压源具有正电位,第二参考电压源具有参考电位,第三参考电压源具有负电位;
c)至少一个积分器,用于在积分阶段积分减法单元的输出信号;
d)数字转换器,用于模/数转换积分器的输出信号,并把数字化的输出信号输出到数字信号输出端,以及包括
e)控制逻辑单元,根据数字转换器的数字化输出信号,控制减法单元内的开关器件以及参考电压源和多个电容器之间的电位差,其中,
控制信号切换第一开关器件,用于在采样阶段把电容器连接到模拟信号输入;其中,
控制信号切换第二开关器件,用于在积分阶段把参考电压源连接到电容器,其中,
控制信号切换第三开关器件,用于在积分阶段把电容器连接到积分器。
在本发明Sigma-delta A/D转换器的优选实施例中,电容器具有相同的电容值。
第三参考电压源的负电位和第一参考电压源的正电位最好是与第二参考电压源的参考电位平衡的。
本发明Sigma-delta A/D转换器最好是一种两个模拟信号输入的微分设计。
最好将一低通滤波器连到数字信号输出端的下游。
在本发明Sigma-delta A/D转换器的优选实施例中,积分器具有运算放大器和至少一个积分电容器。
与本发明Sigma-delta A/D转换器的信号分辨率相比较,数字转换器最好具有较低的信号分辨率。
积分器内的运算放大器最好具有高阻信号输出。
附图说明
下面参考显示本发明关键特征的附图描述本发明Sigma-delta A/D转换器的优选实施例,其中,
图1是常规Sigma-delta A/D转换器的电路方框图;
图2是采用现有技术SC电路的Sigma-delta A/D转换器的电路图;
图3是本发明Sigma-delta A/D转换器的电路方框图;
图4是本发明Sigma-delta A/D转换器的优选实施例的电路图;
图5是本发明Sigma-delta A/D转换器的参考电压源的电流负载与常规Sigma-delta A/D转换器的参考电压源的电流负载进行比较的时序图;
图6是本发明Sigma-deltaA/D转换器的电路方框图。
具体实施方式
本发明的Sigma-delta A/D转换器包括至少两个模拟信号输入端1、2的微分设计,用于供给模拟信号到减法单元或减法电路3,减法电路3包括多个在采样阶段采样模拟输入信号的电容器。积分阶段,包括在减法单元3中的电容器通过连线4、5、6被切换到依赖控制信号的参考电压源7、8、9。本发明的Sigma-delta A/D转换器也包括积分器10,其一端通过线11连接到减法单元3。积分器在积分阶段暂时地积分减法单元3输出的输出信号,并通过线12输出积分的信号到数字转换器13。数字转换器13执行积分器10(低通滤波器)的输出信号的模/数转换,以便将数字化的输出信号输出到数字信号输出14,所述数字转换器13具有低信号分辨率。本发明的Sigma-delta A/D转换器的输出14通过反馈线15被反馈到控制逻辑单元16的输入端。控制逻辑单元通过控制线17控制减法单元3内的开关器件,以及参考电压源(7、8、9)和多个电容器之间的电位差。
在图3所示的本发明Sigma-delta A/D转换器的优选实施例中,提供了三个参考电压源7、8、9。参考电压源7最好是具有正电位的正参考电压源,第二参考电压源8具有参考电位,第三参考电压源9最好是具有负电位的负参考电压源。正参考电压源7的正电位和负参考电压源9的负电位最好与参考电压源8的参考电位平衡。例如,参考电位是地电位。
图4示出与图3电路方框图一样的本发明Sigma-delta A/D转换器的优选实施例的电路图。
减法单元3包括多个在采样阶段存储电荷的电容器20,所述电容器20具有相同的电容值。第一组电容器20-1 A、20-2 A...20-L A由开关器件21-1 A、21-2 A...21-LA切换到第一模拟信号输入1,在该点呈现了模拟信号VINA。第二组电容器20-1 B、20-2 B...20-L B由开关器件21-1 B、21-2 B...21-L B切换到第二模拟信号输入2,在该点呈现了第二模拟信号VINB
减法单元3的电容器的输入端通过线4由可控制的开关器件22-1 A、22-2 A...22-LA和22-1 B、22-2 B...22-L B连接到依赖于控制逻辑单元16的控制信号的正参考电压源7。
电容器20通过导线5可由开关器件23-1A、23-2A...23-LA和23-1B、23-2B...23-LB切换到第二参考电压源8。
电容器20通过导线6也可由开关器件24-1A、24-2A...24-LA和24-1B、24-2B...24-LB切换到负参考电压源9。
在输出端,减法单元3的电容器20可由开关器件25-1A、25-2A...25-LA和25-1B、25-2B...25-LB切换到共用地线26。
减法单元3的电容器20的第一组20-1A、20-2A...20-LA通过导线11A由开关器件27-1A、27-2A...27-LA连接到积分器10内的运算放大器29的同相输入端28。第二组20-1B、20-2B...20-L B通过线11B由开关器件27-1B、27-2B...27-LB连接到积分器10内的运算放大器29的反相输入端30,运算放大器29具有高阻输入信号。减法单元3和积分器10之间的连接线11A通过导线31连接到积分器10的第一积分电容器32,积分电容器32的输出端通过导线33连接到积分器10的第一输出线12A。
减法单元3和积分器10之间的连接线11B通过导线34连接到积分器10的第二积分电容器35,积分电容器35的输出端通过导线36连接到积分器10的第二输出线12B。在输出端,积分器10的运算放大器29通过输出线12A、12B连接到数字转换器13。
在采样阶段,第一组20-1A、20-2A...20-LA的所有电容器通过闭合开关器件21-1A、21-2A...21-LA连接到第一模拟信号输入1,第二组电容器20-1B、20-2B...20-LB通过闭合开关器件21-1B、21-2B...21-LB连接到第二模拟信号输入2。在采样阶段,按照第一模拟输入信号VINA对第一组电容器20-1A、20-2A...20-LA充电,在采样阶段,按照第二模拟输入信号VINB对第二组电容器20-1B、20-2B...20-LB充电。在采样阶段,闭合开关器件25-1A、25-2A...25-LA和25-1B、25-2B...25-LB,以便电容器的输出端连接到地线26。完成采样之后,通过打开开关器件21-1A、21-2A...21-LA和21-1B、21-2B...21-LB把电容器与模拟信号输入断开。同时,打开接地开关器件25-1A、25-2A...25-LA和25-1B、25-2B...25-LB把电容器与地线26断开。开关器件由控制逻辑单元通过控制线17控制。
在确保积分阶段,依赖于数字化反馈信号的值加到导线15,电容器20的左边电容器板在控制逻辑单元16的控制下连接到参考电压源7、8、9。根据所加的数字化反馈信号,控制逻辑单元16控制开关期间22连接到正参考电压原7、开关期间23连接电容器到参考电压源8、开关器件24连接电容器到负参考电压源9。
完成积分阶段时,电压VOUTP(i)呈现在线12A、12B之间积分器10的输出端,该输出电压VOUTP(i)依赖于前面的值VOUTP(i-1)、输入电压VINA(i-1/2)、积分阶段,左边电容器板连接到正参考电压源VREFP的电容器的数量n、积分阶段,左边电容器板连接到参考电压源8的中点的电容器的数量m。
完成积分阶段VOUTP(i)之后,使用下列方程得到积分器10的输出电压:
V OUTP ( i ) = V OUTP ( i - 1 ) + V INA ( i - 1 / 2 ) &CenterDot; L &CenterDot; C jA C int - p ( i ) &CenterDot; | V REFP | &CenterDot; C jA C int
+ n ( i ) &CenterDot; | V REFN | &CenterDot; C jA C int - m &CenterDot; V GND &CenterDot; C jA C int =
V OUTP ( i - 1 ) + V INA ( i - 1 / 2 ) &CenterDot; L &CenterDot; C jA C int - ( p ( i ) - n ( i ) ) &CenterDot; V REF &CenterDot; C jA C int with V REF = V REFP = | V REFN | ; - - - ( 10 )
在积分阶段,使用下述规则通过闭合开关22获得左边电容器板连接到正参考电压源的电容器20的数量P:
p ( i ) = round [ L &CenterDot; V DIG ( i ) V REF ] < = L , m ( i ) = L - p ( i ) , n ( i ) = 0 for V DIG ( i ) > = 0 ; - - - ( 11 )
其中,VDIG(i)是数字转换器13的数字化输出信号。该值四舍五入后近似整数。
在积分阶段,使用下述规则获得左边电容器板连接到负参考电压源的电容器20的数量n:
n ( i ) = round [ L &CenterDot; V DIG ( i ) V REF ] < = Lm ( i ) = L - n ( i ) , p ( i ) = 0 for V DIG ( i ) < = 0 ; - - - ( 12 )
其中,VDIG(i)是数字转换器13的数字化输出信号。
获得了总(2L+1)不同反馈值。
所以,电荷可以被完全积分,在积分阶段,所有电容器通过开关器件27连接到运算放大器29。
假设VDIG(i)~VINA(i),VINA(i)>0,参考电压源的电流负载是:
| dq _ V REFP ( i ) | = p ( i ) &CenterDot; ( V REFP - V INA ( i ) ) &CenterDot; C jA - L &CenterDot; C j &CenterDot; V DIG ( i ) V REF &CenterDot; ( V REFP - V INA ( i ) ) ; - - - ( 13 )
| dq _ V GND ( i ) | = m ( i ) &CenterDot; | ( V GND - V INA ( i ) ) | &CenterDot; C jA ~ L &CenterDot; C jA &CenterDot; ( 1 - V DIG ( i ) V REF ) &CenterDot; V INA ( i ) ; - - - ( 14 )
|dq_VREFN(i)|=0;    (15)
参考电压源的微分负载是:
| dq _ V REFP _ diff ( i ) | = | dq _ V REFN _ diff ( i ) | = | dq _ V REFP ( i ) | + | dq _ V REFN ( i ) | =
= L &CenterDot; C j &CenterDot; | V DIG ( i ) | V REF &CenterDot; ( V REF - | V INA ( i ) | ) ; - - - ( 16 )
由第一模拟输入信号VINA(i)和第二模拟输入信号VINB(i)引起的参考电压源的参考电位上的电荷转移相互之间可以抵消:
|dq_VGNDdiff(i)|=0;    (17)
因此,得到本发明Sigma-deltaA/D转换器的参考电压源的有效负载:
Cef f VREF ( i ) = L &CenterDot; C jA &CenterDot; V DIG ( i ) V REF &CenterDot; ( V REF - | V INA ( i ) | ) ; - - - ( 18 )
得到参考电压源的最大有效负载:
|VDIG(i)|~|VINA(i)~VREF/2    (19)
在此,参考电压源的最大有效负载:
Ceff_max_VREF=L/4·Cj;(20)
得到参考电压源的最小有效负载:
|VDIG(i)|~|VINA(i)|~OorVREF    (21)
其中,参考电压源的最小有效负载:
Ceff_min_VREF=0    (22)
从上述各方程可以看出,与图2所示的现有技术的Sigma-delta A/D转换器相比较,参考电压源的最大电流负载由4个因素减小。通过减小参考电压源的最大电流负载,大大减小了信号-依赖的非线性。反之,对于相同程度的非线性,参考电压源的尺寸可由4个因素减小。通过减小参考电压源的负载,与常规Sigma-delta A/D转换器相比较,大大减小了本发明的Sigma-delta A/D转换器的非线性失真,增加了本发明的Sigma-delta A/D转换器的分辨率。
在本发明的Sigma-delta A/D转换器中,当施加具有小信号幅度VINA(i)~0的输入信号时,参考电压源的负载接近0,就是说,信号-独立。
本发明的Sigma-delta A/D转换器的另一个优点是,对于减法单元3内的相同数量的电容器20,可能的反馈值的数量从(L=1)增加到(2L+1)个不同反馈值。
此外,如图4所示,本发明的Sigma-delta A/D转换器还有附加的有益特征。通过使用具有参考电位的附加参考电压源8,由于本发明的Sigma-delta A/D转换器的微分实现,在正参考电压源7的正电位不与负参考电压源9的负电位平衡的情况下,不会产生各种非线性,就是说,当(VREFP-VGND)不等于(VGND-VREFN)时,用下面的公式表示:
d _ V OUTP ( i ) = ( V INA ( i - 1 / 2 ) - V GND ) &CenterDot; L &CenterDot; C jA C int - p ( i ) &CenterDot; ( V REFP - V GND ) &CenterDot; C jA C int - m ( i ) &CenterDot; ( V GND - V GND ) &CenterDot; C jA C int
d _ V OUTN ( i ) = ( V INB ( i - 1 / 2 ) - V GND ) &CenterDot; L &CenterDot; C jA C int - p ( i ) &CenterDot; ( V REFN - V GND ) &CenterDot; C jA C int - m ( i ) &CenterDot; ( V GND - V GND ) &CenterDot; C jA C int
d _ V OUT ( i ) = d _ V OUTP ( i ) - d _ V OUTN ( i ) = ( V INA ( i - 1 / 2 ) - V INB ( i - 1 / 2 ) ) &CenterDot; L &CenterDot; C jA C int - p ( i ) &CenterDot; ( V REFP - V REFN &CenterDot; C jA C int ; - - - ( 25 )
在图4所示的本发明Sigma-delta A/D转换器的优选实施例中,提供了三个参考电压源。
根据另一个实施例,可以使用具有更多参考电位的更多的参考电压源。
本发明Sigma-delta A/D转换器的另一关键特征是在采样阶段,模拟输入信号(VINA、VINB)不再需要全部充电电容器20。而是当电容器的左电容器板由开关期间21连接到模拟输入信号,电容器20的右电容器板由开关器件25连接到地线26,充电被平衡了。
采样阶段开始时的充电是:
qIN(i+)=VDIG(i)xLxCj
                        (26)
所以,所有电容器被充电到电荷:
qIN(i+1/2)=VIN(i+1/2)·L·Cj
                             (27)
模拟输入信号VIN(i)必须供给剩余电荷:
d_qIN(i+1/2)=qIN(i+1/2)-qIN(i+)=[VIN(i+1/2)-VDIG(i)]·L·Cj
                                                     (28)
在本发明Sigma-delta A/D转换器的模拟输入信号的高过采样和具有大量电容器的高分辨率的情况中,应用下面的近似:
VDIG(i)→VIN(i+1/2)    (29)
其中,电荷转移近似于0:
d_qIN(i)→0    (30)
在这种情况中,信号源的电流负载是可忽略的,所以信号-独立。
图5是本发明Sigma-delta A/D转换器的参考电压源的电流负载与依赖于模拟输入信号绝对值的常规Sigma-delta A/D转换器进行比较的时序图;
信号a表示模拟输入信号的绝对值。图5中的例子示出正弦曲线模拟输入信号VIN
曲线b示出图2所示的常规现有技术Sigma-delta A/D转换器的电荷负载。
曲线c示出图4所示的本发明Sigma-delta A/D转换器的参考电压源的电荷负载。
通过比较曲线b和c可以看出,与常规Sigma-delta A/D转换器进行比较,本发明Sigma-delta A/D转换器的参考电压源的电荷负载或电流负载大大减小了。在本发明的Sigma-delta A/D转换器中,参考电压源的最大电流负载可由4个因素减小。

Claims (6)

1.一种Sigma-deltaA/D转换器,包括:
a)至少两个模拟信号输入(1、2),用于供给模拟输入信号;
b)具有多个电容器(20)的减法单元(3),用于存储电荷的多个电容器(20)在采样阶段被连接到模拟信号输入(1、2),以便采样模拟输入信号,各电容器(20)在积分阶段被切换到依赖控制信号的三个参考电压源(7、8、9),第一参考电压源(7)具有正电位,第二参考电压源(8)具有参考电位,第三参考电压源(9)具有负电位;
c)至少一个积分器(10),用于在积分阶段积分减法单元(3)的输出信号;
d)数字转换器(13),用于模/数转换积分器(10)的输出信号,并把数字化的输出信号输出到数字信号输出端(14),以及包括
e)控制逻辑单元(16),根据数字转换器(13)的数字化输出信号,控制减法单元(3)内的开关器件以及参考电压源(7、8、9)和多个电容器之间的电位差,其中,
控制信号切换第一开关器件(21),用于在采样阶段把电容器(20)连接到模拟信号输入(1、2);其中,
控制信号切换第二开关器件(22、23、24),用于在积分阶段把参考电压源(7、8、9)连接到电容器(20),其中,
控制信号切换第三开关器件(27),用于在积分阶段把电容器连接到积分器。
2.按权利要求1所述的Sigma-delta A/D转换器,其特征在于电容器(20)具有相同的电容值。
3.按权利要求1所述的Sigma-delta A/D转换器,其特征在于第一参考电压源(7)的正电位和第三参考电压源(9)的负电位与第二参考电压源(8)的参考电位平衡。
4.按权利要求1所述的Sigma-delta A/D转换器,其特征在于Sigma-delta A/D转换器是具有两个模拟信号输入(1、2)的微分设计。
5.按权利要求1所述的Sigma-delta A/D转换器,其特征在于在数字信号输出端(14)下游连接一个低通滤波器。
6.按权利要求1所述的Sigma-delta A/D转换器,其特征在于积分器(10)具有运算放大器(29)和至少一个积分电容器(32、35)。
CNB008121869A 1999-08-04 2000-08-02 Sigma-delta A/D转换器 Expired - Fee Related CN100362744C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19936677A DE19936677A1 (de) 1999-08-04 1999-08-04 Sigma-Delta-A/D-Wandler
DE19936677.2 1999-08-04

Publications (2)

Publication Number Publication Date
CN1636323A CN1636323A (zh) 2005-07-06
CN100362744C true CN100362744C (zh) 2008-01-16

Family

ID=7917142

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB008121869A Expired - Fee Related CN100362744C (zh) 1999-08-04 2000-08-02 Sigma-delta A/D转换器

Country Status (4)

Country Link
US (1) US6498573B2 (zh)
CN (1) CN100362744C (zh)
DE (1) DE19936677A1 (zh)
WO (1) WO2001011787A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783687B (zh) * 2009-01-19 2013-06-12 北京大学 一种全数字的开关电容sigma-delta调制器可测性设计电路及方法

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003055195A2 (en) * 2001-12-18 2003-07-03 Globespan Virata Incorporated System and method for rate enhanced shdsl
GB2409118B (en) * 2003-11-10 2006-09-13 Global Silicon Ltd A sigma-delta modulator
CN1953181B (zh) * 2005-10-21 2010-10-13 松下电器产业株式会社 模拟数字转换器
JP2009516412A (ja) * 2005-11-11 2009-04-16 エヌエックスピー ビー ヴィ シグマ・デルタ・アナログ/デジタル変換器を備える信号処理回路
TWI318508B (en) * 2006-04-19 2009-12-11 Realtek Semiconductor Corp Sigma-delta modulator
GB0611639D0 (en) * 2006-06-12 2006-07-19 Global Silicon Ltd A sigma-delta modulator
GB0614259D0 (en) * 2006-07-18 2006-08-30 Global Silicon Ltd A debouncing circuit
US7532137B2 (en) * 2007-05-29 2009-05-12 Infineon Technologies Ag Filter with capacitive forward coupling with a quantizer operating in scanning and conversion phases
US9276469B2 (en) 2009-05-11 2016-03-01 St-Ericsson Sa DC-DC converter for the control of a battery charge current in portable electronic devices
US8009077B1 (en) * 2009-06-08 2011-08-30 Cirrus Logic, Inc. Delta-sigma analog-to-digital converter (ADC) circuit with selectively switched reference
KR101919635B1 (ko) * 2014-02-24 2018-11-19 매그나칩 반도체 유한회사 적분형 아날로그-디지털 변환기
KR102224924B1 (ko) * 2014-11-24 2021-03-08 삼성전자주식회사 차동 출력을 갖는 델타-시그마 모듈레이터
DE102016220861B4 (de) * 2016-10-24 2018-09-06 Infineon Technologies Ag Sigma-Delta-Analog-Digital-Umsetzer
EP3661060A1 (en) * 2018-11-27 2020-06-03 ams AG Sigma-delta analog-to-digital converter and sensor arrangements including the same
CN111490787B (zh) * 2019-01-29 2023-07-21 江苏润石科技有限公司 一种∑-δ调制器及降低非线性和增益误差的方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5323158A (en) * 1993-04-06 1994-06-21 Analog Devices, Inc. Switched capacitor one-bit digital-to-analog converter
US5412387A (en) * 1993-04-06 1995-05-02 Analog Devices, Inc. Error reduction in switched capacitor digital-to-analog converter systems by balanced sampling
US5729232A (en) * 1996-04-10 1998-03-17 Asahi Kasei Microsystems Ltd. Combination shared capacitor integrator and digital-to-analog converter circuit with data dependency cancellation
CN1226968A (zh) * 1996-07-29 1999-08-25 D-泰克驱动和微电子技术有限公司 用于功率测量装置的Sigma-Delta乘法电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE6921950U (de) * 1969-05-31 1971-04-29 Hansen Gerhard Vorrichtung zum loesbaren verbinden einer infusionsflasche mit einer infusionsnadel
JP2512349B2 (ja) 1991-03-05 1996-07-03 横河インスツルメンツ株式会社 積分型アナログ・デジタル変換器
DE4328974C1 (de) * 1993-08-27 1994-08-25 Siemens Ag Schalter-Kondensator-Netzwerk
US5461381A (en) * 1993-12-13 1995-10-24 Motorola, Inc. Sigma-delta analog-to-digital converter (ADC) with feedback compensation and method therefor
DE4441043C1 (de) * 1994-11-18 1995-12-07 Krohne Messtechnik Kg Verfahren zur Wandlung eines Analogsignals in ein Digitalsignal
KR100334057B1 (ko) * 1999-06-26 2002-04-26 윤덕용 혼합모드 적분기를 이용한 시그마-델타 아날로그-디지털 변환기
JP2002261615A (ja) * 2001-02-28 2002-09-13 Nagoya Industrial Science Research Inst Δ−σ型モジュレータおよびδ−σ型アナログ−デジタル変換回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5323158A (en) * 1993-04-06 1994-06-21 Analog Devices, Inc. Switched capacitor one-bit digital-to-analog converter
US5412387A (en) * 1993-04-06 1995-05-02 Analog Devices, Inc. Error reduction in switched capacitor digital-to-analog converter systems by balanced sampling
US5451950A (en) * 1993-04-06 1995-09-19 Analog Devices, Inc. Method for reducing errors in switched-capacitor digital-to-analog converter systems and apparatus therefor
US5729232A (en) * 1996-04-10 1998-03-17 Asahi Kasei Microsystems Ltd. Combination shared capacitor integrator and digital-to-analog converter circuit with data dependency cancellation
CN1226968A (zh) * 1996-07-29 1999-08-25 D-泰克驱动和微电子技术有限公司 用于功率测量装置的Sigma-Delta乘法电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.5 V, 4.1 MW DUAL-CHANNEL AUDIO DELTA-SIGMAD/A CONVERTER. Ichiro Fujimori,Tetsuro Sugimoto.IEEE JOURNAL OF SOLID-STATE CIRCUITS,Vol.33 No.12. 1998 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783687B (zh) * 2009-01-19 2013-06-12 北京大学 一种全数字的开关电容sigma-delta调制器可测性设计电路及方法

Also Published As

Publication number Publication date
CN1636323A (zh) 2005-07-06
WO2001011787A2 (de) 2001-02-15
US6498573B2 (en) 2002-12-24
DE19936677A1 (de) 2001-03-15
WO2001011787A3 (de) 2001-10-25
US20020140591A1 (en) 2002-10-03

Similar Documents

Publication Publication Date Title
CN100362744C (zh) Sigma-delta A/D转换器
US7088147B2 (en) Sample and hold circuits and methods with offset error correction and systems using the same
KR900008049B1 (ko) 절환캐패시터로 수행되는 델타시그마변조기
US5563597A (en) Switched-capacitor one-bit digital-to-analog converter with low sensitivity to op-amp offset voltage
US20050206543A1 (en) Time-continuous sigma/delta analog-to-digital converter
KR100928406B1 (ko) 증분-델타 아날로그-대-디지털 변환
US5541599A (en) Data independent loading of a reference in a discrete time system
EP1076874B1 (en) Method and circuit for compensating the non-linearity of capacitors
TWI746076B (zh) 類比數位轉換器
CN111342840A (zh) 精密的电流到数字转换器
US10284222B1 (en) Delta-sigma converter with pre-charging based on quantizer output code
US9300319B2 (en) 2-phase switched capacitor flash ADC
US5744985A (en) Differential sample-hold circuit
KR100766073B1 (ko) 단일 dac 캐패시터를 이용한 멀티 비트 시그마 델타변조기 및 디지털 아날로그 변환기
US11095262B2 (en) Circuit arrangement and a method for operating a circuit arrangement
JPH11220394A (ja) サンプルホールド回路を備えたアナログディジタル変換装置
CN107979375B (zh) Σ-δ模数转换器
JP2951048B2 (ja) デルタシグマ型ad変換回路
WO1997006601A1 (en) Multi-bit sigma-delta dac
GB9200491D0 (en) Switched capacitor to continuous time buffer for dac
JPS6356586B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080116

Termination date: 20190802

CF01 Termination of patent right due to non-payment of annual fee