CN100362353C - 时钟信号幅度的检测方法与电路 - Google Patents
时钟信号幅度的检测方法与电路 Download PDFInfo
- Publication number
- CN100362353C CN100362353C CNB2003101210846A CN200310121084A CN100362353C CN 100362353 C CN100362353 C CN 100362353C CN B2003101210846 A CNB2003101210846 A CN B2003101210846A CN 200310121084 A CN200310121084 A CN 200310121084A CN 100362353 C CN100362353 C CN 100362353C
- Authority
- CN
- China
- Prior art keywords
- clock signal
- amplitude
- clock
- path
- trigger
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Abstract
本发明公开了一种时钟信号幅度的检测方法,该方法包括步骤:确定被测时钟信号最低幅度的预定值V1;将被测时钟信号至少分二路分别输出至一时钟频率检测电路的第一和第二触发端;所述的时钟频率检测电路分别检测第一路和第二路时钟信号,若所述两路时钟信号的频率不同,则判断被测时钟信号的幅度低于预定值V1。本发明不需要外接测试仪器,实现低成本批量测试;取消手工操作,提高批量测试效率和可重复性,避免批量测试情况下出现误操作;不使用测试探头,避免测试过程中测试探头对时钟信号造成影响,影响后级电路的工作;实现被测单元在正常工作的情况下实时监控时钟幅度。
Description
技术领域
本发明涉及信号测试技术,特别涉及时钟信号幅度的检测方法与电路。
背景技术
通常情况下,时钟信号(随时间周期性变化的电压信号)为单板工作的基准,其地位十分重要。
目前,现有的针对时钟信号幅度的检测方法为通过示波器测量,如图1所示,从示波器上可以直接读取得到被测时钟信号的幅度参数,并判断时钟信号幅度是否高于或低于要求的值。该现有技术有如下缺点:(1)需要外接测试仪器;(2)批量测试成本高需要手工操作,降低批量测试效率和可重复性,批量测试情况下容易导致误操作;(4)测试过程中测试探头会对时钟信号造成影响,影响后级电路的工作,而且无法在设备工作时实时监控时钟幅度情况。
发明内容
针对现有技术的缺点,本发明提供了解决上述缺点的时钟信号幅度的检测方法与检测电路。
本发明检测时钟信号幅度偏低的方法步骤如下:
确定被测时钟信号最低幅度的预定值V1;
设置分压电路使被测时钟信号至少分二路分别输出至一时钟频率检测电路的第一和第二触发端,所述触发端的高电平触发门限低于所述预定值V1;其中,所述分压电路的设置在第一路时钟信号的幅度高于所述预定值V1时,使第二路时钟信号的幅度高于所述第二触发端的高电平触发门限V2,以及在第一路时钟信号的幅度低于所述预定值V1时,使第二路时钟信号的幅度低于所述第二触发端的高电平触发门限V2;使所述第二路时钟信号经所述分压电路后输出至所述时钟信号频率检测电路的第二触发端,使其幅度与第一路时钟信号的幅度的比值为高电平触发门限V2与预定值V1的比值。
所述的时钟频率检测电路分别检测第一路和第二路时钟信号,若所述两路时钟信号的频率不同,则判断被测时钟信号的幅度低于预定值V1。
在上述方法中:
被测时钟信号的幅度低于预定值V1时,发出告警信号。
所述时钟频率检测电路利用参考时钟对第一路和第二路时钟信号的脉冲个数进行计数,并根据计数值确定该两路时钟信号的频率是否相同。
本发明检测时钟信号幅度偏高的方法步骤如下:
确定被测时钟信号最高幅度的预定值V3;
设置分压电路使被测时钟信号至少分二路分别输出至一时钟频率检测电路的第一和第二触发端,所述触发端的高电平触发门限低于所述预定值V3;其中,所述分压电路的设置在第一路时钟信号的幅度高于所述预定值V3时,使第二路时钟信号的幅度高于所述第二触发端的高电平触发门限V4,以及在第一路时钟信号的幅度低于所述预定值V3时,使第二路时钟信号的幅度低于所述第二触发端的高电平触发门限V4;使第二路时钟信号经所述分压电路后输出至所述时钟频率检测电路的第二触发端,使其幅度与第一路时钟信号的幅度的比值为高电平触发门限V4与预定值V3的比值。
所述的时钟频率检测电路分别检测第一路和第二路时钟信号,若所述两路时钟信号的频率相同,则判断被测时钟信号的幅度高于预定值V3。
在上述方法中:
被测时钟信号的幅度高于预定值V3时,发出告警信号。
所述时钟频率检测电路利用参考时钟对第一路和第二路时钟信号的脉冲个数进行计数,并根据计数值确定该两路时钟信号的频率是否相同。
一种时钟信号幅度的检测电路,它包括一分压电路和一时钟频率检测电路,所述分压电路的第一、第二输出端分别与所述时钟频率检测电路的第一、第二触发端连接所述时钟频率检测电路用于检测所述分压电路输出的两路时钟信号的频率,通过对所述两路时钟信号频率的比较来判断被测时钟信号幅度的偏低或偏高;其中,所述时钟频率检测电路的第一和第二触发端的高电平触发门限低于被测时钟信号最低幅度的预定值V1,所述分压电路用于使第二输出端输出的时钟信号的幅度与第一输出端输出的时钟信号的幅度的比值等于所述第二触发端的高电平触发门限V2与V1的比值,或者所述时钟频率检测电路的第一和第二触发端的高电平触发门限低于被测时钟信号最高幅度的预定值V3,所述分压电路用于使第二输出端输出的时钟信号的幅度与第一输出端输出的时钟信号的幅度的比值等于所述第二触发端的高电平触发门限V4与V3的比值。
本发明的有益效果:(1)不需要外接测试仪器,实现低成本批量测试;(2)取消手工操作,提高批量测试效率和可重复性,避免批量测试情况下出现误操作;(3)不使用测试探头,避免测试过程中测试探头对时钟信号造成影响,影响后级电路的工作(4)实现被测单元在正常工作的情况下实时监控时钟幅度。
附图说明
图1是现有技术检测时钟信号幅度的示意图;
图2是本发明实施例一的电路原理框图;
图3是本发明的时钟频率检测电路原理图。
具体实施方式
实施例一
本发明的实施例一是对时钟幅度偏低的失效模式进行检测,如图2所示,本发明的检测包括2个部分,由电阻R1以及R2组成的分压电路,以及采用某种电路结构构成的时钟频率检测电路。该时钟频率检测电路具有第一和第二触发端,第一和第二触发端的高电平触发门限低于被测时钟信号输出幅度的最低要求V1。被测时钟信号分三路输出,第一路时钟信号C1直接输出至所述时钟频率检测电路的第一触发端,第二路时钟信号C2经所述分压电路的电阻R1后输出至第二触发端,另外一路信号输出至其他电路作为基准。时钟频率检测电路的功能是检测被测时钟信号的频率是否一致,其一般工作原理为:当其输入电压高于高电平门限时,将该信号判别为数字“1”,当其输入电压低于低电平门限时,将该信号判别为数字“0”。当输入电压处于高电平门限以及低电平门限之间时,则信号被判别为“0”或者“1”呈随机分布。时钟频率检测电路的一种实现方法如图3所示,该时钟频率检测电路利用参考时钟对时间门进行控制,将固定时间门内被检测信号的脉冲个数进行计数,并在时间门关闭时将计数器的值送到锁存器进行锁存,则两个锁存器内的数据与被检信号的频率成正比关系。根据已知参考时钟的频率,利用公式:频率=计数器值/参考时钟周期,可以计算得到被检信号的频率。
本发明的工作原理为:根据被测系统的设计要求,可以得出被测时钟信号输出幅度的最低电压要求V1,结合时钟频率检测电路的高电平触发门限V2(V1>V2)选取电阻R1、R2的值使其满足等式: 则当信号C1低于V1时,C2信号的幅度已经低于时钟检测电路的第二触发端的高电平触发门限V2,此时第二触发端不能被可靠触发,所以计数得到的值与C1不同,因此时钟频率检测电路检测到C1、C2两路信号频率将不相同,此时系统可以判断被测时钟信号幅度低于预定值,做出告警或其他相应处理;而当信号C1高于于V1时,C2信号的幅度也高于时钟检测电路的第二触发端的高电平触发门限V2,此时第一和第二触发端均被可靠触发,所以计数得到的值相同,因此时钟频率检测电路检测到C1、C2两路信号频率将相同,此时系统可以判断被测时钟信号幅度在正常的幅度范围。
上述的时钟频率检测电路可以采用目前多种公有技术实现;而分压电路可以采用多个电阻串联、并联构成,但是其等效电路与本发明相同。
实施例二
本发明的实施例二是对时钟幅度偏高的失效模式进行检测,其电路和工作原理大致与实施例一相同,不同之处在于:时钟频率检测电路的第一和第二触发端的高电平触发门限低于被测时钟信号输出幅度的最高要求V1,根据时钟频率检测电路的第二触发端的高电平触发门限V2(V1>V2)选取电阻R1、R2的值,使其满足等式: 则当信号C1的幅度高于V1时,C2信号的幅度已经高于时钟检测电路的第二触发端的高电平触发门限V2,此时第一、第二触发端被可靠触发,所以计数得到的值与C1相同,因此时钟频率检测电路检测到C1、C2两路信号频率将相同,此时系统可以判断被测时钟信号幅度高于预定值V1,做出告警或其他相应处理;而当信号C1的幅度低于V1时,C2信号的幅度也低于时钟检测电路的第二触发端的高电平触发门限V2,此时第二触发端不能被可靠触发,所以计数得到的值与根据C1得到的计数值不相同,此时系统可以判断被测时钟信号幅度在正常的幅度范围。
实施例三
本发明的实施例三结合实施例一与实施例二,可以同时检测时钟信号幅度的偏高或偏低,即将被测时钟信号分四路输出,第一、第二路时钟信号分别直接输出至第一时钟检测电路和第二时钟检测电路的第一触发端,第三、第四路时钟信号分别经第一和第二分压电路输出至所述第一时钟检测电路和第二时钟检测电路的第二触发端;第一时钟检测电路和第一分压电路的设置与实施例一相同,第二时钟检测电路和第二分压电路的设置与实施例二相同。
Claims (7)
1.一种时钟信号幅度的检测方法,其特征在于,它包括如下步骤:
确定被测时钟信号最低幅度的预定值V1;
设置分压电路使被测时钟信号至少分二路分别输出至一时钟频率检测电路的第一和第二触发端,所述触发端的高电平触发门限低于所述预定值V1;其中,所述分压电路的设置在第一路时钟信号的幅度高于所述预定值V1时,使第二路时钟信号的幅度高于所述第二触发端的高电平触发门限V2,以及在第一路时钟信号的幅度低于所述预定值V1时,使第二路时钟信号的幅度低于所述第二触发端的高电平触发门限V2;使所述第二路时钟信号经所述分压电路后输出至所述时钟频率检测电路的第二触发端,使其幅度与第一路时钟信号的幅度的比值为高电平触发门限V2与预定值V1的比值;
所述的时钟频率检测电路分别检测第一路和第二路时钟信号,若所述两路时钟信号的频率不同,则判断被测时钟信号的幅度低于预定值V1。
2.如权利要求1所述的方法,其特征在于,被测时钟信号的幅度低于预定值V1时,发出告警信号。
3.如权利要求1所述的方法,其特征在于,所述时钟频率检测电路利用参考时钟对第一路和第二路时钟信号的脉冲个数进行计数,并根据计数值确定该两路时钟信号的频率是否相同。
4.一种时钟信号幅度的检测方法,其特征在于,它包括如下步骤:
确定被测时钟信号最高幅度的预定值V3;
设置分压电路使被测时钟信号至少分二路分别输出至一时钟频率检测电路的第一和第二触发端,所述触发端的高电平触发门限低于所述预定值V3;其中,所述分压电路的设置在第一路时钟信号的幅度高于所述预定值V3时,使第二路时钟信号的幅度高于所述第二触发端的高电平触发门限V4,以及在第一路时钟信号的幅度低于所述预定值V3时,使第二路时钟信号的幅度低于所述第二触发端的高电平触发门限V4;使第二路时钟信号经所述分压电路后输出至所述时钟频率检测电路的第二触发端,使其幅度与第一路时钟信号的幅度的比值为高电平触发门限V4与预定值V3的比值;
所述的时钟频率检测电路分别检测第一路和第二路时钟信号,若所述两路时钟信号的频率相同,则判断被测时钟信号的幅度高于预定值V3。
5.如权利要求4所述的方法,其特征在于,被测时钟信号的幅度高于预定值V3时,发出告警信号。
6.如权利要求4所述的方法,其特征在于,所述时钟频率检测电路利用参考时钟对第一路和第二路时钟信号的脉冲个数进行计数,并根据计数值确定该两路时钟信号的频率是否相同。
7.一种时钟信号幅度的检测电路,其特征在于,它包括一分压电路和一时钟频率检测电路,所述分压电路的第一、第二输出端分别与所述时钟频率检测电路的第一、第二触发端连接,所述时钟频率检测电路用于检测所述分压电路输出的两路时钟信号的频率,通过对所述两路时钟信号频率的比较来判断被测时钟信号幅度的偏低或偏高;其中,所述时钟频率检测电路的第一和第二触发端的高电平触发门限低于被测时钟信号最低幅度的预定值V1,所述分压电路用于使第二输出端输出的时钟信号的幅度与第一输出端输出的时钟信号的幅度的比值等于所述第二触发端的高电平触发门限V2与V1的比值,或者所述时钟频率检测电路的第一和第二触发端的高电平触发门限低于被测时钟信号最高幅度的预定值V3,所述分压电路用于使第二输出端输出的时钟信号的幅度与第一输出端输出的时钟信号的幅度的比值等于所述第二触发端的高电平触发门限V4与V3的比值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2003101210846A CN100362353C (zh) | 2003-12-24 | 2003-12-24 | 时钟信号幅度的检测方法与电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2003101210846A CN100362353C (zh) | 2003-12-24 | 2003-12-24 | 时钟信号幅度的检测方法与电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1632597A CN1632597A (zh) | 2005-06-29 |
CN100362353C true CN100362353C (zh) | 2008-01-16 |
Family
ID=34844046
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2003101210846A Expired - Fee Related CN100362353C (zh) | 2003-12-24 | 2003-12-24 | 时钟信号幅度的检测方法与电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100362353C (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4621756B2 (ja) * | 2008-06-04 | 2011-01-26 | 日本オプネクスト株式会社 | 光受信器、及び光受信器の光信号断検出方法 |
CN106685542A (zh) * | 2016-12-21 | 2017-05-17 | 惠州Tcl移动通信有限公司 | 一种基于移动终端的时钟信号质量检测方法及系统 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5563893A (en) * | 1994-02-14 | 1996-10-08 | Hewlett-Packard Company | Integrated level detector |
CN2366857Y (zh) * | 1997-11-04 | 2000-03-01 | 金钟-默勒有限公司 | 用于监测交变电压形信号的一个确定幅度阈值的电路装置 |
JP2000111587A (ja) * | 1998-09-30 | 2000-04-21 | Nec Corp | ジッタ検出回路 |
JP2000314767A (ja) * | 1999-04-30 | 2000-11-14 | Asahi Kasei Microsystems Kk | クロックジッタの測定方法 |
CN1399136A (zh) * | 2002-08-08 | 2003-02-26 | 威盛电子股份有限公司 | 时钟信号频率验证装置与方法 |
-
2003
- 2003-12-24 CN CNB2003101210846A patent/CN100362353C/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5563893A (en) * | 1994-02-14 | 1996-10-08 | Hewlett-Packard Company | Integrated level detector |
CN2366857Y (zh) * | 1997-11-04 | 2000-03-01 | 金钟-默勒有限公司 | 用于监测交变电压形信号的一个确定幅度阈值的电路装置 |
JP2000111587A (ja) * | 1998-09-30 | 2000-04-21 | Nec Corp | ジッタ検出回路 |
JP2000314767A (ja) * | 1999-04-30 | 2000-11-14 | Asahi Kasei Microsystems Kk | クロックジッタの測定方法 |
CN1399136A (zh) * | 2002-08-08 | 2003-02-26 | 威盛电子股份有限公司 | 时钟信号频率验证装置与方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1632597A (zh) | 2005-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11740299B2 (en) | Electrical test device and method | |
US7136772B2 (en) | Monitoring system for a communications network | |
US7856578B2 (en) | Strobe technique for test of digital signal timing | |
KR20030022803A (ko) | Ate 타이밍 측정 유닛 및 방법 | |
US20080061796A1 (en) | Signal detecting apparatus and signal detecting system | |
CN100362353C (zh) | 时钟信号幅度的检测方法与电路 | |
JP3983807B2 (ja) | 試験可能回路及び試験方法 | |
US5043655A (en) | Current sensing buffer for digital signal line testing | |
US6725404B1 (en) | Evaluation of interconnect reliability using propagation delay through interconnect | |
KR102604008B1 (ko) | 피시험 디바이스를 테스트하는 장치 및 방법 | |
US5949399A (en) | Electronic signal measurement apparatus for the acquisition and display of short-duration analog signal events | |
US11742651B2 (en) | Systems and methods for arc fault detection built-in-test | |
US20210208192A1 (en) | Method for Detecting an Open Circuit State in a Piezoelectric Element Connection | |
CN117478552A (zh) | 一种隔离芯片误码的统计装置及方法 | |
SU673940A1 (ru) | Устройство контрол надежности омических контактов полупроводниковых диодов | |
SU1358105A2 (ru) | Устройство измерени качества каналов передачи дискретной информации | |
JP2005199838A (ja) | ケーブル混触検知装置 | |
KR101663815B1 (ko) | 초음파 레벨 자동 측정장치 | |
JP2008249372A (ja) | 信号処理回路、電子装置、および信号処理回路の試験方法 | |
Boschetti et al. | The use of the FIR filter to detect malfunctions induced by interference | |
SU1197123A2 (ru) | Устройство измерени качества каналов передачи дискретной информации | |
KR100577553B1 (ko) | 반도체 소자 테스트 장치의 신뢰성 테스트에 적용되는 연결유닛과 신호스큐 및 지터 측정방법 | |
RU2003126C1 (ru) | Способ обнаружени скрытых дефектов соединителей | |
JP2005164418A (ja) | 接点信号異常検出装置及び導通断信号検出装置 | |
JPS61250567A (ja) | 入力信号試験装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20080116 Termination date: 20171224 |
|
CF01 | Termination of patent right due to non-payment of annual fee |